KR20160144922A - 디스플레이 장치 - Google Patents
디스플레이 장치 Download PDFInfo
- Publication number
- KR20160144922A KR20160144922A KR1020160070489A KR20160070489A KR20160144922A KR 20160144922 A KR20160144922 A KR 20160144922A KR 1020160070489 A KR1020160070489 A KR 1020160070489A KR 20160070489 A KR20160070489 A KR 20160070489A KR 20160144922 A KR20160144922 A KR 20160144922A
- Authority
- KR
- South Korea
- Prior art keywords
- opening
- display device
- insulating layer
- layer
- electrode
- Prior art date
Links
- 239000002184 metal Substances 0.000 claims abstract description 70
- 239000000758 substrate Substances 0.000 claims abstract description 41
- 238000000034 method Methods 0.000 description 11
- 230000003071 parasitic effect Effects 0.000 description 11
- 239000010409 thin film Substances 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000000565 sealant Substances 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 239000002131 composite material Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000001788 irregular Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 229910001316 Ag alloy Inorganic materials 0.000 description 1
- 229910000861 Mg alloy Inorganic materials 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000003203 everyday effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000005525 hole transport Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000005245 sintering Methods 0.000 description 1
Images
Classifications
-
- H01L27/3276—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H01L27/3246—
-
- H01L27/3258—
-
- H01L27/3297—
-
- H01L51/5225—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
- H10K50/82—Cathodes
- H10K50/822—Cathodes characterised by their shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H01L2227/32—
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Optics & Photonics (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
디스플레이 영역 및 경계 영역을 갖는 기판; 상기 기판 상에 배치된 제1 금속층; 제1 금속층 상에 배치되고 또 상기 경계 영역 상에 제1 접촉 비아를 갖는 제1 절연층; 제1 금속층에 전기적으로 연결시키기 위하여, 제1 절연층 상에 및 제1 접촉 비아 내에 배치된 제2 금속층; 제2 금속층 상에 배치된 제2 절연층; 제2 절연층 상에 배치되고 또 제1 개구를 갖는 제1 전극층; 상기 제1 전극층 상에 배치되고 또 경계 영역 상에 제2 개구를 갖는 제3 절연층; 및 제1 전극층에 전기적으로 연결시키기 위하여, 제3 절연층 상에 및 제2 개구 내에 배치된 제2 전극층을 포함하고, 상기 제1 접촉 비아는 제1 개구에 상응하는 디스플레이 장치가 개시되어 있다.
Description
본 출원은 2015년 6월 9일 출원된 중국 특허출원 번호 201510311577.9호를 우선권 주장하며, 그 청구객체는 참조에 의해 본 발명에 포함된다.
본 발명은 디스플레이 장치에 관한 것이고, 더욱 자세하게는, 박막 트랜지스터 기판의 회로가 경계 영역(border region) 상에서 특정 구조를 가져서 그의 기생용량을 감소시키는 디스플레이 장치에 관한 것이다.
최근, 모든 디스플레이 장치는 디스플레이 수법이 진보됨에 따라서 소 부피, 얇은 두께 및 경량화를 향하여 개발되고 있다. 따라서, 통상의 음극선관 (CRT) 디스플레이는 액정 디스플레이(LCD) 장치 또는 유기 발광 다이오드(OLED) 디스플레이 장치에 의해 점점 교체되고 있다. OLED 디스플레이 장치는 다양한 분야에 적용될 수 있다. 예를 들어, 휴대전화, 노트북, 비디오 카메라, 카메라, 음악 플레이어, 내비게이션 장치, 및 텔레비젼과 같은 매일 사용되는 장치들은 평면 패널 디스플레이 장치를 구비하고 있다.
OLED 디스플레이 장치는 상업적으로 이용 가능하지만, 모든 제조자는 디스플레이 장치가 발달됨에 따라서 소비자의 요구를 충족하기 위하여 개선된 디스플레이 품질을 갖는 디스플레이 장치를 개발하려 하고 있다. 특히, TFT 기판 상의 회로의 구조는 디스플레이 품질에 관련된 일개 인자이다.
OLED 디스플레이 장치는 잘 개발되고 상업화되고 있지만, 소비자의 요구를 충족하기 위하여 개선된 디스플레이 품질을 갖는 디스플레이 장치를 개발할 필요가 여전히 존재한다.
본 발명의 목적은 금속층과 전극층 사이의 기생용량이 감소되고, 또 그들 사이의 커플링이 또한 감소된 디스플레이 장치를 제공하는 것이다. 따라서, 이들 2개 층 사이의 바람직하지 않은 영향이 감소되어 디스플레이 장치의 디스플레이 품질을 더욱 개선할 수 있다.
본 발명에 의해 제공된 디스플레이 장치는 디스플레이 영역 및 상기 디스플레이 영역을 둘러싸는 경계 영역을 갖는 기판; 상기 기판 상에 배치된 제1 금속층; 제1 금속층 상에 배치되고 또 상기 경계 영역 상에 제1 접촉 비아(contact via)를 갖는 제1 절연층; 제1 금속층에 전기적으로 연결시키기 위하여, 제1 절연층 상에 및 제1 접촉 비아 내에 배치된 제2 금속층; 제2 금속층 상에 배치된 제2 절연층; 제2 절연층 상에 배치되고 또 경계 영역 상에 적어도 1개의 제1 개구를 갖는 제1 전극층; 제1 전극층 상에 배치되고 또 경계 영역 상에 제2 개구를 갖는 제3 절연층; 및 제1 전극층에 전기적으로 연결시키기 위하여, 제3 절연층 상에 및 제2 개구 내에 배치된 제2 전극층을 포함하고, 상기 제1 접촉 비아는 제1 개구에 상응한다.
또한, 본 발명은 디스플레이 영역 및 상기 디스플레이 영역을 둘러싸는 경계 영역을 갖는 기판; 상기 기판 상에 배치된 제1 금속층; 제1 금속층 상에 배치된 제2 금속층; 제1 금속층과 제2 금속층 사이에 배치된 제1 절연층, 이때 제1 절연층은 제1 접촉 비아를 갖고, 또 제2 금속층은 제1 금속층에 전기적으로 연결시키기 위하여 제1 접촉 비아 내에 배치됨; 제2 금속층 상에 배치된 제2 절연층; 제2 절연층 상에 배치되고 또 경계 영역 상에 제1 개구를 갖는 제1 전극층; 상기 제1 전극층 상에 배치된 제2 전극층; 및 제1 전극층과 제2 전극층 사이에 배치되고 또 제2 절연층과 접촉시키기 위하여 제1 개구 내에 또한 배치된 제3 절연층, 이때 제1 접촉 비아는 제1 개구에 상응함;을 포함하는 다른 디스플레이 장치를 또한 제공한다.
본 발명의 디스플레이 장치에서, 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 상기 제1 접촉 비아는 제3 측면 및 상기 제3 측면에 대향하는 제4 측면을 가지며, 상기 제1 측면은 상기 제3 측면에 비교적 근접하고, 제2 측면은 제4 측면에 비교적 근접하며, 또 제1 측면과 제3 측면 사이의 거리는 제2 측면과 제4 측면 사이의 거리와 상이하다.
본 발명의 디스플레이 패널에서, 디스플레이 장치의 단면에서, 제1 개구는 제1 중심선을 갖고, 제1 접촉 비아는 제2 중심선을 가지며, 또 제1 중심선은 제2 중심선과 중첩되지 않는다.
본 발명의 디스플레이 패널에서, 상기 제2 개구와 제1 개구는 서로에 대해 정렬(aligned)되지 않는다.
본 발명의 디스플레이 패널에서, 상기 제3 절연층은 제3 개구를 또한 갖고, 또 상기 제1 개구는 제2 개구와 제3 개구 사이에 위치한다. 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 또 상기 제3 절연층은 상기 제1 전극층을 덮고 또 제2 개구와 제3 개구 사이에 곡면(curved surface)을 갖는다. 여기서, 디스플레이 장치의 단면에서, 상기 곡면은 제1 단부와 제2 단부를 갖고, 제1 거리는 제1 단부와 제1 측면 사이이고, 제2 거리는 제3 단부와 제2 측면 사이이며, 또 상기 제1 거리와 제2 거리는 상이하다.
또한, 본 발명의 디스플레이 장치에서, 제3 절연층 상의 제2 전극층의 두께는 제2 개구 내의 그의 다른 두께와 상이하다.
또한, 본 발명의 디스플레이 장치는 OLED 디스플레이 장치이다.
일반적으로, 상기 전극층과 금속층은 부분적으로 중첩되고, 상기 중첩 영역에서 생성된 기생용량은 신호 전송의 저항용량(RC) 지연을 초래할 수 있다; 또 기생용량에 의해 생성된 영향은 디스플레이 장치의 디스플레이 품질을 악화시킬 수 있다. 따라서, 본 발명의 디스플레이 장치에서, 상기 전극층의 개구는 그의 경계 영역 내 금속층 아래의 접촉 비아와 정렬되지 않는다. 특히, 금속층의 접촉 비아 위에 배치된 전극이 존재하지 않는다; 따라서, 전극층과 금속층 사이의 기생용량은 감소되어 기생용량에 의해 유발된 바람직하지 않은 영향을 감소시키며 또 디스플레이 장치의 디스플레이 품질을 더욱 개선시킨다.
본 발명의 다른 목적, 이점 및 신규 특징은 첨부한 도면을 참조하여 볼 때 이하의 상세한 설명으로부터 더욱 명백하게 될 것이다.
도 1은 본 발명의 일 실시양태에 따른 OLED 디스플레이 장치의 단면도이다.
도 2는 본 발명의 일 실시양태에 따른 OLED 디스플레이 장치의 상면도이다.
도 3은 본 발명의 일 실시양태에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 4는 본 발명의 비교예에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 5는 도 3에 도시된 점선 원으로 표시된 영역의 확대도이다.
도 6은 본 발명의 다른 실시양태에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 7은 도 6에 도시된 점선 원으로 표시된 영역의 확대도이다.
도 2는 본 발명의 일 실시양태에 따른 OLED 디스플레이 장치의 상면도이다.
도 3은 본 발명의 일 실시양태에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 4는 본 발명의 비교예에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 5는 도 3에 도시된 점선 원으로 표시된 영역의 확대도이다.
도 6은 본 발명의 다른 실시양태에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다.
도 7은 도 6에 도시된 점선 원으로 표시된 영역의 확대도이다.
본 발명은 예시적 방식으로 기재되며, 또 사용된 용어는 제한을 위해서라기보다는 설명을 위한 것으로 이해되어야 한다. 상술한 가르침 측면에서 본 발명의 여러 가지 다양한 변경 및 변형이 가능하다. 따라서, 첨부된 특허청구범위 내에서 본 발명은 특이적으로 기재되는 것보다 다르게 실시될 수 있음을 이해되어야 한다.
도 1은 본 발명의 일 실시양태에 따른 OLED 디스플레이 장치의 단면도이다. OLED 디스플레이 장치를 제조하는 공정 동안, 제1 기판(11) 및 제2 기판(12)을 먼저 제공한다. 유기 발광 다이오드(OLED) 유닛(15) 및 화소규정층(16)을 상기 제1 기판(11) 상에 설치하고, 각 화소규정층(16)은 2개의 인접한 OLED 유닛(15) 사이에 설치된다. 또한, 복수의 스페이서(14)가 제2 기판(12) 상에 설치되며, 또 실란트(sealant)(13) (본 실시양태에서는 프릿 실란트(frit sealant))가 상기 제2 기판(12) 주변에 미리 형성되며, 이는 분배 공정 및 소결 공정을 통하여 형성되어 제2 기판(12) 상에 고정된다. 이어, 제1 기판(11)은 제2 기판(12)과 함께 조립되고, 여기서 제2 기판(12) 상의 스페이서(14)는 화소규정층(16)의 화소 개구(161) 외부 영역에 상응한다. 실란트(13)가 레이저 공정을 통하여 제1 기판(11) 상에 부착된 후, 본 실시양태의 OLED 디스플레이 장치가 수득된다.
본 실시양태에서, 양쪽 제1 기판(11) 및 제2 기판(12)은 유리 기판이다. 또한, 도 1 및 도 2에 도시된 바와 같이, 본 실시양태의 OLED 디스플레이 장치는 디스플레이 영역(AA) 및 경계 영역(B)을 포함하고, 상기 경계 영역(B)은 그 위에 형성된 회로를 갖는 영역이고, 또 디스플레이 영역(AA)은 위에 형성된 상술한 OLED 유닛(15) 및 TFT 유닛 (도면에 도시되지 않음)을 갖는 영역이다. 또한, 본 실시양태에서, 상기 OLED 유닛(15)은 각각 적색, 녹색 및 청색 광을 방출할 수 있다; 그러나 본 발명은 이에 한정되지 않는다. 예를 들어, 상기 OLED 유닛(15)은 백색 OLED 유닛일 수 있고, 또 컬러 필터 유닛(도면에 도시되지 않음)은 제1 기판(11) 또는 제2 기판(12)의 측면 상에 또한 설치된다.
또한, 도 1에 도시된 바와 같이, 본 실시양태의 OLED 디스플레이 장치에서, 상기 OLED 유닛(15)은 상기 제1 기판(11) 위에 순차적으로 적층된 제1 전극(151), 유기 디스플레이 매질(152) 및 제2 전극(153)을 포함한다. 여기서, 상기 제1 전극(151)은 제1 기판(11) 상의 TFT 유닛 (도면에 도시되지 않음)에 전기적으로 연결된다. 상기 제1 전극(151)과 유기 디스플레이 매질(152) 사이에 화소규정층(16)이 배치되고, 또 상기 화소규정층(16)의 화소 개구(161)에 의해 발광 영역이 규정된다. 여기서, 제1 전극(151), 유기 디스플레이 매질(152) 및 제2 전극(153)을 포함하는 OLED 유닛만이 존재하지만, 본 발명은 이에 한정되지 않는다. 다른 OLED 유닛도 또한 본 발명의 OLED 디스플레이 장치, 예를 들어, 전자수송층, 전자주입층, 정공수송층, 정공주입층, 및/또는 정공 및 전자의 조합을 실시할 수 있는 다른 층을 포함하는 OLED 유닛에 적용될 수 있다.
이후, 디스플레이 영역(AA) 및 경계 영역(B) 상의 회로의 구조 및 그의 제조 방법은 이하에 자세하게 예시된다. 도 3은 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다. 여기서, 본 실시양태의 OLED 디스플레이 장치는 디스플레이 영역(AA) 및 상기 디스플레이 영역(AA)을 둘러싸는 경계 영역(B)을 갖는 기판(111) (도 1에 도시된 제1 기판(11)과 동일)을 포함한다.
디스플레이 영역(AA)에서, TFT 유닛은 기판(111) 상에서 형성되고, 및 그의 제조 방법은 아래에 간단히 설명된다. 먼저, 제1 기판(11)이 제공되고, 또 활성층(112)이 그 위에 더 형성된다. 본 실시양태에서, 상기 활성층(112)은 비정질(amorphous) 실리콘을 어닐링하는 것에 의해 형성된 폴리실리콘으로 제조된다. 이어, 절연층(113), 제1 금속층(114) 및 제1 절연층(115)이 상기 기판(111) 위에 순차적으로 형성된다. 여기서, 디스플레이 영역(AA) 중의 제1 금속층(114)이 게이트 전극으로 사용된다; 상기 절연층(113)은 산화실리콘 또는 질화 실리콘과 같은 절연 물질로 제조될 수 있는 게이트 전극층으로 사용된다; 상기 제1 절연층(115)은 상술한 절연 물질로 또한 제조될 수 있다. 이어, 제2 금속층(116)이 상기 제1 절연층(115) 상에 형성된다. 여기서, 디스플레이 영역(AA) 중의 상기 제2 금속층(116)은 제1 절연층(115)을 통하여 더 침투하여 소스 전극 및 드레인 전극으로 작용한다. 상술한 단계 후, 본 실시양태의 TFT 기판이 얻어진다.
본 실시양태에서, 상기 TFT 기판 상의 TFT 유닛은 저온 폴리실리콘(LTPS) TFT 유닛이다. 그러나, 본 발명의 다른 실시양태에서, TFT 유닛의 구조는 도 3에 도시된 구조에 한정되지 않는다. 또한, 본 발명의 다른 실시양태에서, 상기 TFT 유닛은 도 3에 도시된 층을 포함하지 않고, 또 버퍼층 및 기타 절연층과 같은 다른 층을 또한 포함할 수 있어, 층 사이의 접착성과 TFT 유닛의 전기(electricity)를 증가시킨다.
또한, 디스플레이 영역(AA) 중에 TFT 유닛을 형성하기 위한 단계에서, 다른 회로는 또한 상기 경계 영역(B) 상에서 다른 회로를 형성한다. 도 3에 도시된 바와 같이, TFT 유닛을 형성하기 위한 동일 공정을 통하여, 제1 금속층(114), 제1 절연층(115) 및 제2 금속층(116)이 제1 기판(11)의 경계 영역(B) 상에서 순차적으로 형성되며, 상기 제1 금속층(114)은 제1 기판(11) 상에 배치되며, 상기 제1 절연층(115)은 상기 제1 금속층(114) 상에 배치되며 또 제1 접촉 비아(1151)를 가지며, 또 상기 제2 금속층(116)은 상기 제1 절연층(115) 상 및 제1 접촉 비아(1151) 내에 배치되어 제1 금속층(114)에 전기적으로 연결시킨다.
도 3에 도시된 바와 같이, 제2 금속층(116), 제2 절연층(117), 제1 전극층(151), 화소규정층(16), 유기 디스플레이 매질(152) 및 제2 전극층(153)이 제1 기판(11)의 디스플레이 영역(AA) 상에 순차적으로 형성된 후, 본 실시양태의 OLED 유닛(15)을 달성한다. 여기서, 상기 제2 절연층(117)은 평면층을 형성하기 위한 물질로 제조될 수 있다; 상기 화소규정층(16)은 절연 물질을 사용하여 형성될 수 있고 또 화소 개구(161)는 패터닝 공정에 의하여 화소규정층(16) 내에 형성되어 발광 영역을 규정하며; 상기 제1 전극층(151)은 반사 전극 또는 투명 전극 (예를 들어, 반사 전극)일 수 있다; 상기 제2 전극층(153)은 투명 전극 또는 반투명 전극일 수 있다. 반사 전극용 물질은 Ag, Ge, Al, Cu, Mo, Ti, Sn, AlNd, ACX 또는 APC일 수 있고, 투명 전극용 물질은 ITO 및 IZO와 같은 투명 도전성 산화물(TCO)일 수 있고, 또 상기 반투명 전극은 Mg/Ag 합금 박막 전극, Au 박막 전극, Pt 박막 전극 및 Al 박막 전극과 같은 금속 박막 전극일 수 있다. 또한, 여기서 사용된 제2 전극(153)은 필요한 경우, 투명 전극 및 반투명 전극의 복합 전극(예를 들어, TCO 전극 및 Pt 박막 전극의 복합 전극)일 수 있다.
유사하게, 제2 금속층(116)을 형성한 후, 상술한 제2 절연층(117), 제1 전극층(151), 화소규정층(16) 및 제2 전극층(153)이 상기 제1 기판(11)의 경계 영역(B) 상에 또한 형성된다. 여기서, 상기 제1 전극층(151)은 제1 개구(1511)를 갖도록 패터닝되고, 또 상기 화소규정층(16)은 제2 개구(1611) 및 제3 개구(1612)를 갖도록 패터닝된다.
본 실시양태에서, 상술한 층들은 패터닝 공정을 통하여 제조되어 개구를 포함한 특정 패턴을 갖는다.
상술한 공정 이후, 도 3에 도시된 바와 같이, 본 실시양태의 OLED 디스플레이 장치의 경계 영역(B)에서, 상기 장치는 제1 기판(11) 상에 배치된 제1 금속층(114); 금속층(114) 상에 배치되고 또 경계 영역(B) 상에 제1 접촉 비아(1151)를 갖는 제1 절연층(115); 제1 절연층(115) 및 제1 금속층(114) 상에 및 또한 제1 접촉 비아(1151) 내에 배치되어 제1 금속층(114)에 전기적으로 연결시키는 제2 금속층(116), 여기서 상기 제1 절연층(115)은 제1 금속층(114)과 제2 금속층(116) 사이에 배치됨; 제2 금속층(116) 상에 배치된 제2 절연층(117); 제2 절연층(117) 상에 배치되고 또 상기 경계 영역(B) 상에 적어도 하나의 제1 개구(1511)를 갖는 제1 전극층(151); 제1 전극층(151) 상에 배치되고 또 경계 영역(B) 상에 제2 개구(1611)를 갖는 제3 절연층(즉 화소규정층(16)); 및 제3 절연층(즉 화소규정층(16)) 및 제1 전극층(151) 상에 및 또한 제2 개구(1611) 내에 배치되어 제1 전극층(151)에 전기적으로 연결하는 제2 전극층(153)을 포함하고, 제3 절연층(즉 화소규정층(16))은 제1 전극층(151)과 제2 전극층(153) 사이에 및 제1 개구(1511) 내에 또한 배치되어 제2 절연층(117)과 접촉된다.
도 3에 도시된 바와 같이, 본 실시양태의 OLED 디스플레이 장치의 경계 영역(B) 상에서, 상기 제1 접촉 비아(1151)는 제1 개구(1511)에 상응한다. 제1 접촉 비아(1151) (도 4에 도시된 바와 같이)에 상응하는 제1 개구(1511)를 갖지 않는 디스플레이 장치와 비교할 때, 상기 제1 개구(1511)는 본 실시양태의 장치의 제1 전극층(151) 내에 형성되어 상기 영역에서 용량을 감소시킨다.
보다 특히, 이 영역에서 용량(C)은 제2 금속층(116)과 제1 전극층(151) 사이의 중첩 영역(A), 제2 절연층(117)의 유전상수(k) 및 제2 절연층(117)의 두께(d)와 관련되며, 방정식은 C=k*A/d 이다. 제2 금속층(116)과 제1 전극층(151) 사이의 중첩부에서 생성된 기생용량은 신호 전송의 RC 지연(delay)을 초래할 수 있다; 또 기생용량에 의해 생성된 영향은 디스플레이 장치의 디스플레이 품질을 악화시킬 수 있다. 따라서, 본 실시양태에서, 제2 금속층(116)과 제1 전극층(151) 사이의 중첩 영역(B)은 감소되어 그 사이의 기생용량을 감소시킨다. 중첩 영역을 감소시키는 목적을 달성하기 위하여, 상기 제1 전극층(151)은 제1 접촉 비아(1151) 바로 위에 형성되지 않는다; 따라서 제2 금속층(116) 위의 제1 전극층(151)의 면적은 감소되어 제1 전극층(151)과 제2 금속층(116) 사이의 기생용량을 감소시킬 수 있다. 따라서, 이들 2개 층 사이의 영향은 감소되어 회로의 전기 및 디스플레이 장치의 디스플레이 품질을 더 개선시킬 수 있다.
도 5는 도 3에 도시된 점선 원에 의해 표시된 영역의 확대도이다. 도 2에 표시된 L1-L1’선을 따른 디스플레이 장치의 단면에서, 상기 제1 개구(1511)는 제1 측면(1511a) 및 상기 제1 측면(1511a)에 대향하는 제2 측면(1511b)을 갖고, 상기 제1 접촉 비아(1151)는 제3 측면(1151a) 및 상기 제3 측면(1151a)에 대향하는 제4 측면(1151b)을 가지며, 상기 제1 측면(1511a)은 제3 측면(1151a)에 비교적 인접하고, 상기 제2 측면(1511b)은 상기 제4 측면(1151b)에 비교적 인접하며, 또 상기 제1 측면(1511a)과 제3 측면(1151a) 사이의 거리(D1)는 제2 측면(1511b)과 제4 측면(1151b) 사이의 거리(D2)와 상이하다. 본 실시양태에서, 제1 측면(1511a)과 제3 측면(1151a) 사이의 거리(D1)는 제2 측면(1511b)과 제4 측면(1151b) 사이의 거리(D2)보다 더 길다. 그러나, 본 발명의 다른 실시양태에서, 제1 측면(1511a)과 제3 측면(1151a) 사이의 거리(D1)는 제2 측면(1511b)과 제4 측면(1151b) 사이의 거리(D2)보다 짧을 수 있다. 또한, 도 2에 표시된 L1-L1’선을 따른 디스플레이 장치의 단면에서, 상기 제1 개구(1511)는 제1 중심선(C1)을 갖고, 상기 제1 접촉 비아(1151)는 제2 중심선(C2)을 가지며, 또 상기 제1 중심선(C1)은 제2 중심선(C2)과 중첩되지 않는다. 다시 말해, 제1 측면(1511a)과 제3 측면(1151a) 사이의 거리(D1)는 제2 측면(1511b)과 제4 측면(1151b) 사이의 거리(D2)와 상이하며 및/또는 상기 제1 중심선(C1)은 제2 중심선(C2)과 중첩하지 않으며, 상기 제1 접촉 비아(1151) 및 제1 개구(1511)는 서로 정렬되지 않는다. 제1 접촉 비아(1151)에 인접한 제2 금속층(116)의 회로 디자인에 대한 고려하에서, 상기 제2 금속층(116)은 다른 층에 연결되어야 하고 또 제1 접촉 비아(1151)는 제1 전극층(151)의 제1 개구(1511) 아래에 배치되어 기생용량을 감소시키기 때문에, 제2 금속층(116)의 일측면의 길이는 다른 측면이 다른 층에 연결하는 길이보다 더 길어야 한다. 예를 들어, 도 5에서, 제1 접촉 비아(1151)에 인접한 제2 금속층(116)의 좌측면의 길이는 우측면의 길이보다 더 길다. 따라서, 제2 금속층(116)에 상응하는 제1 접촉 비아(1151)는 일측면으로 이동될 수 있고, 또 따라서 상기 제1 전극층(151)의 제1 접촉 비아(1151) 및 제1 개구(1511)는 함께 정렬되지 않는다.
본 실시양태에서, 상기 제1 측면(1511a), 제2 측면(1511b), 제3 측면(1151a) 및/또는 제4 측면(1151b)은 수직 벽이 아니라 경사진 벽(inclined wall), 곡면 벽 (curved wall) 또는 불규칙 벽(irregular wall)일 때, 상기 용어 "제1 측면(1511a) 과 제3 측면(1151a) 사이의 거리(D1)” 및 “제2 측면(1511b)과 제4 측면(1151b) 사이의 거리(D2)”는 측벽들의 두께 절반을 갖는 위치에서 제1 접촉 비아(1151)와 제1 개구(1511) 사이의 거리를 지칭한다.
또한, 도 5에 도시된 바와 같이, 제3 절연층(즉 화소규정층(16))의 제2 개구(1611) 및 제1 전극층(151)의 제1 개구(1511)는 함께 정렬되지 않는다. 유사하게, 상기 제3 절연층 (즉 화소규정층(16))의 제3 개구(1612) 및 제1 전극층(151)의 제1 개구(1511)는 함께 정렬되지 않는다. OLED 디스플레이 장치의 경계 영역(B) 상에서, 상기 제1 전극층(151)은 제3 절연층(즉 화소규정층(16)) 상의 제2 전극(153)에 연결되어야 하므로, 제3 절연층(즉 화소규정층(16))은 제2 개구(1611)를 가져야 한다. 일반적으로, 신호가 제2 전극(153)에 직접적으로 인가되면, 상기 제2 전극(153)은 패터닝되어 전기 패드를 형성하므로 IC 또는 플랙시블 배선기판(FPC)으로부터 전송된 신호는 제2 전극(153)에 전송될 수 있다. 그러나, OLED 디스플레이 장치를 형성하는 공정 동안, 상기 제2 전극(153)은 통상 매우 얇고(본 실시양태에서, 상기 제2 전극(153)은 약 200Å의 두께를 갖는 MgAg 전극임), 따라서 유기 디스플레이 매질로부터의 대부분의 발광은 제2 전극(153)을 통과할 수 있다. 따라서, 상기 제2 전극(153)은 스퍼터링 영역을 규정하기 위한 금속 마스크를 이용하여 스퍼터링 공정을 통하여만 형성될 수 있다. 그러나, 상기 스퍼터링 공정은 파인(fine) 전기 패드를 형성하기 위하여 사용될 수 없으므로, 제2 전극(153)을 IC 또는 FPC에 직접 전기적으로 연결할 수 없다. 제2 전극(153) 상에 전기 패드를 형성할 수 있다 하더라도, 상기 제2 전극(153)의 저항은 또한 증가될 수 있다. 따라서, 본 실시양태에서, 상기 제2 전극(153)은 제1 전극(151)에 접촉시키도록 설계되어, 디스플레이 패널 상의 IC 또는 FPC의 연결 패드에 연결할 수 있다. 따라서, IC 또는 FPC의 연결 패드로부터의 신호는 제2 전극(153)과 접촉하는 제1 전극(15)을 통하여 제2 전극(153)에 전송될 수 있다. 따라서, 본 실시양태에서, 상기 제3 절연층(즉 화소규정층(16))의 제2 개구(1611) 및 제3 개구(1612)는 제1 전극층(151)의 제1 개구(1511)와 정렬되지 않고, 즉, 상기 제1 개구(1511)는 제2 개구(1611)와 제3 개구(1612) 사이에 위치한다; 따라서, 제1 전극층(151)은 제2 전극(153)에 전기적으로 연결될 수 있다. 제2 전극(153)이 얇고 낮은 저항을 갖는다 해도, IC 또는 FPC로부터의 신호는 제2 전극(153)으로 또한 전송될 수 있다.
또한, 도 5에 도시된 바와 같이, 도 2에 표시된 L1-L1’선을 따른 디스플레이 장치의 단면에서, 상기 제3 절연층(즉 화소규정층(16))은 제1 전극층(151)을 덮고 또 제2 개구(1611)와 제3 개구(1612) 사이에 곡면을 갖는다. 여기서, 상기 곡면은 제1 단부(P1) 및 제2 단부(P2)를 갖고, 상기 제1 단부(P1)는 제1 측면(1511a)에 비교적 근접하고, 또 상기 제2 단부(P2)는 제2 측면(1511b)에 비교적 근접한다. 제1 거리(D11)는 상기 제1 단부(P1)와 제1 측면(1511a) 사이이고, 제2 거리(D12)는 상기 제2 단부(P2)와 제2 측면(1511b) 사이이며, 또 상기 제1 거리(D11)와 제2 거리(D12)는 상이하다. 유사하게, 상술한 바와 같이, 상기 제1 측면(1511a)과 제2 측면(1511b)이 수직 벽이 아니라 경사진 벽, 곡선 벽 또는 불규칙 벽일 때, 용어 “제1 거리(D11)는 상기 제1 단부(P1)와 제1 측면(1511a) 사이이고” 또 “제2 거리(D12)는 상기 제2 단부(P2)와 제2 측면(1511b) 사이이다”라는 것은 제1 단부(P1)/제2 단부(P2) 및 제1 개구(1511)의 절반 두께를 갖는 위치에서 제1 개구(1511)의 2개 측벽 사이의 거리를 지칭한다.
또한, 제3 거리(D13)는 제1 단부(P1) 및 제1 측면(1511a)이 제2 절연층(117)과 접촉하는 단부(P3) 사이이고, 제4 거리(D14)는 제2 단부(P2) 및 제2 측면(1511b)이 제2 절연층(117)과 접촉하는 단부(Pr) 사이이며, 또 상기 제3 거리(D13) 및 제4 거리(D14)는 상이하다.
또한, 도 5에 도시된 바와 같이, 도 2에 표시된 L1-L1’선을 따른 디스플레이 장치의 단면에서, 제3 절연층(즉 화소규정층(16)) 상의 제2 전극(153)의 두께(T1)는 제2 개구(1611) 또는 제3 개구(1612) 내의 다른 두께(T2)와 상이하다.
도 6은 본 발명의 다른 실시양태에 따른, 도 2에 도시된 L1-L1’및 L2-L2’선을 따른 OLED 디스플레이 장치의 단면도이다; 또 도 7은 도 6에 도시된 점선 원으로 표시된 영역의 확대도이다. 본 실시양태의 OLED 디스플레이 장치는 본 실시양태에서 제1 개구(1511)의 직경이 도 3 및 도 6에 도시된 이전의 실시양태에서의 개구 직경보다 더 큰 것을 제외하고는 도 3 및 도 6에 도시된 장치와 유사하다. 본 실시양태에서, 제1 개구(1511)의 직경은 전체 제2 금속층(116)을 대략 노출시킬 만큼 증가된다.
본 발명의 상술한 실시양태에서, 디스플레이 장치의 "단면"은 제1 개구(1511)가 최대 직경을 갖는 라인(line)에 따라 얻어진다; 또 본 발명의 디스플레이 장치는 상기 정의의 "단면" 하에서 상술한 특징을 갖는다.
상술한 실시양태에 의해 제공된 디스플레이 패널은 터치 패널과 함께 사용되어 터치 디스플레이 장치를 형성할 수 있다.
또한, 본 발명에 의해 제공된 디스플레이 장치는 휴대전화, 노트북, 카메라, 비디오 카메라, 음악 플레이어, 내비게이션 시스템 또는 텔레비젼과 같은 화상을 디스플레이하기 위한 전자 장치에 적용될 수 있다.
본 발명은 실시양태와 관련하여 설명되었지만, 이후 특허청구된 본 발명의 정신과 범위로부터 벗어나지 않는 한 다수의 다른 가능한 변형과 변이가 행해질 수 있음을 알 수 있을 것이다.
Claims (14)
- 디스플레이 영역 및 상기 디스플레이 영역을 둘러싸는 경계 영역을 갖는 기판;
상기 기판 상에 배치된 제1 금속층;
상기 제1 금속층 상에 배치되고, 상기 경계 영역 상에 제1 접촉 비아를 갖는 제1 절연층;
상기 제1 금속층에 전기적으로 연결시키기 위하여, 상기 제1 절연층 상에 및 제1 접촉 비아 내에 배치된 제2 금속층;
상기 제2 금속층 상에 배치된 제2 절연층;
상기 제2 절연층 상에 배치되고, 상기 경계 영역 상에 적어도 1개의 제1 개구를 갖는 제1 전극층;
상기 제1 전극층 상에 배치되고, 상기 경계 영역 상에 제2 개구를 갖는 제3 절연층; 및
상기 제1 전극층에 전기적으로 연결시키기 위하여, 상기 제3 절연층 상에 및 제2 개구 내에 배치된 제2 전극층을 포함하고,
상기 제1 접촉 비아는 제1 개구에 상응하는, 디스플레이 장치. - 제1항에 있어서, 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 상기 제1 접촉 비아는 제3 측면 및 상기 제3 측면에 대향하는 제4 측면을 가지며, 상기 제1 측면은 상기 제3 측면에 비교적 근접하고, 제2 측면은 제4 측면에 비교적 근접하며, 및 제1 측면과 제3 측면 사이의 거리는 제2 측면과 제4 측면 사이의 거리와 상이한, 디스플레이 장치.
- 제1항에 있어서, 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 중심선을 갖고, 상기 제1 접촉 비아는 제2 중심선을 가지며, 상기 제1 중심선은 제2 중심선과 중첩되지 않는, 디스플레이 장치.
- 제1항에 있어서, 상기 제2 개구 및 제1 개구는 서로 정렬되지 않는, 디스플레이 장치.
- 제1항에 있어서, 상기 제3 절연층은 제3 개구를 더 가지며, 상기 제1 개구는 제2 개구와 제3 개구 사이에 위치하며,
디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 상기 제3 절연층은 상기 제1 전극층을 덮고 제2 개구와 제3 개구 사이에 곡면을 가지며,
디스플레이 장치의 단면에서, 상기 곡면은 제1 단부와 제2 단부를 갖고, 제1 거리는 상기 제1 단부와 제1 측면 사이이고, 제2 거리는 제2 단부와 제2 측면 사이이며, 상기 제1 거리와 제2 거리는 상이한, 디스플레이 장치. - 제1항에 있어서, 상기 제3 절연층 상의 제2 전극층의 두께는 상기 제2 개구 내의 제2 전극층의 다른 두께와 상이한, 디스플레이 장치.
- 제1항에 있어서, 상기 디스플레이 장치가 OLED 디스플레이 장치인 디스플레이 장치.
- 디스플레이 영역 및 상기 디스플레이 영역을 둘러싸는 경계 영역을 갖는 기판;
상기 기판 상에 배치된 제1 금속층;
상기 제1 금속층 상에 배치된 제2 금속층;
상기 제1 금속층과 제2 금속층 사이에 배치된 제1 절연층;
상기 제2 금속층 상에 배치된 제2 절연층;
상기 제2 절연층 상에 배치되고, 상기 경계 영역 상에 제1 개구를 갖는 제1 전극층;
상기 제1 전극층 상에 배치된 제2 전극층; 및
상기 제1 전극층과 제2 전극층 사이에 배치되고, 상기 제2 절연층과 접촉하는 상기 제1 개구 내에 또한 배치되는 제3 절연층을 포함하고,
상기 제1 절연층은 제1 접촉 비아를 갖고, 상기 제2 금속층은 상기 제1 금속층에 전기적으로 연결시키기 위하여 상기 제1 접촉 비아 내에 배치되며, 상기 제1 접촉 비아는 상기 제1 개구에 상응하는, 디스플레이 장치. - 제8항에 있어서, 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 상기 제1 접촉 비아는 제3 측면 및 상기 제3 측면에 대향하는 제4 측면을 가지며, 상기 제1 측면은 상기 제3 측면에 비교적 근접하고, 제2 측면은 제4 측면에 비교적 근접하며, 상기 제1 측면과 제3 측면 사이의 거리는 상기 제2 측면과 제4 측면 사이의 거리와 상이한, 디스플레이 장치.
- 제8항에 있어서, 디스플레이 장치의 단면에서, 상기 제1 개구는 제1 중심선을 갖고, 상기 제1 접촉 비아는 제2 중심선을 가지며, 상기 제1 중심선은 제2 중심선과 중첩되지 않는, 디스플레이 장치.
- 제8항에 있어서, 상기 제2 개구와 제1 개구는 서로 정렬되지 않는, 디스플레이 장치.
- 제8항에 있어서, 상기 제3 절연층은 제3 개구를 더 가지고, 상기 제1 개구는 상기 제2 개구와 제3 개구 사이에 위치하며,
디스플레이 장치의 단면에서, 상기 제1 개구는 제1 측면 및 상기 제1 측면에 대향하는 제2 측면을 갖고, 상기 제3 절연층은 상기 제1 전극층을 덮고 상기 제2 개구와 제3 개구 사이에 곡면을 갖고,
디스플레이 장치의 단면에서, 상기 곡면은 제1 단부와 제2 단부를 갖고, 제 거리는 상기 제1 단부와 제1 측면 사이이며, 제2 거리는 제2 단부와 제2 측면 사이이고, 상기 제1 거리와 제2 거리는 상이한, 디스플레이 장치. - 제8항에 있어서, 상기 제3 절연층 상의 제2 전극층의 두께는 상기 제2 개구 내의 제2 전극층의 다른 두께와 상이한, 디스플레이 장치.
- 제8항에 있어서, 상기 디스플레이 장치는 OLED 디스플레이 장치인, 디스플레이 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510311577.9 | 2015-06-09 | ||
CN201510311577.9A CN106298840B (zh) | 2015-06-09 | 2015-06-09 | 显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160144922A true KR20160144922A (ko) | 2016-12-19 |
KR101877613B1 KR101877613B1 (ko) | 2018-07-11 |
Family
ID=57517432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160070489A KR101877613B1 (ko) | 2015-06-09 | 2016-06-07 | 디스플레이 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9806142B2 (ko) |
KR (1) | KR101877613B1 (ko) |
CN (2) | CN110164880B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102492219B1 (ko) * | 2016-06-28 | 2023-01-27 | 삼성디스플레이 주식회사 | 표시 장치 |
CN108735777B (zh) * | 2017-04-21 | 2020-11-06 | 群创光电股份有限公司 | 显示装置 |
US11133580B2 (en) * | 2017-06-22 | 2021-09-28 | Innolux Corporation | Antenna device |
CN112581861B (zh) * | 2019-09-27 | 2023-09-05 | 群创光电股份有限公司 | 可挠式显示设备 |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6486862B1 (en) * | 1996-10-31 | 2002-11-26 | Kopin Corporation | Card reader display system |
US6815903B2 (en) * | 2001-12-11 | 2004-11-09 | Seiko Epson Corporation | Display device and electronic apparatus |
JP3960813B2 (ja) * | 2002-02-07 | 2007-08-15 | パイオニア株式会社 | プラズマディスプレイパネル |
CN100514658C (zh) * | 2002-11-28 | 2009-07-15 | 友达光电股份有限公司 | 一种像素结构及其制造方法 |
TW583778B (en) * | 2003-03-10 | 2004-04-11 | Au Optronics Corp | Organic light emitting diode display panel |
CN1536551A (zh) * | 2003-04-08 | 2004-10-13 | 友达光电股份有限公司 | 有机发光二极管显示面板 |
JP4063266B2 (ja) * | 2004-09-30 | 2008-03-19 | セイコーエプソン株式会社 | 薄膜半導体装置の製造方法、薄膜半導体装置、電気光学装置、および電子機器 |
CN100394270C (zh) * | 2006-04-20 | 2008-06-11 | 友达光电股份有限公司 | 液晶显示器下基板的制作方法 |
WO2008084568A1 (ja) * | 2006-12-27 | 2008-07-17 | Sharp Kabushiki Kaisha | 液晶表示パネル、液晶表示素子、液晶表示装置、テレビジョン受信機及び液晶表示パネル用基板 |
JP4862777B2 (ja) * | 2007-08-10 | 2012-01-25 | カシオ計算機株式会社 | 表示装置 |
JP5165758B2 (ja) * | 2008-06-20 | 2013-03-21 | シャープ株式会社 | 液晶表示装置 |
KR101475299B1 (ko) * | 2008-08-20 | 2014-12-23 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그의 제조 방법 |
JP4890647B2 (ja) * | 2009-02-16 | 2012-03-07 | シャープ株式会社 | Tftアレイ基板、及び、液晶表示パネル |
JP2010277781A (ja) * | 2009-05-27 | 2010-12-09 | Toshiba Mobile Display Co Ltd | 有機el装置 |
KR101681642B1 (ko) * | 2009-10-27 | 2016-12-02 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
KR101620526B1 (ko) * | 2010-01-22 | 2016-05-13 | 삼성디스플레이 주식회사 | 액정 표시 장치의 제조 방법과 이에 의한 액정 표시 장치 |
JP2012014868A (ja) * | 2010-06-29 | 2012-01-19 | Sony Corp | 表示装置 |
KR20120019017A (ko) * | 2010-08-24 | 2012-03-06 | 삼성모바일디스플레이주식회사 | 유기 전계 발광 표시 장치 및 그 제조 방법 |
CN201788341U (zh) * | 2010-08-31 | 2011-04-06 | 京东方科技集团股份有限公司 | 阵列基板、液晶面板及液晶显示器 |
KR101749757B1 (ko) * | 2010-11-03 | 2017-07-04 | 엘지디스플레이 주식회사 | 고 투과 수평 전계형 액정표시장치 및 그 제조 방법 |
US9568794B2 (en) * | 2010-12-20 | 2017-02-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR20120103970A (ko) * | 2011-03-11 | 2012-09-20 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
TW201245829A (en) * | 2011-05-05 | 2012-11-16 | Au Optronics Corp | Pixel structure and method for fabricating the same |
US8988624B2 (en) * | 2011-06-23 | 2015-03-24 | Apple Inc. | Display pixel having oxide thin-film transistor (TFT) with reduced loading |
WO2013099276A1 (ja) * | 2011-12-28 | 2013-07-04 | パナソニック株式会社 | 有機el表示パネルとその製造方法 |
CN103296052B (zh) * | 2012-02-29 | 2015-11-04 | 群康科技(深圳)有限公司 | 显示面板及显示装置 |
WO2013171989A1 (ja) * | 2012-05-16 | 2013-11-21 | シャープ株式会社 | アレイ基板及びそれを備えた液晶表示パネル |
CN103824862B (zh) * | 2012-11-16 | 2016-12-07 | 群康科技(深圳)有限公司 | 薄膜晶体管基板与显示器 |
JP2014170829A (ja) * | 2013-03-04 | 2014-09-18 | Sony Corp | 半導体装置およびその製造方法、並びに表示装置の製造方法および電子機器の製造方法 |
KR102007833B1 (ko) * | 2013-04-30 | 2019-08-06 | 엘지디스플레이 주식회사 | 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판 |
KR20140144963A (ko) * | 2013-06-12 | 2014-12-22 | 삼성전자주식회사 | 표시 장치 |
KR20150006125A (ko) * | 2013-07-08 | 2015-01-16 | 삼성디스플레이 주식회사 | 유기 발광 표시장치 및 유기 발광 표시장치의 제조 방법 |
TWI667782B (zh) * | 2013-09-27 | 2019-08-01 | 群創光電股份有限公司 | 有機發光二極體顯示面板及包含其之有機發光二極體顯示裝置 |
KR102116896B1 (ko) * | 2013-10-14 | 2020-06-01 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102112844B1 (ko) * | 2013-10-15 | 2020-05-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 제조방법 |
JP2015103337A (ja) * | 2013-11-22 | 2015-06-04 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | 表示装置および表示装置の製造方法 |
JP6219696B2 (ja) * | 2013-11-27 | 2017-10-25 | 株式会社ジャパンディスプレイ | 発光表示装置及び発光表示装置の製造方法 |
US9836165B2 (en) * | 2014-05-16 | 2017-12-05 | Apple Inc. | Integrated silicon-OLED display and touch sensor panel |
CN104007589A (zh) * | 2014-06-12 | 2014-08-27 | 深圳市华星光电技术有限公司 | 薄膜晶体管阵列基板及其制作方法 |
US9543370B2 (en) * | 2014-09-24 | 2017-01-10 | Apple Inc. | Silicon and semiconducting oxide thin-film transistor displays |
KR20160053261A (ko) * | 2014-10-31 | 2016-05-13 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
CN104503157B (zh) * | 2014-12-16 | 2017-11-28 | 深圳市华星光电技术有限公司 | 像素结构及具有该像素结构的液晶显示器 |
TWI606771B (zh) * | 2015-04-01 | 2017-11-21 | 群創光電股份有限公司 | 顯示面板 |
-
2015
- 2015-06-09 CN CN201910612334.7A patent/CN110164880B/zh active Active
- 2015-06-09 CN CN201510311577.9A patent/CN106298840B/zh active Active
-
2016
- 2016-05-16 US US15/155,106 patent/US9806142B2/en active Active
- 2016-06-07 KR KR1020160070489A patent/KR101877613B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
US20160365405A1 (en) | 2016-12-15 |
CN106298840B (zh) | 2019-08-02 |
US9806142B2 (en) | 2017-10-31 |
CN110164880A (zh) | 2019-08-23 |
CN110164880B (zh) | 2022-05-10 |
CN106298840A (zh) | 2017-01-04 |
KR101877613B1 (ko) | 2018-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11315991B2 (en) | Display device comprising a pixel defining layer having a pixel opening that defines a light emitting region | |
KR101957547B1 (ko) | 디스플레이 패널 | |
CN107808892B (zh) | 显示设备 | |
US10338724B2 (en) | Array substrate and method for fabricating the same, and display device and method for driving the same | |
TWI606283B (zh) | 顯示裝置 | |
KR20170054844A (ko) | 인셀형 터치 패널을 갖는 백플레인 기판 및 이를 이용한 액정 표시 장치 및 이의 제조 방법 | |
KR101877613B1 (ko) | 디스플레이 장치 | |
US20220028933A1 (en) | Array substrate and display device | |
JP3195570U (ja) | 薄膜トランジスタ基板 | |
KR20140042698A (ko) | 유기 발광 다이오드, 터치 디스플레이 장치 및 그의 제조 방법 | |
CN109309122A (zh) | 阵列基板及其制造方法、显示装置 | |
CN109300912A (zh) | 基于电致发光器件的显示基板及其制备方法、显示装置 | |
WO2020177209A1 (zh) | 阵列基板的制作方法及阵列基板 | |
US20220223627A1 (en) | Display panel | |
KR102407538B1 (ko) | 유기발광다이오드 표시장치 및 그 제조 방법 | |
CN114203778A (zh) | 有源矩阵oled显示面板及其制备方法 | |
US20210193650A1 (en) | Display panel and display device | |
JP3196528U (ja) | 表示パネル | |
CN110649082B (zh) | 显示面板 | |
CN219513106U (zh) | 显示面板及显示装置 | |
US20240357872A1 (en) | Display device and method of providing the same | |
US20240292695A1 (en) | Light-emitting base plate and method for manufacturing the same, and light-emitting device | |
US20240373689A1 (en) | Display substrate and electronic device | |
CN118215337A (zh) | 显示面板及其制备方法、显示装置 | |
KR20240155408A (ko) | 표시 장치 및 이의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |