KR20160059738A - 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 - Google Patents
프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 Download PDFInfo
- Publication number
- KR20160059738A KR20160059738A KR1020140161631A KR20140161631A KR20160059738A KR 20160059738 A KR20160059738 A KR 20160059738A KR 1020140161631 A KR1020140161631 A KR 1020140161631A KR 20140161631 A KR20140161631 A KR 20140161631A KR 20160059738 A KR20160059738 A KR 20160059738A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- layer
- adhesive member
- support substrate
- seed metal
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 197
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 46
- 239000000758 substrate Substances 0.000 claims abstract description 334
- 239000000853 adhesive Substances 0.000 claims abstract description 121
- 230000001070 adhesive effect Effects 0.000 claims abstract description 121
- 238000000034 method Methods 0.000 claims abstract description 116
- 238000005498 polishing Methods 0.000 claims abstract description 9
- 239000007769 metal material Substances 0.000 claims abstract description 6
- 239000010410 layer Substances 0.000 claims description 278
- 229910052751 metal Inorganic materials 0.000 claims description 140
- 239000002184 metal Substances 0.000 claims description 140
- 238000006243 chemical reaction Methods 0.000 claims description 71
- 239000011241 protective layer Substances 0.000 claims description 52
- 239000000463 material Substances 0.000 claims description 23
- 238000002161 passivation Methods 0.000 claims description 21
- 238000001039 wet etching Methods 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 7
- 230000001678 irradiating effect Effects 0.000 claims description 7
- 239000011521 glass Substances 0.000 claims description 4
- 229910052594 sapphire Inorganic materials 0.000 claims description 4
- 239000010980 sapphire Substances 0.000 claims description 4
- 239000002904 solvent Substances 0.000 claims description 4
- 230000003685 thermal hair damage Effects 0.000 claims description 2
- 229910000679 solder Inorganic materials 0.000 description 83
- 230000000149 penetrating effect Effects 0.000 description 30
- 238000004140 cleaning Methods 0.000 description 15
- 238000000465 moulding Methods 0.000 description 13
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 12
- 239000007788 liquid Substances 0.000 description 11
- 230000004888 barrier function Effects 0.000 description 10
- 239000011229 interlayer Substances 0.000 description 10
- 239000010949 copper Substances 0.000 description 9
- 230000006378 damage Effects 0.000 description 8
- 230000035882 stress Effects 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 230000002093 peripheral effect Effects 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- 239000003795 chemical substances by application Substances 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 229910052759 nickel Inorganic materials 0.000 description 6
- 239000000126 substance Substances 0.000 description 6
- 239000004642 Polyimide Substances 0.000 description 5
- 239000011368 organic material Substances 0.000 description 5
- 229920001721 polyimide Polymers 0.000 description 5
- 239000000460 chlorine Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 230000007797 corrosion Effects 0.000 description 3
- 238000005260 corrosion Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 239000012778 molding material Substances 0.000 description 3
- 238000005240 physical vapour deposition Methods 0.000 description 3
- 229910052707 ruthenium Inorganic materials 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 2
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 229910052801 chlorine Inorganic materials 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000007772 electroless plating Methods 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 238000000227 grinding Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000003475 lamination Methods 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 230000008646 thermal stress Effects 0.000 description 2
- 239000012815 thermoplastic material Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- MAKDTFFYCIMFQP-UHFFFAOYSA-N titanium tungsten Chemical compound [Ti].[W] MAKDTFFYCIMFQP-UHFFFAOYSA-N 0.000 description 2
- JYEUMXHLPRZUAT-UHFFFAOYSA-N 1,2,3-triazine Chemical compound C1=CN=NN=C1 JYEUMXHLPRZUAT-UHFFFAOYSA-N 0.000 description 1
- XQUPVDVFXZDTLT-UHFFFAOYSA-N 1-[4-[[4-(2,5-dioxopyrrol-1-yl)phenyl]methyl]phenyl]pyrrole-2,5-dione Chemical compound O=C1C=CC(=O)N1C(C=C1)=CC=C1CC1=CC=C(N2C(C=CC2=O)=O)C=C1 XQUPVDVFXZDTLT-UHFFFAOYSA-N 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- -1 CuMg Inorganic materials 0.000 description 1
- 229910003336 CuNi Inorganic materials 0.000 description 1
- 229910016347 CuSn Inorganic materials 0.000 description 1
- 229910002535 CuZn Inorganic materials 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- 229920000106 Liquid crystal polymer Polymers 0.000 description 1
- 239000004977 Liquid-crystal polymers (LCPs) Substances 0.000 description 1
- 239000004721 Polyphenylene oxide Substances 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 229910001128 Sn alloy Inorganic materials 0.000 description 1
- 229910001080 W alloy Inorganic materials 0.000 description 1
- 239000011358 absorbing material Substances 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- DMFGNRRURHSENX-UHFFFAOYSA-N beryllium copper Chemical compound [Be].[Cu] DMFGNRRURHSENX-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052797 bismuth Inorganic materials 0.000 description 1
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 239000004643 cyanate ester Substances 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 230000008642 heat stress Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 238000001746 injection moulding Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 239000003960 organic solvent Substances 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 239000005011 phenolic resin Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 229920003192 poly(bis maleimide) Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001955 polyphenylene ether Polymers 0.000 description 1
- 229920006380 polyphenylene oxide Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229920001169 thermoplastic Polymers 0.000 description 1
- 239000004416 thermosoftening plastic Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 230000003313 weakening effect Effects 0.000 description 1
- 238000009736 wetting Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68318—Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/6834—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68381—Details of chemical or physical process used for separating the auxiliary support from a device or wafer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68381—Details of chemical or physical process used for separating the auxiliary support from a device or wafer
- H01L2221/68386—Separation by peeling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54453—Marks applied to semiconductor devices or parts for use prior to dicing
- H01L2223/5446—Located in scribe lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02163—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
- H01L2224/02165—Reinforcing structures
- H01L2224/02166—Collar structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0233—Structure of the redistribution layers
- H01L2224/02331—Multilayer structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02372—Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02373—Layout of the redistribution layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0239—Material of the redistribution layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0502—Disposition
- H01L2224/05024—Disposition the internal layer being disposed on a redistribution layer on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/05111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05118—Zinc [Zn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05123—Magnesium [Mg] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05149—Manganese [Mn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05155—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05164—Palladium [Pd] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05183—Rhenium [Re] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05184—Tungsten [W] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/05186—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/0557—Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05639—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05655—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/11001—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
- H01L2224/11002—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for supporting the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/11001—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
- H01L2224/11009—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for protecting parts during manufacture
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/114—Manufacturing methods by blanket deposition of the material of the bump connector
- H01L2224/1146—Plating
- H01L2224/11462—Electroplating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/114—Manufacturing methods by blanket deposition of the material of the bump connector
- H01L2224/1146—Plating
- H01L2224/11464—Electroless plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/1147—Manufacturing methods using a lift-off mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/116—Manufacturing methods by patterning a pre-deposited material
- H01L2224/1161—Physical or chemical etching
- H01L2224/11612—Physical or chemical etching by physical means only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/116—Manufacturing methods by patterning a pre-deposited material
- H01L2224/1161—Physical or chemical etching
- H01L2224/11614—Physical or chemical etching by chemical means only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/118—Post-treatment of the bump connector
- H01L2224/11848—Thermal treatments, e.g. annealing, controlled cooling
- H01L2224/11849—Reflowing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13026—Disposition relative to the bonding area, e.g. bond pad, of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13113—Bismuth [Bi] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/1312—Antimony [Sb] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13139—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13155—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/13164—Palladium [Pd] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/1356—Disposition
- H01L2224/13562—On the entire exposed surface of the core
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13601—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13611—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13601—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13613—Bismuth [Bi] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/1362—Antimony [Sb] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13639—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13663—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/13664—Palladium [Pd] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/1401—Structure
- H01L2224/1403—Bump connectors having different sizes, e.g. different diameters, heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/1451—Function
- H01L2224/14515—Bump connectors having different functions
- H01L2224/14519—Bump connectors having different functions including bump connectors providing primarily thermal dissipation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16245—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/171—Disposition
- H01L2224/1718—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/17181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8138—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/81399—Material
- H01L2224/814—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/81438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8138—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/81399—Material
- H01L2224/814—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/81438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/81447—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8138—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/81399—Material
- H01L2224/814—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/81438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/81455—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
- H01L2225/06544—Design considerations for via connections, e.g. geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06589—Thermal management, e.g. cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01022—Titanium [Ti]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01073—Tantalum [Ta]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/049—Nitrides composed of metals from groups of the periodic table
- H01L2924/0494—4th Group
- H01L2924/04941—TiN
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/049—Nitrides composed of metals from groups of the periodic table
- H01L2924/0495—5th Group
- H01L2924/04953—TaN
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1431—Logic devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15313—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
Abstract
반도체 패키지의 제조 방법이 제공된다. 상기 제조 방법은, 반도체 장치가 형성된 기판의 제1 면 상에, 상기 반도체 장치를 커버하도록 금속 물질을 포함하는 보호층을 형성하는 단계; 상기 보호층 상에 접착 부재(adhesive member)를 사용하여 지지 기판(supporting substrate)을 부착하는 단계; 상기 기판의 제2 면을 연마하는 단계; 및 상기 기판으로부터 상기 지지 기판을 분리하는 단계;를 포함한다.
Description
본 발명의 기술적 사상은 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법에 관한 것으로, 더욱 상세하게는 범프를 포함하는 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법에 관한 것이다.
전자기기의 소형화 및 경량화에 따라 전자기기에 사용되는 반도체 패키지 또한 소형화 및 경량화가 요구되고 있다. 이에 따라 반도체 칩이 박형화(thinned)되며, 상기 박형화된 반도체 칩의 적층 패키지가 개발되고 있다. 그러나, 상기 반도체 칩을 박형화하거나 적층하는 과정에서 반도체 칩이 손상되는 문제점이 있다.
본 발명의 기술적 사상이 이루고자 하는 기술적 과제는, 반도체 칩의 박형화(thinning) 공정 또는 적층 공정에서의 반도체 칩 손상을 방지할 수 있는 반도체 패키지의 제조 방법을 제공하는 것이다.
본 발명의 기술적 사상이 이루고자 하는 기술적 과제는, 반도체 칩의 박형화(thinning) 공정 또는 적층 공정에서의 반도체 칩 손상을 방지할 수 있는 프리패키지를 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 기술적 사상에 따른 반도체 패키지의 제조 방법은, 반도체 장치가 형성된 기판의 제1 면 상에, 상기 반도체 장치를 커버하도록 금속 물질을 포함하는 보호층을 형성하는 단계; 상기 보호층 상에 접착 부재(adhesive member)를 사용하여 지지 기판(supporting substrate)을 부착하는 단계; 상기 기판의 제2 면을 연마하는 단계; 및 상기 기판으로부터 상기 지지 기판을 분리하는 단계;를 포함한다.
예시적인 실시예들에 있어서, 상기 보호층을 형성하는 단계 이후에, 상기 보호층의 일부분 상에 상기 반도체 장치와 전기적으로 연결되는 범프를 형성하는 단계를 더 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계 이후에, 상기 범프에 의해 커버되지 않는 상기 보호층 부분을 제거하는 단계를 더 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 부착하는 단계는, 상기 보호층 상에 광열 변환층(light to heat conversion layer) 및 접착 부재를 순차적으로 형성하는 단계; 및 상기 접착 부재 상에 상기 지지 기판을 부착하는 단계;를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 광열 변환층 또는 상기 접착 부재는 UV 경화성 물질(UV curable material)을 포함하며, 상기 지지 기판을 부착하는 단계는, 상기 광열 변환층 및 상기 접착 부재 상에 UV를 조사하는 단계;를 더 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판은 유리 기판, 사파이어 기판, 투명 절연 기판, 또는 투명 전도성 기판을 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계는, 상기 지지 기판 상부에 레이저를 조사하여 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계는, 상기 지지 기판 상부에 레이저를 조사함에 의해 상기 광열 변환층과 상기 보호층 사이의 접착력이 약화되고, 상기 광열 변환층이 상기 보호층으로부터 분리되어 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 부착하는 단계는, 상기 보호층과 상기 지지 기판 사이에서 개재되며, 상기 보호층과 상기 지지 기판의 적어도 일부분들과 직접 접촉하는 상기 접착 부재를 사용하여, 상기 지지 기판을 부착하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 접착 부재는 상기 지지 기판의 외곽 주변 영역(outer periphery edge)에서 상기 보호층과 상기 지지 기판 사이에 개재될 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계는, 상기 접착 부재의 적어도 일부분에 디본딩 용제(debonding solvent)를 공급하여 상기 접착 부재의 적어도 일부분을 용해시켜 상기 보호층으로부터 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계는, 상기 기판의 상기 제1 면과 평행한 방향을 따라 상기 기판 및 상기 지지 기판에 서로 반대 방향으로 밀림 힘(pulling force)을 인가하여 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 지지 기판을 분리하는 단계는, 상기 접착 부재의 점도(viscosity)가 감소되는 상기 접착 부재의 디본딩 온도(debonding temperature)에서 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 보호층을 형성하는 단계 이전에, 상기 기판의 제1 면 상에 시드 금속층을 형성하는 단계; 상기 시드 금속층 상에 상기 반도체 장치와 전기적으로 연결되는 범프를 형성하는 단계; 및 상기 범프 하부에 위치하지 않는 상기 시드 금속층 부분을 제거하는 단계;를 더 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 보호층을 형성하는 단계는, 상기 기판의 상기 제1 면 상에 상기 범프를 커버하는 상기 보호층을 형성하는 단계를 포함할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 기술적 사상에 따른 반도체 패키지의 제조 방법은, 기판의 제1 면 상에 반도체 장치 및 상기 반도체 장치에 전기적으로 연결된 범프 패드를 형성하는 단계; 상기 범프 패드 상에 시드 금속층을 형성하는 단계; 상기 시드 금속층 상에 상기 범프 패드와 오버랩되는 범프를 형성하는 단계; 상기 기판의 상기 제1 면 상에, 상기 범프와 상기 시드 금속층을 커버하는 광열 변환층을 형성하는 단계; 상기 광열 변환층과의 사이에 접착 부재가 개재되도록 상기 기판에 지지 기판을 부착하는 단계; 상기 기판의 상기 제1 면과 대향하는 상기 기판의 제2 면을 연마하는 단계; 상기 지지 기판 상부에 레이저를 조사하여 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 상기 시드 금속층으로부터 분리하는 단계; 및 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계;를 포함한다.
예시적인 실시예들에 있어서, 상기 시드 금속층 부분을 제거하는 단계는, 습식 식각 공정에 의해 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계를 포함한다.
예시적인 실시예들에 있어서, 상기 시드 금속층 부분을 제거하는 단계는, 상기 시드 금속층 물질만을 선택적으로 식각하는 식각액을 사용한 습식 식각 공정에 의해 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계를 포함한다.
예시적인 실시예들에 있어서, 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는, 상기 시드 금속층이 상기 지지 기판 상부에 조사된 레이저를 반사시키는 반사층으로 작용하여, 상기 시드 금속층 하부에 위치한 상기 반도체 장치에 열적 손상이 방지되도록 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함한다.
예시적인 실시예들에 있어서, 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는, 상기 범프 패드가 상기 광열 변환층 및 상기 접착 패드에 노출되지 않도록 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함한다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 기술적 사상에 따른 반도체 패키지의 제조 방법은, 기판의 제1 면 상에 반도체 장치 및 상기 반도체 장치에 전기적으로 연결된 범프 패드를 형성하는 단계; 상기 범프 패드 상에 시드 금속층을 형성하는 단계; 상기 시드 금속층 상에 상기 범프 패드와 오버랩되는 범프를 형성하는 단계; 상기 기판의 상기 제1 면 상에, 상기 시드 금속층의 적어도 일부분을 커버하는 접착 부재를 형성하는 단계; 상기 시드 금속층과의 사이에 상기 접착 부재가 개재되도록 상기 기판에 지지 기판을 부착하는 단계; 상기 기판의 상기 제1 면과 대향하는 상기 기판의 제2 면을 연마하는 단계; 상기 시드 금속층으로부터 상기 접착 부재 및 상기 지지 기판을 분리하는 단계; 및 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계;를 포함한다.
예시적인 실시예들에 있어서, 상기 지지 기판을 부착하는 단계는, 상기 기판의 외곽 주변 영역에서 상기 시드 금속층과 접촉하는 상기 접착 부재를 사용하여, 상기 기판에 상기 지지 기판을 부착하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는, 상기 접착 부재를 용해시킬 수 있는 디본딩 용제를 상기 접착 부재 상에 도포함에 의해 상기 접착 부재와 상기 시드 금속층 사이의 접합력이 약화되어 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
예시적인 실시예들에 있어서, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는, 상기 접착 부재의 점도를 감소시킬 수 있는 디본딩 온도에서 상기 접착 부재 및 상기 지지 기판을 기계적 벗겨냄(peel-off)에 의해 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 기술적 사상에 따른 프리패키지는, 스크라이브 영역에 의해 서로 구분되는 복수 개의 반도체 칩 영역들이 정의된 기판; 상기 기판의 상기 복수 개의 반도체 칩 영역들 각각 내에 형성된 적어도 하나의 반도체 장치; 상기 기판의 제1 면 상에서 상기 적어도 하나의 반도체 장치를 커버하는 금속을 포함하는 보호층; 및 상기 보호층 상에 배치되며, 상기 적어도 하나의 반도체 장치와 전기적으로 연결되는 범프;를 포함한다.
예시적인 실시예들에 있어서, 상기 보호층은 상기 복수 개의 반도체 칩 영역들 전체를 커버하도록 배치될 수 있다.
예시적인 실시예들에 있어서, 상기 보호층은 상기 범프 형성을 위한 시드 금속층일 수 있다.
예시적인 실시예들에 있어서, 상기 기판의 제2 면은 연마되지 않을 수 있다.
예시적인 실시예들에 있어서, 상기 복수 개의 반도체 칩 영역들 각각에 배치되며, 상기 적어도 하나의 반도체 장치와 연결되는 적어도 하나의 관통 전극을 더 포함하며, 상기 적어도 하나의 관통 전극은 상기 기판의 제2 면으로부터 외부에 노출되지 않을 수 있다.
예시적인 실시예들에 있어서, 상기 기판에 상기 복수 개의 반도체 칩 영역들의 가장자리에 위치하는 외곽 주변 영역이 더 정의되며, 상기 보호층이 상기 외곽 주변 영역의 적어도 일부분 상에 배치될 수 있다.
상기 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법은, 시드 금속층이 반도체 장치의 보호층으로 작용하므로, 지지 기판의 부착 및 제거 과정에서 발생할 수 있는 상기 반도체 장치의 열적, 기계적 스트레스를 방지할 수 있다.
도 1a 내지 도 1r은 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 평면도 및 단면도들이다.
도 2a 내지 도 2c는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 3a 및 도 3b는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 4a 내지 도 4e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 5는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도이다.도 6a 내지 도 6e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다
도 7은 예시적인 실시예들에 따른 메모리 모듈의 구성을 개략적으로 나타내는 도면이다.
도 8은 예시적인 실시예들에 따른 반도체 패키지의 구성을 개략적으로 나타내는 도면이다.
도 9는 예시적인 실시예들에 따른 반도체 패키지를 포함하는 전자 시스템을 나타내는 도면이다.
도 10은 예시적인 실시예들에 따른 반도체 패키지가 응용된 전자 장치를 개략적으로 보여주는 사시도이다.
도 2a 내지 도 2c는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 3a 및 도 3b는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 4a 내지 도 4e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다.
도 5는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도이다.도 6a 내지 도 6e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다
도 7은 예시적인 실시예들에 따른 메모리 모듈의 구성을 개략적으로 나타내는 도면이다.
도 8은 예시적인 실시예들에 따른 반도체 패키지의 구성을 개략적으로 나타내는 도면이다.
도 9는 예시적인 실시예들에 따른 반도체 패키지를 포함하는 전자 시스템을 나타내는 도면이다.
도 10은 예시적인 실시예들에 따른 반도체 패키지가 응용된 전자 장치를 개략적으로 보여주는 사시도이다.
본 발명의 구성 및 효과를 충분히 이해하기 위하여, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예들을 설명한다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라, 여러 가지 형태로 구현될 수 있고 다양한 변경을 가할 수 있다. 단지, 본 실시예들에 대한 설명은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위하여 제공되는 것이다. 첨부된 도면에서 구성 요소들은 설명의 편의를 위하여 그 크기를 실제보다 확대하여 도시한 것이며, 각 구성 요소의 비율은 과장되거나 축소될 수 있다.
어떤 구성 요소가 다른 구성 요소에 "상에" 있다거나 "접하여" 있다고 기재된 경우, 다른 구성 요소에 상에 직접 맞닿아 있거나 또는 연결되어 있을 수 있지만, 중간에 또 다른 구성 요소가 존재할 수 있다고 이해되어야 할 것이다. 반면, 어떤 구성 요소가 다른 구성 요소의 "바로 위에" 있다거나 "직접 접하여" 있다고 기재된 경우에는, 중간에 또 다른 구성 요소가 존재하지 않는 것으로 이해될 수 있다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 예를 들면, "~사이에"와 "직접 ~사이에" 등도 마찬가지로 해석될 수 있다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용될 수 있다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
단수의 표현은 문맥상 명백하게 다르게 표현하지 않는 한, 복수의 표현을 포함한다. "포함한다" 또는 "가진다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하기 위한 것으로, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들이 부가될 수 있는 것으로 해석될 수 있다.
본 발명의 실시예들에서 사용되는 용어들은 다르게 정의되지 않는 한, 해당 기술 분야에서 통상의 지식을 가진 자에게 통상적으로 알려진 의미로 해석될 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써 본 발명을 상세히 설명한다.
도 1a 내지 도 1r은 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 평면도 및 단면도들이다. 구체적으로, 도 1a는 제1 기판(110)을 나타내는 평면도이며, 도 1b 내지 도 1r은 상기 제조 방법의 공정 순서에 따라 도 1a에서의 1B 선을 따라 바라본 단면들을 도시한다.
도 1a를 참조하면, 제1 기판(110) 상에 반도체 칩 영역들(CR)이 제공될 수 있다. 반도체 칩 영역들(CR)은 반도체 장치들과 상기 반도체 장치들에 연결되는 배선 구조들이 형성되는 영역일 수 있다. 반도체 칩 영역들(CR)은 후속 공정에서 개별적인 반도체 칩 패키지(도시 생략)로 분리되는 영역들일 수 있다. 인접한 반도체 칩 영역들(CR)은 스크라이브 영역(SR)에 의해 서로 구분될 수 있다. 도 1a에서 스크라이브 영역(SR)은 선으로 표현되었으나, 이와는 달리 인접한 반도체 칩 영역들(CR) 사이에서 소정의 폭을 가지며 연장하도록 배치될 수 있다. 또한, 제1 기판(110)의 외주 부분에는 반도체 칩 영역들(CR)이 형성되지 않은 외곽 주변 영역(outer periphery region)(OPR)이 정의될 수 있다.
도 1b를 참조하면, 제1 기판(110)은 제1 면(F1) 및 제1 면(F1)에 반대되는 제2 면(F2)을 포함할 수 있고, 제1 기판(110)의 제1 면(F1)에는 반도체 장치(122)가 형성될 수 있다. 제1 기판(110)의 제1 면(F1)은 반도체 장치(122)가 형성되는 활성면일 수 있고, 제1 기판(110)의 제2 면(F2)은 활성면에 반대되는 비활성면일 수 있다.
제1 기판(110)은 예를 들면, 실리콘(Si, silicon)을 포함할 수 있다. 또는 제1 기판(110)은 게르마늄(Ge, germanium)과 같은 반도체 원소, 또는 SiC(silicon carbide), GaAs(gallium arsenide), InAs(indium arsenide), 및 InP(indium phosphide)와 같은 화합물 반도체를 포함할 수 있다. 또는 제1 기판(110)은 SOI(silicon on insulator) 구조를 가질 수 있다. 예를 들면, 제1 기판(110)은 BOX 층(buried oxide layer)을 포함할 수 있다. 제1 기판(110)은 도전 영역, 예를 들면 불순물이 도핑된 웰(well), 또는 불순물이 도핑된 구조물을 포함할 수 있다. 또한, 제1 기판(110)은 STI(shallow trench isolation) 구조와 같은 다양한 소자분리 구조를 가질 수 있다.
제1 기판(110)의 제1 면(F1) 상에는 제1 층간 절연막(120)이 형성될 수 있다. 제1 층간 절연막(120)은 실리콘 산화물, 실리콘 산질화물, 실리콘 질화물 또는 이들의 조합을 포함할 수 있다. 제1 기판(110) 상에 반도체 장치(122)가 형성되고, 제1 층간 절연막(120)이 반도체 장치(122)를 커버하도록 배치될 수 있다. 또한, 제1 층간 절연막(120)은 반도체 장치(122)와 제1 기판(110)의 상기 도전 영역에 전기적으로 연결되는 도전성 배선(도시 생략) 또는 도전성 플러그(도시 생략)를 커버할 수 있다.
반도체 장치(122)는 다양한 종류의 복수의 개별 소자(individual devices)를 포함할 수 있다. 예를 들면, 반도체 장치(122)는 CMOS 트랜지스터(complementary metal-insulator-semiconductor transistor) 등과 같은 MOSFET(metal-oxide-semiconductor field effect transistor), 시스템 LSI(large scale integration), CIS(CMOS imaging sensor) 등과 같은 이미지 센서, MEMS(micro-electro-mechanical system), 능동 소자, 수동 소자 등을 포함할 수 있다.
제1 층간 절연막(120)에는 반도체 장치(122) 또는 제1 전면 패드(130)와 연결되는 배선 구조물(wiring structure)이 더 형성될 수 있다. 상기 배선 구조물은 배선층(124) 및 도전 비아(126)를 포함할 수 있다. 배선층(124) 및 도전 비아(126)는 배선용 배리어층 및 배선용 금속층으로 이루어질 수 있다. 상기 배선용 배리어층은 Ti, TiN, Ta, 또는 TaN 중에서 선택되는 적어도 하나의 물질을 포함할 수 있다. 상기 배선용 금속층은 W, Al, 또는 Cu 중에서 선택되는 적어도 하나의 금속을 포함할 수 있다. 배선층(124) 및 도전 비아(126)는 서로 동일한 재료로 구성될 수 있다. 또는 배선층(124) 및 도전 비아(126) 중 적어도 일부가 서로 다른 재료를 포함하도록 구성될 수도 있다. 배선층(124) 및 도전 비아(126)는 복수 개가 다층 구조를 이룰 수 있다. 즉, 도 1b에 도시된 것과 같이, 상기 배선 구조물은 2개 이상의 배선층(124) 또는 2개 이상의 도전 비아(126)가 번갈아서 적층되는 다층 구조일 수 있다.
제1 전면 패드(130)는 제1 층간 절연막(120) 상에 형성될 수 있다. 제1 전면 패드(130)는 상기 배선 구조물과 전기적으로 연결될 수 있으며, 상기 배선 구조물을 통하여 반도체 장치(122)에 전기적으로 연결될 수 있다. 예를 들어, 제1 전면 패드(130)는 W, Al, 또는 Cu 중에서 선택되는 적어도 하나의 금속을 포함할 수 있다.
또한, 제1 층간 절연막(120) 상에는 반도체 장치(122)를 외부 충격이나 습기로부터 보호하기 위한 제1 패시베이션층(132)이 형성될 수 있다. 제1 패시베이션층(132)은 제1 전면 패드(130)의 에지 부분을 둘러싸며, 제1 전면 패드(130)의 상면 일부분을 노출시킬 수 있다. 예를 들어, 제1 패시베이션층(132)은 실리콘 질화물 또는 폴리이미드와 같은 절연 물질로 형성될 수 있다.
관통 전극(134)은 제1 기판(110)의 제1 면(F1)으로부터 제1 기판(110) 내로 연장할 수 있다. 관통 전극(134)은 제1 기판(110) 내부로 연장하는 기둥 형상일 수 있다. 관통 전극(134)은 기둥 형상으로 형성되는 매립 도전층(136) 및 매립 도전층(136)의 표면에 형성되는 배리어층(138)을 포함할 수 있다. 매립 도전층(136)은 Cu, CuSn, CuMg, CuNi, CuZn, CuPd, CuAu, CuRe, CuW 등의 Cu 합금, W, W 합금, Ni, Ru 및 Co 중에서 선택되는 적어도 하나의 물질을 포함할 수 있다. 배리어층(138)은 상기 배리어층은 Ti, TiN, Ta, TaN, Ru, Co, Mn, WN, Ni, 및 NiB 중에서 선택되는 적어도 하나의 물질을 포함할 수 있다. 제1 기판(110)과 관통 전극(134) 사이에는 제1 절연막(도시 생략)이 개재될 수 있다. 상기 제1 절연막은 산화막, 질화막, 탄화막, 또는 이들의 조합으로 이루어질 수 있다. 상기 제1 절연막은 약 1500 내지 2500Å의 두께를 가지도록 형성될 수 있다.
관통 전극(134)은 단독으로 제1 기판(110)의 제1 면(F1)으로부터 제1 기판(110) 내부로 연장할 수도 있으나, 배선층(124) 및 도전 비아(126) 중 일부와 함께 제1 기판(110) 내부로 연장할 수도 있다. 본 명세서에서 관통 전극(134)은 제1 기판(110) 전체를 관통하는 기둥 형상의 도전 물질 또는 배선층(124) 및 도전 비아(126) 중 일부와 상기 기둥 형상의 도전 물질을 모두 지칭할 수 있다. 관통 전극(134)은 반도체 장치(122)와 전기적으로 연결되거나 절연될 수 있다. 예를 들면, 관통 전극(134)은 제1 기판(110) 내에 복수개가 형성될 수 있으며, 복수개의 관통 전극(134) 중 일부는 반도체 장치(122)와 전기적으로 절연되고, 복수개의 관통 전극(134) 중 나머지는 반도체 장치(122)와 전기적으로 연결될 수 있다. 또는 복수개의 관통 전극(134) 전부가 반도체 장치(122)와 전기적으로 절연되거나, 복수개의 관통 전극(134) 전부가 반도체 장치(122)와 전기적으로 연결될 수 있다.
또한, 관통 전극(134)은 제1 전면 패드(130)와 전기적으로 연결될 수 있다. 복수개의 관통 전극(134) 중 일부는 제1 전면 패드(130)와 전기적으로 절연되고, 복수개의 관통 전극(134) 중 나머지는 제1 전면 패드(130)와 전기적으로 연결될 수 있다. 제1 전면 패드(130)는 복수개가 형성될 수 있으며, 복수개의 제1 전면 패드(130) 중 일부는, 관통 전극(134)과 전기적으로 연결되지 않고 반도체 장치(122)와 전기적으로 연결되는 상기 배선 구조와 전기적으로 연결될 수 있다.
도 1c를 참조하면, 제1 전면 패드(130) 및 제1 패시베이션층(132) 상에 시드 금속층(140P)을 형성할 수 있다.
시드 금속층(140P)은 배리어층(도시 생략) 및 시드층(도시 생략)의 적층 구조로 이루어질 수 있다. 상기 배리어층은 상기 시드층을 이루는 물질이 하부의 제1 기판(110)을 향하여 확산되는 것을 방지하는 배리어로 작용을 할 수 있다. 또한, 상기 배리어층은 상기 시드층이 하부의 제1 전면 패드(130) 및 제1 패시베이션층(132)에 부착되도록 하는 접착층으로 작용할 수 있다. 예를 들어, 상기 배리어층은 크롬, 니켈, 티타늄, 티타늄 텅스텐 또는 이들의 조합을 사용하여 형성될 수 있다. 상기 배리어층은 스퍼터링(sputtering) 공정, 물리 기상 증착(physical vapor deposition: PVD) 공정 또는 화학 기상 증착(chemical vapor deposition: CVD) 공정에 의하여 형성할 수 있다. 상기 시드층은 구리, 니켈, 금, 은 또는 이들의 조합을 사용하여 스퍼터링 공정, PVD 공정 또는 CVD 공정에 의하여 형성될 수 있다.
도 1d를 참조하면, 시드 금속층(140P) 상에 범프 마스크(146)를 형성할 수 있다. 예를 들어, 범프 마스크(146)는 포토레지스트 패턴일 수 있다. 범프 마스크(146)는 개구(146h)를 구비할 수 있고, 개구(146h)는 제1 전면 패드(130)과 오버랩되게 위치할 수 있다. 도 1d에 도시된 것과 같이, 개구(146h)의 수평 방향에 따른 폭(예를 들어, 제1 기판(110)의 제1 면(F1)에 평행한 일 방향에 따른 폭)은 제1 전면 패드(130)의 수평 방향에 따른 폭보다 작게 형성될 수 있다. 그러나, 개구(146h)의 폭이 이에 한정되는 것은 아니며, 개구(146h)의 상기 폭은 제1 전면 패드(130)의 상기 폭보다 크거나, 동일하게 형성될 수도 있다. 예시적인 실시예들에 있어서, 개구(146h)는 원형, 타원형 또는 직사각형 등의 수평 단면 형상을 가지도록 형성될 수 있으나, 개구(146h)의 수평 단면 형상이 이에 한정되는 것은 아니다.
도 1d에는, 복수 개의 제1 전면 패드(130) 각각 상에 복수 개의 개구들(146h) 각각이 위치한 것으로 도시되었다. 그러나, 개구(146h)의 개수가 제1 전면 패드(130)의 개수보다 더 크도록 여분의 개구들(146h)이 더 형성될 수도 있다. 상기 여분의 개구들(146h)은 하부에 제1 전면 패드(130)가 배치되지 않은 시드 금속층(140P) 부분 상에 위치할 수 있고, 후속 공정에서, 상기 여분의 개구들(146h) 내에 더미 범프(도시 생략)가 형성될 수 있다. 상기 더미 범프는 반도체 장치(122) 또는 관통 전극(134)과 전기적으로 연결되지 않을 수 있다. 상기 더미 범프는 후속 공정에서 형성될 솔더 범프(도 1g의 150)와 동일한 높이로 형성될 수 있고, 따라서 상기 솔더 범프에 집중될 수 있는 응력을 분산시킬 수 있다.
도 1e를 참조하면, 개구(146h)를 채우는 예비 솔더 범프(150P)가 형성될 수 있다. 예를 들어, 예비 솔더 범프(150P)는 필라층(도시 생략) 및 상기 필라층 상의 솔더층(도시 생략)을 포함할 수 있다. 상기 필라층은 예를 들어, 구리, 니켈, 금 또는 이들의 합금을 사용하여 형성될 수 있다. 상기 필라층은 예를 들어 전해 도금 공정 또는 무전해 도금 공정에 의해 형성될 수 있다. 상기 솔더층은 예를 들어 주석(Sn) 또는 주석(Sn)과 은(Ag)의 합금을 사용하여 형성될 수 있고, 필요에 따라 구리(Cu), 팔라듐(Pd), 비스무트(Bi), 안티몬(Sb) 등이 첨가될 수 있다. 상기 솔더층은 예를 들어 전해 도금 공정 또는 무전해 도금 공정에 의해 형성될 수 있다.
도 1e에는 범프 마스크(146) 상부로 돌출하는 예비 솔더 범프(150P)가 도시되었으나, 이와는 달리, 범프 마스크(146) 상면보다 예비 솔더 범프(150P) 높이가 낮은 레벨 상에 위치할 수도 있다.
도 1f를 참조하면, 범프 마스크(도 1e의 146)가 제거될 수 있다. 예를 들어, 범프 마스크(146)는 스트립(strip) 공정 또는 애싱(ashing) 공정에 의해 제거될 수 있다.
선택적으로, 예비 솔더 범프(150P) 표면 상에 형성된 자연 산화막(도시 생략)을 제거하는 공정이 더 수행될 수 있다. 예를 들어, 액상의 플럭스(flux)를 도포함에 따라 상기 자연 산화막이 제거되고, 후속 공정에서 상기 솔더층의 젖음성(wetting)을 향상시켜 상기 솔더층이 상기 필라층의 표면에 잘 부착될 수 있도록 할 수 있다.
이와는 달리, 포밍 가스(forming gas) 또는 질소 가스(N2) 등의 가스를 주입하여 자연 산화막을 제거하는 플럭스리스(fluxless) 공정이 수행될 수도 있다.
도 1g를 참조하면, 리플로우 공정이 수행될 수 있다. 상기 리플로우 공정은 약 200 내지 300℃의 온도에서 수행될 수 있고, 상기 리플로우 공정에 의해 예비 솔더 범프(도 1f의 150P)의 상기 솔더층이 반구 형상으로 재형상화(reshape)되어 솔더 범프(150)가 형성될 수 있다.
예를 들어, 솔더 범프(150)는 약 수 내지 수십 마이크로미터의 제1 높이(t1)를 가질 수 있다. 그러나, 솔더 범프(150)의 제1 높이(t1)가 이에 한정되는 것은 아니다.
상기 리플로우 공정 동안, 솔더 범프(150) 하부에 위치하는 시드 금속층(140P)에 의해 제1 전면 패드(130)가 외부로 노출되지 않을 수 있다.
이에 따라, 시드 금속층(140P) 상부에 솔더 범프(150)가 형성된 프리패키지(pre-package)(100P)가 제조될 수 있다. 특히, 프리패키지(100P)는 리플로우 공정을 거쳐 형성된 솔더 범프를 포함하는 범프드 패키지(bumped package) 또는 범프드 웨이퍼(bumped wafer)일 수 있다. 프리패키지(100P)는 반도체 장치(122)가 형성된 제1 기판(110)의 제1 면(F1) 상에 시드 금속층(140P)이 전체 면적 상에 형성되어 있고, 시드 금속층(140P) 상부에 형성된 솔더 범프(150)를 포함할 수 있다. 상기 프리패키지(100P)는 내부에 관통 전극(134)을 구비하며, 관통 전극(134)이 프리패키지(100P) 외부로 노출되지 않을 수 있다.
도 1h를 참조하면, 솔더 범프(150) 및 시드 금속층(140P) 상에 광열 변환층(light to heat conversion layer)(152)을 형성할 수 있다. 광열 변환층(152)은 예를 들어 스핀 코팅 등의 방법으로 도포되어, 솔더 범프(150) 및 시드 금속층(140P) 상에 컨포말하게 형성될 수 있다. 광열 변환층(152)은 후속의 레이저 공정에서 레이저 조사에 의한 광에너지를 열에너지로 변환시키는 층일 수 있다. 예를 들어, 광열 변환층(152)은 레이저 흡수 물질을 함유하는 유기 물질을 포함할 수 있다. 또한, 광열 변환층(152)은 아크릴 수지 등과 같은 열가소성(thermoplastic) 물질을 포함할 수 있다.
광열 변환층(152) 상에 접착 부재(154)를 사용하여 지지 기판(156)을 부착할 수 있다. 이에 따라, 지지 기판(156)과 제1 기판(110)의 제1 면(F1) 상에 형성된 솔더 범프(150) 사이에 광열 변환층(152), 접착 부재(154)가 순차적으로 개재될 수 있다.
예시적인 실시예들에 있어서, 접착 부재(154)가 광열 변환층(152) 상에 형성된 이후에, 지지 기판(156)을 접착 부재(154) 상에 부착시킬 수 있다. 예를 들어, 접착 부재(154)는 열가소성 유기 물질을 포함할 수 있고, 스핀 코팅 등의 방법에 의해 광열 변환층(152) 상에 형성될 수 있다. 이러한 경우에, 점성이 낮은 액체 상태의 접착 부재(154)를 광열 변환층(152) 상에 도포하고, 이후 접착 부재(154) 상부에 열을 가함에 의해 솔더 범프(150)를 커버하는 겔(gel) 상태의 접착 부재(154)가 형성될 수 있다. 접착 부재(154)는 솔더 범프(150)를 커버하도록 솔더 범프(150)의 제1 높이(t1)보다 큰 제2 높이(t2)를 가지며, 제1 기판(110)의 실질적으로 전체 면 상에 형성될 수 있다. 따라서, 접착 부재(154)는 지지 기판(156)과 제1 기판(110) 사이에서 견고하고 안정된 부착력을 제공할 수 있다.
이와는 달리, 접착 부재(154)는 UV 경화성 물질(ultraviolet curable material)을 포함할 수 있고, 스핀 코팅 등의 방법에 의해 광열 변환층(152) 상에 형성될 수 있다. 이러한 경우에, 점성이 낮은 액체 상태의 접착 부재(154)를 광열 변환층(152) 상에 도포하고, 이후, 접착 부재(154) 상부에 자외선을 조사함에 의해 솔더 범프(150)를 커버하는 겔 상태의 접착 부재(154)를 형성할 수 있다.
다른 실시예들에 있어서, 지지 기판(156) 상에 접착 부재(154)를 먼저 부착한 이후에, 접착 부재(154)가 광열 변환층(152) 상에 접촉하도록 지지 기판(156)을 위치시킴에 의해 지지 기판(156)을 제1 기판(110)과 접합시킬 수 있다.
예를 들어, 지지 기판(156)은 유리 기판, 사파이어 기판 등과 같은 투명 절연성 기판, 또는 투명 전도성 기판 또는 반도체 기판을 포함할 수 있다. 지지 기판(156)이 투명 기판을 포함함에 따라 후속 공정에서 조사되는 레이저가 지지 기판(156)을 투과하여 하부의 광열 변환층(152)까지 전달될 수 있다. 또한, 지지 기판(156)은 강한 기계적 강도를 가짐에 따라, 제1 기판(110)의 박형화를 위한 후속의 공정에서 제1 기판(110)을 견고하게 지지할 수 있다.
도 1i를 참조하면, 지지 기판(156)과 제1 기판(110)의 접합 구조를 뒤집어, 제1 기판(110)의 제2 면(F2)을 상부로 향하게 위치시킬 수 있다. 이후, 그라인딩 장치(158)를 사용하여 제1 기판(110)의 제2 면(F2)으로부터 제1 기판(110)을 연마할 수 있다.
예시적인 실시예들에 있어서, 제1 기판(110)은 관통 전극(134)이 노출되기 전까지 연마될 수 있고, 이에 따라 제1 기판(110)은 제3 두께(t3)를 가질 수 있다. 이에 따라, 제1 기판(110)의 연마된 면은 제3 면(F3)으로 정의될 수 있다. 예를 들어, 제1 기판(110)의 연마된 제3 면(F3)이 관통 전극(134)의 상부면, 즉 제3 면(F3)에 가까운 관통 전극(134)의 최상부면보다 높은 레벨 상에 위치할 수 있다.
도시되지는 않았지만, 외곽 주변 영역(OPR)에서의 제1 기판(110) 부분이 제3 두께(t3) 또는 제3 두께(t3)보다 작은 두께를 가지도록 외곽 주변 영역(OPR)의 제1 기판(110) 부분을 소정의 두께만큼 우선적으로 제거할 수 있다. 이후, 반도체 칩 영역(CR)의 제1 기판(110) 부분이 제3 두께(t3)를 가질 때까지 제1 기판(110)의 제3 면(F3) 전체를 연마할 수 있고, 이에 따라 제1 기판(110) 전체를 연마하는 과정에서 발생할 수 있는 크랙 또는 기판 에지의 부서짐(chipping) 등을 방지할 수 있다.
도 1j를 참조하면, 제1 기판(110)의 제3 면(F3) 상에 습식 식각 공정을 수행하여 관통 전극(134) 상면을 노출시킬 수 있다. 예를 들어, 제1 기판(110)이 실리콘을 포함하는 경우, 실리콘에 대한 식각 선택비가 높은 용액을 사용한 습식 식각 공정에 의해 관통 전극(134) 상면이 노출될 때까지 제1 기판(110)의 제3 면(F3)으로부터 소정의 두께가 제거될 수 있다. 이에 따라, 제1 기판(110)은 제3 두께(도 1i의 t3)보다 작은 제4 두께(t4)를 가질 수 있다.
이후, 노출된 관통 전극(134) 및 제1 기판(110)의 제2 면(F2) 상에 제2 패시베이션층(160)이 형성될 수 있다. 제2 패시베이션층(160)은 폴리이미드, 실리콘 질화물, 실리콘 산질화물, 폴리이미드 등의 절연 물질을 포함할 수 있다.
도 1k를 참조하면, 관통 전극(134)과 전기적으로 연결되는 제1 후면 패드(162)를 형성할 수 있다. 예시적인 실시예들에 있어서, 제2 패시베이션층(160) 일부를 제거하여 관통 전극(134) 상면을 다시 노출시킨 후, 관통 전극(134) 및 제2 패시베이션층(160) 상에 도전층(도시 생략)을 형성하고, 상기 도전층을 패터닝하여 제1 후면 패드(162)가 형성될 수 있다.
도 1l을 참조하면, 지지 기판(156)이 상부를 향하도록 지지 기판(156)과 제1 기판(110)의 상기 접합 구조를 다시 뒤집어, 지지 기판(156)과 제1 기판(110)의 접합 구조를 다이싱 프레임(172) 및 다이싱 프레임(172)에 부착된 다이싱 테이프(174) 상에 부착시킬 수 있다.
다이싱 프레임(172)은 제1 기판(110)의 직경보다 큰 직경을 갖는 원형 프레임일 수 있다. 다이싱 프레임(172)의 바닥면에는 다이싱 테이프(174)가 부착되며, 다이싱 테이프(174)와 제1 기판(110)의 제2 면(F2)이 마주보도록 제1 후면 패드(162)가 다이싱 테이프(174)와 접촉되어 위치할 수 있다.
도 1l에 도시된 것과는 달리, 다이싱 프레임(172) 및 다이싱 테이프(174) 대신에 진공 척(vacuum chuck)(도시 생략)이 배치되어 상기 지지 기판(156)과 제1 기판(110)의 상기 접합 구조를 상기 진공 척 상에 임시로 고정시킬 수 있다. 또한, 선택적으로, 다이싱 프레임(172)과 다이싱 테이프(174) 하부에 진공 척(도시 생략)이 더 배치될 수도 있다.
도 1m을 참조하면, 레이저 제공 장치(176)에 의해 지지 기판(156) 상에 레이저를 조사할 수 있다. 레이저 제공 장치(176)는 엑시머 레이저, YAG 레이저, CO2 레이저 등을 제공하기 위한 장치일 수 있으나, 레이저 제공 장치(176)의 종류가 이에 한정되는 것은 아니다.
지지 기판(156) 상에 조사된 상기 레이저는 투명한 지지 기판(156) 및 접착 부재(154)을 통과하여 제1 기판(110) 방향으로 이동될 수 있고, 레이저 흡수 물질을 포함하는 광열 변환층(152)에서 상기 레이저의 일부분이 흡수될 수 있다. 또한, 광열 변환층(152) 하부의 금속 물질을 포함하는 시드 금속층(140P)에 의해 상기 레이저의 일부분이 반사될 수 있다.
예를 들어, 광열 변환층(152)이 상기 레이저 조사에 의해 용융되거나 증발되어, 도 1n에 도시된 것과 같이 접착 부재(154)와 솔더 범프(150) 사이, 또는 접착 부재(154)와 시드 금속층(140P) 사이에서 광열 변환층(152)이 제거될 수 있다. 이와는 달리 솔더 범프(150) 및/또는 시드 금속층(140P) 상부에서 광열 변환층(152)이 부분적으로 용융되거나 부분적으로 증발되는 경우에, 광열 변환층(152)이 접착 부재(154)와 솔더 범프(150) 및/또는 시드 금속층(140P) 사이에 잔류하지만, 광열 변환층(152)과 솔더 범프(150) 및/또는 시드 금속층(140P) 사이의 접착력이 약화될 수 있다.
도 1n을 참조하면, 전술한 것과 같이 광열 변환층(도 1m의 152)이 용융되거나 증발되어 제거되고, 접착 부재(154)와 솔더 범프(150) 및/또는 시드 금속층(140P) 사이에 소정의 간격을 갖는 갭(S1)이 정의될 수 있다. 갭(S1)은 광열 변환층(152)이 제거된 공간에 형성되므로, 갭(S1)에 의해 솔더 범프(150) 및 시드 금속층(140P)은 접착 부재(154)와 직접 접촉하지 않을 수 있다.
시드 금속층(140P)은 금속 물질을 포함하며, 전술한 레이저 조사 공정에서 조사된 레이저를 반사하는 반사층으로 작용할 수 있다. 또한, 시드 금속층(140P)은 조사된 레이저에 의한 순간적인 온도 상승을 완화하는 열 스트레스 완화층(thermal stress release layer)으로 작용할 수 있다. 시드 금속층(140P)이 솔더 범프(150) 하부에서 제1 기판(110) 전체 면적 상에 형성되고 반도체 장치(122)가 시드 금속층(140P) 하부에 위치함에 따라, 반도체 장치(122)에 레이저가 조사되었을 때의 순간적인 온도 상승에 의해 발생할 수 있는 반도체 장치(122)의 손상을 방지할 수 있다.
도 1o를 참조하면, 지지 기판(156) 및 접착 부재(154)를 제1 기판(110)으로부터 벗겨낼 수 있다. 도 1n에서 도시된 것과 같이, 솔더 범프(150) 및 시드 금속층(140P)과 접착 부재(154) 사이에 갭(도 1n의 S1)이 존재하므로, 지지 기판(156) 및 접착 부재(154)에 제거 공정에서 제1 기판(110)에 기계적 스트레스가 가해지지 않을 수 있다. 도 1n에서 도시된 것과 달리, 솔더 범프(150) 및 시드 금속층(140P)과 접착 부재(154) 사이에 광열 변환층(도 1m의 152)이 잔류하더라도 광열 변환층(152)의 접착력이 약화될 수 있으므로, 지지 기판(156) 및 접착 부재(154)를 제거할 때 제1 기판(110)에 인가되는 기계적 스트레스가 상당히 감소될 수 있다.
또한, 알루미늄(Al) 등을 포함하는 제1 전면 패드(130)는 지지 기판(156) 및 접착 부재(154)의 제거 과정에서 시드 금속층(140P)에 의해 커버되어 외부에 노출되지 않을 수 있다. 즉, 시드 금속층(140P)이 제1 기판(110)의 제1 면(F1)의 실질적으로 전체 면적 상에 위치하므로, 광열 변환층(152) 및/또는 접착 부재(154)와 제1 전면 패드(130) 사이의 직접적인 접촉이 방지될 수 있다. 만약, 염소(Cl) 성분을 함유하는 유기 물질을 포함하는 광열 변환층(152) 또는 접착 부재(154)가 제1 전면 패드(130)와 직접 접촉한다면, 광열 변환층(152) 또는 접착 부재(154)가 완전히 제거되지 않을 때 제1 전면 패드(130)에 유기 잔류물이 발생될 수 있고, 상기 유기 잔류물에 의해 제1 전면 패드(130)가 부식되거나 화학적으로 손상될 수 있다. 또한, 만약 상기 염소(Cl) 성분을 함유하는 광열 변환층(152) 또는 접착 부재(154)를 제거하기 위하여 불소(F) 성분을 함유하는 세정액을 사용한 세정 공정을 수행한다면, 상기 불소(F) 성분을 함유하는 상기 세정액에 의해 제1 전면 패드(130)가 부식되거나 화학적으로 손상될 수 있다. 그러나, 예시적인 실시예들에 따르면, 제1 전면 패드(130)가 광열 변환층(152) 또는 접착 부재(154)와 직접 접촉하지 않으므로, 상기 유기 잔류물 또는 상기 세정액에 의한 제1 전면 패드(130)의 부식 또는 화학적 손상이 방지될 수 있다.
도 1p를 참조하면, 솔더 범프(150)를 식각 마스크로 사용하여 솔더 범프(150) 하부에 위치하지 않는 시드 금속층(도 1o의 140P) 부분을 제거하고, 솔더 범프(150) 하부에 위치하는 시드 금속층(140P) 부분만을 잔류시킬 수 있다. 솔더 범프(150) 하부에 위치하는 시드 금속층(140P) 부분은 UBM층(under-bump metallization layer)(140)으로 지칭할 수 있다.
예시적인 실시예들에 있어서, 시드 금속층(140P)에 대한 선택적 식각비를 갖는 식각액을 사용하여 습식 식각 공정을 수행함에 의해 솔더 범프(150)에 의해 커버되지 않는 시드 금속층(140P) 부분이 제거될 수 있다. 시드 금속층(140P) 부분을 제거하기 위한 공정이 습식 식각 공정에 한정되는 것은 아니며, 시드 금속층(140P) 부분을 제거하기 위하여 건식 식각 공정 또는 반응성 이온 식각 공정 등이 수행될 수도 있다.
도 1q를 참조하면, 소잉 장치(178)에 의해 스크라이브 영역(SR)을 다이싱하여 제1 기판(110)이 도 1r에 도시된 개별 반도체 칩(100)으로 분리될 수 있다. 이후, 개별 반도체 칩(100)을 패키지 기판(도시 생략)에 실장하고, 개별 반도체 칩(100)의 상면 및 측면을 몰딩 부재(도시 생략)로 둘러쌈으로써 반도체 패키지(도시 생략)가 형성될 수 있다.
한편, 전술한 공정들을 수행하여 완성된 개별 반도체 칩(100)을 사용하여 적층형 반도체 패키지를 제조하기 위한 예시적인 공정은 이후에 도 6a 내지 도 6e를 참조로 상세히 설명하도록 한다.
예시적인 실시예들에 따른 반도체 패키지의 제조 방법에 따르면, 솔더 범프(150)의 형성을 위한 시드 금속층(140P)을 잔류시킨 상태로 지지 기판(156)의 부착 공정, 제1 기판(110)의 제2 면(F2)의 그라인딩 공정, 및 레이저 조사에 의한 지지 기판(156)의 제거 공정을 수행할 수 있다. 따라서, 시드 금속층(140P)이 조사되는 레이저를 반사하는 반사층 또는 열 스트레스 완화층으로 작용함에 따라 레이저 조사에 의한 반도체 장치(122)의 고장(failure) 또는 손상이 방지될 수 있다.
또한, 광열 변환층(152)이 솔더 범프(150) 및 시드 금속층(140P)의 직접 상부에 형성될 수 있다. 광열 변환층(152)이 상기 레이저 조사에 의해 제거될 때 접착 부재(154)와 솔더 범프(150) 사이의 갭(S1)이 발생하여 솔더 범프(150)에 기계적 스트레스를 가하지 않고도 지지 기판(156)을 제거할 수 있다. 또는, 상기 레이저 조사에 의해 광열 변환층(152)이 부분적으로 제거되는 경우, 광열 변환층(152)과 솔더 범프(150) 사이, 또는 광열 변환층(152)과 시드 금속층(140P) 사이의 접합력이 약화되어 지지 기판(156)의 제거 공정에서 제1 기판(110) 및 솔더 범프(150)에 인가되는 기계적 스트레스가 현저히 감소될 수 있다.
또한, 시드 금속층(140P)에 의해 제1 전면 패드(130)와 광열 변환층(152) 또는 접착 부재(154)가 직접 접촉하지 않음에 따라, 광열 변환층(152) 또는 접착 부재(154)의 유기 잔류물 또는 상기 유기 잔류물을 세정하기 위한 세정액에 의해 발생될 수 있는 제1 전면 패드(130)의 부식 또는 화학적 손상이 방지될 수 있다.
또한, 솔더 범프(150) 형성을 위한 시드층으로서 형성하는 시드 금속층(140P)이 전술한 것과 같은 반도체 장치(122) 또는 제1 전면 패드(130)의 보호층으로 작용할 수 있으므로, 상기 보호층을 형성하기 위한 별도의 추가 공정이 필요하지 않을 수 있다.
도 2a 내지 도 2c는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다. 상기 제조 방법은 디본딩 용제(debonding solvent)에 의해 지지 기판(210)을 분리하는 것을 제외하면, 도 1a 내지 도 1r을 참조로 설명한 제조 방법과 유사하므로, 차이점을 중심으로 설명한다. 본 명세서에서 동일한 구성요소 또는 부재는 동일한 참조부호로 표시하였다.
우선, 도 1a 내지 도 1g를 참조로 설명한 공정들을 수행한다.
도 2a를 참조하면, 시드 금속층(140P) 및 솔더 범프(150) 상에 제1 및 제2 접착 부재(212, 214)를 사용하여 지지 기판(210)을 부착할 수 있다.
예를 들어, 지지 기판(210)은 유리 기판, 사파이어 기판, 투명 전도성 기판과 같은 투명 기판 또는 실리콘 기판, 알루미나 기판 등과 같이 불투명 기판을 포함할 수 있다.
예를 들어, 제1 및 제2 접착 부재(212, 214)는 서로 다른 물질을 포함할 수 있다. 예시적인 실시예들에 있어서, 도 2a에 도시된 것과 같이, 제1 기판(110)의 반도체 칩 영역(CR) 상에는 제1 접착 부재(212)를 형성하고, 제1 기판(110)의 외곽 주변 영역(OPR) 상에는 제2 접착 부재(214)를 형성할 수 있다. 즉, 제1 기판(110)의 중앙 부분으로부터 소정의 거리까지 제1 접착 부재(212)가 배치되며, 제1 기판(110)의 에지 부분을 따라 제1 접착 부재(212)의 가장자리를 둘러싸도록 제2 접착 부재(214)가 환형으로 배치될 수 있다. 이 때, 제1 접착 부재(212)는 접착력이 약한 물질을 포함하며, 제2 접착 부재(214)는 접착력이 강한 물질을 포함할 수 있다. 접착력이 강한 제2 접착 부재(214)가 제1 기판(110)의 외곽 주변 영역(OPR)을 따라 배치됨에 따라 지지 기판(210)은 제1 기판(110)에 견고하게 부착될 수 있다.
다른 실시예들에 있어서, 제1 접착 부재(212)는 접착력이 거의 없는 유기 물질을 포함할 수 있고, 제2 접착 부재(214)는 접착력이 강한 유기 물질을 포함할 수 있다.
이후, 도 1i 내지 도 1l을 참조로 설명한 공정들을 수행한다.
도 2b를 참조하면, 제1 기판(110) 및 지지 기판(210)의 접합 구조에 디본딩 용제를 공급함에 의해 제2 접착 부재(도 2a의 214)가 제거될 수 있다. 예를 들어, 상기 디본딩 용제는 제2 접착 부재(214)를 용해시킬 수 있는 유기 용제일 수 있다. 예시적인 실시예들에 있어서, 상기 디본딩 용제는 노즐(도시 생략)에 의한 분사에 의해 제1 기판(110)과 지지 기판(210)의 상기 접합 구조의 측면에 공급될 수 있다. 다른 실시예들에 있어서, 제1 기판(110)과 지지 기판(210)의 상기 접합 구조를 상기 디본딩 용제가 수용된 배스(bath)에 담금으로써 상기 디본딩 용제가 공급될 수도 있다. 제2 접착 부재(214)가 제거됨에 따라, 제1 기판(110)의 외곽 주변 영역(OPR)과 지지 기판(210) 사이에는 갭(214h)이 형성될 수 있다.
한편, 제2 접착 부재(214)와 제1 기판(110) 사이의 계면에 인접한 제2 접착 부재(214) 부분에 상기 디본딩 용제를 공급하는 경우에, 도 2b에 도시된 것과는 달리 제2 접착 부재(214)가 완전히 제거되지 않고 잔류할 수 있다. 이 때, 지지 기판(210)과 제2 접착 부재(214) 사이의 계면에 인접한 제2 접착 부재(214)의 일부분이 잔류할 수 있고, 제1 기판(110)의 외곽 주변 영역(OPR)과 제2 접착 부재(214) 사이의 계면에 인접한 제2 접착 부재(214)의 일부분이 제거되어, 잔류하는 제2 접착 부재(214)와 제1 기판(110) 사이에 갭(214h)이 정의될 수 있다.
도 2c를 참조하면, 지지 기판(210)과 제1 접착 부재(212)를 제1 기판(110)으로부터 벗겨낼 수 있다. 특히, 제1 접착 부재(212)는 접착력이 약하거나 접착력이 거의 없는 물질을 포함할 수 있으므로, 솔더 범프(150) 및 시드 금속층(140P)으로부터 제1 접착 부재(212)가 분리되는 과정에서, 솔더 범프(150) 또는 하부의 반도체 장치(122)를 포함하는 제1 기판(110)에 기계적 스트레스를 가하지 않을 수 있다.
선택적으로, 제1 접착 부재(212) 또는 제2 접착 부재(214)의 잔류물들을 제거하기 위한 세정 공정이 더 수행될 수 있다. 제1 전면 패드(130)는 시드 금속층(140P)에 의해 커버되므로, 상기 세정 공정에서 사용되는 세정액들에 의해 노출되지 않을 수 있다. 따라서, 상기 세정액들에 의해 발생할 수 있는 제1 전면 패드(130)의 부식 또는 화학적 손상이 방지될 수 있다.
이후, 도 1p 및 도 1q를 참조로 설명한 공정을 수행할 수 있다. 즉, 솔더 범프(150)를 식각 마스크로 사용하여 시드 금속층(도 2c의 140P)을 제거함에 의해 솔더 범프(150) 하부에 UBM층(140)이 형성될 수 있고, 스크라이브 영역(SR)을 따라 제1 기판(110)을 다이싱하여 도 1r에 도시된 것과 같은 개별 반도체 칩(100)이 형성될 수 있다.
도 3a 및 도 3b는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다. 상기 제조 방법은 밀림 힘(pull force)을 가함에 의해 지지 기판(210)을 분리하는 것을 제외하면, 도 1a 내지 도 1r을 참조로 설명한 제조 방법과 유사하므로, 차이점을 중심으로 설명한다.
우선, 도 1a 내지 도 1g를 참조로 설명한 공정들을 수행한다.
도 3a를 참조하면, 솔더 범프(150) 및 시드 금속층(140P) 상에 접착 부재(222)를 사용하여 지지 기판(220)이 부착될 수 있다. 예를 들어, 접착 부재(222)는 열가소성 물질을 포함할 수 있다. 예를 들어, 접착 부재(222)는 열이 가해질 때 점도(viscosity)가 감소하는 물질을 포함할 수 있다. 즉, 접착 부재(222)의 디본딩 온도(debonding temperature)는 접착 부재(222)가 충분한 유동성을 얻을 수 있도록 접착 부재(222)의 점도(viscosity)가 소정의 점도 이하로 감소되는 온도일 수 있다. 예를 들어, 접착 부재(222)의 상기 디본딩 온도는 약 100 내지 200℃의 범위일 수 있다. 그러나, 접착 부재(222)의 상기 디본딩 온도가 이에 한정되는 것은 아니다.
이후, 도 1i 내지 도 1l을 참조로 설명한 공정들을 수행한다.
도 3b를 참조하면, 지지 기판(220) 및 제1 기판(110)의 접합 구조를 진공 척(224) 상에 배치할 수 있다. 이후, 지지 기판(220) 및 제1 기판(110)의 상기 접합 구조에 열을 가하여, 접착 부재(222)의 상기 디본딩 온도까지 승온시킬 수 있다. 지지 기판(220)과 제1 기판(110)에 밀림 힘을 인가하여 지지 기판(220)을 제1 기판(110)으로부터 분리할 수 있다. 지지 기판(220)과 제1 기판(110)은 수평 방향, 즉 제1 기판(110)의 상면에 평행한 방향을 따라 서로 반대 방향으로 밀림 힘이 인가될 수 있고, 지지 기판(220)과 제1 기판(110) 사이에 개재된 접촉 부재(222)의 점도가 감소함에 따라 접촉 부재(222)의 유동성이 증가하여 지지 기판(220)이 수평 방향으로 미끄러질 수 있다. 도 3b에는 지지 기판(220)과 제1 기판(110)에 각각 인가되는 상기 밀림 힘의 방향을 예시적으로 화살표로 표시하였다.
증가된 온도에서 접촉 부재(222)의 점도가 감소하고 유동성이 증가함에 따라 지지 기판(220)의 분리 과정에서 솔더 범프(150) 또는 하부의 반도체 장치(122)를 포함하는 제1 기판(110)에 기계적 스트레스를 가하지 않을 수 있다.
이후, 제 접촉 부재(222)의 잔류물들을 제거하기 위한 세정 공정이 더 수행될 수 있다. 제1 전면 패드(130)는 시드 금속층(140P)에 의해 커버되므로, 상기 세정 공정에서 사용되는 세정액들에 의해 노출되지 않을 수 있다. 따라서, 상기 세정액들에 의해 발생할 수 있는 제1 전면 패드(130)의 부식 또는 화학적 손상이 방지될 수 있다.
이후, 도 1p 및 도 1q를 참조로 설명한 공정을 수행할 수 있다. 즉, 솔더 범프(150)를 식각 마스크로 사용하여 시드 금속층(도 2c의 140P)을 제거함에 의해 솔더 범프(150) 하부에 UBM층(140)이 형성될 수 있고, 스크라이브 영역(SR)을 따라 제1 기판(110)을 다이싱하여 도 1r에 도시된 것과 같은 개별 반도체 칩(100)이 형성될 수 있다.
도 4a 내지 도 4e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다. 상기 제조 방법은 금속 보호층(144)이 더 형성되는 것을 제외하면, 도 1a 내지 도 1r을 참조로 설명한 제조 방법과 유사하므로, 차이점을 중심으로 설명한다.
우선, 도 1a 내지 도 1g를 참조로 설명한 공정들을 수행한다.
도 4a를 참조하면, 솔더 범프(150)를 식각 마스크로 사용하여 시드 금속층(도 1g의 140P)을 식각함에 의해 솔더 범프(150) 하부에 UBM층(142)을 형성할 수 있다. 이에 따라, 솔더 범프(150)에 의해 커버되지 않은 시드 금속층(140P) 부분은 제거되고 솔더 범프(150)에 의해 커버된 시드 금속층(140P) 부분들은 잔류할 수 있다.
예시적인 실시예들에 있어서, UBM층(142)을 형성하기 위한 상기 공정은 솔더 범프(150)에 대한 시드 금속층(140P)의 선택적 식각비를 이용한 습식 식각 공정일 수 있다. 도 4a에 도시되지는 않았지만, 상기 습식 공정을 수행할 때, UBM층(142) 측부에 언더컷(undercut)이 형성될 수도 있다.
시드 금속층(140P) 부분이 제거됨에 따라 제1 패시베이션층(132)이 노출될 수 있다. 또한, 도 4a에 도시된 것과 같이, 솔더 범프(150)의 수평 방향에 따른 폭이 제1 전면 패드(130)의 수평 방향에 따른 폭보다 작을 때, 제1 전면 패드(130)의 에지 부분이 노출될 수도 있다.
도 4b를 참조하면, 솔더 범프(150) 및 제1 패시베이션층(132) 상에 금속 보호층(144)이 형성될 수 있다. 금속 보호층(144)은 소정의 두께로 솔더 범프(150)를 컨포말하게 커버하도록 형성될 수 있다. 예를 들어, 금속 보호층(144)은 크롬, 니켈, 티타늄, 티타늄 텅스텐, 텅스텐, 탄탈륨, 루테늄, 구리, 금, 은 또는 이들의 조합을 사용하여 형성될 수 있다. 예시적인 실시예들에 있어서, 금속 보호층(144)은 시드 금속층(도 1g의 140P)과 동일한 물질을 포함하도록 형성될 수 있다. 다른 실시예들에 있어서, 금속 보호층(144)은 금속 시드층(140P)과 다른 물질을 포함하도록 형성될 수 있다.
도 4c를 참조하면, 금속 보호층(144) 상에 광열 변환층(152)이 형성될 수 있고, 광열 변환층(152) 상에 접착 부재(154)를 사용하여 지지 기판(156)이 부착될 수 있다.
이후, 도 1i 내지 도 1k를 참조로 설명한 공정들을 수행한다.
도 4d를 참조하면, 다이싱 프레임(172)에 부착된 다이싱 테이프(174) 상에 제1 기판(110)과 지지 기판(156)의 접합 구조를 부착할 수 있다.
도 4e를 참조하면, 지지 기판(156) 상에 레이저를 조사하여 광열 변환층(152)을 제거할 수 있다. 이때, 광열 변환층(152)은 조사된 상기 레이저에 의해 적어도 부분적으로 용융되거나 증발될 수 있고, 이에 따라 금속 보호층(144)과 접착 부재(154) 사이가 이격되어 금속 보호층(144)과 접착 부재(154) 사이의 공간에 갭(도시 생략)이 정의될 수 있다.
이후, 지지 기판(156) 및 접착 부재(154)를 제1 기판(110)으로부터 분리할 수 있다. 금속 보호층(144)과 접착 부재(154)가 직접 접촉하지 않거나, 광열 변환층(152)의 부분적인 용융에 의해 광열 변환층(152)의 접착력이 약화될 수 있으므로, 지지 기판(156)의 분리 과정에서 제1 기판(110)에 인가되는 기계적 스트레스가 상당히 감소될 수 있다.
또한, 금속 보호층(144)은 금속 물질을 포함하며, 상기 레이저 조사 공정에서 조사된 레이저를 반사하는 반사층으로 작용할 수 있다. 또한, 금속 보호층(144)은 조사된 레이저에 의한 순간적인 온도 상승을 완화하는 열 스트레스 완화층으로 작용할 수 있다.
또한, 금속 보호층(144)이 솔더 범프(150) 상부를 커버한 상태에서 지지 기판(156)의 부착 및 제거 공정, 제1 기판(110)의 연마 공정이 수행될 수 있으므로, 상기 공정들을 수행하는 과정에서 발생할 수 있는 솔더 범프(150)의 기계적 또는 화학적 손상이 방지될 수 있다.
이후, 금속 보호층(144)을 제거할 수 있다.
예를 들어, 솔더 범프(150)에 대한 금속 보호층(144)의 선택적 식각비를 이용한 습식 식각 공정에 의해 금속 보호층(144)을 제거할 수 있다. 그러나, 금속 보호층(144)의 제거를 위한 공정이 이에 한정되는 것은 아니다.
이후, 도 1q를 참조로 설명한 공정을 수행할 수 있다. 즉, 스크라이브 영역(SR)을 따라 제1 기판(110)을 다이싱하여 도 1r에 도시된 것과 같은 개별 반도체 칩(100)이 형성될 수 있다.
도 5는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도이다. 상기 제조 방법은 금속 보호층(144)이 더 형성되는 것을 제외하면, 도 1a 내지 도 1r을 참조로 설명한 제조 방법과 유사하므로, 차이점을 중심으로 설명한다.
우선, 도 1a 내지 도 1g를 참조로 설명한 공정들을 수행한다.
도 5를 참조하면, 시드 금속층(140P) 및 솔더 범프(150) 상에 금속 보호층(144)을 형성할 수 있다. 금속 보호층(144) 상에 광열 변환층(152)을 형성하고, 광열 변환층(152) 상에 접착 부재(154)를 사용하여 지지 기판(156)을 부착시킬 수 있다.
이후, 도 1i 내지 도 1o를 참조로 설명한 공정들을 수행한다.
즉, 지지 기판(156)을 제거한 이후에, 금속 보호층(144)이 다시 노출될 수 있다. 금속 보호층(144) 및 솔더 범프(150)에 의해 커버되지 않는 시드 금속층(140P) 부분을 제거하기 위한 식각 공정이 수행될 수 있다. 금속 보호층(144)과 시드 금속층(140P)이 동일한 물질을 사용하여 형성되는 경우, 1회의 습식 식각 공정을 사용하여 금속 보호층(144)과 시드 금속층(140P)을 제거할 수 있다. 이와는 달리, 금속 보호층(144)과 시드 금속층(140P)이 서로 다른 물질을 사용하여 형성되며, 금속 보호층(144)과 시드 금속층(140P)을 제거하기 위한 식각액이 서로 다른 경우, 금속 보호층(144)을 제거하기 위한 제1 습식 식각 공정 및 시드 금속층(140P)을 제거하기 위한 제2 습식 식각 공정을 순차적으로 수행함에 의해 금속 보호층(144)과 시드 금속층(140P)을 제거할 수 있다.금속 보호층(144)이 솔더 범프(150) 상부를 커버한 상태에서 지지 기판(156)의 부착 및 제거 공정, 제1 기판(110)의 연마 공정이 수행될 수 있으므로, 상기 공정들을 수행하는 과정에서 발생할 수 있는 솔더 범프(150)의 기계적 또는 화학적 손상이 방지될 수 있다.
또한, 시드 금속층(140P)의 제거를 위한 식각 공정에서 금속 보호층(144)을 동시에 제거할 수 있으므로, 금속 보호층(144)을 제거하기 위한 별도의 추가 식각 공정이 필요하지 않을 수 있다.
이후, 도 1q를 참조로 설명한 공정을 수행할 수 있다. 즉, 스크라이브 영역(SR)을 따라 제1 기판(110)을 다이싱하여 도 1r에 도시된 것과 같은 개별 반도체 칩(100)이 형성될 수 있다.
도 6a 내지 도 6e는 예시적인 실시예들에 따른 반도체 패키지의 제조 방법을 나타내는 단면도들이다. 상기 제조 방법은 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 의해 제조된 반도체 패키지(100)를 사용한 적층형 반도체 패키지(1000)의 제조 방법에 관한 것이다.
도 6a를 참조하면, 패키지 베이스 기판(10)에 제1 반도체 칩(C1)을 부착할 수 있다. 제1 반도체 칩(C1)은 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 따라 제조된 반도체 패키지(100)일 수 있다. 따라서, 제1 반도체 칩(C1)에 대한 상세한 설명은 생략한다.
제1 반도체 칩(C1)은 상면(또는 반도체 장치(도 1q의 122)가 형성된 제1 기판(110)의 제1 면(F1))이 패키지 베이스 기판(10)을 향하도록 패키지 베이스 기판(10)의 상면에 부착될 수 있다. 제1 반도체 칩(C1)은 패키지 베이스 기판(10)과 전기적으로 연결될 수 있다.
패키지 베이스 기판(10)은 인쇄 회로 기판(printed circuit board, PCB) 또는 리드 프레임일 수 있다. 패키지 베이스 기판(10)이 인쇄 회로 기판인 경우, 패키지 베이스 기판(10)은 기판 베이스(12), 기판 베이스(12) 상면 및 하면 상에 각각 형성된 제1 접촉 단자(14a) 및 제2 접촉 단자(14b)를 포함할 수 있다. 제1 접촉 단자(14a) 및 제2 접촉 단자(14b)는 각각 기판 베이스(12)의 상면 및 하면을 덮는 제1 솔더레지스트층(16a) 및 제2 솔더레지스트층(16b)에 의하여 노출될 수 있다.
기판 베이스(12)는 페놀 수지, 에폭시 수지, 폴리이미드 중에서 선택되는 적어도 하나의 물질로 이루어질 수 있다. 예를 들면, 기판 베이스(12)는 FR4, 사관능성 에폭시(Tetrafunctional epoxy), 폴레페닐렌 에테르(Polyphenylene ether), 에폭시/폴리페닐렌 옥사이드(Epoxy/polyphenylene oxide), BT(Bismaleimide triazine), 써마운트(Thermount), 시아네이트 에스터(Cyanate ester), 폴리이미드(Polyimide) 및 액정 고분자(Liquid crystal polymer) 중에서 선택되는 적어도 하나의 물질을 포함할 수 있다. 제1 접촉단자(14a) 및 제2 접촉단자(14b)는 구리, 니켈, 스테인레스 스틸 또는 베릴륨구리(beryllium copper)로 이루어질 수 있다. 기판 베이스(12) 내에는 제1 접촉단자(14a)와 제2 접촉단자(14b)와 전기적으로 연결되는 내부 접촉단자(미도시)이 형성될 수 있다.
제1 접촉단자(14a) 및 제2 접촉단자(14b)는 기판 베이스(12)의 상면 및 하면에 동박(Cu foil)을 입힌 후 패터닝된 회로 배선 중 각각 제1 솔더레지스트층(16a) 및 제2 솔더레지스트층(16b)에 의하여 노출된 부분일 수 있다.
제1 솔더 범프(150)은 제1 접촉 단자(14a)와 제1 전면 패드(130) 사이에 배치되어, 제1 접촉 단자(14a)와 제1 전면 패드(130)를 전기적으로 연결할 수 있다. 제1 솔더 범프(150)와 제1 접촉 단자(14a)는 열 압착 본딩(thermo compression bonding) 또는 리플로우 본딩(reflow bonding)에 의하여 연결될 수 있다. 제1 반도체 칩(C1)은 제1 솔더 범프(150)를 통하여 패키지 베이스 기판(10)과 전기적으로 연결될 수 있다.
도 6b를 참조하면, 제2 기판(310) 상에 형성된 반도체 장치(도시 생략)를 구비하는 제2 반도체 칩(C2)이 준비될 수 있다. 상기 반도체 장치 및 상기 반도체 장치에 전기적 연결을 제공하기 위한 배선 구조들이 제2 기판(310) 상에 형성되고, 상기 반도체 장치 및 상기 배선 구조를 커버하는 제2 층간 절연막(320)이 제2 기판(310) 상에 형성될 수 있다.
상기 반도체 장치는 다양한 종류의 복수의 개별 소자 (individual devices)를 포함할 수 있다. 예를 들어, 상기 반도체 장치는 CMOS 트랜지스터 등과 같은 MOSFET, 시스템 LSI, CIS 등과 같은 이미지 센서, MEMS, 능동 소자, 수동 소자 등을 포함할 수 있다.
제2 반도체 칩(C2)은 상기 반도체 장치에 전기적으로 연결되는 제2 전면 패드(334)를 포함할 수 있다. 또한, 제2 전면 패드(334)는 제2 층간 절연막(320) 상부를 커버하는 제2 패시베이션층(332)에 의해 노출될 수 있다. 제2 전면 패드(334) 상에는 연결 범프(350)가 형성될 수 있다.
도 6c를 참조하면, 제1 반도체 칩(C1) 상에 제2 반도체 칩(C2)이 부착될 수 있다. 제2 반도체 칩(C2)은 제1 반도체 칩(C1)의 상면에 부착되어 제1 반도체 칩(C1)의 관통 전극(134)과 전기적으로 연결될 수 있다.
연결 범프(350)는 제1 후면 패드(162)와 제2 전면 패드(334) 사이에 배치되어, 제1 후면 패드(162)와 제2 전면 패드(334)를 전기적으로 연결할 수 있다. 연결 범프(250)와 제1 후면 패드(162)는 열 압착 본딩 또는 리플로우 본딩에 의하여 연결될 수 있다. 제2 반도체 칩(C2)은 연결 범프(350)를 통하여 관통 전극(134)과 전기적으로 연결될 수 있다. 제2 반도체 칩(C2)은 관통 전극(134)을 통하여 패키지 베이스 기판(10)과 전기적으로 연결될 수 있다.
도 6d를 참조하면, 제2 반도체 칩(C2) 상에 몰딩 금형(도시 생략)을 부착할 수 있다. 상기 몰딩 금형은 제2 반도체 칩(C2) 상면 전체를 덮도록 평평한 하면을 가질 수 있다. 선택적으로 상기 몰딩 금형과 제2 반도체 칩(C2) 상에는 상기 몰딩 금형과 제2 반도체 칩(C2) 사이의 밀착을 돕는 완충층(도시 생략)이 더 형성될 수도 있다.
예시적인 실시예들에 있어서, 상기 몰딩 금형과 패키지 베이스 기판(10) 사이에 위치하는 공간, 즉 제1 반도체 칩(C1)과 패키지 베이스 기판(10) 사이의 공간 및 제2 반도체 칩(C2)과 제1 반도체 칩(C1) 사이의 공간에 몰딩 물질을 주입하여 몰딩 부재(410)를 형성할 수 있다. 몰딩 부재(410)는 상기 몰딩 물질을 경화시켜 형성할 수 있다. 몰딩 부재(410)를 형성한 후 상기 몰딩 금형을 제거할 수 있다. 몰딩 부재(410)는 제1 반도체 칩(C1) 및 제2 반도체 칩(C2)의 측면들을 덮을 수 있다.
한편, 제1 반도체 칩(C1)과 패키지 베이스 기판(10) 사이의 공간 또는 제2 반도체 칩(C2)과 제1 반도체 칩(C1) 사이의 공간에 MUF(molded underfill) 공정에 의해 몰딩 물질을 주입함에 의해 몰딩 부재(410)를 형성할 수 있다. 이와는 달리, 제1 반도체 칩(C1)과 패키지 베이스 기판(10) 사이의 공간 또는 제2 반도체 칩(C2)과 제1 반도체 칩(C1) 사이의 공간에 모세관 언더필 방법에 의해 언더필층(도시 생략)을 형성할 수도 있다.
도 6e를 참조하면, 제2 반도체 칩(C2) 상에 방열판(420)을 형성할 수 있다. 방열판(420)은 제2 반도체 칩(C2)의 상면과 몰딩 부재(410)의 상면을 모두 덮을 수 있다. 방열판(420)은 히트 슬러그(heat slug) 또는 히트 싱크(heat sink)일 수 있다. 방열판(420)과 제2 반도체 칩(C2) 사이에 열전도 소재(thermal interface material, TIM)(430)이 개재될 수 있다. 열전도 소재(430)는 페이스트 또는 필름 등으로 이루어질 수 있다. 열전도 소재(430)는 제2 반도체 칩(C2)가 방열판(420) 사이에 발생할 수 있는 공극을 채워주어, 제2 반도체 칩(C2)으로부터 방열판(420)으로의 열전달 효율을 향상시킬 수 있다.
전술한 공정을 수행하여 반도체 패키지(1000)가 완성될 수 있다.
도 7은 예시적인 실시예들에 따른 메모리 모듈의 구성을 개략적으로 나타내는 도면이다.
도 7을 참조하면, 메모리 모듈(1100)은 모듈 기판(1110)과, 상기 모듈 기판(1110)에 부착된 복수의 반도체 패키지(1120)을 포함한다.
반도체 패키지(1120)은 본 발명의 예시적인 실시예들에 따른 반도체 패키지를 포함한다. 예를 들면, 반도체 패키지(1120)는 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 따라 제조된 반도체 패키지(100)이거나, 상기 반도체 패키지(100)를 사용하여 도 6a 내지 도 6e를 참조로 설명한 제조 방법에 따라 제조된 반도체 패키지(1000)를 포함할 수 있다.
모듈 기판(1110)의 일측에는 마더 보드의 소켓에 끼워질 수 있는 접속부(1130)가 배치된다. 모듈 기판(1110) 상에는 세라믹 디커플링 커패시터(1140)가 배치된다. 본 발명에 의한 메모리 모듈(1100)은 도 40에 예시된 구성에만 한정되지 않고 다양한 형태로 제작될 수 있다.
도 8은 예시적인 실시예들에 따른 반도체 패키지의 구성을 개략적으로 나타내는 도면이다.
도 8을 참조하면, 반도체 패키지(1200)는 마이크로 처리 유닛(1210), 메모리(1220), 인터페이스(1230), 그래픽 처리 유닛(1240), 기능 블록들(1250) 및 이를 연결하는 버스(1260)을 포함할 수 있다. 반도체 패키지(1200)는 마이크로 처리 유닛(1210) 및 그래픽 처리 유닛(1240)을 모두 포함할 수도 있으나, 그 중 하나만을 포함할 수도 있다.
마이크로 처리 유닛(1210)은 코어(core) 및 L2 캐시(cache)를 포함할 수 있다. 예를 들어, 마이크로 처리 유닛(1210)은 멀티-코어를 포함할 수 있다. 멀티-코어의 각 코어는 성능이 서로 동일하거나 상이할 수 있다. 또한 멀티-코어의 각 코어는 동시에 활성화되거나 서로 활성화되는 시점을 달리할 수 있다. 메모리(1220)는 마이크로 처리 유닛(1210)의 제어에 의해 기능 블록들(1250)에서 처리한 결과 등 저장할 수 있다. 예를 들어, 마이크로 처리 유닛(1210)은 L2 캐시에 저장된 내용이 플러시(flush)됨에 따라 메모리(1220)에 저장될 수 있다. 인터페이스(1230)는 외부의 장치들과의 인터페이스를 수행할 수 있다. 예를 들어, 인터페이스(1230)는 카메라, LCD 및 스피커 등과의 인터페이스를 수행할 수 있다.
그래픽 처리 유닛(1240)은 그래픽 기능들을 수행할 수 있다. 예를 들면, 그래픽 처리 유닛(1240)은 비디오 코덱을 수행하거나, 3D 그래픽을 처리할 수 있다.
기능 블록들(1250)은 다양한 기능들을 수행할 수 있다. 예를 들어, 반도체 패키지(1200)가 모바일 장치에 사용되는 AP인 경우, 기능 블록들(1250) 중 일부는 통신 기능을 수행할 수 있다.
반도체 패키지(1200)는 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 따라 제조된 반도체 패키지(100)이거나, 상기 반도체 패키지(100)를 사용하여 도 6a 내지 도 6e를 참조로 설명한 제조 방법에 따라 제조된 반도체 패키지(1000)일 수 있다.
반도체 패키지(1200)는 마이크로 처리 유닛(1210) 및/또는 그래픽 처리 유닛(1240)과 메모리(1220)를 함께 포함하며, 마이크로 처리 유닛(1210) 및/또는 그래픽 처리 유닛(1240)에서 발생하는 열을 빠르게 반도체 패키지(1200)의 외부로 방출할 수 있기 때문에, 반도체 패키지(1200) 내부에서 발생할 수 있는 부분적인 열집중 현상을 방지할 수 있고, 이에 따라서 반도체 패키지(1200)의 동작 신뢰성을 얻을 수 있다. 따라서 반도체 패키지(1200)는 고용량, 고성능 및 고신뢰성을 가질 수 있다.
도 9는 예시적인 실시예들에 따른 반도체 패키지를 포함하는 전자 시스템을 나타내는 도면이다.
도 9를 참조하면, 전자 시스템(1300)은 MPU/GPU(1310)가 장착될 수 있다. 전자 시스템(1300)은 예를 들면, 모바일 기기, 데스크 탑 컴퓨터 또는 서버일 수 있다. 또한, 전자 시스템(1300)은 메모리 장치(1320), 입출력 장치(1330), 디스플레이 장치(1340)를 더 포함할 수 있으며, 이들 구성요소들은 각각 버스(1350)에 전기적으로 연결될 수 있다. MPU/GPU(1310)와 메모리 장치(1320)는 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 따라 제조된 반도체 패키지(100)이거나, 상기 반도체 패키지(100)를 사용하여 도 6a 내지 도 6e를 참조로 설명한 제조 방법에 따라 제조된 반도체 패키지(1000)일 수 있다.
전자 시스템(1300)은 고성능의 MPU/GPU(1310)와 고용량의 메모리 장치(1320)를 가지면서도 내부 발열에 의한 신뢰성 저하를 방지할 수 있다.
도 10은 예시적인 실시예들에 따른 반도체 패키지가 응용된 전자 장치를 개략적으로 보여주는 사시도이다.
도 10은 도 9의 전자 시스템(1300)이 모바일 폰(1400)에 적용되는 예를 보여주고 있다. 모바일 폰(1400)은 반도체 패키지(1410)를 포함할 수 있다. 반도체 패키지(1410)는 도 1a 내지 도 1r, 도 2a 내지 도 2c, 도 3a 및 도 3b, 도 4a 내지 도 4e 및 도 5를 참조로 설명한 제조 방법들에 따라 제조된 반도체 패키지(100)이거나, 상기 반도체 패키지(100)를 사용하여 도 6a 내지 도 6e를 참조로 설명한 제조 방법에 따라 제조된 반도체 패키지(1000)일 수 있다.
모바일 폰(1400)은 고성능의 MPU/GPU와 고용량의 메모리 장치를 가지면서도 고신뢰성을 가지는 반도체 패키지(1410)가 포함될 수 있는 바, 소형화가 가능하고 고성능을 가질 수 있다.
그밖에 전자 시스템(1300)은 휴대용 노트북, MP3 플레이어, 네비게이션(Navigation), 고상 디스크(Solid state disk; SSD), 자동차 또는 가전제품(Household appliances)에 적용될 수 있다.
이상, 본 발명을 바람직한 실시예를 들어 상세하게 설명하였으나, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 사상 및 범위 내에서 당 분야에서 통상의 지식을 가진 자에 의하여 여러가지 변형 및 변경이 가능하다.
10: 패키지 베이스 기판
100: 반도체 패키지
100P: 프리패키지 120: 제1 층간 절연막
122: 반도체 장치 130: 제1 전면 패드
132: 제1 패시베이션층 134: 관통 전극
140: UBM층 140P: 시드 금속층
144: 금속 보호층 150: 솔더 범프
152: 광열 변환층 154: 접착 부재
156: 지지 기판 160: 제2 패시베이션층
162: 제1 후면 패드 172: 다이싱 프레임
174: 다이싱 테이프
100P: 프리패키지 120: 제1 층간 절연막
122: 반도체 장치 130: 제1 전면 패드
132: 제1 패시베이션층 134: 관통 전극
140: UBM층 140P: 시드 금속층
144: 금속 보호층 150: 솔더 범프
152: 광열 변환층 154: 접착 부재
156: 지지 기판 160: 제2 패시베이션층
162: 제1 후면 패드 172: 다이싱 프레임
174: 다이싱 테이프
Claims (20)
- 반도체 장치가 형성된 기판의 제1 면 상에, 상기 반도체 장치를 커버하도록 금속 물질을 포함하는 보호층을 형성하는 단계;
상기 보호층 상에 접착 부재(adhesive member)를 사용하여 지지 기판(supporting substrate)을 부착하는 단계;
상기 기판의 제2 면을 연마하는 단계; 및
상기 기판으로부터 상기 지지 기판을 분리하는 단계;를 포함하는 반도체 패키지의 제조 방법. - 제1항에 있어서,
상기 보호층을 형성하는 단계 이후에,
상기 보호층의 일부분 상에 상기 반도체 장치와 전기적으로 연결되는 범프를 형성하는 단계를 더 포함하는 반도체 패키지의 제조 방법. - 제2항에 있어서,
상기 지지 기판을 분리하는 단계 이후에,
상기 범프에 의해 커버되지 않는 상기 보호층 부분을 제거하는 단계를 더 포함하는 반도체 패키지의 제조 방법. - 제1항에 있어서,
상기 지지 기판을 부착하는 단계는,
상기 보호층 상에 광열 변환층(light to heat conversion layer) 및 접착 부재를 순차적으로 형성하는 단계; 및
상기 접착 부재 상에 상기 지지 기판을 부착하는 단계;를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제4항에 있어서,
상기 광열 변환층 또는 상기 접착 부재는 UV 경화성 물질(UV curable material)을 포함하며,
상기 지지 기판을 부착하는 단계는,
상기 광열 변환층 및 상기 접착 부재 상에 UV를 조사하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제4항에 있어서,
상기 지지 기판은 유리 기판, 사파이어 기판, 투명 절연 기판, 또는 투명 전도성 기판을 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제4항에 있어서,
상기 지지 기판을 분리하는 단계는,
상기 지지 기판 상부에 레이저를 조사하여 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제7항에 있어서,
상기 지지 기판을 분리하는 단계는,
상기 지지 기판 상부에 레이저를 조사함에 의해 상기 광열 변환층과 상기 보호층 사이의 접착력이 약화되고, 상기 광열 변환층이 상기 보호층으로부터 분리되어 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제1항에 있어서,
상기 지지 기판을 부착하는 단계는,
상기 보호층과 상기 지지 기판 사이에서 개재되며, 상기 보호층과 상기 지지 기판의 적어도 일부분들과 직접 접촉하는 상기 접착 부재를 사용하여, 상기 지지 기판을 부착하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제9항에 있어서,
상기 접착 부재는 상기 지지 기판의 외곽 주변 영역(outer periphery edge)에서 상기 보호층과 상기 지지 기판 사이에 개재되는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제9항에 있어서,
상기 지지 기판을 분리하는 단계는,
상기 접착 부재의 적어도 일부분에 디본딩 용제(debonding solvent)를 공급하여 상기 접착 부재의 적어도 일부분을 용해시켜 상기 보호층으로부터 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제9항에 있어서,
상기 지지 기판을 분리하는 단계는,
상기 기판의 상기 제1 면과 평행한 방향을 따라 상기 기판 및 상기 지지 기판에 서로 반대 방향으로 밀림 힘(pulling force)을 인가하여 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제9항에 있어서,
상기 지지 기판을 분리하는 단계는,
상기 접착 부재의 점도(viscosity)가 감소되는 상기 접착 부재의 디본딩 온도(debonding temperature)에서 상기 기판으로부터 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제1항에 있어서,
상기 보호층을 형성하는 단계 이전에,
상기 기판의 제1 면 상에 시드 금속층을 형성하는 단계;
상기 시드 금속층 상에 상기 반도체 장치와 전기적으로 연결되는 범프를 형성하는 단계; 및
상기 범프 하부에 위치하지 않는 상기 시드 금속층 부분을 제거하는 단계;를 더 포함하는 반도체 패키지의 제조 방법. - 제14항에 있어서,
상기 보호층을 형성하는 단계는,
상기 기판의 상기 제1 면 상에 상기 범프를 커버하는 상기 보호층을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 기판의 제1 면 상에 반도체 장치 및 상기 반도체 장치에 전기적으로 연결된 범프 패드를 형성하는 단계;
상기 범프 패드 상에 시드 금속층을 형성하는 단계;
상기 시드 금속층 상에 상기 범프 패드와 오버랩되는 범프를 형성하는 단계;
상기 기판의 상기 제1 면 상에, 상기 범프와 상기 시드 금속층을 커버하는 광열 변환층을 형성하는 단계;
상기 광열 변환층과의 사이에 접착 부재가 개재되도록 상기 기판에 지지 기판을 부착하는 단계;
상기 기판의 상기 제1 면과 대향하는 상기 기판의 제2 면을 연마하는 단계;
상기 지지 기판 상부에 레이저를 조사하여 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 상기 시드 금속층으로부터 분리하는 단계; 및
상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계;를 포함하는 반도체 패키지의 제조 방법. - 제16항에 있어서,
상기 시드 금속층 부분을 제거하는 단계는,
습식 식각 공정에 의해 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제17항에 있어서,
상기 시드 금속층 부분을 제거하는 단계는,
상기 시드 금속층 물질만을 선택적으로 식각하는 식각액을 사용한 습식 식각 공정에 의해 상기 범프에 의해 커버되지 않는 상기 시드 금속층 부분을 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제16항에 있어서,
상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는,
상기 시드 금속층이 상기 지지 기판 상부에 조사된 레이저를 반사시키는 반사층으로 작용하여, 상기 시드 금속층 하부에 위치한 상기 반도체 장치에 열적 손상이 방지되도록 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법. - 제16항에 있어서,
상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계는,
상기 범프 패드가 상기 광열 변환층 및 상기 접착 패드에 노출되지 않도록 상기 광열 변환층, 상기 접착 부재 및 상기 지지 기판을 분리하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지의 제조 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140161631A KR102327141B1 (ko) | 2014-11-19 | 2014-11-19 | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 |
US14/838,389 US9478514B2 (en) | 2014-11-19 | 2015-08-28 | Pre-package and methods of manufacturing semiconductor package and electronic device using the same |
CN201510802368.4A CN105609430B (zh) | 2014-11-19 | 2015-11-19 | 预封装件和制造半导体封装件的方法以及电子装置 |
US15/286,801 US9761477B2 (en) | 2014-11-19 | 2016-10-06 | Pre-package and methods of manufacturing semiconductor package and electronic device using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140161631A KR102327141B1 (ko) | 2014-11-19 | 2014-11-19 | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160059738A true KR20160059738A (ko) | 2016-05-27 |
KR102327141B1 KR102327141B1 (ko) | 2021-11-16 |
Family
ID=55962370
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140161631A KR102327141B1 (ko) | 2014-11-19 | 2014-11-19 | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US9478514B2 (ko) |
KR (1) | KR102327141B1 (ko) |
CN (1) | CN105609430B (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200014315A (ko) * | 2017-06-13 | 2020-02-10 | 노스롭 그루먼 시스템즈 코포레이션 | 강력한 메자닌 bga 커넥터 |
KR20200060211A (ko) | 2018-11-21 | 2020-05-29 | 한국과학기술원 | 증강현실을 이용한 기타 운지 학습 시스템 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9735082B2 (en) | 2013-12-04 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC packaging with hot spot thermal management features |
WO2015098183A1 (ja) * | 2013-12-26 | 2015-07-02 | シャープ株式会社 | アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置 |
KR102327141B1 (ko) * | 2014-11-19 | 2021-11-16 | 삼성전자주식회사 | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 |
JP2017092212A (ja) * | 2015-11-09 | 2017-05-25 | 株式会社東芝 | 半導体装置およびその製造方法 |
WO2018125673A2 (en) * | 2016-12-28 | 2018-07-05 | Invensas Bonding Technologies, Inc | Processing stacked substrates |
JP6770443B2 (ja) * | 2017-01-10 | 2020-10-14 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体ウェハ |
US10373893B2 (en) | 2017-06-30 | 2019-08-06 | Intel Corporation | Embedded bridge with through-silicon vias |
KR102434021B1 (ko) * | 2017-11-13 | 2022-08-24 | 삼성전자주식회사 | 캐리어 기판의 디본딩 방법, 이를 수행하기 위한 장치 및 이를 포함하는 반도체 칩의 싱귤레이팅 방법 |
US10763131B2 (en) * | 2017-11-17 | 2020-09-01 | Micron Technology, Inc. | Semiconductor device with a multi-layered encapsulant and associated systems, devices, and methods |
JP2019145546A (ja) * | 2018-02-16 | 2019-08-29 | 住友電工デバイス・イノベーション株式会社 | 半導体装置の製造方法 |
US10964664B2 (en) | 2018-04-20 | 2021-03-30 | Invensas Bonding Technologies, Inc. | DBI to Si bonding for simplified handle wafer |
KR102532205B1 (ko) * | 2018-07-09 | 2023-05-12 | 삼성전자 주식회사 | 반도체 칩 및 그 반도체 칩을 포함한 반도체 패키지 |
US11164819B2 (en) * | 2019-05-30 | 2021-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and manufacturing method thereof |
US11393794B2 (en) | 2019-10-17 | 2022-07-19 | Micron Technology, Inc. | Microelectronic device assemblies and packages including surface mount components |
CN112687615A (zh) | 2019-10-17 | 2021-04-20 | 美光科技公司 | 微电子装置组合件、封装体和相关方法 |
CN112687614A (zh) * | 2019-10-17 | 2021-04-20 | 美光科技公司 | 包含多个装置堆叠的微电子装置组合件和封装体以及相关方法 |
CN112786467A (zh) * | 2019-11-07 | 2021-05-11 | 长鑫存储技术有限公司 | 半导体结构、制备方法及半导体封装结构 |
GB2590689B (en) * | 2019-12-24 | 2023-01-11 | Rockley Photonics Ltd | Packaging of three-dimensional integrated circuit by encapsulation with copper posts and double sided redistribution layer |
KR20210141155A (ko) | 2020-05-15 | 2021-11-23 | 삼성전자주식회사 | 기판 디본딩 장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7232740B1 (en) * | 2005-05-16 | 2007-06-19 | The United States Of America As Represented By The National Security Agency | Method for bumping a thin wafer |
US20130295725A1 (en) * | 2012-05-03 | 2013-11-07 | Jin-woo Park | Semiconductor package and method of forming the same |
US20140183728A1 (en) * | 2013-01-03 | 2014-07-03 | Jun-Won HAN | Wafer supporting structure, intermediate structure of a semiconductor package including the wafer supporting structure |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8507361B2 (en) | 2000-11-27 | 2013-08-13 | Soitec | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
JP3544362B2 (ja) * | 2001-03-21 | 2004-07-21 | リンテック株式会社 | 半導体チップの製造方法 |
US7226812B2 (en) | 2004-03-31 | 2007-06-05 | Intel Corporation | Wafer support and release in wafer processing |
FR2871291B1 (fr) * | 2004-06-02 | 2006-12-08 | Tracit Technologies | Procede de transfert de plaques |
US7838391B2 (en) | 2007-05-07 | 2010-11-23 | Stats Chippac, Ltd. | Ultra thin bumped wafer with under-film |
US7842548B2 (en) | 2008-04-22 | 2010-11-30 | Taiwan Semconductor Manufacturing Co., Ltd. | Fixture for P-through silicon via assembly |
US7960840B2 (en) | 2008-05-12 | 2011-06-14 | Texas Instruments Incorporated | Double wafer carrier process for creating integrated circuit die with through-silicon vias and micro-electro-mechanical systems protected by a hermetic cavity created at the wafer level |
US7541203B1 (en) | 2008-05-13 | 2009-06-02 | International Business Machines Corporation | Conductive adhesive for thinned silicon wafers with through silicon vias |
DE102008050573A1 (de) * | 2008-10-06 | 2010-04-08 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung eines optoelektronischen Halbleiterbauelements und optoelektronisches Halbleiterbauelement |
CN101847588B (zh) * | 2009-03-27 | 2012-05-09 | 台湾积体电路制造股份有限公司 | 半导体工艺 |
KR101199487B1 (ko) | 2009-08-11 | 2012-11-09 | 도레이첨단소재 주식회사 | 반도체 박막 웨이퍼 가공용 웨이퍼 서포트 점착필름을 이용한 박막공정 |
US8313982B2 (en) | 2010-09-20 | 2012-11-20 | Texas Instruments Incorporated | Stacked die assemblies including TSV die |
EP2551895B1 (en) | 2011-07-27 | 2013-11-27 | STMicroelectronics Srl | Method of manufacturing an electronic device having a plastic substrate |
TWI446501B (zh) * | 2012-01-20 | 2014-07-21 | 矽品精密工業股份有限公司 | 承載板、半導體封裝件及其製法 |
JP6121116B2 (ja) | 2012-08-10 | 2017-04-26 | 株式会社ディスコ | ウェーハの加工方法 |
JP2014049537A (ja) | 2012-08-30 | 2014-03-17 | Disco Abrasive Syst Ltd | ウェーハの加工方法 |
KR102046534B1 (ko) * | 2013-01-25 | 2019-11-19 | 삼성전자주식회사 | 기판 가공 방법 |
KR102327141B1 (ko) * | 2014-11-19 | 2021-11-16 | 삼성전자주식회사 | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 |
-
2014
- 2014-11-19 KR KR1020140161631A patent/KR102327141B1/ko active IP Right Grant
-
2015
- 2015-08-28 US US14/838,389 patent/US9478514B2/en active Active
- 2015-11-19 CN CN201510802368.4A patent/CN105609430B/zh active Active
-
2016
- 2016-10-06 US US15/286,801 patent/US9761477B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7232740B1 (en) * | 2005-05-16 | 2007-06-19 | The United States Of America As Represented By The National Security Agency | Method for bumping a thin wafer |
US20130295725A1 (en) * | 2012-05-03 | 2013-11-07 | Jin-woo Park | Semiconductor package and method of forming the same |
US20140183728A1 (en) * | 2013-01-03 | 2014-07-03 | Jun-Won HAN | Wafer supporting structure, intermediate structure of a semiconductor package including the wafer supporting structure |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200014315A (ko) * | 2017-06-13 | 2020-02-10 | 노스롭 그루먼 시스템즈 코포레이션 | 강력한 메자닌 bga 커넥터 |
KR20200060211A (ko) | 2018-11-21 | 2020-05-29 | 한국과학기술원 | 증강현실을 이용한 기타 운지 학습 시스템 |
Also Published As
Publication number | Publication date |
---|---|
CN105609430B (zh) | 2018-07-06 |
US20170025302A1 (en) | 2017-01-26 |
US20160141260A1 (en) | 2016-05-19 |
KR102327141B1 (ko) | 2021-11-16 |
US9478514B2 (en) | 2016-10-25 |
CN105609430A (zh) | 2016-05-25 |
US9761477B2 (en) | 2017-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102327141B1 (ko) | 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법 | |
US11443995B2 (en) | Integrated circuit package and method | |
US20220067334A1 (en) | Fingerprint sensor device and method | |
US10125014B2 (en) | Integrated circuit package and method of forming same | |
US20220320029A1 (en) | Dummy Structure of Stacked and Bonded Semiconductor Device | |
US11424205B2 (en) | Semiconductor interconnect structure and method | |
TWI588950B (zh) | 封裝半導體裝置以及形成封裝半導體裝置之方法 | |
KR102296825B1 (ko) | 센서 패키지 및 방법 | |
KR101721746B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US7691672B2 (en) | Substrate treating method and method of manufacturing semiconductor apparatus | |
KR101245928B1 (ko) | 극박 적층 칩 패키징 | |
KR20150099736A (ko) | 백투백 적층된 집적회로 조립체 및 그 제조 방법 | |
US8623763B2 (en) | Protective layer for protecting TSV tips during thermo-compressive bonding | |
KR102480685B1 (ko) | 반도체 디바이스 및 제조 방법 | |
JP5003023B2 (ja) | 基板処理方法及び半導体装置の製造方法 | |
CN115117033A (zh) | 集成电路封装件及其形成方法 | |
JP4768491B2 (ja) | 半導体装置の製造方法 | |
JP5409084B2 (ja) | 半導体装置の製造方法 | |
CN115295507A (zh) | 集成电路器件和其形成方法 | |
US11842955B2 (en) | Method of making an integrated circuit package including an integrated circuit die soldered to a bond pad of a redistribution structure | |
CN114695272A (zh) | 集成电路封装件的形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |