WO2015098183A1 - アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置 - Google Patents

アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置 Download PDF

Info

Publication number
WO2015098183A1
WO2015098183A1 PCT/JP2014/072624 JP2014072624W WO2015098183A1 WO 2015098183 A1 WO2015098183 A1 WO 2015098183A1 JP 2014072624 W JP2014072624 W JP 2014072624W WO 2015098183 A1 WO2015098183 A1 WO 2015098183A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
electrode
substrate
manufacturing
active matrix
Prior art date
Application number
PCT/JP2014/072624
Other languages
English (en)
French (fr)
Inventor
一秀 冨安
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US15/107,895 priority Critical patent/US9726940B2/en
Publication of WO2015098183A1 publication Critical patent/WO2015098183A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1316Methods for cleaning the liquid crystal cells, or components thereof, during manufacture: Materials therefor
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13396Spacers having different sizes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13398Spacer materials; Spacer properties
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/02Materials and properties organic material

Definitions

  • the present invention relates to a method for manufacturing an active matrix substrate having a photo spacer and a method for manufacturing a display device having such an active matrix substrate.
  • the present invention also relates to a display device manufactured by such a manufacturing method.
  • An active matrix display device includes an active matrix substrate (sometimes referred to as a “TFT substrate”) in which a thin film transistor (Thin Film Transistor: hereinafter referred to as “TFT”) is formed as a switching element for each pixel.
  • TFT substrate a thin film transistor
  • an active matrix liquid crystal display device generally includes the above-described active matrix substrate, a counter substrate on which a color filter or the like is formed (sometimes referred to as a “color filter substrate”), and a liquid crystal provided therebetween. With layers.
  • the thickness of the liquid crystal layer disposed between the active matrix substrate and the counter substrate (sometimes referred to as a “cell gap”) is a pair of substrates facing each other through the liquid crystal layer (here, the active matrix substrate and the counter substrate). Controlled by spacers placed in between.
  • a method of forming columnar spacers on a counter substrate by a photolithography process using a photosensitive resin material is generally employed (for example, Patent Document 1).
  • the spacers formed in this way are sometimes called “photo spacers”, “columnar spacers”, or “dot spacers”.
  • JP 2007-279192 A Japanese Patent Application Laid-Open No. 07-201813
  • the present inventor formed a photo spacer on an active matrix substrate and manufactured a liquid crystal display device using the active matrix substrate having the photo spacer, uneven display luminance sometimes occurred locally.
  • the photo spacer can be arranged with higher positional accuracy than the photo spacer is formed on the counter substrate.
  • the display quality of the display device decreases.
  • the occurrence of local display luminance unevenness may be caused by the presence of a photoresist residue (hereinafter also referred to as “PS residue”) for forming a photo spacer. all right.
  • PS residue photoresist residue
  • the present invention has been made in view of the above, and its main object is to provide a method for manufacturing an active matrix substrate, which can suppress a reduction in display quality due to a residue of a photoresist for forming a photo spacer. It is to provide.
  • a method of manufacturing an active matrix substrate is a method of manufacturing an active matrix substrate including a substrate, a thin film transistor supported by the substrate, and a photo spacer, and the step of forming the thin film transistor on the substrate (A), a step (b) of forming an interlayer insulating layer covering the thin film transistor, a step (c) of forming a first electrode after the step (b), and after the step (c), A step (d) of forming the photospacer by applying a photosensitive resin material on the substrate and patterning, and after the step (d), a gas containing a fluorine-based gas and not containing an oxygen gas is used. And a step (e) of performing plasma treatment.
  • the plasma treatment is performed substantially using only a fluorine-based gas.
  • the fluorine-based gas is CF 4 gas or C 2 F 6 gas.
  • the manufacturing method of the active matrix substrate further includes a step (b1) of forming an organic insulating layer on the interlayer insulating layer after the step (b) and before the step (c).
  • the first electrode is formed in contact with the organic insulating layer.
  • the organic insulating layer is, for example, a photosensitive resin layer.
  • the method of manufacturing the active matrix substrate includes a step (b1) of forming an organic insulating layer on the interlayer insulating layer after the step (b) and before the step (c).
  • the method further includes a step (b2) of forming a second electrode on the organic insulating layer and a step (b3) of forming a dielectric layer on the second electrode.
  • the first electrode An electrode is formed on the dielectric layer.
  • the step (b2) includes a step of forming a conductive film on the organic insulating layer so as to be in contact with the organic insulating layer, and the second electrode is formed by patterning the conductive film. And forming a conductive layer different from the second electrode, wherein the step (b3) includes forming a dielectric film on the second electrode and the conductive layer, and the second electrode. And patterning the dielectric film so as to expose the conductive layer and the surrounding organic insulating layer.
  • a display device manufacturing method includes an active matrix substrate, a counter substrate facing the active matrix substrate, and a display medium layer disposed between the active matrix substrate and the counter substrate.
  • a method of manufacturing an apparatus the step (A) of manufacturing the active matrix substrate by the method of manufacturing an active matrix substrate according to any one of the above, the step (B) of preparing the counter substrate, and the counter substrate (C) for bonding the counter substrate and the active matrix substrate so as to face the active matrix substrate, and (D) for forming the display medium layer before or after the step (C) Including.
  • the display medium layer is a liquid crystal layer.
  • a display device is a display device manufactured by any one of the manufacturing methods described above.
  • an active matrix substrate capable of suppressing a reduction in display quality due to a residue of a photoresist for forming a photo spacer.
  • FIG. 1 It is typical sectional drawing of the TFT substrate obtained by the manufacturing method by embodiment of this invention. It is typical sectional drawing of the TFT substrate 500 of a comparative example.
  • (A)-(d) is process sectional drawing for demonstrating the manufacturing method of TFT substrate 100A.
  • (A)-(c) is process sectional drawing for demonstrating the manufacturing method of TFT substrate 100A.
  • 3 is a schematic cross-sectional view of a TFT substrate 100B having an etch stop layer 17 that covers a channel region of a semiconductor layer 16 of the TFT 10.
  • FIG. It is typical sectional drawing of the TFT substrate obtained by the manufacturing method by other embodiment of this invention.
  • (A)-(c) is process sectional drawing for demonstrating the manufacturing method of TFT substrate 100C.
  • the active matrix substrate obtained by the manufacturing method according to the embodiment of the present invention can be used in, for example, a liquid crystal display device, but is not limited thereto, and can be used in various display devices having photo spacers.
  • a TFT substrate for a liquid crystal display device is illustrated as an active matrix substrate.
  • the display mode of the liquid crystal display device is not particularly limited, and here, a TFT substrate used in a liquid crystal display device that performs display in a VA (Vertical Alignment) mode is exemplified.
  • VA Vertical Alignment
  • FIG. 1 shows a schematic cross section of a TFT substrate obtained by a manufacturing method according to an embodiment of the present invention.
  • FIG. 1 shows a region corresponding to one pixel of the liquid crystal display device and a region to be a non-display region of the liquid crystal display device.
  • the non-display region of the liquid crystal display device is a peripheral region outside the display region formed by pixels arranged in a matrix in the liquid crystal display device, and is also referred to as a “frame region”.
  • a TFT substrate 100A shown in FIG. 1 includes a substrate (typically a transparent substrate) 11, a TFT 10 supported by the substrate 11, and a photo spacer (columnar spacer) 38.
  • the TFT 10 includes a gate electrode 12g, a gate insulating film 14 covering the gate electrode, an island-shaped semiconductor layer 16, a source electrode 18s, and a drain electrode 18d.
  • An interlayer insulating layer 22 is formed so as to cover the entire TFT 10.
  • the organic insulating layer 24 is formed on the interlayer insulating layer 22, and the pixel electrode 32 p is formed on the organic insulating layer 24.
  • the pixel electrode 32 p is electrically connected to the drain electrode 18 d of the TFT 10 through a contact hole (not shown) provided in the organic insulating layer 24 and the interlayer insulating layer 22.
  • a photo spacer is formed on a counter substrate facing a TFT substrate (for example, Patent Document 1).
  • a photo spacer is formed on the TFT substrate.
  • the photo spacer can be arranged with higher positional accuracy with respect to the pixel than when the photo spacer is formed on the counter substrate. This is because the alignment accuracy of the photomask is higher than the alignment accuracy when the counter substrate and the TFT substrate are bonded together.
  • a photo spacer is formed by patterning a photosensitive resin material.
  • the photosensitive resin material (photosensitive resin) layer is exposed through a photomask, and the exposed photosensitive resin material layer is developed to remove unnecessary portions of the photosensitive resin material. Can be formed. At this time, an unnecessary portion of the photosensitive resin material may not be removed and may remain on the pixel electrode or the like (PS residue).
  • PS residue pixel electrode or the like
  • the thickness of the liquid crystal layer in that portion may be reduced and / or the alignment of the liquid crystal molecules in the vicinity thereof may be disturbed, thereby causing uneven display luminance locally.
  • This luminance unevenness appears as dots and / or lines, and is observed as, for example, a black dot or a black line (when the liquid crystal display device is lit) (hereinafter referred to as “black spot”).
  • the position where the black spot is generated in the liquid crystal display device also varies depending on the position of the TFT substrate in the mother glass. For example, the black spot appears linearly toward the outside of the mother glass.
  • FIG. 10 schematically shows black spots generated in the liquid crystal display device. In the example shown in the figure, black spots M are generated in a line shape on the liquid crystal display device 600.
  • the present inventor conducted elemental analysis of the surface of the pixel electrode where black spots occurred in the liquid crystal display device. More specifically, after disassembling the liquid crystal display device and peeling off the alignment film (polyimide film), the surface of the pixel electrode where black spots were generated was analyzed using secondary ion mass spectrometry (SIMS). As a result of the above analysis, the presence of carbon atoms (C) was confirmed in the portion where black spots were generated. From this, it is considered that the cause of black spots is PS residue.
  • SIMS secondary ion mass spectrometry
  • Plasma treatment using oxygen gas is used for removing a resist in a semiconductor substrate manufacturing process (see, for example, Patent Document 2).
  • a technique of converting oxygen gas into plasma by high frequency or the like and using the plasma to remove unnecessary resist after the etching process into volatile gas is sometimes called ashing.
  • a mixed gas of oxygen gas and fluorine-based gas may be used.
  • ashing may also be used when using plasma of a gas other than oxygen gas.
  • the organic insulating layer 54 below the pixel electrode 32p is also decomposed by oxygen plasma. Therefore, the pixel electrode 32p may be peeled off (side etching, see FIG. 2).
  • the size of the photo spacer is reduced by performing plasma treatment using a gas containing a fluorine-based gas and not containing an oxygen gas after the photo spacer is formed. It discovered that PS residue could be removed, suppressing.
  • FIGS. 3 (a) to 3 (d) and FIGS. 4 (a) to 4 (c) are process cross-sectional views for explaining a manufacturing method of the TFT substrate 100A.
  • the substrate 11 is prepared.
  • a glass substrate a silicon (Si) substrate, a heat-resistant plastic substrate (resin substrate), or the like can be used.
  • plastic substrate (resin substrate) materials include polyethylene terephthalate (PET), polyethylene naphthalate (PEN), polyethersulfone (PES), acrylic resin, and polyimide. It can be used suitably.
  • a plastic composite material in which a filler (fiber, nonwoven fabric, etc.) is mixed with these resin materials may be used.
  • a glass substrate is used.
  • a gate electrode 12g is formed on the substrate 11 as shown in FIG.
  • the gate electrode 12g can be formed by depositing a conductive film (hereinafter referred to as “gate metal film”) on the substrate 11 by sputtering or the like and then patterning the gate metal film using a photolithography process.
  • the gate metal layer 12 formed from the gate metal film may include a gate bus line, a CS bus line, or a CS electrode that are integrally formed with the gate electrode 12g (all not shown).
  • the gate metal film As a material of the gate metal film, a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), copper (Cu), or an alloy thereof, or an alloy thereof, or The nitride can be used.
  • the gate metal film is not limited to a single layer film formed from the above material, but may be a laminated film formed from the above material.
  • the gate metal film is patterned using a photolithography process.
  • the gate metal layer 12 including the gate electrode 12g and the like is formed.
  • a gate insulating film 14 is deposited on the gate metal layer 12.
  • the gate insulating film 14 can be formed using, for example, a CVD (Chemical Vapor Deposition) method.
  • Examples of the material of the gate insulating film 14 include silicon dioxide (SiO 2 ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y , x> y), and silicon nitride oxide (SiN x O y , x>). y) and the like can be used.
  • the gate insulating film 14 may be a single layer film or a laminated film.
  • the lower insulating film 14 is a two-layer film, for example, in order to prevent diffusion of impurities and the like from the substrate 11, the lower insulating film is made of, for example, silicon nitride (SiN x ) or silicon nitride oxide (SiN x O). It is preferable that the upper insulating film is formed using, for example, silicon dioxide (SiO 2 ), silicon oxynitride (SiO x N y , x> y) or the like. Further, by mixing a rare gas such as argon (Ar) with the reaction gas, a dense insulating film can be deposited at a relatively low temperature. A dense insulating film can have an effect of reducing gate leakage current.
  • argon argon
  • a silicon nitride film (film thickness: 100 nm to 400 nm) is formed as a lower insulating film by a CVD method using SiH 4 and NH 3 as a reaction gas, and a silicon dioxide film (film) is formed thereon as an upper insulating film. (Thickness: 50 nm to 100 nm) to form a gate insulating film 14.
  • an island-shaped semiconductor layer 16 is formed on the gate insulating film 14.
  • the semiconductor layer 16 can be formed by depositing a semiconductor film on the gate insulating film 14 by sputtering or CVD, and then patterning the semiconductor film using a photolithography process.
  • the semiconductor layer 16 of the TFT 10 may include an oxide semiconductor.
  • the oxide semiconductor film is patterned using a photolithography process to form an island-shaped oxide semiconductor layer. .
  • the oxide semiconductor layer includes, for example, an In—Ga—Zn—O-based semiconductor (hereinafter abbreviated as “In—Ga—Zn—O-based semiconductor”).
  • a TFT having an In—Ga—Zn—O-based semiconductor layer has high mobility (more than 20 times that of a TFT having an amorphous silicon (a-Si) film as an active layer) and low leakage current (activate an a-Si film). Therefore, it is suitably used as a driving TFT and a pixel TFT.
  • a TFT having an In—Ga—Zn—O-based semiconductor layer is used, power consumption of the display device can be significantly reduced.
  • the In—Ga—Zn—O based semiconductor may be amorphous or may contain a crystalline part.
  • a crystalline In—Ga—Zn—O-based semiconductor in which the c-axis is oriented substantially perpendicular to the layer surface is preferable.
  • Such a crystal structure of an In—Ga—Zn—O-based semiconductor is disclosed in, for example, Japanese Patent Laid-Open No. 2012-134475. For reference, the entire disclosure of Japanese Patent Application Laid-Open No. 2012-134475 is incorporated herein by reference.
  • the oxide semiconductor layer may include another oxide semiconductor instead of the In—Ga—Zn—O-based semiconductor.
  • Zn—O based semiconductor ZnO
  • In—Zn—O based semiconductor IZO (registered trademark)
  • Zn—Ti—O based semiconductor ZTO
  • Cd—Ge—O based semiconductor Cd—Pb—O based Semiconductor
  • InGaO 3 (ZnO) 5 magnesium zinc oxide (Mg x Zn 1-x O), cadmium zinc oxide (Cd x Zn 1-x O), cadmium oxide (CdO), Mg—Zn—O based semiconductor
  • In A —Sn—Zn—O-based semiconductor eg, In 2 O 3 —SnO 2 —ZnO
  • an In—Ga—Sn—O-based semiconductor or the like may be included.
  • ZnO is amorphous in which one or more impurity elements of Group 1 element, Group 13 element, Group 14 element, Group 15 element or Group 17 element are added.
  • a state, a polycrystalline state, a microcrystalline state in which an amorphous state and a polycrystalline state are mixed, or a state in which no impurity element is added can be used.
  • a source electrode 18s and a drain electrode 18d are formed on the semiconductor layer 16.
  • the source electrode 18s and the drain electrode 18d are formed by depositing a conductive film (hereinafter referred to as “source metal film”) on the substrate 11 by sputtering or the like and then patterning the source metal film using a photolithography process. Can do.
  • the source metal layer 18 formed from the source metal film is a source bus line formed integrally with the source electrode 18 s or a drain lead-out wiring / electrode (a wiring / electrode that forms a CS capacitor facing the CS bus line or the CS electrode). Electrode) and the like (both not shown).
  • a metal such as aluminum (Al), molybdenum (Mo), copper (Cu), titanium (Ti), an alloy thereof, or a nitride thereof can be used.
  • the source metal film is not limited to a single layer film formed from the above material, but may be a laminated film formed from the above material.
  • the source metal layer may be transparent, for example, indium tin oxide (ITO), indium zinc oxide (IZO (registered trademark)), indium tin oxide containing silicon oxide (ITSO), indium oxide (In 2
  • the source metal film may be formed using a light-transmitting conductive material such as O 3 ), tin oxide (SnO 2 ), zinc oxide (ZnO), or titanium oxide.
  • a source metal film having a laminated structure (Ti / Al / Ti) of a titanium (Ti) film, an aluminum (Al) film, and a titanium (Ti) film is formed by sputtering, and then a photolithography process is used. Then, the source metal layer 18 including the source electrode 18s and the drain electrode 18d is formed by patterning the source metal film. Thereby, the TFT 10 can be formed on the substrate 11.
  • an interlayer insulating layer 22 covering the TFT 10 is formed.
  • the insulating film (interlayer insulating film) for forming the interlayer insulating layer 22 can be formed using, for example, a plasma CVD method or a sputtering method. Typically, the interlayer insulating film is deposited on almost the entire surface of the substrate 11.
  • Examples of the material for the interlayer insulating film include silicon dioxide (SiO 2 ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y , x> y), and silicon nitride oxide (SiN x O y , x> y). ) Etc. can be used.
  • the interlayer insulating film may be a single layer film or a laminated film of two or more layers.
  • the interlayer insulating film is formed by sequentially laminating a silicon dioxide (SiO 2 ) film and a silicon nitride (SiN x ) film, for example, by CVD.
  • a reaction layer is formed at the interface between the oxide semiconductor layer (semiconductor layer 16) and the Ti layer (the Ti layer on the substrate 11 side in the source electrode 18s and the drain electrode 18d), thereby reducing the contact resistance. can do.
  • a reaction layer and an oxide semiconductor layer may be collectively referred to as a “semiconductor layer”.
  • oxygen vacancies in the channel region can be reduced, and desired TFT characteristics can be realized.
  • an opening (not shown) for connecting the drain electrode 18d and a pixel electrode 32p described later is formed in the interlayer insulating film by using a photolithography process. Thereby, the interlayer insulating layer 22 is obtained.
  • an organic insulating layer 24 is formed on the interlayer insulating layer 22. More specifically, for example, a positive photosensitive resin material (for example, an acrylic resin material) is applied on the interlayer insulating layer 22, and a film of the photosensitive resin material is patterned using a photolithography process. Thus, the organic insulating layer 24 is formed.
  • the organic insulating layer 24 also functions as a planarization layer.
  • an opening (not shown) of the organic insulating layer 24 is formed at a position overlapping with the opening of the interlayer insulating layer 22, thereby exposing a part of the surface of the drain electrode 18d.
  • a contact hole (not shown) for connecting the drain electrode 18d and a pixel electrode 32p described later can be formed by the opening of the interlayer insulating layer 22 and the opening of the organic insulating layer 24.
  • a negative type may be used as the photosensitive resin material for forming the organic insulating layer 24.
  • the pixel electrode 32p is formed.
  • the transparent conductive film 32 having the pixel electrode 32p can be formed by patterning the transparent conductive film using a photolithography process.
  • ITO indium tin oxide
  • IZO indium zinc oxide
  • the pixel electrode 32p is electrically connected to the drain electrode 18d of the TFT 10 through the contact hole described above.
  • a conductive layer different from the pixel electrode 32p may be formed together with the pixel electrode 32p.
  • the conductive layer 32q which is the same layer as the pixel electrode 32p, is formed in a region to be a non-display region (frame region) of the display device. Is formed. That is, in the illustrated example, the transparent conductive layer 32 includes a pixel electrode 32p and a conductive layer 32q. The pixel electrode 32p and the conductive layer 32q can be formed in contact with the organic insulating layer 24.
  • a drive circuit unit may be formed.
  • the conductive layer 32q can be used as an electrode or wiring for such a terminal portion and / or a drive circuit portion.
  • a photo-resin 38 is formed by applying a photosensitive resin material on the substrate 11 and patterning.
  • a photosensitive resin an ultraviolet curable resin can be used.
  • an ultraviolet curable resin for example, a known acrylic ultraviolet curable resin (for example, a negative photoresist) can be used.
  • a solution containing 20 to 30% by mass of an acrylic ultraviolet curable resin and 60 to 70% by mass of diethylene glycol methyl ethyl ether as a solvent is applied on the substrate 11 on which the pixel electrode 32p is formed by spin coating. For example, pre-baking is performed at 90 ° C. for 10 minutes.
  • a developing solution for example, tetramethylammonium aqueous solution (0.1 mass%).
  • post-baking is performed at 200 ° C. for 60 minutes. In this way, the photo spacer 38 is formed.
  • the photo spacer 38 is formed, for example, at a position overlapping with the TFT 10 arranged for each pixel.
  • the photo spacer 38 may be formed at a position overlapping the gate bus line or the source bus line.
  • the height of the photo spacer 38 is, for example, 4 ⁇ m.
  • the plasma treatment is performed using a gas containing a fluorine-based gas and not containing an oxygen gas.
  • the plasma treatment may be performed using substantially only a fluorine-based gas.
  • the fluorine-based gas CF 4 gas or C 2 F 6 gas can be used, and therefore the plasma treatment can be performed using either CF 4 or C 2 F 6 alone.
  • the pressure in the chamber, the gas flow rate, the temperature of the stage (which may be referred to as the temperature of the electrode used for temperature control of the stage), and the high-frequency output in the plasma processing can be adjusted as appropriate within the following ranges, for example.
  • Pressure in the chamber 10-15Pa
  • Gas flow rate 100 to 300 sccm (0 ° C., 10 5 Pa)
  • Stage temperature 60 ° C
  • High frequency output 500-1000W
  • the TFT substrate 100A shown in FIG. 1 is obtained.
  • plasma treatment is performed using a gas containing a fluorine-based gas and not containing an oxygen gas for removing PS residues. Since the ashing rate is lower in the plasma treatment using the gas containing the fluorine-based gas and not containing the oxygen gas, the amount of reduction in the height of the photo spacer can be reduced. Further, since the ashing rate is relatively small, in-plane variation in the size of the photo spacer can be reduced as compared with the case where the plasma treatment using oxygen gas is performed.
  • the embodiment of the present invention it is possible to remove PS residue on the pixel electrode 32p while suppressing the size of the photo spacer 38 from being reduced.
  • decomposition (side etching) of the organic insulating layer 24 under the pixel electrode 32p can be suppressed as compared with the case where plasma treatment using oxygen gas is applied, peeling of the pixel electrode 32p is suppressed. Can do.
  • the conductive layer 32q which is the same layer as the pixel electrode 32p, is formed so as to be in contact with the organic insulating layer 24, peeling of the conductive layer 32q can be prevented.
  • a structure in which the relatively thick organic insulating layer 24 is interposed between the TFT 10 and the pixel electrode 32p can be adopted, and the electrode formed so as to be in contact with the organic insulating layer 24 and PS residue can be removed while preventing the wiring from peeling.
  • the bottom gate structure is exemplified as the TFT element structure, but the TFT element structure may be a top gate structure.
  • the semiconductor layer 16 is an oxide semiconductor layer.
  • other semiconductor materials may be used.
  • a silicon-based material such as amorphous silicon, microcrystalline silicon, polycrystalline silicon, or continuous grain boundary crystalline silicon (CGS) may be used.
  • CGS continuous grain boundary crystalline silicon
  • a contact layer for forming an ohmic junction is formed between the source electrode 18 s and the source region of the semiconductor layer 16 and between the drain electrode 18 d and the drain region of the semiconductor layer 16. It may be.
  • an etch stop layer covering the channel region of the semiconductor layer 16 of the TFT 10 may be formed. That is, an etch stop layer may be formed on the substrate 11 after forming the island-shaped semiconductor layer 16 and before forming the source metal layer 18 including the source electrode 18s and the drain electrode 18d.
  • FIG. 5 shows a schematic cross section of the TFT substrate 100B obtained by such a modification.
  • the TFT substrate 100 ⁇ / b> B has an etch stop layer 17 that covers the channel region of the semiconductor layer 16 of the TFT 10.
  • the etch stop layer 17 is formed so as to cover the semiconductor layer 16 and the gate insulating film 14, and the etch stop layer 17 includes a first opening 17 a that exposes a source region of the semiconductor layer 16, and A second opening 17 b that exposes the drain region of the semiconductor layer 16 is provided.
  • the source electrode 18s and the drain electrode 18d are electrically connected to the semiconductor layer 16 through the first opening 17a and the second opening 17b, respectively.
  • the etch stop layer 17 can be formed by depositing a protective film on the semiconductor layer 16 and patterning the protective film. More specifically, after the semiconductor layer 16 is formed, a protective film (thickness: for example, 30 nm or more and 200 nm or less) is deposited on the semiconductor layer 16 by, for example, a CVD method. Examples of the protective film are a silicon dioxide (SiO 2 ) film, a silicon nitride film, a silicon oxynitride film, or a laminated film thereof. Subsequently, patterning is performed using a photolithography process. The patterning is performed such that a region to be a channel region in the semiconductor layer 16 is covered with the etch stop layer 17. By forming the etch stop layer 17 prior to the formation of the source metal layer 18, process damage caused to the semiconductor layer 16 can be reduced.
  • a TFT substrate 100C shown in FIG. 6 includes a substrate 11, a TFT 10 supported on the substrate 11, and a photo spacer (columnar spacer) 38, similarly to the TFT substrate 100A shown in FIG.
  • the TFT substrate 100C has a “two-layer electrode structure”.
  • the two-layer electrode structure includes a lower layer electrode, a dielectric layer that covers the lower layer electrode, and an upper layer electrode that overlaps the lower layer electrode through the dielectric layer on the interlayer insulating layer that covers the thin film transistor. Refers to the structure.
  • the TFT substrate 100C overlaps the lower layer electrode 32c formed on the organic insulating layer 24, the dielectric layer 34 covering the lower layer electrode 32c, and the lower layer electrode 32c via the dielectric layer 34.
  • the upper layer electrode 36p and the lower layer electrode 32c are each formed from a transparent conductive material.
  • the photo spacer 38 of the TFT substrate 100 ⁇ / b> C is disposed on the dielectric layer 34.
  • the TFT substrate 100C is used, for example, in a liquid crystal display device that performs display in an FFS (Fringe Field Switching) mode.
  • FFS Flexible Field Switching
  • a common electrode is provided on the TFT substrate.
  • the lower layer electrode 32c in the two-layer electrode structure can function as a common electrode.
  • the lower layer electrode 32c is formed to be continuous over all the pixels in the liquid crystal display device.
  • the upper electrode 36p in the two-layer electrode structure is electrically connected to the drain electrode 18d of the TFT 10 through a contact hole (not shown) provided in the dielectric layer 34, the organic insulating layer 24, and the interlayer insulating layer 22.
  • the upper layer electrode 36p is formed independently (separated) for each pixel in the liquid crystal display device, and at least one (here, a plurality) slits 36S are formed in the upper layer electrode 36p.
  • the lower layer electrode 32c may function as a pixel electrode in the FFS mode, and the upper layer electrode 36p may function as a common electrode in the FFS mode.
  • FIG. 7A to 7C are process cross-sectional views for explaining a manufacturing method of the TFT substrate 100C.
  • the manufacturing method of the TFT substrate 100C is described with reference to FIGS. 3A to 3D and FIGS. 4A to 4C except that a two-layer electrode structure is formed on the organic insulating layer 24. This is almost the same as the manufacturing method of the TFT substrate 100A described above. Therefore, here, descriptions and process diagrams of portions common to the manufacturing method of the TFT substrate 100A in the manufacturing method of the TFT substrate 100C are omitted.
  • the organic insulating layer 24 is formed on the interlayer insulating layer 22, and the lower layer electrode 32 c is formed on the organic insulating layer 24. More specifically, after depositing a transparent conductive film on the organic insulating layer 24 by sputtering or the like, the transparent conductive film 32 having the lower layer electrode 32c is formed by patterning the transparent conductive film using a photolithography process. .
  • the transparent conductive film indium tin oxide (ITO), indium zinc oxide (IZO (registered trademark)), or the like can be used.
  • the lower electrode 32c may be formed and a conductive layer 32q different from the lower electrode 32c may be formed.
  • the conductive layer 32q which is the same layer as the lower layer electrode 32c, is formed, for example, in a region to be a non-display region (frame region) of the display device, and can be used as an electrode or a wiring of a terminal portion and / or a drive circuit portion.
  • the dielectric layer 34 is formed on the lower electrode 32c (on the transparent conductive layer 32).
  • the insulating film (dielectric film) for forming the dielectric layer 34 can be formed using, for example, a plasma CVD method or a sputtering method.
  • the material of the dielectric film the same material as the interlayer insulating film can be used.
  • the dielectric film may be a single layer film or a laminated film of two or more layers.
  • a dielectric film is formed by sequentially stacking a silicon nitride (SiN x ) film and a silicon dioxide (SiO 2 ) film by a CVD method.
  • the dielectric film is deposited on almost the entire surface of the substrate 11. However, as shown in FIG. 7A, the dielectric film covers the lower electrode 32 c, and the conductive layer 32 q and the surrounding organic insulating layer 24.
  • the dielectric film may be patterned so as to expose the film. That is, the dielectric film on the region to be a non-display region of the display device may be removed by patterning.
  • an upper electrode 36p is formed on the dielectric layer 34. More specifically, a transparent conductive film is deposited on the dielectric layer 34 by sputtering or the like. As the material of the upper layer electrode 36p, the same material as that of the lower layer electrode 32c can be used. Then, the upper electrode 36p is formed by patterning a transparent conductive film using a photolithography process.
  • a photospacer 38 is formed on the dielectric layer 34 by the same method as the photospacer formation step in the TFT substrate 100A. Thereafter, as shown in FIG. 7C, plasma treatment is performed using a gas containing a fluorine-based gas and not containing an oxygen gas. Note that the influence of the plasma treatment on the dielectric layer 34 when applying the plasma treatment conditions shown in the description of the manufacturing method of the TFT substrate 100A is negligibly small.
  • the TFT substrate 100C shown in FIG. 6 is obtained.
  • the plasma treatment is performed using a gas containing a fluorine-based gas and not containing an oxygen gas to remove the PS residue, while suppressing the size of the photo spacer 38 from being reduced,
  • the PS residue on the upper electrode 36p functioning as a pixel electrode or a common electrode can be removed.
  • the electrodes and / or wirings formed so as to be in contact with the organic insulating layer 24 on the region are peeled off. The PS residue can be removed while preventing this.
  • a TFT substrate for a liquid crystal display device that performs display in, for example, an FFS (Fringe Field Switching) mode is illustrated, but the TFT substrate 100C described above with reference to FIGS. 7A to 7C is described above.
  • the active matrix substrate obtained by this manufacturing method can also be used for a liquid crystal display device that performs display in a display mode in which a vertical electric field is applied to a liquid crystal layer, such as the VA mode.
  • an auxiliary capacitance voltage (Cs voltage) is supplied to the lower layer electrode 32c, and the lower layer electrode 32c functions as an auxiliary capacitance electrode (auxiliary capacitance line).
  • an auxiliary capacitance can be formed by the lower layer electrode 32c and the upper layer electrode 36p and the dielectric layer 34 positioned therebetween.
  • the formation of the slit 36S in the upper layer electrode 36p is not essential.
  • the TFT substrate having the organic insulating layer 24 on the interlayer insulating layer 22 is exemplified, but the formation of the organic insulating layer 24 is not essential.
  • the pixel electrode can be disposed so as to overlap with the gate bus line or the source bus line. This has the advantage that the organic insulating material has a lower dielectric constant than the inorganic insulating material and / or is easily formed thick, so that the peripheral portion of the pixel electrode is connected to the gate and / or source bus line.
  • 8 and 9 show a schematic cross-sectional view and a plan view of a display device including the TFT substrate 100A, respectively.
  • 8 and 9 includes a TFT substrate 100A (active matrix substrate), a counter substrate 200 facing the TFT substrate 100A, and a display medium layer 40 disposed between the TFT substrate 100A and the counter substrate 200.
  • the display device 1000 no photo spacer is formed on the counter substrate 200.
  • the display device 1000 includes a display region DR in which a plurality of pixels are arranged in a matrix, and a frame region PR around the display region DR.
  • the display device 1000 is, for example, a transmissive liquid crystal display device. That is, the display medium layer 40 is, for example, a liquid crystal layer, and the display device 1000 includes polarizing plates R1 and R2 disposed on the outer sides of the TFT substrate 100A and the counter substrate 200, and display light to the TFT substrate 100A. And a backlight unit BL that emits toward the screen.
  • a vertical alignment film or a horizontal alignment film (not shown) is provided on the surface of at least one of the TFT substrate 100 and the counter substrate 200 on the liquid crystal layer side.
  • the alignment film provided on the TFT substrate 100A and / or the counter substrate 200 may be a photo-alignment film subjected to a photo-alignment process.
  • the counter substrate 200 includes a black matrix BM and a color filter 44. As illustrated in FIG. 8, when the counter substrate 200 is bonded to the TFT substrate 100 ⁇ / b> A, the photo spacer 38 and the black matrix BM are arranged so that the black matrix BM of the counter substrate 200 overlaps the photo spacer 38 on the substrate 11. Has been.
  • the counter electrode 42 When the vertical electric field mode such as the VA mode is applied, the counter electrode 42 is disposed on the surface of the color filter 44 on the display medium layer 40 side.
  • a lateral electric field mode such as the FFS mode is applied, the counter electrode is formed on the TFT substrate, and the counter substrate 200 does not have the counter electrode.
  • the display device 1000 as shown in FIGS. 8 and 9 is obtained as follows. First, a TFT substrate (active matrix substrate) 100A is manufactured by the manufacturing method described above. Next, the counter substrate 200 is prepared. Next, the counter substrate 200 and the TFT substrate 100A are bonded together so that the counter substrate 200 faces the TFT substrate 100A. Next, a display medium layer (liquid crystal layer) 40 is formed by injecting a liquid crystal material into the gap between the counter substrate 200 and the TFT substrate 100A under vacuum. Note that in the case of applying a one-drop filling (ODF) method, liquid crystal material droplets are applied to one substrate and then bonded to the other substrate.
  • ODF one-drop filling
  • the liquid crystal display device according to the embodiment of the present invention is not limited to the above example, and can be widely applied to various liquid crystal display devices having photo spacers.
  • the display device according to the embodiment of the present invention is not limited to the liquid crystal display device, and can be widely applied to various display devices having photo spacers.
  • Embodiments of the present invention can be widely applied to display devices including an active matrix substrate, such as liquid crystal display devices in various display modes.
  • TFT Thin film transistor
  • SYMBOLS Thin film transistor
  • Substrate Semiconductor layer 17 Etch stop layer 22 Interlayer insulating layer 24 Organic insulating layer 32p Pixel electrode 32q Conductive layer 32c Lower layer electrode 34 Dielectric layer 36p Upper layer electrode 36S Slit 38 Photospacer 40 Display medium layer 100A to 100C TFT substrate (active matrix) substrate) 1000 Display device

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)

Abstract

 本発明の実施形態によるアクティブマトリクス基板の製造方法は、基板(11)上に薄膜トランジスタ(10)を形成する工程(a)と、薄膜トランジスタを覆う層間絶縁層(22)を形成する工程(b)と、工程(b)の後、第1電極(32p)を形成する工程(c)と、工程(c)の後、基板上に感光性樹脂材料を付与してパターニングすることにより、フォトスペーサ(38)を形成する工程(d)と、工程(d)の後、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行う工程(e)とを包含する。

Description

アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置
 本発明は、フォトスペーサを備えるアクティブマトリクス基板の製造方法およびそのようなアクティブマトリクス基板を備える表示装置の製造方法に関する。また、本発明は、そのような製造方法によって製造された表示装置にも関する。
 現在、アクティブマトリクス型の表示装置が広く用いられている。アクティブマトリクス型の表示装置は、画素ごとにスイッチング素子として薄膜トランジスタ(Thin Film Transistor:以下、「TFT」)が形成されたアクティブマトリクス基板(「TFT基板」と呼ばれることもある)を有している。例えばアクティブマトリクス型の液晶表示装置は、一般に、上述したアクティブマトリクス基板と、カラーフィルタ等が形成された対向基板(「カラーフィルタ基板」と呼ばれることもある)と、これらの間に設けられた液晶層とを備えている。
 アクティブマトリクス基板と対向基板との間に配置される液晶層の厚さ(「セルギャップ」ということもある)は、液晶層を介して対向する一対の基板(ここではアクティブマトリクス基板および対向基板)間に配置されたスペーサによって制御される。近年では、感光性樹脂材料を用いたフォトリソグラフィプロセスにより、対向基板上に柱状のスペーサを形成する方法が一般的に採用されている(例えば特許文献1)。このようにして形成されるスペーサは、「フォトスペーサ」、「柱状スペーサ」あるいは「ドット状スペーサ」と呼ばれることがある。
特開2007-279192号公報 特開平07-201813号公報
 しかしながら、本発明者が、アクティブマトリクス基板上にフォトスペーサを形成し、フォトスペーサを有するアクティブマトリクス基板を用いて液晶表示装置を作製したところ、局所的に表示輝度にむらが生じることがあった。なお、アクティブマトリクス基板にフォトスペーサを形成すると、対向基板にフォトスペーサを形成するよりも、画素に対して高い位置精度でフォトスペーサを配置することができる。
 局所的な表示輝度のむらが発生すると、表示装置の表示品位が低下する。本発明者の検討によれば、この局所的な表示輝度のむらの発生は、フォトスペーサを形成するためのフォトレジストの残渣(以下、「PS残渣」ということがある)の存在に起因することがわかった。
 本発明は、上記に鑑みてなされたものであり、その主な目的は、フォトスペーサを形成するためのフォトレジストの残渣に起因する表示品位の低下を抑制し得る、アクティブマトリクス基板の製造方法を提供することにある。
 本発明の実施形態によるアクティブマトリクス基板の製造方法は、基板と、前記基板に支持された薄膜トランジスタおよびフォトスペーサとを備えるアクティブマトリクス基板の製造方法であって、前記基板上に前記薄膜トランジスタを形成する工程(a)と、前記薄膜トランジスタを覆う層間絶縁層を形成する工程(b)と、前記工程(b)の後、第1電極を形成する工程(c)と、前記工程(c)の後、前記基板上に感光性樹脂材料を付与してパターニングすることにより、前記フォトスペーサを形成する工程(d)と、前記工程(d)の後、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行う工程(e)とを包含する。
 ある実施形態では、前記工程(e)において、前記プラズマ処理は、実質的にフッ素系ガスのみを用いて実行される。
 ある実施形態では、前記フッ素系ガスは、CF4ガスまたはC26ガスである。
 ある実施形態において、前記アクティブマトリクス基板の製造方法は、前記工程(b)の後、かつ前記工程(c)の前に、前記層間絶縁層上に有機絶縁層を形成する工程(b1)をさらに包含し、前記工程(c)において、前記第1電極は、前記有機絶縁層と接するように形成される。前記有機絶縁層は、例えば、感光性樹脂の層である。
 ある実施形態において、前記アクティブマトリクス基板の製造方法は、前記工程(b)の後、かつ前記工程(c)の前に、前記層間絶縁層上に有機絶縁層を形成する工程(b1)と、前記有機絶縁層上に第2電極を形成する工程(b2)と、前記第2電極上に誘電体層を形成する工程(b3)とをさらに包含し、前記工程(c)において、前記第1電極は、前記誘電体層上に形成される。
 ある実施形態において、前記工程(b2)は、前記有機絶縁層と接するように前記有機絶縁層上に導電膜を形成する工程と、前記導電膜をパターニングすることにより、前記第2電極を形成するとともに前記第2電極とは別の導電層を形成する工程とを含み、前記工程(b3)は、前記第2電極上および前記導電層上に誘電体膜を形成する工程と、前記第2電極を覆い、かつ前記導電層およびその周辺の前記有機絶縁層を露出するように前記誘電体膜をパターニングする工程とを含む。
 本発明の実施形態による表示装置の製造方法は、アクティブマトリクス基板と、前記アクティブマトリクス基板に対向する対向基板と、前記アクティブマトリクス基板および前記対向基板の間に配置された表示媒体層とを備える表示装置の製造方法であって、上記のいずれかに記載のアクティブマトリクス基板の製造方法によって前記アクティブマトリクス基板を製造する工程(A)と、前記対向基板を用意する工程(B)と、前記対向基板が前記アクティブマトリクス基板と対向するように、前記対向基板と前記アクティブマトリクス基板とを貼り合わせる工程(C)と、前記工程(C)の前または後に、前記表示媒体層を形成する工程(D)とを包含する。
 ある実施形態において、前記表示媒体層は、液晶層である。
 本発明の実施形態による表示装置は、上記のいずれかに記載の製造方法によって製造された表示装置である。
 本発明の実施形態によれば、フォトスペーサを形成するためのフォトレジストの残渣に起因する表示品位の低下を抑制し得る、アクティブマトリクス基板の製造方法を提供することができる。
本発明の実施形態による製造方法によって得られるTFT基板の模式的な断面図である。 比較例のTFT基板500の模式的な断面図である。 (a)~(d)は、TFT基板100Aの製造方法を説明するための工程断面図である。 (a)~(c)は、TFT基板100Aの製造方法を説明するための工程断面図である。 TFT10の半導体層16のチャネル領域を覆うエッチストップ層17を有するTFT基板100Bの模式的な断面図である。 本発明の他の実施形態による製造方法によって得られるTFT基板の模式的な断面図である。 (a)~(c)は、TFT基板100Cの製造方法を説明するための工程断面図である。 TFT基板100Aを備える表示装置の模式的な断面図である。 TFT基板100Aを備える表示装置の模式的な平面図である。 液晶表示装置に発生した黒シミを模式的に示す平面図である。
 以下、図面を参照して、本発明の実施形態によるアクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置を説明するが、本発明は、例示する実施形態に限定されない。なお、以下の説明において、実質的に同じ機能を有する構成要素は共通の参照符号で示し、説明を省略することがある。
 まず、図1を参照して、本発明の実施形態による製造方法によって得られるアクティブマトリクス基板の概略的な構造を説明する。本発明の実施形態による製造方法によって得られるアクティブマトリクス基板は、例えば液晶表示装置に用いられ得るが、これに限られず、フォトスペーサを有する種々の表示装置に用いられ得る。ここでは、アクティブマトリクス基板として、液晶表示装置用のTFT基板を例示する。液晶表示装置の表示モードは、特に限定されず、ここでは、VA(Vertical Alignment)モードで表示を行う液晶表示装置に用いられるTFT基板を例示する。本発明の実施形態による表示装置の例は、図8および図9を参照して後述する。
 図1に、本発明の実施形態による製造方法によって得られるTFT基板の模式的な断面を示す。図1は、液晶表示装置の1つの画素に対応した領域と、液晶表示装置の非表示領域となるべき領域とをあわせて示している。液晶表示装置の非表示領域は、液晶表示装置においてマトリクス状に配列された画素によって形成される表示領域の外側の周辺領域であり、「額縁領域」とも呼ばれる。
 図1に示すTFT基板100Aは、基板(典型的には透明基板)11と、基板11に支持されたTFT10およびフォトスペーサ(柱状スペーサ)38とを備えている。図1に示したように、TFT10は、ゲート電極12g、ゲート電極を覆うゲート絶縁膜14、島状の半導体層16、ソース電極18sおよびドレイン電極18dを有する。TFT10全体を覆うように層間絶縁層22が形成されている。図1に例示する構成では、層間絶縁層22上に有機絶縁層24が形成されており、有機絶縁層24上に画素電極32pが形成されている。画素電極32pは、有機絶縁層24および層間絶縁層22に設けられたコンタクトホール(不図示)を介してTFT10のドレイン電極18dに電気的に接続されている。
 一般的に、フォトスペーサは、TFT基板に対向する対向基板上に形成される(例えば特許文献1)。これに対して、本発明の実施形態では、TFT基板上にフォトスペーサを形成する。TFT基板にフォトスペーサを形成すると、対向基板にフォトスペーサを形成するよりも、画素に対して高い位置精度でフォトスペーサを配置することができる。フォトマスクのアライメントの精度は、対向基板とTFT基板とを貼り合わせる際の位置合わせの精度よりも高いからである。
 後に詳しく説明するように、本発明の実施形態によるアクティブマトリクス基板の製造方法では、感光性樹脂材料をパターニングすることによりフォトスペーサを形成する。感光性樹脂材料(感光性樹脂)の層をフォトマスクを介して露光し、露光後の感光性樹脂材料の層を現像して不要な部分の感光性樹脂材料を除去することにより、フォトスペーサを形成することができる。このとき、不要な部分の感光性樹脂材料が除去されきれずに、画素電極等の上に残ることがある(PS残渣)。このようなPS残渣を除去しないまま液晶表示装置を組み立てると、以下に説明するように、液晶表示装置の表示品位が低下してしまう。
 PS残渣が画素電極上に存在すると、その部分の液晶層の厚さが小さくなる、および/またはその近傍の液晶分子の配向が乱れることがあり、それによって、局所的に表示輝度にむらが生じる。この輝度むらは、点状および/または線状に現れ、例えば、(液晶表示装置の点灯時に)黒い点や黒い線として観察される(以下、「黒シミ」という)。液晶表示装置において黒シミが発生する位置は、マザーガラス内におけるTFT基板の位置によっても変わり、例えば、マザーガラスの外側に向けて線状に黒シミが現れる。図10に、液晶表示装置に発生した黒シミを模式的に示す。図示する例では、液晶表示装置600に、黒シミMが線状に発生している。
 本発明者は、液晶表示装置において黒シミが発生した部分の画素電極の表面の元素分析を行った。より詳細には、液晶表示装置を分解し、配向膜(ポリイミド膜)を剥離した後、黒シミが発生した部分の画素電極の表面を二次イオン質量分析法(SIMS)を用いて分析した。上記分析を行ったところ、黒シミが発生した部分には、炭素原子(C)の存在が確認された。このことから、黒シミの原因はPS残渣であると考えられる。
 そこで、本発明者は、PS残渣を除去するために、プラズマ処理の適用の可能性を検討した。酸素ガスを用いたプラズマ処理は、半導体基板の製造工程におけるレジストの剥離に利用されている(例えば特許文献2参照)。酸素ガスを高周波などによりプラズマ化させ、そのプラズマを利用して、エッチング工程後に不要となったレジストを揮発性ガスに変化させて除去する手法は、アッシング(Ashing)と呼ばれることもある。このとき、高いアッシングレートを得るために酸素ガスおよびフッ素系ガスの混合ガスが用いられることもある。なお、本明細書では、酸素ガス以外のガスのプラズマを利用する場合にも「アッシング」ということがある。
 しかしながら、フォトスペーサが形成されたTFT基板にこのような手法をそのまま適用すると、PS残渣だけでなくフォトスペーサも酸素プラズマにさらされるので、図2に比較例のTFT基板500として示すように、フォトスペーサ58のサイズが小さくなってしまう。すなわち、フォトスペーサ58の高さおよび幅が設定値よりも小さくなってしまう。図2中の二点鎖線は、酸素プラズマ処理を行う前の状態を示している。フォトスペーサ58の高さが設定値より小さくなると、所望のセルギャップが得られずに液晶表示装置の表示品位が低下してしまう。パワーや酸素ガスの流量等を調整しても、PS残渣を除去しつつ、フォトスペーサ58のサイズが小さくなることを効果的に抑制することはできない。
 また、有機絶縁層54と接するように画素電極32p(または画素電極32pと同層の導電層32q)が形成された構造においては、画素電極32p下の有機絶縁層54も酸素プラズマによって分解されてしまうことから(サイドエッチ、図2参照)、画素電極32pが剥離するおそれがある。
 本発明者が鋭意検討を重ねたところ、フォトスペーサを形成した後に、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行うことにより、フォトスペーサのサイズが小さくなることを抑制しつつ、PS残渣を除去できることを見出した。
 以下、図3および図4を参照して、本発明の実施形態による、TFT基板100Aの製造方法を説明する。図3(a)~(d)および図4(a)~(c)は、TFT基板100Aの製造方法を説明するための工程断面図である。
 まず、基板11を用意する。基板11としては、ガラス基板、シリコン(Si)基板、耐熱性を有するプラスチック基板(樹脂基板)等を用いることができる。プラスチック基板(樹脂基板)の材料としては、ポリエチレンテレフタレート(polyethylene terephthalate(PET))、ポリエチレンナフタレート(polyethylene naphthalate(PEN))、ポリエーテルサルフォン(polyether sulfone(PES))、アクリル樹脂、ポリイミド等を好適に用いることができる。これらの樹脂材料に充填剤(ファイバーや不織布等)を混合したプラスチック複合材料を用いてもよい。ここでは、ガラス基板を用いる。
 次に、図3(a)に示すように、基板11上にゲート電極12gを形成する。ゲート電極12gは、スパッタリング法等により基板11上に導電膜(以下、「ゲートメタル膜」)を堆積した後、フォトリソグラフィプロセスを用いてゲートメタル膜をパターニングすることによって形成することができる。ゲートメタル膜から形成されるゲートメタル層12は、ゲート電極12gと一体に形成されるゲートバスラインや、CSバスラインまたはCS電極を含み得る(いずれも不図示)。
 ゲートメタル膜の材料としては、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属もしくはその合金、または、その窒化物を用いることができる。ゲートメタル膜は、上記の材料から形成された単層膜だけでなく、上記の材料から形成された積層膜であってもよい。ここでは、例えば、スパッタリング法で、アルミニウム(Al)膜とチタン(Ti)膜との積層構造のゲートメタル膜(膜厚:300nm)を形成した後、フォトリソグラフィプロセスを用いてゲートメタル膜をパターニングすることによって、ゲート電極12g等を含むゲートメタル層12を形成する。
 次に、図3(b)に示すように、ゲートメタル層12上にゲート絶縁膜14を堆積する。ゲート絶縁膜14は、例えばCVD(Chemical Vapor Deposition)法を用いて形成することができる。ゲート絶縁膜14の材料としては、例えば、二酸化珪素(SiO2)、窒化珪素(SiNx)、酸化窒化珪素(SiOxy、x>y)、窒化酸化珪素(SiNxy、x>y)等を用いることができる。ゲート絶縁膜14は、単層膜であってもよいし、積層膜であってもよい。ゲート絶縁膜14を2層膜とするときは、例えば、基板11からの不純物等の拡散を防止するために、下層絶縁膜を、例えば、窒化珪素(SiNx)または窒化酸化珪素(SiNxy、x>y)等を用いて形成し、上層絶縁膜を、例えば、二酸化珪素(SiO2)、酸化窒化珪素(SiOxy、x>y)等を用いて形成することが好ましい。また、反応ガスにアルゴン(Ar)等の希ガスを混合することによって、比較的低い温度で、緻密な絶縁膜を堆積することができる。緻密な絶縁膜は、ゲートリーク電流を低減させる効果を有し得る。ここでは、例えば、SiH4およびNH3を反応ガスとして用いるCVD法で、下層絶縁膜として窒化珪素膜(膜厚:100nm~400nm)を形成し、その上に上層絶縁膜として二酸化珪素膜(膜厚:50nm~100nm)を形成することにより、ゲート絶縁膜14を形成する。
 次に、図3(c)に示すように、ゲート絶縁膜14上に、島状の半導体層16を形成する。半導体層16は、スパッタリング法またはCVD法等によりゲート絶縁膜14上に半導体膜を堆積した後、フォトリソグラフィプロセスを用いて半導体膜をパターニングすることによって形成することができる。TFT10の半導体層16は、酸化物半導体を含んでいてもよい。ここでは、例えば、スパッタリング法で、酸化物半導体膜(膜厚:30~100nm)を堆積した後、フォトリソグラフィプロセスを用いて酸化物半導体膜をパターニングし、島状の酸化物半導体層を形成する。
 酸化物半導体層は、例えばIn-Ga-Zn-O系の半導体(以下、「In-Ga-Zn-O系半導体」と略する。)を含む。ここで、In-Ga-Zn-O系半導体は、In(インジウム)、Ga(ガリウム)、Zn(亜鉛)の三元系酸化物であって、In、GaおよびZnの割合(組成比)は特に限定されず、例えばIn:Ga:Zn=2:2:1、In:Ga:Zn=1:1:1、In:Ga:Zn=1:1:2等を含む。本実施形態では、酸化物半導体層は、In、Ga、Znを、例えばIn:Ga:Zn=1:1:1の割合で含むIn-Ga-Zn-O系半導体層であってもよい。
 In-Ga-Zn-O系半導体層を有するTFTは、高い移動度(アモルファスシリコン(a-Si)膜を活性層とするTFTに比べ20倍超)および低いリーク電流(a-Si膜を活性層とするTFTに比べ100分の1未満)を有しているので、駆動TFTおよび画素TFTとして好適に用いられる。In-Ga-Zn-O系半導体層を有するTFTを用いれば、表示装置の消費電力を大幅に削減することが可能になる。
 In-Ga-Zn-O系半導体は、アモルファスでもよいし、結晶質部分を含んでもよい。結晶質In-Ga-Zn-O系半導体としては、c軸が層面に概ね垂直に配向した結晶質In-Ga-Zn-O系半導体が好ましい。このようなIn-Ga-Zn-O系半導体の結晶構造は、例えば、特開2012-134475号公報に開示されている。参考のために、特開2012-134475号公報の開示内容の全てを本明細書に援用する。
 酸化物半導体層は、In-Ga-Zn-O系半導体の代わりに、他の酸化物半導体を含んでいてもよい。例えばZn-O系半導体(ZnO)、In-Zn-O系半導体(IZO(登録商標))、Zn-Ti-O系半導体(ZTO)、Cd-Ge-O系半導体、Cd-Pb-O系半導体、InGaO3(ZnO)5、酸化マグネシウム亜鉛(MgxZn1-xO)、酸化カドミウム亜鉛(CdxZn1-xO)、酸化カドミウム(CdO)、Mg-Zn-O系半導体、In―Sn―Zn―O系半導体(例えばIn23-SnO2-ZnO)、In-Ga-Sn-O系半導体等を含んでいてもよい。Zn-O系半導体としては、1族元素、13族元素、14族元素、15族元素または17族元素等のうち一種、または複数種の不純物元素が添加されたZnOの非晶質(アモルファス)状態、多結晶状態または非晶質状態と多結晶状態が混在する微結晶状態のもの、または何も不純物元素が添加されていないものを用いることができる。
 次に、図3(d)に示すように、半導体層16上にソース電極18sおよびドレイン電極18dを形成する。ソース電極18sおよびドレイン電極18dは、スパッタリング法等により基板11上に導電膜(以下、「ソースメタル膜」)を堆積した後、フォトリソグラフィプロセスを用いてソースメタル膜をパターニングすることによって形成することができる。ソースメタル膜から形成されるソースメタル層18は、ソース電極18sと一体に形成されるソースバスラインや、ドレイン引出配線/電極(CSバスラインまたはCS電極に対向し、CS容量を形成する配線/電極)等を含み得る(いずれも不図示)。なお、フォトリソグラフィプロセスにおけるエッチング加工には、ドライエッチングまたはウェットエッチングのいずれも適用し得る。ただし、基板面積が大きい場合には、線幅の寸法シフト(エッチングシフト)を低減する観点から、ドライエッチングを適用することが有利である。
 ソースメタル膜の材料としては、アルミニウム(Al)、モリブデン(Mo)、銅(Cu)、チタン(Ti)等の金属もしくはその合金、または、その窒化物を用いることができる。ソースメタル膜は、上記の材料から形成された単層膜だけでなく、上記の材料から形成された積層膜であってもよい。ソースメタル層は透明であってもよく、例えば、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物(IZO(登録商標))、酸化珪素を含むインジウム錫酸化物(ITSO)、酸化インジウム(In23)、酸化錫(SnO2)、酸化亜鉛(ZnO)、酸化チタン等の光透過性の導電材料を用いてソースメタル膜を形成してもよい。また、これらを適宜組み合わせて用いてもよい。ここでは、例えば、スパッタリング法で、チタン(Ti)膜、アルミニウム(Al)膜およびチタン(Ti)膜の積層構造(Ti/Al/Ti)のソースメタル膜を形成した後、フォトリソグラフィプロセスを用いてソースメタル膜をパターニングすることによって、ソース電極18sおよびドレイン電極18d等を含むソースメタル層18を形成する。これにより、基板11上にTFT10を形成することができる。
 次に、図4(a)に示すように、TFT10を覆う層間絶縁層22を形成する。層間絶縁層22を形成するための絶縁膜(層間絶縁膜)は、例えばプラズマCVD法やスパッタリング法を用いて形成することができる。典型的には、層間絶縁膜は、基板11のほぼ全面に堆積される。
 層間絶縁膜の材料としては、例えば、二酸化珪素(SiO2)、窒化珪素(SiNx)、酸化窒化珪素(SiOxy、x>y)、窒化酸化珪素(SiNxy、x>y)等を用いることができる。層間絶縁膜は、単層膜であってもよいし、2層以上の積層膜であってもよい。ここでは、例えば、CVD法で、二酸化珪素(SiO2)膜および窒化珪素(SiNx)膜を順次積層することにより、層間絶縁膜を形成する。
 その後、基板全体に熱処理(350℃程度、1時間)を行う。熱処理を行うことにより、酸化物半導体層(半導体層16)とTi層(ソース電極18sおよびドレイン電極18dにおける、基板11側のTi層)との界面に反応層を形成して、コンタクト抵抗を小さくすることができる。本明細書では、このような反応層と、酸化物半導体層とをまとめて「半導体層」ということがある。また、酸化物半導体層のチャネル領域が酸化される結果、チャネル領域内の酸素欠損を低減でき、所望のTFT特性を実現できる。熱処理の後、フォトリソグラフィプロセスを用いて、ドレイン電極18dと、後述する画素電極32pとを接続するための開口部(不図示)を層間絶縁膜に形成する。これにより、層間絶縁層22が得られる。
 次に、層間絶縁層22上に有機絶縁層24を形成する。より詳細には、層間絶縁層22上に、例えば、ポジ型の感光性樹脂材料(例えば、アクリル系樹脂材料)を付与し、フォトリソグラフィプロセスを用いて感光性樹脂材料の膜のパターニングを行うことにより、有機絶縁層24を形成する。有機絶縁層24は平坦化層としても機能する。パターニング工程において、層間絶縁層22の開口部と重なる位置に、有機絶縁層24の開口部(不図示)を形成することによって、ドレイン電極18dの一部の表面を露出する。層間絶縁層22の開口部および有機絶縁層24の開口部によって、ドレイン電極18dと、後述する画素電極32pとを接続するためのコンタクトホール(不図示)を形成することができる。なお、有機絶縁層24を形成する感光性樹脂材料として、ネガ型を用いてもよい。
 次に、図4(b)に示すように、画素電極32pを形成する。有機絶縁層24上にスパッタリング法等により透明導電膜を堆積した後、フォトリソグラフィプロセスを用いて透明導電膜をパターニングすることにより、画素電極32pを有する透明導電層32を形成することができる。透明導電膜の材料としては、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物(IZO(登録商標))等を用いることができる。画素電極32pは、上述したコンタクトホールを介して、TFT10のドレイン電極18dと電気的に接続される。
 図4(b)に示したように、有機絶縁層24上に画素電極32pを形成する工程において、画素電極32pとともに、画素電極32pとは別の導電層を形成してもよい。図示する例では、有機絶縁層24上に堆積された透明導電膜をパターニングすることによって、表示装置の非表示領域(額縁領域)となるべき領域に、画素電極32pと同層の導電層32qが形成されている。すなわち、図示する例では、透明導電層32は、画素電極32pおよび導電層32qを含む。画素電極32pおよび導電層32qは、有機絶縁層24と接するように形成され得る。なお、額縁領域には、液晶層を間に介して互いに対向するように配置される2枚の基板(TFT基板および対向基板)を貼り合わせるためのシール部の他に、端子部、さらには、駆動回路部が形成されることがある。導電層32qは、このような端子部および/または駆動回路部の電極や配線として利用され得る。
 次に、基板11上に感光性樹脂材料を付与してパターニングすることにより、フォトスペーサ38を形成する。感光性樹脂としては、紫外線硬化樹脂を用いることができ、例えば、公知のアクリル系の紫外線硬化樹脂(例えばネガ型フォトレジスト)を用いることができる。より詳細には、アクリル系紫外線硬化樹脂を20~30質量%、溶剤として例えばジエチレングリコールメチルエチルエーテルを60~70質量%を含む溶液を、スピンコート法で、画素電極32pが形成された基板11上に塗布し、例えば、90℃で10分間、プリベークを行う。その後、所定のフォトマスクを介して紫外線を照射し、現像液(例えば、テトラメチルアンモニウム水溶液(0.1質量%))を用いて現像する。その後、例えば、200℃で60分間、ポストベークする。このようにして、フォトスペーサ38が形成される。
 フォトスペーサ38は、例えば、画素毎に配置されたTFT10と重なる位置に形成される。フォトスペーサ38は、ゲートバスラインまたはソースバスラインと重なる位置に形成されてもよい。フォトスペーサ38の高さは、例えば4μmである。
 次に、図4(c)に示すように、プラズマ処理を行う。本発明の実施形態においては、プラズマ処理は、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いて実行される。プラズマ処理は、実質的にフッ素系ガスのみを用いて実行されてもよい。フッ素系ガスとしては、CF4ガスまたはC26ガスを用いることができ、したがって、プラズマ処理は、CF4またはC26のいずれかを単体で用いて実行され得る。
 プラズマ処理におけるチェンバ内の圧力、ガス流量、ステージの温度(ステージの温度制御に用いられる電極の温度といってもよい)、および高周波出力は、それぞれ、例えば以下の範囲内で適宜調整され得る。
  チェンバ内の圧力:10~15Pa
  ガス流量:100~300sccm(0℃、105Pa)
  ステージの温度:60℃
  高周波出力:500~1000W
 以上により、図1に示したTFT基板100Aが得られる。
 上述したように、本発明の実施形態のTFT基板の製造方法では、PS残渣の除去に、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行う。フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いたプラズマ処理の方が、酸素ガスを用いたプラズマ処理よりもアッシングレートが小さいので、フォトスペーサの高さの減少量を低減できる。また、アッシングレートが比較的小さいので、酸素ガスを用いたプラズマ処理を実行する場合と比較して、フォトスペーサのサイズの面内ばらつきを低減し得る。
 本発明の実施形態によれば、フォトスペーサ38のサイズが小さくなることを抑制しつつ、画素電極32p上のPS残渣を除去することができる。また、酸素ガスを用いたプラズマ処理を適用する場合と比較して、画素電極32p下の有機絶縁層24の分解(サイドエッチ)を抑制することができるので、画素電極32pの剥離を抑制することができる。画素電極32pと同層の導電層32qを有機絶縁層24と接するように形成する場合には、導電層32qの剥離も防止することができる。このように、本発明の実施形態によれば、比較的厚い有機絶縁層24がTFT10と画素電極32pとの間に介在する構造を採用でき、有機絶縁層24と接するように形成された電極および/または配線の剥離を防止しながら、PS残渣を除去することができる。
 上述の説明では、TFTの素子構造として、ボトムゲート構造を例示したが、TFTの素子構造は、トップゲート構造であってもよい。また、上述の説明では、半導体層16が酸化物半導体層である場合を例示したが、半導体層16の材料としては、他の半導体材料を用いてもよい。例えば、半導体層16の材料として、アモルファスシリコン、微結晶シリコン、多結晶シリコン、連続粒界結晶シリコン(CGS:Continuous Grain Silicon)等のシリコン系の材料を用いてもよい。なお、用いる半導体材料によっては、ソース電極18sと半導体層16のソース領域との間、およびドレイン電極18dと半導体層16のドレイン領域との間に、オーミック接合を形成するためのコンタクト層が形成されていてもよい。
 基板11上にTFT10を形成する工程において、TFT10の半導体層16のチャネル領域を覆うエッチストップ層を形成してもよい。すなわち、島状の半導体層16の形成後、ソース電極18sおよびドレイン電極18d等を含むソースメタル層18を形成する前に、基板11上にエッチストップ層を形成してもよい。
 図5に、このような改変例によって得られるTFT基板100Bの模式的な断面を示す。図5に示すように、TFT基板100Bは、TFT10の半導体層16のチャネル領域を覆うエッチストップ層17を有している。図示する例では、エッチストップ層17は、半導体層16およびゲート絶縁膜14を覆うように形成されており、エッチストップ層17には、半導体層16のソース領域を露出する第1開口部17aおよび半導体層16のドレイン領域を露出する第2開口部17bが設けられている。ソース電極18sおよびドレイン電極18dは、それぞれ、第1開口部17aおよび第2開口部17bを介して半導体層16に電気的に接続されている。
 エッチストップ層17は、半導体層16上に保護膜を堆積し、この保護膜をパターニングすることによって形成することができる。より詳細には、半導体層16の形成後、例えば、CVD法により、半導体層16上に、保護膜(厚さ:例えば30nm以上200nm以下)を堆積する。保護膜の例は、二酸化珪素(SiO2)膜、窒化珪素膜、酸化窒化珪素膜またはこれらの積層膜である。続けて、フォトリソグラフィプロセスを用いてパターニングを行う。パターニングは、半導体層16のうちチャネル領域となる領域がエッチストップ層17によって覆われるように実行される。ソースメタル層18の形成に先立ち、エッチストップ層17を形成しておくことにより、半導体層16に生じるプロセスダメージを低減できる。
 次に、図6を参照して、本発明の他の実施形態による製造方法によって得られるアクティブマトリクス基板の概略的な構造を説明する。
 図6に示すTFT基板100Cは、図1に示したTFT基板100Aと同様に、基板11と、基板11に支持されたTFT10およびフォトスペーサ(柱状スペーサ)38とを備えている。図6に示すように、TFT基板100Cは、「2層電極構造」を有する。ここで、2層電極構造とは、薄膜トランジスタを覆う層間絶縁層上に、下層電極と、下層電極を覆う誘電体層と、誘電体層を介して下層電極に重なる上層電極とが設けられている構造をいう。
 図6に例示した構成において、TFT基板100Cは、有機絶縁層24上に形成された下層電極32cと、下層電極32cを覆う誘電体層34と、誘電体層34を介して下層電極32cに重なる上層電極36pとを有している。上層電極36pおよび下層電極32cは、それぞれ透明な導電材料から形成されている。図6に示したように、TFT基板100Cのフォトスペーサ38は、誘電体層34上に配置されている。
 TFT基板100Cは、例えばFFS(Fringe Field Switching)モードで表示を行う液晶表示装置に用いられる。FFSモードのように液晶層に対して横電界が印加される表示モードでは、TFT基板に共通電極が設けられる。TFT基板100Cでは、例えば、2層電極構造における下層電極32cを共通電極として機能させることができる。下層電極32cは、液晶表示装置におけるすべての画素にわたって連続するように形成されている。2層電極構造における上層電極36pは、誘電体層34、有機絶縁層24および層間絶縁層22に設けられたコンタクトホール(不図示)を介してTFT10のドレイン電極18dに電気的に接続されることにより、画素電極として機能する。上層電極36pは、液晶表示装置における各画素ごとに独立に(分離して)形成されており、上層電極36pには、少なくとも1つ(ここでは複数)のスリット36Sが形成されている。なお、下層電極32cをFFSモードにおける画素電極として機能させ、かつ上層電極36pをFFSモードにおける共通電極として機能させてもよい。
 以下、図7を参照して、TFT基板100Cの製造方法を説明する。図7(a)~(c)は、TFT基板100Cの製造方法を説明するための工程断面図である。なお、TFT基板100Cの製造方法は、有機絶縁層24上に2層電極構造を形成する点以外は、図3(a)~(d)および図4(a)~(c)を参照しながら前述したTFT基板100Aの製造方法とほぼ同様である。したがって、ここでは、TFT基板100Cの製造方法のうち、TFT基板100Aの製造方法と共通する部分についての説明および工程図を省略する。
 まず、図7(a)を参照する。層間絶縁層22の形成後、層間絶縁層22上に有機絶縁層24を形成し、有機絶縁層24上に下層電極32cを形成する。より詳細には、スパッタリング法等により有機絶縁層24上に透明導電膜を堆積した後、フォトリソグラフィプロセスを用いて透明導電膜をパターニングすることにより、下層電極32cを有する透明導電層32を形成する。透明導電膜の材料としては、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物(IZO(登録商標))等を用いることができる。
 このとき、有機絶縁層24と接するように形成された透明導電膜をパターニングすることにより、下層電極32cを形成するとともに、下層電極32cとは別の導電層32qを形成してもよい。下層電極32cと同層の導電層32qは、例えば表示装置の非表示領域(額縁領域)となるべき領域に形成され、端子部および/または駆動回路部の電極や配線として利用され得る。
 次に、下層電極32c上(透明導電層32上)に誘電体層34を形成する。誘電体層34を形成するための絶縁膜(誘電体膜)は、例えばプラズマCVD法やスパッタリング法を用いて形成することができる。誘電体膜の材料としては、層間絶縁膜と同様の材料を用いることができる。誘電体膜は、単層膜であってもよいし、2層以上の積層膜であってもよい。ここでは、例えば、CVD法で、窒化珪素(SiNx)膜および二酸化珪素(SiO2)膜を順次積層することにより、誘電体膜を形成する。
 典型的には、誘電体膜は、基板11のほぼ全面に堆積されるが、図7(a)に示したように、下層電極32cを覆い、かつ導電層32qおよびその周辺の有機絶縁層24を露出するように誘電体膜をパターニングしてもよい。すなわち、パターニングにより、表示装置の非表示領域となるべき領域上の誘電体膜を除去してもよい。
 次に、図7(b)に示すように、誘電体層34上に上層電極36pを形成する。より詳細には、スパッタリング法等により誘電体層34上に透明導電膜を堆積する。上層電極36pの材料としては、下層電極32cと同様の材料を用いることができる。その後、フォトリソグラフィプロセスを用いて透明導電膜をパターニングすることにより、上層電極36pを形成する。
 次に、TFT基板100Aにおけるフォトスペーサ形成の工程と同様の方法により、誘電体層34上にフォトスペーサ38を形成する。その後、図7(c)に示すように、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行う。なお、TFT基板100Aの製造方法の説明において示したプラズマ処理の条件を適用した場合における、プラズマ処理が誘電体層34に与える影響は、無視できる程度に小さい。
 以上により、図6に示したTFT基板100Cが得られる。
 上述した製造方法においても、PS残渣の除去に、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理が行われるので、フォトスペーサ38のサイズが小さくなることを抑制しつつ、画素電極または共通電極として機能する上層電極36p上のPS残渣を除去することができる。また、表示装置の非表示領域となるべき領域上の誘電体膜をパターニングにより除去した場合であっても、上記領域上において有機絶縁層24と接するように形成された電極および/または配線の剥離を防止しながら、PS残渣を除去することができる。
 上記では、例えばFFS(Fringe Field Switching)モードで表示を行う液晶表示装置用のTFT基板を例示したが、TFT基板100Cのように、図7(a)~(c)を参照しながら説明した上記の製造方法によって得られるアクティブマトリクス基板は、例えばVAモードのように、液晶層に対して縦電界が印加される表示モードで表示を行う液晶表示装置にも用いられ得る。この場合、下層電極32cには補助容量電圧(Cs電圧)が供給され、下層電極32cは、補助容量電極(補助容量配線)として機能する。つまり、下層電極32cおよび上層電極36pと、これらの間に位置する誘電体層34とにより、補助容量を形成することができる。なお、液晶層に対して縦電界が印加される表示モードで表示を行う場合、上層電極36pへのスリット36Sの形成は必須ではない。
 また、上記では、層間絶縁層22上に有機絶縁層24を有するTFT基板を例示したが、有機絶縁層24の形成は必須ではない。ただし、有機絶縁性材料を用いて比較的厚い(例えば1μmから3μm程度)有機絶縁層24を形成することにより、ゲートバスラインまたはソースバスラインと重なるように画素電極を配置できる。これは、有機絶縁性材料が無機絶縁性材料に比べて低い誘電率を有し、および/または、厚く形成しやすいという利点を有するので、画素電極の周辺部分がゲートおよび/またはソースバスラインと有機絶縁層を介して重なるように配置されても、画素電極とゲートおよび/またはソースバスラインとの間に形成される寄生容量が小さいことによる。したがって、画素電極とゲートおよび/またはソースバスラインとが互いに重ならないように画素電極を配置する場合と比較して、画素開口率を向上させるという効果が得られる。
 次に、上述したTFT基板100A~100Cが用いられ得る表示装置の例と、そのような表示装置の製造方法の例とを説明する。
 図8および図9に、TFT基板100Aを備える表示装置の模式的な断面図と平面図とをそれぞれ示す。図8および図9に示す表示装置1000は、TFT基板100A(アクティブマトリクス基板)と、TFT基板100Aに対向する対向基板200と、TFT基板100Aおよび対向基板200の間に配置された表示媒体層40とを備える。表示装置1000では、対向基板200上にはフォトスペーサは形成されていない。図9に示すように、表示装置1000は、複数の画素がマトリクス状に配列された表示領域DRと、その周辺の額縁領域PRとを有している。
 表示装置1000は、例えば透過型の液晶表示装置である。すなわち、表示媒体層40は、例えば液晶層であり、表示装置1000は、TFT基板100Aおよび対向基板200のそれぞれの外側に配置された偏光板R1およびR2と、表示用の光をTFT基板100Aに向けて出射するバックライトユニットBLとを備える。TFT基板100および対向基板200の少なくとも一方の液晶層側の表面には、表示モードに応じて、垂直配向膜または水平配向膜(不図示)が設けられている。TFT基板100Aおよび/または対向基板200に設けられる配向膜は、光配向処理の施された光配向膜であってもよい。
 対向基板200は、ブラックマトリクスBMおよびカラーフィルタ44を備えている。図8に例示するように、TFT基板100Aに対向基板200を貼り合わせたとき、基板11上のフォトスペーサ38に対向基板200のブラックマトリクスBMが重なるように、フォトスペーサ38およびブラックマトリクスBMが配置されている。VAモード等の縦電界モードが適用される場合、カラーフィルタ44の表示媒体層40側の表面に対向電極42が配置される。FFSモード等の横電界モードが適用される場合、対向電極はTFT基板に形成され、対向基板200は対向電極を有しない。
 図8および図9に示したような表示装置1000は、次のようにして得られる。まず、上述した製造方法によってTFT基板(アクティブマトリクス基板)100Aを製造する。次に、対向基板200を用意する。次に、対向基板200がTFT基板100Aと対向するように、対向基板200とTFT基板100Aとを貼り合わせる。次に、対向基板200およびTFT基板100Aの間隙に真空下で液晶材料を注入することにより表示媒体層(液晶層)40を形成する。なお、ワンドロップフィリング(ODF:One Drop Fill)法を適用する場合には、一方の基板上に液晶材料の液滴を付与してから、他方の基板との貼り合わせを行う。
 本発明の実施形態による液晶表示装置は、上記の例に限られず、フォトスペーサを有する種々の液晶表示装置に広く適用できる。また、本発明の実施形態による表示装置は、液晶表示装置に限られず、フォトスペーサを有する種々の表示装置に広く適用できる。
 本発明の実施形態は、各種の表示モードの液晶表示装置等、アクティブマトリクス基板を備える表示装置に広く適用できる。
 10  薄膜トランジスタ(TFT)
 11  基板
 16  半導体層
 17  エッチストップ層
 22  層間絶縁層
 24  有機絶縁層
 32p  画素電極
 32q  導電層
 32c  下層電極
 34  誘電体層
 36p  上層電極
 36S  スリット
 38  フォトスペーサ
 40  表示媒体層
 100A~100C  TFT基板(アクティブマトリクス基板)
 1000  表示装置

Claims (9)

  1.  基板と、前記基板に支持された薄膜トランジスタおよびフォトスペーサとを備えるアクティブマトリクス基板の製造方法であって、
     前記基板上に前記薄膜トランジスタを形成する工程(a)と、
     前記薄膜トランジスタを覆う層間絶縁層を形成する工程(b)と、
     前記工程(b)の後、第1電極を形成する工程(c)と、
     前記工程(c)の後、前記基板上に感光性樹脂材料を付与してパターニングすることにより、前記フォトスペーサを形成する工程(d)と、
     前記工程(d)の後、フッ素系ガスを含み、かつ酸素ガスを含まないガスを用いてプラズマ処理を行う工程(e)と
    を包含する、アクティブマトリクス基板の製造方法。
  2.  前記工程(e)において、前記プラズマ処理は、実質的にフッ素系ガスのみを用いて実行される、請求項1に記載のアクティブマトリクス基板の製造方法。
  3.  前記フッ素系ガスは、CF4ガスまたはC26ガスである、請求項1または2に記載のアクティブマトリクス基板の製造方法。
  4.  前記工程(b)の後、かつ前記工程(c)の前に、
     前記層間絶縁層上に有機絶縁層を形成する工程(b1)をさらに包含し、
     前記工程(c)において、前記第1電極は、前記有機絶縁層と接するように形成される、請求項1から3のいずれかに記載のアクティブマトリクス基板の製造方法。
  5.  前記工程(b)の後、かつ前記工程(c)の前に、
     前記層間絶縁層上に有機絶縁層を形成する工程(b1)と、
     前記有機絶縁層上に第2電極を形成する工程(b2)と、
     前記第2電極上に誘電体層を形成する工程(b3)と
    をさらに包含し、
     前記工程(c)において、前記第1電極は、前記誘電体層上に形成される、請求項1から3のいずれかに記載のアクティブマトリクス基板の製造方法。
  6.  前記工程(b2)は、前記有機絶縁層と接するように前記有機絶縁層上に導電膜を形成する工程と、前記導電膜をパターニングすることにより、前記第2電極を形成するとともに前記第2電極とは別の導電層を形成する工程とを含み、
     前記工程(b3)は、前記第2電極上および前記導電層上に誘電体膜を形成する工程と、前記第2電極を覆い、かつ前記導電層およびその周辺の前記有機絶縁層を露出するように前記誘電体膜をパターニングする工程とを含む、請求項5に記載のアクティブマトリクス基板の製造方法。
  7.  アクティブマトリクス基板と、前記アクティブマトリクス基板に対向する対向基板と、前記アクティブマトリクス基板および前記対向基板の間に配置された表示媒体層とを備える表示装置の製造方法であって、
     請求項1から6のいずれかに記載のアクティブマトリクス基板の製造方法によって前記アクティブマトリクス基板を製造する工程(A)と、
     前記対向基板を用意する工程(B)と、
     前記対向基板が前記アクティブマトリクス基板と対向するように、前記対向基板と前記アクティブマトリクス基板とを貼り合わせる工程(C)と、
     前記工程(C)の前または後に、前記表示媒体層を形成する工程(D)と
    を包含する、表示装置の製造方法。
  8.  前記表示媒体層は、液晶層である、請求項7に記載の表示装置の製造方法。
  9.  請求項7または8に記載の製造方法によって製造された表示装置。
PCT/JP2014/072624 2013-12-26 2014-08-28 アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置 WO2015098183A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/107,895 US9726940B2 (en) 2013-12-26 2014-08-28 Active matrix substrate manufacturing method, display apparatus manufacturing method, and display apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-268901 2013-12-26
JP2013268901 2013-12-26

Publications (1)

Publication Number Publication Date
WO2015098183A1 true WO2015098183A1 (ja) 2015-07-02

Family

ID=53478071

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/072624 WO2015098183A1 (ja) 2013-12-26 2014-08-28 アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置

Country Status (2)

Country Link
US (1) US9726940B2 (ja)
WO (1) WO2015098183A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109637362A (zh) * 2019-01-31 2019-04-16 厦门天马微电子有限公司 一种显示面板和显示装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170031525A1 (en) 2010-05-14 2017-02-02 Racing Optics, Inc. Touch screen shield
US9295297B2 (en) 2014-06-17 2016-03-29 Racing Optics, Inc. Adhesive mountable stack of removable layers
US10224432B2 (en) * 2017-03-10 2019-03-05 Applied Materials, Inc. Surface treatment process performed on devices for TFT applications
CN107329331A (zh) * 2017-08-17 2017-11-07 惠科股份有限公司 一种显示面板及制造方法
US11846788B2 (en) 2019-02-01 2023-12-19 Racing Optics, Inc. Thermoform windshield stack with integrated formable mold
US11524493B2 (en) 2019-02-01 2022-12-13 Racing Optics, Inc. Thermoform windshield stack with integrated formable mold
US11364715B2 (en) 2019-05-21 2022-06-21 Racing Optics, Inc. Polymer safety glazing for vehicles
US11648723B2 (en) 2019-12-03 2023-05-16 Racing Optics, Inc. Method and apparatus for reducing non-normal incidence distortion in glazing films
US11548356B2 (en) 2020-03-10 2023-01-10 Racing Optics, Inc. Protective barrier for safety glazing
US11490667B1 (en) 2021-06-08 2022-11-08 Racing Optics, Inc. Low haze UV blocking removable lens stack
US11307329B1 (en) 2021-07-27 2022-04-19 Racing Optics, Inc. Low reflectance removable lens stack
US11709296B2 (en) 2021-07-27 2023-07-25 Racing Optics, Inc. Low reflectance removable lens stack
US11933943B2 (en) 2022-06-06 2024-03-19 Laminated Film Llc Stack of sterile peelable lenses with low creep
US11808952B1 (en) 2022-09-26 2023-11-07 Racing Optics, Inc. Low static optical removable lens stack

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005099409A (ja) * 2003-09-25 2005-04-14 Toshiba Corp アクティブマトリクス基板及びその製造方法、中間転写基板
JP2005202258A (ja) * 2004-01-19 2005-07-28 Nec Lcd Technologies Ltd 液晶表示パネルの製造方法
JP2011081177A (ja) * 2009-10-07 2011-04-21 Dainippon Printing Co Ltd カラーフィルタ、カラーフィルタの製造方法およびそれを備える液晶表示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07201813A (ja) 1993-12-28 1995-08-04 Fujitsu Ltd 半導体装置の製造方法およびその製造装置
JP3592535B2 (ja) * 1998-07-16 2004-11-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6004179A (en) * 1998-10-26 1999-12-21 Micron Technology, Inc. Methods of fabricating flat panel evacuated displays
JP4372943B2 (ja) * 1999-02-23 2009-11-25 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US7821065B2 (en) * 1999-03-02 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising a thin film transistor comprising a semiconductor thin film and method of manufacturing the same
US6475836B1 (en) * 1999-03-29 2002-11-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US6861670B1 (en) * 1999-04-01 2005-03-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having multi-layer wiring
US6680487B1 (en) * 1999-05-14 2004-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor comprising a TFT provided on a substrate having an insulating surface and method of fabricating the same
JP4601269B2 (ja) * 2003-07-14 2010-12-22 株式会社 日立ディスプレイズ 液晶表示装置及びその製造方法
US20070128738A1 (en) * 2005-06-23 2007-06-07 Hironori Kobayashi Pattern formed body and method for manufacturing same
US8057633B2 (en) * 2006-03-28 2011-11-15 Tokyo Electron Limited Post-etch treatment system for removing residue on a substrate
US7759249B2 (en) * 2006-03-28 2010-07-20 Tokyo Electron Limited Method of removing residue from a substrate
JP4793063B2 (ja) 2006-04-04 2011-10-12 凸版印刷株式会社 カラーフィルタ用フォトマスク及びカラーフィルタの製造方法
US7667795B2 (en) * 2006-07-18 2010-02-23 Chunghwa Picture Tubes, Ltd. Color filter substrate and liquid crystal display panel
KR101016886B1 (ko) * 2007-04-06 2011-02-22 주식회사 엘지화학 액정표시소자용 스페이서 제조방법 및 이에 의해 제조된액정표시소자용 스페이서
JP5618464B2 (ja) * 2008-05-22 2014-11-05 株式会社ジャパンディスプレイ 液晶表示装置およびその製造方法
KR101492538B1 (ko) * 2008-09-12 2015-02-12 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR101319355B1 (ko) * 2010-11-04 2013-10-18 엘지디스플레이 주식회사 액정 표시 패널 및 그의 제조 방법
JP5739217B2 (ja) * 2011-04-22 2015-06-24 株式会社ジャパンディスプレイ 液晶表示装置
KR101463650B1 (ko) * 2011-08-30 2014-11-20 엘지디스플레이 주식회사 유기발광표시장치 및 그 제조방법
KR102327141B1 (ko) * 2014-11-19 2021-11-16 삼성전자주식회사 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005099409A (ja) * 2003-09-25 2005-04-14 Toshiba Corp アクティブマトリクス基板及びその製造方法、中間転写基板
JP2005202258A (ja) * 2004-01-19 2005-07-28 Nec Lcd Technologies Ltd 液晶表示パネルの製造方法
JP2011081177A (ja) * 2009-10-07 2011-04-21 Dainippon Printing Co Ltd カラーフィルタ、カラーフィルタの製造方法およびそれを備える液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109637362A (zh) * 2019-01-31 2019-04-16 厦门天马微电子有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
US9726940B2 (en) 2017-08-08
US20160327825A1 (en) 2016-11-10

Similar Documents

Publication Publication Date Title
WO2015098183A1 (ja) アクティブマトリクス基板の製造方法および表示装置の製造方法ならびに表示装置
TWI546975B (zh) 半導體裝置、液晶顯示裝置及半導體裝置之製造方法
US8957418B2 (en) Semiconductor device and display apparatus
US9356153B2 (en) Thin film transistor, display panel having the same and method of manufacturing the same
CN108027541B (zh) 薄膜晶体管基板及其制造方法
JP6238712B2 (ja) 薄膜トランジスタ基板およびその製造方法
JP5379331B2 (ja) 半導体装置の製造方法
US20150318311A1 (en) Array Substrate and Manufacturing Method Thereof, Display Panel and Display Device
JP2011135086A (ja) 薄膜トランジスタ、その製造方法、およびそれを利用した表示基板
JP2017116622A (ja) 液晶表示装置およびその製造方法
WO2012008080A1 (ja) 薄膜トランジスタ基板
KR20090044119A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
WO2014034617A1 (ja) 回路基板及び表示装置
US20130092923A1 (en) Active matrix substrate and method for manufacturing the same
WO2015192595A1 (zh) 阵列基板及其制备方法、显示装置
KR20100034545A (ko) 액정표시장치 및 그 제조방법
JP5679164B2 (ja) 液晶表示装置のアレイ基板及びその製造方法
JP6501514B2 (ja) 薄膜トランジスタ基板およびその製造方法
WO2018061954A1 (ja) 薄膜トランジスタ基板、薄膜トランジスタ基板の製造方法及び表示装置
WO2017094644A1 (ja) 半導体基板及び表示装置
WO2014046068A1 (ja) アクティブマトリックス基板、表示装置、及び、その製造方法
CN111199982B (zh) 薄膜晶体管基板及其制造方法、具备其的液晶显示装置
JP6482256B2 (ja) 薄膜トランジスタ基板および液晶表示装置
US20190198679A1 (en) Thin film transistor substrate, liquid crystal display device including same, and method for producing thin film transistor substrate
KR101980752B1 (ko) 박막트랜지스터, 액정표시소자 및 그 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14874266

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15107895

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 14874266

Country of ref document: EP

Kind code of ref document: A1