KR20150049632A - 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 - Google Patents
온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 Download PDFInfo
- Publication number
- KR20150049632A KR20150049632A KR1020130130436A KR20130130436A KR20150049632A KR 20150049632 A KR20150049632 A KR 20150049632A KR 1020130130436 A KR1020130130436 A KR 1020130130436A KR 20130130436 A KR20130130436 A KR 20130130436A KR 20150049632 A KR20150049632 A KR 20150049632A
- Authority
- KR
- South Korea
- Prior art keywords
- node
- voltage
- transistor
- drain
- operating voltage
- Prior art date
Links
- 230000007423 decrease Effects 0.000 claims abstract description 31
- 230000010355 oscillation Effects 0.000 claims description 62
- 230000004044 response Effects 0.000 claims description 11
- 238000000034 method Methods 0.000 claims description 6
- 239000004065 semiconductor Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 26
- 230000000052 comparative effect Effects 0.000 description 5
- 230000001276 controlling effect Effects 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 230000014509 gene expression Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000033228 biological regulation Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/354—Astable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
- H03L1/02—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
- H03L1/022—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/011—Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
- H03L1/02—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L5/00—Automatic control of voltage, current, or power
Landscapes
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Logic Circuits (AREA)
Abstract
온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치가 개시된다. 본 발명의 온도 보상 발진기 회로는 동작 전류와 동작 전압을 이용하여 발진 신호를 발생하는 발진부, 온도 상승에 따라 상기 발진 신호의 주파수가 증가하는 방향으로 상기 동작 전류를 제어하는 바이어스 회로, 및 온도에 따라 변하는 상기 동작 전압을 발생하는 전압 발생부를 포함하며, 상기 전압 발생부는 상기 온도 상승에 따라 상기 발진 신호의 주파수가 감소하도록 상기 동작 전압을 제어함으로써, 온도 변화에 따른 상기 발진 신호의 주파수의 변화를 상기 바이어스 회로와 상보적으로 보상한다.
Description
본 발명의 개념에 따른 실시 예는 전자 회로에 관한 것으로, 특히 클럭 신호를 발생하는 발진기 및 이를 포함하는 장치에 관한 것이다.
기준 클럭 신호를 발생하는 발진기로서, 링 오실레이터(Ring Oscillator)가 많이 사용된다. 일반적인 링 오실레이터 설계에서 온도변화에 대한 주파수 변동을 최소화하기 위하여 입력 전류로 BGR(band gap reference) 회로에서 생성된 전류와 같은 온도 보상된 전류를 사용한다. 그러나 온도 보상된 전류를 생성하기 위한 회로는 일반적으로 하나의 연산 증폭기(OP-AMP)와 다수의 저항(Resistor)를 포함하기 때문에 스탠바이 모드(혹은 스톱 모드)와 같이 초저전류(예컨대, nano-current) 동작을 위한 설계에는 구현에 어려움이 있다.
초저전류 기준 클럭 발생기는 온도 변화에 대하여 안정적 주파수 특성과 동시에 최소 동작전류를 필요로 한다. 그러나 이를 만족하기 위하여 수~수십 MΩ 저항 성분을 수개 필요로 하는 현 설계 방식으로는 구현에 어려움을 가진다.
본 발명이 이루고자 하는 기술적인 과제는 온도 변화에 대하여 안정적인 주파수 특성과 동시에 낮은 동작 전류를 가지는 온도 보상 저전류 발진기 및 이를 포함하는 장치를 제공하는 것이다.
본 발명의 실시 예에 따른 온도 보상 발진기 회로는 동작 전류와 동작 전압을 이용하여 발진 신호를 발생하는 발진부; 온도 상승에 따라 상기 발진 신호의 주파수가 증가하는 방향으로 상기 동작 전류를 제어하는 바이어스 회로; 및 온도에 따라 변하는 상기 동작 전압을 발생하는 전압 발생부를 포함하며, 상기 전압 발생부는 상기 온도 상승에 따라 상기 발진 신호의 주파수가 감소하도록 상기 동작 전압을 제어함으로써, 온도 변화에 따른 상기 발진 신호의 주파수의 변화를 상기 바이어스 회로와 상보적으로 보상한다.
상기 발진부는 링 형태로 직렬로 연결되는 홀수개의 인버터들; 및 상기 동작 전압 중 제1 동작 전압과 상기 인버터들 사이에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제1 전류원; 및 상기 인버터들과 상기 동작 전압 중 제2 동작 전압에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제2 전류원 중 적어도 하나의 전류원을 포함할 수 있다.
상기 바이어스 회로는 상기 온도 상승에 따라 증가하는 상기 동작 전류를 생성하는 PTAT 전류원을 포함할 수 있다.
상기 전압 발생부는 공급 전압과 상기 동작 전압 중 제1 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 동작 전압 발생 트랜지스터를 포함할 수 있다.
상기 전압 발생부는 접지 전압과 상기 동작 전압 중 제2 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 동작 전압 발생 트랜지스터를 포함할 수 있다.
상기 전압 발생부는 복수(2 이상)의 비트들로 구성되는 디지털 제어 신호에 응답하여 상기 동작 전압 발생 트랜지스터의 벌크 전압을 제어하는 벌크 전압 제어부를 더 포함할 수 있다.
상기 PTAT 전류원은 그 게이트와 드레인은 제1 노드에 공통 연결되는 제1 트랜지스터; 그 게이트와 드레인이 제3 노드에 공통 연결되는 제4 트랜지스터; 그 게이트는 상기 제3 노드에 연결되고, 그 드레인은 제4 노드에 연결되는 제5 트랜지스터; 그 소오스는 상기 공급 전압에 연결되고, 그 게이트는 상기 제4 노드에 연결되며, 상기 드레인은 상기 제3 노드에 연결되는 제6 트랜지스터; 그 게이트와 드레인은 상기 제4 노드에 공통 연결되고, 그 소오스는 상기 공급 전압에 연결되는 제7 트랜지스터; 및 그 게이트는 제4 노드에 연결되고, 그 소오스는 공급 전압에 연결되며, 그 드레인은 제1 노드에 연결되는 제8 트랜지스터를 포함할 수 있다.
상기 제1 노드는 상기 제2 전류원에 연결될 수 있다.
상기 PTAT 전류원은 그 게이트는 상기 제1 노드(N1)에 연결되고, 그 드레인은 상기 제2 노드(N2)에 연결되는 제2 트랜지스터(M2); 및 그 게이트와 드레인은 제2 노드(N2)에 공통 연결되고, 그 소오스는 상기 제1 동작 전압(VDD)에 연결되는 제3 트랜지스터(M3)를 더 포함할 수 있고, 상기 제2 노드는 상기 제1 전류원에 연결될 수 있다.
본 발명의 다른 실시 예에 따른 온도 보상 발진기 회로는 링 형태로 직렬로 연결되는 홀수개의 인버터들을 이용하여 발진 신호를 발생하는 발진부; 온도 상승에 따라 상기 인버터들 각각의 동작 전류를 증가시키는 바이어스 회로; 및 공급 전압과 제1 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제1 동작 전압 발생 트랜지스터; 및 접지 전압과 제2 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제2 동작 전압 발생 트랜지스터 중 적어도 하나를 포함하여 상기 온도 상승에 따라 상기 인버터들의 동작 전압을 증가 또는 감소시킨다.
상기 발진부는 제1 동작 전압과 상기 인버터들 사이에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제1 전류원; 및 상기 인버터들과 제2 동작 전압에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제2 전류원 중 적어도 하나의 전류원을 더 포함할 수 있다.
본 발명의 실시 예에 따른 전자 장치는 온도 변화에 둔감한 출력 주파수를 갖는 발진 신호를 발생하는 온도 보상 발진기 회로; 및 상기 발진 신호에 응답하여 동작하는 로직 회로를 포함한다.
상기 온도 보상 발진기 회로는 링 형태로 직렬로 연결되는 홀수개의 인버터들을 이용하여 상기 발진 신호를 발생하는 발진부; 온도 상승에 따라 상기 인버터들 각각의 동작 전류를 증가시키는 바이어스 회로; 및 상기 온도 상승에 따라 상기 인버터들 각각의 양단에 걸리는 동작 전압의 크기를 증가시키는 전압 발생부를 포함한다.
본 발명의 실시 예에 따르면, 통상적으로 링 발진기의 동작 전류로 사용되는 온도 보상된 기준 전류를 사용하지 않고 온도변화에 비례하는 동작전류와 온도 변화에 대하여 소정의 값을 가지는 전원전압을 사용하여 발진기의 출력 주파수를 보상할 수 있다. 이에 따라, 온도 변화에 대하여 안정적 주파수 특성을 얻을 수 있다.
또한, 저전류 발진기의 구현에 소요되는 저항 성분의 크기를 크게 줄여 발진기의 사이즈를 줄일 수 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 본 발명의 일 실시 예에 따른 온도 보상 저전류 발진기의 개략적인 구성 블록도이다.
도 2는 도 1에 도시된 발진부의 일 실시예를 나타내는 개략적인 회로도이다.
도 3은 도 2의 '110-n'을 등가적으로 도시하는 회로도이다.
도 4는 본 발명의 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 5는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 6은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 7은 도 4에 도시된 PTAT 전류원 및 바이어스 조절 회로의 일 실시예를 나타내는 회로도이다.
도 8은 도 5에 도시된 전압 발생부 및 벌크 전압 조절 회로의 일 실시예를 나타내는 회로도이다.
도 9는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 10은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 11은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 12는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 13은 본 발명의 일 실시예에 따른 온도 보상 발진기의 출력 주파수와 본 발명의 비교예에 따른 발진기의 출력 주파수를 시뮬레이션한 결과를 나타내는 그래프이다.
도 14는 본 발명의 일 실시예에 따른 전자 장치를 개략적으로 나타내는 블록도이다.
도 1은 본 발명의 일 실시 예에 따른 온도 보상 저전류 발진기의 개략적인 구성 블록도이다.
도 2는 도 1에 도시된 발진부의 일 실시예를 나타내는 개략적인 회로도이다.
도 3은 도 2의 '110-n'을 등가적으로 도시하는 회로도이다.
도 4는 본 발명의 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 5는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 6은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 7은 도 4에 도시된 PTAT 전류원 및 바이어스 조절 회로의 일 실시예를 나타내는 회로도이다.
도 8은 도 5에 도시된 전압 발생부 및 벌크 전압 조절 회로의 일 실시예를 나타내는 회로도이다.
도 9는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 10은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 11은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 12는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기의 회로도이다.
도 13은 본 발명의 일 실시예에 따른 온도 보상 발진기의 출력 주파수와 본 발명의 비교예에 따른 발진기의 출력 주파수를 시뮬레이션한 결과를 나타내는 그래프이다.
도 14는 본 발명의 일 실시예에 따른 전자 장치를 개략적으로 나타내는 블록도이다.
본 명세서에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 또는 기능적 설명은 단지 본 발명의 개념에 따른 실시 예들을 설명하기 위한 목적으로 예시된 것으로서, 본 발명의 개념에 따른 실시 예들은 다양한 형태들로 실시될 수 있으며 본 명세서에 설명된 실시 예들에 한정되지 않는다.
본 발명의 개념에 따른 실시 예들은 다양한 변경들을 가할 수 있고 여러 가지 형태들을 가질 수 있으므로 실시 예들을 도면에 예시하고 본 명세서에서 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 개념에 따른 실시 예들을 특정한 개시 형태들에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물, 또는 대체물을 포함한다.
제1 또는 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만, 예컨대 본 발명의 개념에 따른 권리 범위로부터 벗어나지 않은 채, 제1구성 요소는 제2구성 요소로 명명될 수 있고 유사하게 제2구성 요소는 제1구성 요소로도 명명될 수 있다.
어떤 구성 요소가 다른 구성 요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성 요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성 요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성 요소가 다른 구성 요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는 중간에 다른 구성 요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로서, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 본 명세서에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 나타낸다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 본 명세서에 첨부된 도면들을 참조하여 본 발명의 실시 예들을 상세히 설명한다.
도 1은 본 발명의 일 실시 예에 따른 온도 보상 저전류 발진기(1)의 개략적인 구성 블록도이다. 도 2은 도 1에 도시된 발진부의 일 실시예(100A)를 나타내는 개략적인 회로도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 발진기(1)는 발진부(100), 바이어스 회로(200), 및 전압 발생부(300)를 포함한다.
발진부(100)는 동작 전압(VDD, VSS)과 동작 전류를 이용하여 출력 주파수(fosc)를 갖는 발진 신호(SO)를 발생한다. 발진 신호(SO)는 기준 클럭 신호로서, 기준 클럭 신호에 동기되거나 또는 기준 클럭 신호로부터 발생된 클럭 신호에 동기되어 동작하는 로직 회로(미도시)로 인가될 수 있다.
도 2에 도시된 바와 같이, 발진부(100A)는 제1 동작 전압(VDD), 제2 동작 전압(VSS)과 동작 전류(ID)를 사용하는 링 오실레이터로 구현될 수 있으나 이에 한정되는 것은 아니다. 링 오실레이터는 복수(홀수)의 인버터들(IV1 ~ IVn, n은 홀수)을 링 형태로 연결한 인터버 체인(103)을 포함할 수 있다. 또한 발진부(100A)는 각 인버터(IV1 ~ IVn)로 동작 전류를 제공하기 위한 복수(2이상)의 전류원들(101-1 내지 101-n, 102-1 내지 102-n)를 포함할 수 있다.
제1 전류원들(101-1 내지 101-n) 각각은 제1 동작 전압(VDD)과 대응하는 인버터(IV1 ~ IVn 중 어느 하나) 사이에 연결되고, 제2 전류원들(102-1 내지 102-n) 각각은 대응하는 인버터(IV1 ~ IVn 중 어느 하나)와 제2 동작 전압(VSS) 사이에 연결될 수 있다. 제1 전류원들(101-1 내지 101-n) 및 제2 전류원들(102-1 내지 102-n)은 바이어스 회로(200)에 의해 제어된다. 제2 동작 전압(VSS)은 접지 전압으로 대체될 수도 있다.
도 3은 도 2의 '110-n'을 등가적으로 도시하는 회로도이다. 제2 동작 전압(VSS)은 접지 전압인 것으로 가정한다.
도 3을 참조하면, 도 2의 '110-n' 는 전류(ID)를 제공하는 하나의 전류원, 저항(Rtot), 커패시터(Ctot) 및 스위치(SW)로 구성되는 등가 회로로 표시될 수 있다.
따라서, 발진부(100A)에서 출력되는 발진 신호의 주파수(fosc, 이하 발진 주파수라 함)는 다음의 수학식과 같이 표현될 수 있다.
수학식 1에서 알 수 있듯이, 발진 주파수(fosc)는 제1 동작 전압(VDD)에는 반비례하고, 동작 전류(ID)에는 비례하는 특성을 갖는다.
따라서, 온도에 따라 동작 전류(ID)와 제1 동작 전압(VDD)을 상보적으로 가변함으로써, 온도의 변화에 둔감한, 즉 온도 보상된 발진 주파수를 얻을 수 있다.
예컨대, 온도 상승에 따라, 발진 신호(SO)의 주파수가 증가하도록 동작 전류(ID)를 증가시키는 반면, 온도 상승에 따라 발진 신호의 주파수가 감소하도록 동작 전압(VDD)을 증가시킴으로써, 온도 보상된 발진 주파수를 얻을 수 있다.
바이어스 회로(200)는 발진부(100)의 동작 전류(ID)를 제어한다. 바이어스 회로(200)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 생성할 수 있다. 또한, 바이어스 회로(200)는 PTAT(proportional to absolute temperature) 특성을 갖는 바이어스 전류(IPTAT)를 동작 전류(ID)로 미러링(mirroring)할 수 있다.
바이어스 회로(200)는 통상의 베타 멀티플라이어(Beta Multiplier)와 같은 전류 바이어스 회로로 구현될 수 있으나, 이에 한정되는 것은 아니다.
바이어스 전류(IPTAT)가 온도 상승에 따라 증가하면, 이러한 바이어스 전류(IPTAT)를 발진부의 동작 전류(ID)로 미러링하여 사용할 경우, 온도 상승에 따라 발진부(1)의 출력 주파수(fosc) 역시 증가한다.
반면, 링 오실레이터의 출력 주파수(fosc)는 상술한 바와 같이 인버터 체인(103)의 제1 동작 전압(VDD)에 대하여 반비례하는 특성을 가진다. 만일, 온도변화에 대하여 동작 전류(ID)의 변화가 없다고 가정하면 인버터 체인(103)의 제1 동작 전압(VDD)이 낮으면 출력 주파수(fosc)는 증가하고 제1 동작 전압(VDD)이 높으면 출력 주파수(fosc)는 감소한다.
이러한 특성을 이용하여, 전압 발생부(300)는 온도 변화에 따른 출력 주파수(fosc)의 변화를 바이어스 회로(200)와 상보적으로 보상하는 제1 동작 전압(VDD) 및/또는 제2 동작 전압(VSS)을 발생한다.
전압 발생부(300)는 공급 전압(VR)을 이용하여 발진부(100)에 인가되는 제1 동작 전압(VDD) 및/또는 제2 동작 전압(VSS)을 발생한다. 제1 동작 전압(VDD)은 공급 전압(VR)과 같거나 다를 수 있고, 제2 동작 전압(VSS)은 접지 전압과 같거나 다를 수 있다.
도 4는 본 발명의 다른 실시예에 따른 온도 보상 발진기(1A)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1A)는 발진부(100A), 바이어스 회로(200A) 및 전압 발생부(300A)를 포함한다. 도 4에 도시된 발진부(100A)는 도 2에 도시된 발진부(100A)와 동일한 구성을 가지나, 동작 전압(VDD)와 접지 전압 사이에 연결되는 커패시터(103)를 더 포함할 수 있다. 도 4에 도시된 발진부(100A)는 제1 동작 전압(VDD)과 접지 전압에 연결된다.
전압 발생부(300A)는 공급 전압(VR)과 노드(Nd) 사이에 연결되는, 다이오드-연결(Diode-Connection)을 가지는 동작 전압 발생 트랜지스터(310)를 포함할 수 있다.
동작 전압 발생 트랜지스터(310)는 다이오드 연결(Diode-Connected)된 PMOS 트랜지스터 또는 BJT(Bipolar Junction Transistor)일 수 있다.
온도가 상승하면, 다이오드 연결된 PMOS 트랜지스터의 Vgs(게이트와 소스간 전압)은 감소하므로, 제1 동작 전압(VDD)은 증가하며, 반대로 온도가 내려가면, 다이오드 연결된 PMOS 트랜지스터의 Vgs는 증가하므로, 제1 동작 전압(VDD)은 감소한다. 다이오드 연결된 BJT 역시 다이오드 연결된 PMOS 트랜지스터와 마찬가지로, 온도 상승에 따라 Vbe(베이스와 이미터간 전압)은 감소하므로 제1 동작 전압(VDD)은 증가한다.
다른 조건이 일정하다는 가정하에서 제1 동작 전압(VDD)이 증가하면, 상술한 바와 같이, 출력 주파수(fosc)는 감소한다.
바이어스 회로(200A)는 PTAT 전류원(210A) 및 전류 미러부(220A)를 포함한다.
PTAT 전류원(210A)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 공급한다. 전류 미러부(220A)는 바이어스 전류(IPTAT)를 동작 전류(ID)로 미러링하기 위한 회로이다.
전류 미러부(220A)는 제1 내지 제3 트랜지스터(M1 내지 M3)을 포함할 수 있다. 제1 및 제2 트랜지스터(M1, M2)는 NMOS 트랜지스터이고, 제3 트랜지스터(M3)는 PMOS 트랜지스터일 수 있다. 제1 트랜지스터(M1)의 게이트와 드레인은 제1 노드(N1)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제2 트랜지스터(M2)의 게이트는 제1 노드(N1)에 연결되고, 드레인은 제2 노드(N2)에 소오스는 접지 전압에 연결된다. 제3 트랜지스터(M3)의 게이트와 드레인은 제2 노드(N2)에 공통 연결되고, 소오스는 제1 동작 전압(VDD)에 연결된다.
제1 노드(N1)는 제2 전류원들(102-1 내지 102-n) 각각에 연결되고, 제2 노드(N2)는 제1 전류원들(101-1 내지 101-n) 각각에 연결된다.
PTAT 전류원(210A)은 공급 전압(VR)과 제1 노드(N1) 사이에 연결되어 바이어스 전류(IPTAT)를 제1 노드(N1)로 제공한다.
PTAT 전류원(210A)은 제4 내지 제8 트랜지스터(M4~M8) 및 저항(R)을 포함한다. 제4 및 제5 트랜지스터(M4, M5)는 NMOS 트랜지스터이고, 제6 내지 제8 트랜지스터(M6, M7, M8)는 PMOS 트랜지스터일 수 있다.
제4 트랜지스터(M4)의 게이트와 드레인은 제3 노드(N3)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제5 트랜지스터(M5)의 게이트는 제3 노드(N3)에 연결되고, 드레인은 제4 노드(N4)에 연결되며 소오스는 저항(R)을 통하여 접지 전압에 연결된다. 제6 트랜지스터(M6)의 소오스는 공급 전압(VR)에 연결되고, 게이트는 제4 노드(N4)에 연결되며, 드레인은 제3 노드(N3)에 연결된다. 제7 트랜지스터(M7)의 게이트와 드레인은 제4 노드(N4)에 공통 연결되고, 소오스는 공급 전압(VR)에 연결된다. 제8 트랜지스터(M8)의 게이트는 제4 노드(N4)에 연결되고, 소오스는 공급 전압(VR)에 연결되며, 드레인은 제1 노드(N1)에 연결된다.
도 5는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1B)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1B)는 발진부(100B), 바이어스 회로(200A) 및 전압 발생부(300A)를 포함한다. 바이어스 회로(200A) 및 전압 발생부(300A)는 도 4에 도시된 바이어스 회로(200A) 및 전압 발생부(300A)와 동일한 구성을 가지므로 이에 대한 설명은 생략된다.
발진부(100B)는 도 2 및 도 4에 도시된 발진부(100A)와 마찬가지로, 복수(홀수)의 인버터들(IV1 ~ IVn, n은 홀수)을 링 형태로 연결한 인터버 체인(103), 각 인버터로 동작 전류를 제공하기 위한 제1 및 제2 전류원들(101-1 내지 101-n, 102-1 내지 102-n)를 포함할 수 있다. 도 5의 실시예에서는, n은 5인 것으로 가정하나, 본 실시예가 이에 한정되는 것은 아니다.
발진부(100B)는 또한 마지막 인버터(IV5)의 입력 신호와 출력 신호를 수신하여 발진 신호(SO)를 출력하는 버퍼(105)를 더 포함할 수 있다.
제1 전류원들(101-1 내지 101-n) 각각은 PMOS 트랜지스터로 구현될 수 있다. 제1 전류원들(101-1 내지 101-n)의 각 PMOS 트랜지스터는 제1 동작 전압(VDD)와 대응하는 인버터 사이에 연결되고, 그 게이트는 바이어스 회로(200A)의 제3 트랜지스터(M3)의 게이트, 즉, 제2 노드(N2)에 공통 연결될 수 있다.
제2 전류원들(102-1 내지 102-n) 각각은 NMOS 트랜지스터로 구현될 수 있다. 제2 전류원들(102-1 내지 102-n)의 각 NMOS 트랜지스터는 대응하는 인버터와 접지 전압 사이에 연결되고, 그 게이트는 바이어스 회로(200A)의 제1 및 제2 트랜지스터(M1, M2)의 게이트, 즉, 제1 노드(N1)에 공통 연결될 수 있다.
따라서, 온도 변화에 대하여 동작 전류가 가지는 PTAT 특성과 인터버 체인(103)의 동작 전압(VDD)이 가지는 CTAT 특성이 상호 보상되어 링 오실레이터의 출력 주파수(fosc)는 온도 변화에 대한 오차를 크게 줄일 수 있다.
도 6은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1C)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1C)는 발진부(100A'), 바이어스 회로(200B) 및 전압 발생부(300B)를 포함한다. 발진부(100A')는 도 4에 도시된 발진부(100A)와 유사한 구성을 가지나, 그 동작 전압이 다르다.
도 4에 도시된 발진부(100A)는 제1 동작 전압(VDD)과 접지 전압을 이용하여 동작하나, 도 6에 도시된 발진부(100A')는 공급 전압(VR)과 제2 동작 전압(VSS)을 이용하여 동작한다. 즉, 도 4에 도시된 발진부(100A)는 제2 동작 전압(VSS)으로서 접지 전압을 사용하고, 도 6 에 도시된 발진부(100A')는 제1 동작 전압(VDD)으로서 공급 전압(VR)을 사용한다.
전압 발생부(300B)는 접지 전압과 노드(Ns) 사이에 연결되는, 다이오드-연결(Diode-Connection)을 가지는 동작 전압 발생 트랜지스터(320)를 포함할 수 있다.
동작 전압 발생 트랜지스터(320)는 다이오드 연결(Diode-Connected)된 NMOS 트랜지스터 또는 BJT일 수 있다.
온도가 상승하면, 다이오드 연결된 NMOS 트랜지스터(320)의 Vgs(게이트와 소스간 전압)은 감소하므로, 제2 동작 전압(VSS)은 감소하며, 반대로 온도가 내려가면, 다이오드 연결된 PMOS 트랜지스터(320)의 Vgs는 증가하므로, 제2 동작 전압(VSS)은 증가한다. 다이오드 연결된 BJT 역시 다이오드 연결된 NMOS 트랜지스터와 마찬가지로, 온도 상승에 따라 Vbe(베이스와 이미터간 전압)은 감소하므로 제2 동작 전압(VSS)은 감소한다.
다른 조건이 일정하다는 가정하에서 제2 동작 전압(VSS)이 낮아지면, 인버터(IV1 ~ IVn) 양 단 간에 걸리는 전압(예컨대, VR-VSS)이 증가하여 출력 주파수(fSOC)는 감소한다. 즉, 온도가 상승하면 전압 발생부(300B)에 의해 발진부(100A')의 동작 전압의 크기가 증가하여, 출력 주파수(fosc)를 감소시키게 된다. 반면, 바이어스 전류(IPTAT)는 온도가 상승하면 증가하는 특성을 가지므로, 발진부(100A')의 동작 전류(ID) 역시 온도에 따라 증가하여, 출력 주파수(fosc)를 증가시키게 된다.
따라서, 온도 변화에 대하여 동작 전류가 가지는 PTAT 특성과 인터버 체인(103)의 동작 전압의 크기(VDD-VSS)가 가지는 CTAT(complementary to absolute temperature) 특성이 상호 보상되어 링 오실레이터의 출력 주파수(fSOC)는 온도 변화에 대한 오차를 크게 줄일 수 있다.
도 7은 도 4에 도시된 PTAT 전류원(210A) 및 바이어스 조절 회로(230)의 일 실시예를 나타내는 회로도이다.
이를 참조하면, PTAT 전류원(210A)은 엔모스 트랜지스터들(M4, M5), 피모스 트랜지스터들(M6, M7, M8), 및 저항(R)을 포함한다.
바이어스 조절 회로(230)는 PTAT 전류원(210A)의 적어도 하나의 트랜지스터(예컨대, M4)의 벌크 전압 레벨을 조절한다. 본 발명의 실시예에 따르면, 바이어스 회로(200, 200A, 200B)는 PTAT 전류원(210A) 및 전류 미러부(220A) 외에 바이어스 조절 회로(230)를 더 포함할 수 있다.
바이어스 조절 회로(230)는 전류원(240), 복수(2이상)의 바이어스 전압 제어 트랜지스터들(260) 및 스위치 회로(250)를 포함한다.
전류원(240)은 공급 전압(VR)과 벌크 노드(NC1) 사이에 연결된다. 복수(2이상)의 바이어스 전압 제어 트랜지스터들 각각(261)은 다이오드-연결된 NMOS 트랜지스터로 구현될 수 있다.
스위치 회로(250)는 각각이 바이어스 전압 제어 트랜지스터들(260) 중 대응하는 하나와 벌크 노드(NC1) 사이에 연결되고, 스위치 제어 신호(CB[1]~CB[m]) 중 대응하는 신호에 응답하여 개폐되는 복수의 스위치들(251)을 포함한다.
각 스위치(251)의 선택적 개폐에 따라, 해당 바이어스 전압 제어 트랜지스터(261)가 선택적으로 도통된다.
스위치 회로(250)와 바이어스 전압 제어 트랜지스터들(260)의 위치는 바뀔 수 있다. 예컨대, 바이어스 전압 제어 트랜지스터들(260) 각각이 벌크 노드(NC1)에 연결되고, 각 스위치(251)가 해당 바이어스 전압 제어 트랜지스터(261)와 접지 전압 사이에 위치할 수도 있다.
또한 도 7에서는, 전압 제어 트랜지스터들(261)과 스위치들(251)이 일대일로 매핑되도록 구비되나, 이에 한정되는 것은 아니다. 예컨대, 둘 이상의 전압 제어 트랜지스터들(261)에 대하여 공통의 스위치가 구비될 수 있고, 또는 적어도 하나의 전압 제어 트랜지스터(261)에 대해서는 스위치 없이 연결될 수도 있다.
바이어스 전압 제어 트랜지스터들(261) 각각의 사이즈는 동일할 수도 있고 다를 수도 있다. 스위치 제어 신호(CB[1]~CB[m])에 따라, 즉, 각 스위치(251)의 선택적 개폐에 따라 선택적으로 도통되는 바이어스 전압 제어 트랜지스터들(261)에 따라서, 벌크 노드(NC1)의 전압 레벨이 조절되며, 또한 PTAT 전류원(210A)의 트랜지스터(M4)의 벌크 전압 레벨이 조절된다. 이에 따라, 바이어스 전류(IPTAT)의 레벨이 조절된다. 바이어스 전류(IPTAT)의 레벨이 조절됨에 따라 발진부의 동작 전류(ID) 역시 조절된다.
도 8은 도 5에 도시된 전압 발생부(300A) 및 벌크 전압 조절 회로(310)의 일 실시예를 나타내는 회로도이다. 이를 참조하면, 벌크 전압 조절 회로(310)는 전압 발생부(300A)의 동작 전압 발생 트랜지스터(310)의 벌크 전압 레벨을 조절한다.
벌크 전압 조절 회로(230)는 전류원(340), 복수(2이상)의 벌크 전압 제어 트랜지스터들(320) 및 스위치 회로(330)를 포함한다.
복수(2이상)의 벌크 전압 제어 트랜지스터들 각각(321)은 다이오드-연결된 PMOS 트랜지스터로 구현될 수 있다. 복수(2이상)의 벌크 전압 제어 트랜지스터들(320)은 공급 전압(VR)과 스위치 회로(330) 사이에 연결된다.
스위치 회로(330)는 각각이 벌크 전압 제어 트랜지스터들(321) 중 대응하는 하나와 공통 노드(NC2) 사이에 연결되고, 디지털 제어 신호(CS[1]~CS[k]) 중 대응하는 신호에 응답하여 개폐되는 복수의 스위치들(331)을 포함한다.
전류원(340)은 공통 노드(NC2)와 접지 사이에 연결된다.
각 스위치(331)의 선택적 개폐에 따라, 해당 벌크 전압 제어 트랜지스터(321)가 선택적으로 도통된다.
스위치 회로(330)와 벌크 전압 제어 트랜지스터들(320)의 위치는 바뀔 수 있다. 예컨대, 각 스위치(331)가 공급 전압(VR)에 연결되고, 벌크 전압 제어 트랜지스터들(320) 각각이 해당 스위치(331)와 공통 노드(NC2) 사이에 위치할 수도 있다.
또한 도 8에서는, 벌크 전압 제어 트랜지스터들(321)과 스위치들(331)이 일대일로 매핑되도록 구비되나, 이에 한정되는 것은 아니다. 예컨대, 둘 이상의 벌크 전압 제어 트랜지스터들(321)에 대하여 공통의 스위치가 구비될 수 있고, 또는 적어도 하나의 벌크 전압 제어 트랜지스터들(321)에 대해서는 스위치 없이 연결될 수도 있다.
벌크 전압 제어 트랜지스터들(321) 각각의 사이즈는 동일할 수도 있고 다를 수도 있다. 디지털 제어 신호(CS[1]~CS[k])에 따라, 즉, 각 스위치(331)의 선택적 개폐에 따라 선택적으로 도통되는 벌크 전압 제어 트랜지스터들(321)에 따라서, 노드(NB)의 전압 레벨이 조절되며, 또한 전압 발생부(300A)의 동작 전압 발생 트랜지스터(310)의 벌크 전압 레벨이 조절된다. 이에 따라, 전압 발생부(300A)에서 발생되는 제1 동작 전압(VDD)의 레벨이 조절된다.
도 9는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1D)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1D)는 발진부(100B), 바이어스 회로(200C) 및 전압 발생부(300A)를 포함한다. 전압 발생부(300A)는 도 4에 도시된 전압 발생부(300A)와 동일하므로, 이에 대한 설명은 생략한다.
발진부(100B)는 도 4에 도시된 발진부(100A)와 비교하여, 복수(홀수)의 인버터들(IV1 ~ IVn, n은 홀수)을 링 형태로 연결한 인터버 체인(103), 및 제1 전류원들(101-1 내지 101-n)을 포함하나, 제2 전류원들(102-1 내지 102-n)을 포함하지 않는다.
바이어스 회로(200C)는 도 4의 바이어스 회로(200A)와 동일한 구성을 가지나, 제2 전류원들(102-1 내지 102-n)을 제어하기 위한 신호 라인이 생략된다.
도 4에 도시된 발진부(100A)는 제2 전류원들(102-1 내지 102-n)을 포함하므로, 바이어스 회로(200A)의 제1 트랜지스터(M1)의 게이트와 드레인, 및 제2 트랜지스터(M2)의 게이트가 공통으로 연결된 제1 노드(N1)가 제2 전류원들(102-1 내지 102-n) 각각에 연결된다. 반면, 도 9에 도시된 발진부(100B)는 제2 전류원들(102-1 내지 102-n)을 포함하지 않으므로, 제1 노드(N1)와 제2 전류원들(102-1 내지 102-n) 각각을 연결하는 라인 역시 구비될 필요가 없다.
바이어스 회로(200C)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 발생한다. 이에 따라, 바이어스 전류(IPTAT)의 미러링 전류인 동작 전류(ID) 역시 온도에 따라 상승한다.
한편, 전압 발생부(300A)는 온도 상승에 따라 증가하는 제1 동작 전압(VDD)을 발생한다.
제1 동작 전압(VDD)이 증가하면, 상술한 바와 같이, 출력 주파수(fosc)는 감소하고, 동작 전류(ID)가 증가하면, 출력 주파수(fosc)는 증가한다. 따라서, 온도 상승에 따라, 제1 동작 전압(VDD)의 증가로 인한 출력 주파수(fosc)의 감소와 동작 전류(ID)가 증가로 인한 출력 주파수(fosc)의 증가가 일부분 상쇄되어, 온도의 변화에 둔감한 출력 주파수(fosc)를 갖는 발진 신호(SO)를 얻을 수 있다.
도 10은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1E)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1E)는 발진부(100C), 바이어스 회로(200D) 및 전압 발생부(300A)를 포함한다. 전압 발생부(300A)는 도 4에 도시된 전압 발생부(300A)와 동일하므로, 이에 대한 설명은 생략한다.
발진부(100C)는 도 4에 도시된 발진부(100A)와 비교하여, 복수(홀수)의 인버터들(IV1 ~ IVn, n은 홀수)을 링 형태로 연결한 인터버 체인(103), 및 제2 전류원들(102-1 내지 102-n)을 포함하나, 제1 전류원들(101-1 내지 101-n)을 포함하지 않는다.
바이어스 회로(200D)는 제1 트랜지스터(M1), 제4 내지 제8 트랜지스터(M4~M8) 및 저항(R)을 포함할 수 있다. 제1, 제4 및 제5 트랜지스터(M1, M4, M5)는 NMOS 트랜지스터이고, 제6 내지 제8 트랜지스터(M6, M7, M8)는 PMOS 트랜지스터일 수 있다.
제1 트랜지스터(M1)의 게이트와 드레인은 제1 노드(N1)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제1 노드(N1)는 제2 전류원들(102-1 내지 102-n) 각각에 연결된다.
제4 트랜지스터(M4)의 게이트와 드레인은 제3 노드(N3)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제5 트랜지스터(M5)의 게이트는 제3 노드(N3)에 연결되고, 드레인은 제4 노드(N4)에 연결되며 소오스는 저항(R)을 통하여 접지 전압에 연결된다. 제6 트랜지스터(M6)의 소오스는 공급 전압(VR)에 연결되고, 게이트는 제4 노드(N4)에 연결되며, 드레인은 제3 노드(N3)에 연결된다. 제7 트랜지스터(M7)의 게이트와 드레인은 제4 노드(N4)에 공통 연결되고, 소오스는 공급 전압(VR)에 연결된다. 제8 트랜지스터(M8)의 게이트는 제4 노드(N4)에 연결되고, 소오스는 공급 전압(VR)에 연결되며, 드레인은 제1 노드(N1)에 연결된다.
상술한 바와 같은 구성을 가지는 바이어스 회로(200D)는 제1 전류원들(101-1 내지 101-n)을 제어할 필요가 없으므로, 도 4의 바이어스 회로(200A)에 비하여, 제2 및 제3 트랜지스터(M2, M3)가 구비되지 않는다.
바이어스 회로(200D)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 발생한다. 이에 따라, 바이어스 전류(IPTAT)의 미러링 전류인 동작 전류(ID) 역시 온도에 따라 상승한다. 한편, 전압 발생부(300A)는 온도 상승에 따라 증가하는 제1 동작 전압(VDD)을 발생한다.
제1 동작 전압(VDD)이 증가하면, 상술한 바와 같이, 출력 주파수(fosc)는 감소하고, 동작 전류(ID)가 증가하면, 출력 주파수(fosc)는 증가한다. 따라서, 온도 상승에 따라, 제1 동작 전압(VDD)의 증가로 인한 출력 주파수(fosc)의 감소와 동작 전류(ID)가 증가로 인한 출력 주파수(fosc)의 증가가 일부분 상쇄되어, 온도의 변화에 둔감한 출력 주파수(fosc)를 갖는 발진 신호(SO)를 얻을 수 있다.
도 11은 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1F)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1F)는 발진부(100B), 바이어스 회로(200E) 및 전압 발생부(300B)를 포함한다. 전압 발생부(300B)는 도 6에 도시된 전압 발생부(300B)와 동일하므로, 이에 대한 설명은 생략한다.
발진부(100B)는 도 9에 도시된 발진부(100B)와 동일하므로, 이에 대한 자세한 설명은 생략한다.
바이어스 회로(200E)는 제1 트랜지스터(M1), 제4 내지 제8 트랜지스터(M4~M8) 및 저항(R)을 포함할 수 있다.
발진부(100B)가 도 6에 도시된 발진부(100A')와 비교하여, 제2 전류원들(102-1 내지 102-n)을 포함하지 않으므로, 바이어스 회로(200E)는 도 6에 도시된 바이어스 회로(200B)에 비하여, 제2 및 제3 트랜지스터(M2, M3)가 구비되지 않는다.
제1, 제4 및 제5 트랜지스터(M1, M4, M5)는 NMOS 트랜지스터이고, 제6 내지 제8 트랜지스터(M6, M7, M8)는 PMOS 트랜지스터일 수 있다.
제8 트랜지스터(M8)의 게이트와 드레인은 제1 노드(N1)에 공통 연결되고, 소오스는 제1 동작 전압(VDD)에 연결된다. 제1 노드(N1)는 제1 전류원들(101-1 내지 101-n) 각각에 연결된다.
제4 트랜지스터(M4)의 게이트와 드레인은 제3 노드(N3)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제5 트랜지스터(M5)의 게이트는 제3 노드(N3)에 연결되고, 드레인은 제4 노드(N4)에 연결되며 소오스는 저항(R)을 통하여 접지 전압에 연결된다. 제6 트랜지스터(M6)의 소오스는 공급 전압(VR)에 연결되고, 게이트는 제4 노드(N4)에 연결되며, 드레인은 제3 노드(N3)에 연결된다. 제7 트랜지스터(M7)의 게이트와 드레인은 제4 노드(N4)에 공통 연결되고, 소오스는 공급 전압(VR)에 연결된다.
바이어스 회로(200E)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 발생한다. 이에 따라, 바이어스 전류(IPTAT)의 미러링 전류인 동작 전류(ID) 역시 온도에 따라 상승한다. 한편, 전압 발생부(300B)는 온도 상승에 따라 감소하는 제2 동작 전압(VSS)을 발생한다.
제2 동작 전압(VSS)이 감소하면, 상술한 바와 같이, 출력 주파수(fosc)는 감소하고, 동작 전류(ID)가 증가하면, 출력 주파수(fosc)는 증가한다. 따라서, 온도 상승에 따라, 제2 동작 전압(VSS)의 감소로 인한 출력 주파수(fosc)의 감소와 동작 전류(ID)가 증가로 인한 출력 주파수(fosc)의 증가가 일부분 상쇄되어, 온도의 변화에 둔감한 출력 주파수(fosc)를 갖는 발진 신호(SO)를 얻을 수 있다.
도 12는 본 발명의 또 다른 실시예에 따른 온도 보상 발진기(1G)의 회로도이다. 이를 참조하면, 온도 보상 발진기(1G)는 발진부(100C), 바이어스 회로(200F) 및 전압 발생부(300B)를 포함한다. 전압 발생부(300B)는 도 6에 도시된 전압 발생부(300B)와 동일하므로, 이에 대한 설명은 생략한다.
발진부(100C)는 도 10에 도시된 발진부(100C)와 동일하므로, 이에 대한 설명은 생략한다.
바이어스 회로(200F)는 도 6의 바이어스 회로(200B)와 그 구성은 동일하다. 다만, 발진부(100C)가 제1 전류원들(101-1 내지 101-n)을 포함하지 않으므로, 제1 전류원들(101-1 내지 101-n)을 제어하기 위한 신호 라인이 생략된다.
제2 트랜지스터(M2)의 게이트와 드레인이 공통으로 연결된 제2 노드(N2)가 제2 전류원들(102-1 내지 102-n) 각각에 연결된다.
제3 및 제8 트랜지스터(M3, M8)의 게이트와 드레인은 제1 노드(N1)에 공통 연결되고, 소오스는 제1 동작 전압(VDD)에 연결된다.
제4 트랜지스터(M4)의 게이트와 드레인은 제3 노드(N3)에 공통 연결되고, 소오스는 접지 전압에 연결된다. 제5 트랜지스터(M5)의 게이트는 제3 노드(N3)에 연결되고, 드레인은 제4 노드(N4)에 연결되며 소오스는 저항(R)을 통하여 접지 전압에 연결된다. 제6 트랜지스터(M6)의 소오스는 공급 전압(VR)에 연결되고, 게이트는 제4 노드(N4)에 연결되며, 드레인은 제3 노드(N3)에 연결된다. 제7 트랜지스터(M7)의 게이트와 드레인은 제4 노드(N4)에 공통 연결되고, 소오스는 공급 전압(VR)에 연결된다.
바이어스 회로(200E)는 온도 상승에 따라 증가하는 바이어스 전류(IPTAT)를 발생한다. 이에 따라, 바이어스 전류(IPTAT)의 미러링 전류인 동작 전류(ID) 역시 온도에 따라 상승한다. 한편, 전압 발생부(300B)는 온도 상승에 따라 감소하는 제2 동작 전압(VSS)을 발생한다.
제2 동작 전압(VSS)이 감소하면, 상술한 바와 같이, 출력 주파수(fosc)는 감소하고, 동작 전류(ID)가 증가하면, 출력 주파수(fosc)는 증가한다. 따라서, 온도 상승에 따라, 제2 동작 전압(VSS)의 감소로 인한 출력 주파수(fosc)의 감소와 동작 전류(ID)가 증가로 인한 출력 주파수(fosc)의 증가가 일부분 상쇄되어, 온도의 변화에 둔감한 출력 주파수(fosc)를 갖는 발진 신호(SO)를 얻을 수 있다.
도 13은 본 발명의 일 실시예에 따른 온도 보상 발진기의 출력 주파수와 본 발명의 비교예에 따른 발진기의 출력 주파수를 시뮬레이션한 결과를 나타내는 그래프이다.
이를 참조하면, '410'은 본 발명의 비교예에 따른 발진기의 온도에 따른 출력 주파수를 나타내고, '420'은 본 발명의 일 실시예에 따른 온도 보상 발진기의 온도에 따른 출력 주파수를 나타낸다.
본 발명의 일 실시예에 따른 온도 보상 발진기는 상술한 바와 같이, 온도 상승에 따라 증가하는 동작 전류를 공급하는 PTAT 전류원과 온도 상승에 따라 상기 출력 주파수가 감소하도록 동작 전압을 제어하는 전압 발생부를 함께 구비하는 발진기이고, 본 발명의 비교예에 따른 발진기는 온도 상승에 따라 증가하는 동작 전류를 공급하는 PTAT 전류원만을 사용하고, 상기 전압 발생부는 구비되지 않은 발진기이다.
도 13에 도시된 바와 같이, 본 발명의 비교예에 따른 발진기의 출력 주파수는 +-12% 정도의 온도에 대한 주파수 변화를 보이는 반면, 본 발명의 일 실시예에 따른 발진기의 출력 주파수는 +-2% 정도로 온도에 대한 주파수 정확도를 크게 향상시킬 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따르면, 통상적으로 링 발진기의 동작 전류로 사용되는 온도 보상된 기준 전류를 사용하지 않고 온도변화에 비례하는 동작전류와 온도 변화에 대하여 소정의 값을 가지는 전원전압(예컨대, 온도 변환에 비례 또는 반비례하는 전압)을 사용하여 발진기의 출력 주파수를 보상할 수 있다.
이에 따라, 본 발명의 실시예에 따르면, 온도 보상된 발진 주파수(예컨대, 15kHz)를 가지는 링 발진기를 적은 사이즈의 저항(예컨대, 2MΩ 이하의 단일 저항)을 사용하여 낮은 동작 전류(예컨대, 200nA 이하)로 구현 가능하다.
도 14는 본 발명의 일 실시예에 따른 전자 장치를 개략적으로 나타내는 블록도이다. 이를 참조하면, 전자 장치(10)는 온도 보상 발진기(1) 및 로직 회로(2)를 포함한다. 온도 보상 발진기(1)는 도 1 내지 도 12를 참조하여 상술한 본 발명의 실시예에 따른 온도 보상 발진기(1, 1A~1G) 중 하나일 수 있다.
로직 회로(2)는 상기 발진 신호(SO)를 클럭 신호로 사용하는 회로로서, 발진 신호(SO) 또는 발진 신호(SO)로부터 발생된 클럭 신호에 동기되어 동작할 수 있다. 로직 회로(2)는 CPU(central processing unit), GPU(graphic processing unit), 메모리, 통신 회로(예컨대, modem, transceiver 등) 등일 수 있으나, 이에 한정되는 것은 아니다.
전자 장치(10)는 메모리 장치, 이동 전화기(cellular phone), 스마트 폰(smart phone), PDA(personal digital assistant), 무선 통신 장치, 디지털 카메라, 또는 SSD(solid state drive) 등일 수 있으나, 이에 한정되는 것은 아니다.
본 발명은 도면에 도시된 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
온도 보상 발진기: 1, 1A~1G
발진부: 100, 100A~100C
바이어스 회로: 200, 200A~200F
PTAT 전류원 : 210A
전류 미러부 : 220A
바이어스 조절 회로 : 230
전압 발생부 : 300, 300A, 300B
전류원: 101-1 ~ 101-n, 102-1 ~ 102-n
동작 전압 발생 트랜지스터: 310, 320
발진부: 100, 100A~100C
바이어스 회로: 200, 200A~200F
PTAT 전류원 : 210A
전류 미러부 : 220A
바이어스 조절 회로 : 230
전압 발생부 : 300, 300A, 300B
전류원: 101-1 ~ 101-n, 102-1 ~ 102-n
동작 전압 발생 트랜지스터: 310, 320
Claims (20)
- 동작 전류와 동작 전압을 이용하여 발진 신호를 발생하는 발진부;
온도 상승에 따라 상기 발진 신호의 주파수가 증가하는 방향으로 상기 동작 전류를 제어하는 바이어스 회로; 및
온도에 따라 변하는 상기 동작 전압을 발생하는 전압 발생부를 포함하며,
상기 전압 발생부는
상기 온도 상승에 따라 상기 발진 신호의 주파수가 감소하도록 상기 동작 전압을 제어함으로써, 온도 변화에 따른 상기 발진 신호의 주파수의 변화를 상기 바이어스 회로와 상보적으로 보상하는 온도 보상 발진기 회로. - 제1항에 있어서, 상기 발진부는
링 형태로 직렬로 연결되는 홀수개의 인버터들; 및
상기 동작 전압 중 제1 동작 전압과 상기 인버터들 사이에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제1 전류원; 및 상기 인버터들과 상기 동작 전압 중 제2 동작 전압에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제2 전류원(102) 중 적어도 하나의 전류원을 포함하는 온도 보상 발진기 회로. - 제2항에 있어서, 상기 바이어스 회로는
상기 온도 상승에 따라 증가하는 상기 동작 전류를 생성하는 PTAT 전류원을 포함하는 온도 보상 발진기 회로. - 제3항에 있어서, 상기 전압 발생부는
공급 전압과 상기 동작 전압 중 제1 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 동작 전압 발생 트랜지스터를 포함하는 온도 보상 발진기 회로. - 제4항에 있어서, 상기 전압 발생부는
복수(2이상)의 비트들로 구성되는 디지털 제어 신호에 응답하여 상기 동작 전압 발생 트랜지스터의 벌크 전압을 제어하는 벌크 전압 제어부를 더 포함하는 온도 보상 발진기 회로. - 제5항에 있어서, 상기 벌크 전압 제어부는
각각이 그 게이트와 그 드레인이 상기 동작 전압 발생용 트랜지스터의 벌크에 공통 연결되는 복수(2이상)의 벌크 전압 제어 트랜지스터들; 및
상기 벌크 전압 제어 트랜지스터들 중 적어도 하나에 연결되고, 상기 디지털 제어 신호에 응답하여 개폐되는 스위치 회로를 포함하는 온도 보상 발진기 회로. - 제4항에 있어서, 상기 PTAT 전류원은
그 게이트와 드레인은 제1 노드에 공통 연결되는 제1 트랜지스터;
그 게이트와 드레인이 제3 노드에 공통 연결되는 제4 트랜지스터;
그 게이트는 상기 제3 노드에 연결되고, 그 드레인은 제4 노드에 연결되는 제5 트랜지스터;
그 소오스는 상기 공급 전압에 연결되고, 그 게이트는 상기 제4 노드에 연결되며, 상기 드레인은 상기 제3 노드에 연결되는 제6 트랜지스터;
그 게이트와 드레인은 상기 제4 노드에 공통 연결되고, 그 소오스는 상기 공급 전압에 연결되는 제7 트랜지스터; 및
그 게이트는 제4 노드에 연결되고, 그 소오스는 공급 전압에 연결되며, 그 드레인은 제1 노드에 연결되는 제8 트랜지스터를 포함하는 온도 보상 발진기 회로. - 제7항에 있어서, 상기 제1 노드는 상기 제2 전류원에 연결되는 온도 보상 발진기 회로.
- 제7항에 있어서, 상기 PTAT 전류원은
그 게이트는 상기 제1 노드에 연결되고, 그 드레인은 상기 제2 노드에 연결되는 제2 트랜지스터; 및
그 게이트와 드레인은 제2 노드에 공통 연결되고, 그 소오스는 상기 제1 동작 전압에 연결되는 제3 트랜지스터를 더 포함하며,
상기 제2 노드는 상기 제1 전류원에 연결되는 온도 보상 발진기 회로. - 제3항에 있어서, 상기 전압 발생부는
접지 전압과 상기 동작 전압 중 제2 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 동작 전압 발생 트랜지스터를 포함하는 온도 보상 발진기 회로. - 제10항에 있어서, 상기 PTAT 전류원은
그 드레인은 제1 노드에 연결되고, 그 게이트는 제3 노드에 연결되는 제1 트랜지스터;
그 게이트와 드레인이 상기 제3 노드에 공통 연결되는 제4 트랜지스터;
그 게이트는 상기 제3 노드에 연결되고, 그 드레인은 제4 노드에 연결되는 제5 트랜지스터;
그 소오스는 상기 공급 전압에 연결되고, 그 게이트는 상기 제4 노드에 연결되며, 상기 드레인은 상기 제3 노드에 연결되는 제6 트랜지스터;
그 게이트와 드레인은 상기 제4 노드에 공통 연결되고, 그 소오스는 공급 전압에 연결되는 제7 트랜지스터; 및
그 드레인은 제1 노드에 연결되는 제8 트랜지스터를 포함하는 온도 보상 발진기 회로. - 제11항에 있어서, 상기 제1 노드는 상기 제1 전류원에 연결되는 온도 보상 발진기 회로.
- 제11항에 있어서, 상기 PTAT 전류원은
그 게이트와 드레인은 제2 노드에 공통 연결되고, 그 소오스는 상기 제2 동작 전압에 연결되는 제2 트랜지스터; 및
그 게이트는 상기 제1 노드에 연결되고, 그 드레인은 상기 제2 노드에 연결되는 제3 트랜지스터를 더 포함하며,
상기 제2 노드는 상기 제2 전류원에 연결되는 온도 보상 발진기 회로. - 제11항에 있어서, 상기 바이어스 회로는
상기 제1 및 제4 내지 제8 트랜지스터 중 적어도 하나의 트랜지스터의 벌크 전압 레벨을 조절하는 바이어스 조절 회로를 더 포함하는 온도 보상 발진기 회로. - 제14항에 있어서, 상기 바이어스 조절 회로는
상기 제1 및 제4 내지 제8 트랜지스터 중 적어도 하나의 트랜지스터의 벌크에 공통 연결되는 복수(2 이상)의 벌크 전압 제어 트랜지스터들; 및
상기 벌크 전압 제어 트랜지스터들 중 적어도 하나에 연결되고, 디지털 제어 신호에 응답하여 개폐되는 스위치 회로를 포함하는 온도 보상 발진기 회로. - 링 형태로 직렬로 연결되는 홀수개의 인버터들을 이용하여 발진 신호를 발생하는 발진부;
온도 상승에 따라 상기 인버터들 각각의 동작 전류를 증가시키는 바이어스 회로; 및
공급 전압과 제1 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제1 동작 전압 발생 트랜지스터; 및 접지 전압과 제2 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제2 동작 전압 발생 트랜지스터 중 적어도 하나를 포함하여 상기 온도 상승에 따라 상기 인버터들의 동작 전압을 증가 또는 감소시키는 온도 보상 발진기 회로. - 제16항에 있어서, 상기 발진부는
제1 동작 전압과 상기 인버터들 사이에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제1 전류원; 및 상기 인버터들과 제2 동작 전압에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제2 전류원 중 적어도 하나의 전류원을 더 포함하는 온도 보상 발진기 회로. - 제17항에 있어서, 상기 바이어스 회로는
그 게이트와 드레인은 제1 노드에 공통 연결되는 제1 트랜지스터;
그 게이트와 드레인이 제3 노드에 공통 연결되는 제4 트랜지스터;
그 게이트는 상기 제3 노드에 연결되고, 그 드레인은 제4 노드에 연결되는 제5 트랜지스터;
그 소오스는 상기 공급 전압에 연결되고, 그 게이트는 상기 제4 노드에 연결되며, 상기 드레인은 상기 제3 노드에 연결되는 제6 트랜지스터;
그 게이트와 드레인은 상기 제4 노드에 공통 연결되고, 그 소오스는 상기 공급 전압에 연결되는 제7 트랜지스터; 및
그 게이트는 제4 노드에 연결되고, 그 소오스는 공급 전압에 연결되며, 그 드레인은 제1 노드에 연결되는 제8 트랜지스터를 포함하는 온도 보상 발진기 회로. - 온도 변화에 둔감한 출력 주파수를 갖는 발진 신호를 발생하는 온도 보상 발진기 회로; 및
상기 발진 신호에 응답하여 동작하는 로직 회로를 포함하며,
상기 온도 보상 발진기 회로는
링 형태로 직렬로 연결되는 홀수개의 인버터들을 이용하여 상기 발진 신호를 발생하는 발진부;
온도 상승에 따라 상기 인버터들 각각의 동작 전류를 증가시키는 바이어스 회로; 및
상기 온도 상승에 따라 상기 인버터들 각각의 양단에 걸리는 동작 전압의 크기를 증가시키는 전압 발생부를 포함하는 전자 장치. - 제19항에 있어서,
상기 발진부는, 제1 동작 전압과 상기 인버터들 사이에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제1 전류원; 및 상기 인버터들과 제2 동작 전압에 연결되며, 상기 바이어스 회로에 의하여 제어되는 제2 전류원 중 적어도 하나의 전류원을 더 포함하며,
상기 전압 발생부는, 공급 전압과 상기 제1 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제1 동작 전압 발생 트랜지스터; 및 접지 전압과 상기 제2 동작 전압 사이에 연결되며, 다이오드-연결을 가지는 제2 동작 전압 발생 트랜지스터 중 적어도 하나를 포함하는 전자 장치.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130130436A KR102074946B1 (ko) | 2013-10-30 | 2013-10-30 | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 |
US14/518,161 US9438205B2 (en) | 2013-10-30 | 2014-10-20 | Temperature-compensated oscillator and device including the same |
JP2014221089A JP6568684B2 (ja) | 2013-10-30 | 2014-10-30 | 温度補償発振器、及びそれを含む電子装置 |
CN201811571570.0A CN109379046B (zh) | 2013-10-30 | 2014-10-30 | 温度补偿振荡器 |
DE102014222133.1A DE102014222133B4 (de) | 2013-10-30 | 2014-10-30 | Temperaturkompensierter Oszillator und Vorrichtung, die diesen umfasst |
CN201410601633.8A CN104601114B (zh) | 2013-10-30 | 2014-10-30 | 温度补偿振荡器和包括温度补偿振荡器的装置 |
US15/234,098 US9900015B2 (en) | 2013-10-30 | 2016-08-11 | Temperature-compensated oscillator and device including the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130130436A KR102074946B1 (ko) | 2013-10-30 | 2013-10-30 | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150049632A true KR20150049632A (ko) | 2015-05-08 |
KR102074946B1 KR102074946B1 (ko) | 2020-02-07 |
Family
ID=52812044
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130130436A KR102074946B1 (ko) | 2013-10-30 | 2013-10-30 | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 |
Country Status (5)
Country | Link |
---|---|
US (2) | US9438205B2 (ko) |
JP (1) | JP6568684B2 (ko) |
KR (1) | KR102074946B1 (ko) |
CN (2) | CN104601114B (ko) |
DE (1) | DE102014222133B4 (ko) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102074946B1 (ko) * | 2013-10-30 | 2020-02-07 | 삼성전자 주식회사 | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 |
CN105850043B (zh) * | 2013-12-27 | 2019-01-11 | 松下知识产权经营株式会社 | 半导体集成电路、锁存电路以及触发器 |
US9525424B2 (en) * | 2015-04-22 | 2016-12-20 | Elite Semiconductor Memory Technology Inc. | Method for enhancing temperature efficiency |
CN105656481B (zh) * | 2016-01-27 | 2018-08-21 | 浙江大学 | 振荡频率具有极低温度离散的尾电流型环形振荡电路 |
CN106656045A (zh) * | 2016-11-22 | 2017-05-10 | 芯海科技(深圳)股份有限公司 | 一种具有温度补偿的振荡器电路及温度补偿方法 |
KR102610822B1 (ko) * | 2016-11-30 | 2023-12-06 | 삼성전자주식회사 | 오실레이터를 제어하기 위한 회로 및 이를 포함하는 장치 |
US11349456B2 (en) * | 2017-07-21 | 2022-05-31 | Texas Instruments Incorporated | Ultra-low energy per cycle oscillator topology |
US20190025135A1 (en) * | 2017-07-24 | 2019-01-24 | Qualcomm Incorporated | Non-linearity correction technique for temperature sensor in digital power supply |
US10541688B2 (en) * | 2017-12-05 | 2020-01-21 | Bae Systems Information And Electronic Systems Integration Inc. | Ring oscillator circuit with frequency stabilization |
CN108418557B (zh) * | 2018-03-02 | 2022-04-12 | 京东方科技集团股份有限公司 | 一种环形振荡器、温度传感电路及电子设备 |
US10185337B1 (en) | 2018-04-04 | 2019-01-22 | Qualcomm Incorporated | Low-power temperature-insensitive current bias circuit |
US11005457B2 (en) * | 2018-06-12 | 2021-05-11 | Apple Inc. | PTAT ring oscillator circuit |
US10763830B2 (en) * | 2018-11-09 | 2020-09-01 | Nxp B.V. | Current controlled oscillator |
KR102610062B1 (ko) * | 2019-04-15 | 2023-12-06 | 에스케이하이닉스 주식회사 | 전압 생성기 및 이를 이용하는 반도체 장치 및 반도체 시스템 |
GB201912526D0 (en) * | 2019-08-30 | 2019-10-16 | Univ Surrey | Apparatus for producing an electrical signal that is indicative of temperature |
FR3104344B1 (fr) * | 2019-12-06 | 2021-12-24 | Commissariat Energie Atomique | Circuit électronique de diviseur de tension en technologie FDSOI |
US10938380B1 (en) | 2019-12-09 | 2021-03-02 | Apple Inc. | Method and apparatus for bias current trimming |
CN112422086B (zh) * | 2020-12-15 | 2022-02-18 | 芯天下技术股份有限公司 | 一种振荡器电路及flash芯片 |
US11694756B2 (en) * | 2021-02-02 | 2023-07-04 | United Microelectronics Corp. | Power circuit, electronic fuse circuit, and method for providing power to electronic fuse circuit |
US11489518B2 (en) * | 2021-03-05 | 2022-11-01 | Qualcomm Incorporated | Inverter-based delay element with adjustable current source/sink to reduce delay sensitivity to process and supply voltage variation |
US11784651B2 (en) * | 2021-10-27 | 2023-10-10 | Nxp B.V. | Circuitry and methods for fractional division of high-frequency clock signals |
CN116208093B (zh) * | 2023-03-14 | 2024-06-21 | 东南大学 | 一种幅度偏差自补偿晶体振荡器 |
US12107545B1 (en) * | 2023-04-27 | 2024-10-01 | Silicon Laboratories Inc. | Providing temperature compensation to an RC oscillator |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004048690A (ja) * | 2002-05-20 | 2004-02-12 | Nec Micro Systems Ltd | リング発振器 |
KR20050066205A (ko) * | 2003-12-26 | 2005-06-30 | 주식회사 하이닉스반도체 | 온도 센서용 오실레이터 회로 |
JP2009055178A (ja) * | 2007-08-24 | 2009-03-12 | Seiko Epson Corp | 集積回路装置 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55135780A (en) * | 1979-04-10 | 1980-10-22 | Citizen Watch Co Ltd | Electronic watch |
US5157499A (en) | 1990-06-29 | 1992-10-20 | Kabushiki Kaisha N A C | High-speed video camera using solid-state image sensor |
JP3026474B2 (ja) | 1993-04-07 | 2000-03-27 | 株式会社東芝 | 半導体集積回路 |
JPH07170158A (ja) * | 1993-12-15 | 1995-07-04 | Toshiba Corp | 電圧制御型発振回路装置 |
JPH08130449A (ja) * | 1994-11-01 | 1996-05-21 | Mitsubishi Electric Corp | 電圧制御型遅延回路およびそれを用いた内部クロック発生回路 |
JP3579980B2 (ja) | 1995-09-14 | 2004-10-20 | 株式会社デンソー | 温度補償型リング発振器 |
KR970031224A (ko) | 1995-11-13 | 1997-06-26 | 김광호 | 반도체 기판상에 형성된 안정한 주파수를 발진하기 위한 오실레이터 |
JPH09270692A (ja) | 1996-03-29 | 1997-10-14 | Toshiba Corp | 温度補償回路およびこれを含む半導体集積回路 |
JP3686174B2 (ja) * | 1996-07-30 | 2005-08-24 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
JP2001068976A (ja) * | 1999-08-30 | 2001-03-16 | Nec Kansai Ltd | 発振器 |
KR100386931B1 (ko) | 2000-04-15 | 2003-06-09 | 이타칩스 주식회사 | 오실레이터 회로 |
KR100347349B1 (ko) * | 2000-05-23 | 2002-12-26 | 삼성전자 주식회사 | 마이크로파워 저항-캐패시터 발진기 |
US6803831B2 (en) * | 2002-05-20 | 2004-10-12 | Nec Eletronics Corporation | Current starved inverter ring oscillator having an in-phase signal transmitter with a sub-threshold current control unit |
US20040012449A1 (en) * | 2002-07-16 | 2004-01-22 | Illegems Paul F. | Ring oscillator with frequency stabilization |
KR100557602B1 (ko) | 2002-12-30 | 2006-03-10 | 주식회사 하이닉스반도체 | 온도 보상 발진기 |
JP4491605B2 (ja) * | 2003-02-19 | 2010-06-30 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
KR100520269B1 (ko) | 2003-04-21 | 2005-10-17 | (주)다윈텍 | 전압-전류변환기 및 그를 이용한 셀프-오실레이터 |
KR100685640B1 (ko) | 2004-03-17 | 2007-02-22 | 주식회사 하이닉스반도체 | 리프레쉬 오실레이터 |
KR100684067B1 (ko) * | 2004-08-13 | 2007-02-16 | 삼성전자주식회사 | 주파수 범위 제한기능 및 온도보상 효과를 갖는 전압제어발진기 |
US7391274B2 (en) * | 2005-03-30 | 2008-06-24 | Etron Technology, Inc | Low voltage operating ring oscillator with almost constant delay time |
CN1848667A (zh) * | 2005-04-04 | 2006-10-18 | 凌阳科技股份有限公司 | 补偿电压源偏移的环形振荡器 |
JP2008054134A (ja) | 2006-08-25 | 2008-03-06 | Matsushita Electric Ind Co Ltd | リング発振器及びそれを備えた半導体集積回路及び電子機器 |
JP2009182584A (ja) * | 2008-01-30 | 2009-08-13 | Nec Electronics Corp | Pll回路 |
CN101753115B (zh) * | 2008-10-09 | 2012-07-04 | 盛群半导体股份有限公司 | 具有温度补偿的电路及方法 |
KR101053259B1 (ko) | 2008-12-01 | 2011-08-02 | (주)에프씨아이 | 링 오실레이터의 주파수 변동 개선을 위한 저잡음 기준전압발생회로 |
KR101585231B1 (ko) | 2009-01-06 | 2016-01-14 | 삼성전자주식회사 | 전원 전압 및 온도 변화에 상관없이 일정한 오실레이션신호를 공급할 수 있는 오실레이터, 및 상기 오실레이터를 포함하는 신호처리장치 |
TWI509977B (zh) | 2010-06-04 | 2015-11-21 | Advanced Risc Mach Ltd | 超低功率振盪器 |
KR20120100248A (ko) * | 2011-03-03 | 2012-09-12 | 삼성전자주식회사 | 디지털 제어 발진기 |
CN102386848B (zh) * | 2011-09-21 | 2014-07-16 | 电子科技大学 | 一种环形压控振荡器 |
KR101397513B1 (ko) | 2012-05-22 | 2014-05-20 | 홍유리 | 주름 제거용 매선 도구 |
KR102074946B1 (ko) * | 2013-10-30 | 2020-02-07 | 삼성전자 주식회사 | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 |
-
2013
- 2013-10-30 KR KR1020130130436A patent/KR102074946B1/ko active IP Right Grant
-
2014
- 2014-10-20 US US14/518,161 patent/US9438205B2/en active Active
- 2014-10-30 JP JP2014221089A patent/JP6568684B2/ja active Active
- 2014-10-30 DE DE102014222133.1A patent/DE102014222133B4/de active Active
- 2014-10-30 CN CN201410601633.8A patent/CN104601114B/zh active Active
- 2014-10-30 CN CN201811571570.0A patent/CN109379046B/zh active Active
-
2016
- 2016-08-11 US US15/234,098 patent/US9900015B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004048690A (ja) * | 2002-05-20 | 2004-02-12 | Nec Micro Systems Ltd | リング発振器 |
KR20050066205A (ko) * | 2003-12-26 | 2005-06-30 | 주식회사 하이닉스반도체 | 온도 센서용 오실레이터 회로 |
JP2009055178A (ja) * | 2007-08-24 | 2009-03-12 | Seiko Epson Corp | 集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104601114B (zh) | 2019-01-11 |
CN104601114A (zh) | 2015-05-06 |
KR102074946B1 (ko) | 2020-02-07 |
CN109379046A (zh) | 2019-02-22 |
US20150116042A1 (en) | 2015-04-30 |
CN109379046B (zh) | 2022-12-27 |
DE102014222133B4 (de) | 2020-02-20 |
JP6568684B2 (ja) | 2019-08-28 |
DE102014222133A1 (de) | 2015-04-30 |
US9438205B2 (en) | 2016-09-06 |
US20160352339A1 (en) | 2016-12-01 |
US9900015B2 (en) | 2018-02-20 |
JP2015089135A (ja) | 2015-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102074946B1 (ko) | 온도 보상 저전류 발진기 회로, 및 이를 포함하는 장치 | |
JP5440831B2 (ja) | 電圧制御発振器並びにそれを備えた表示装置及びシステム | |
CN102368678B (zh) | 振荡电路 | |
Zhou et al. | A resistorless high-precision compensated CMOS bandgap voltage reference | |
US8710939B2 (en) | Oscillator circuit which compensates for external voltage supply, temperature and process | |
US8760143B2 (en) | Reference current generation circuit | |
US20100171558A1 (en) | Oscillator for providing a constant oscillation signal, and a signal processing device including the oscillator | |
KR100870433B1 (ko) | 반도체 소자 | |
KR102627217B1 (ko) | 아날로그 및/또는 디지털 회로의 pvt 변화를 보상하기 위한 보상 장치 | |
CN105099368B (zh) | 振荡电路、电流生成电路以及振荡方法 | |
CN113625815B (zh) | 用于带隙基准的装置和方法 | |
US9473148B2 (en) | Method for compensating local oscillator frequency | |
JP4091410B2 (ja) | 半導体集積回路 | |
CN102298413B (zh) | 多管组合曲率补偿低压带隙基准源 | |
KR100825956B1 (ko) | 기준전압 발생기 | |
US20080238517A1 (en) | Oscillator Circuit and Semiconductor Device | |
US11683010B2 (en) | Oscillation circuit | |
KR20040091276A (ko) | 전압-전류변환기 및 그를 이용한 셀프-오실레이터 | |
US11929745B1 (en) | Clock generator | |
CN114489209B (zh) | 一种低电源电压精确电压跟随电路及电压跟随方法 | |
WO2023145242A1 (ja) | 発振回路 | |
CN110932670B (zh) | 振荡器电路以及相关的振荡器装置 | |
CN116301148A (zh) | 一种压控电流源及控制方法 | |
Kim et al. | A picowatt CMOS voltage reference with 0.046%/V line sensitivity for a low-power IoT system | |
Pakalapati et al. | A novel method for generating a low temperature coefficient (TC) reference voltage from high TC reference cells to achieve wide temperature stability for remote sensors |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |