KR20140066878A - 자기 정렬 박막 트랜지스터 및 그 제조 방법 - Google Patents

자기 정렬 박막 트랜지스터 및 그 제조 방법 Download PDF

Info

Publication number
KR20140066878A
KR20140066878A KR1020120133471A KR20120133471A KR20140066878A KR 20140066878 A KR20140066878 A KR 20140066878A KR 1020120133471 A KR1020120133471 A KR 1020120133471A KR 20120133471 A KR20120133471 A KR 20120133471A KR 20140066878 A KR20140066878 A KR 20140066878A
Authority
KR
South Korea
Prior art keywords
gate
self
thin film
active layer
film transistor
Prior art date
Application number
KR1020120133471A
Other languages
English (en)
Other versions
KR102086626B1 (ko
Inventor
오힘찬
황치선
박상희
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020120133471A priority Critical patent/KR102086626B1/ko
Priority to US14/031,100 priority patent/US9252241B2/en
Publication of KR20140066878A publication Critical patent/KR20140066878A/ko
Priority to US14/971,217 priority patent/US20160104804A1/en
Application granted granted Critical
Publication of KR102086626B1 publication Critical patent/KR102086626B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

소스 및 드레인 전극을 자기 정렬되도록 형성함으로써 동작 속도 및 안정성을 향상시키는 동시에 그 크기를 최소화할 수 있는 자기 정렬 박막 트랜지스터 및 그 제조 방법을 제공한다. 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 방법은, 기판 상에 활성층, 게이트 절연막 및 게이트층을 순차적으로 형성하는 단계, 상기 게이트층 상에 게이트 전극의 형상을 정의하기 위한 감광막 패턴을 형성하는 단계, 상기 감광막 패턴을 이용하여 상기 게이트층, 상기 게이트 절연막 및 상기 활성층을 순차적으로 식각하는 단계, 식각된 기판 상에 방향성을 갖는 증착법으로 소스 및 드레인층을 증착하는 단계 및 상기 감광막 패턴을 제거하여 게이트 전극, 자기 정렬된 소스 전극 및 드레인 전극을 형성하는 단계를 포함한다.

Description

자기 정렬 박막 트랜지스터 및 그 제조 방법{SELF-ALIGNED THIN FILM TRANSISTOR AND FABRICATION METHOD THEREOF}
본 발명은 자기 정렬된 박막 트랜지스터 및 그 제조 방법에 관한 것으로, 보다 상세하게는 박막 트랜지스터의 소스 및 드레인 전극을 산화물 반도체에 대한 도핑을 통해서가 아닌 별개의 전극 물질로 형성하는 기술에 관한 것이다.
산화물 반도체를 활성층(Active layer)으로 하는 박막 트랜지스터는 저온, 저비용 공정이 가능하면서도 높은 이동도 특성을 얻을 수 있어 능동 구동형 디스플레이의 백플레인 소자로써 각광받고 있다. 최근에는 산화물 반도체 박막 트랜지스터를 제조함에 있어서 게이트 전극을 마스크로 하여 소스 및 드레인 전극을 자기 정렬(self-aligned) 되도록 형성하는 기술들이 제안되고 있다.
도 1은 종래 기술에 의한 박막 트랜지스터의 구성도이다.
종래의 기술들은 소스 및 드레인 영역에 수소를 도핑(doping)하거나 플라즈마 처리를 함으로써 소스 및 드레인 전극을 형성하고 있다. 하지만 이들 방법에 의할 경우 열처리와 같은 후속 공정을 거치면서 그 도핑 효과가 점점 약화되어 트랜지스터의 동작 특성이 열화될 가능성이 있다. 또한, 수소 외의 원소를 도핑할 경우에는 불순물(dopant)의 활성화 온도가 높아 유리나 플라스틱 등 내열 특성이 우수하지 못한 기판에는 적용하기가 힘든 문제가 발생할 가능성이 있다.
또한, 고해상도 디스플레이 구현을 위해서는 박막 트랜지스터의 사이즈를 최소화하여 한 픽셀 내에서 박막 트랜지스터가 차지하는 영역을 줄이는 것이 바람직한데, 종래의 기술을 사용하면 도핑을 통하여 소스 및 드레인 전극을 형성한 뒤에 전자 회로 구성을 위해서 별도의 배선 전극을 박막 트랜지스터의 소스 및 드레인 전극에 연결시킬 필요가 있다. 이 때 도 1에 도시된 바와 같이 소스 및 드레인 영역에 연결되는 전극을 형성하기 위해서 마스크 얼라인(mask align)에 필요한 마진(margin)과 컨택트 홀(contact hole)의 길이, 너비에 대한 마진이 발생하며, 이로 인해 소스 및 드레인 영역의 너비가 증가하게 되는 문제점이 있다.
본 발명은 상기한 문제점을 해결하기 위해 제안된 것으로, 도핑이 아닌 별도의 전극 물질을 이용하여 소스 및 드레인 전극을 자기 정렬되도록 형성함으로써 동작 속도 및 안정성을 향상시키는 동시에 그 크기를 최소화할 수 있는 자기 정렬 박막 트랜지스터 및 그 제조 방법을 제공하는 것을 목적으로 한다.
이러한 목적을 달성하기 위한 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 방법은, 기판 상에 활성층, 게이트 절연막 및 게이트층을 순차적으로 형성하는 단계, 상기 게이트층 상에 게이트 전극의 형상을 정의하기 위한 감광막 패턴을 형성하는 단계, 상기 감광막 패턴을 이용하여 상기 게이트층, 상기 게이트 절연막 및 상기 활성층을 순차적으로 식각하는 단계, 식각된 기판 상에 방향성을 갖는 증착법으로 소스 및 드레인층을 증착하는 단계 및 상기 감광막 패턴을 제거하여 게이트 전극, 자기 정렬된 소스 전극 및 드레인 전극을 형성하는 단계를 포함한다.
상기 식각 단계에서, 상기 감광막 패턴의 형상보다 상기 게이트 전극의 폭이 더 좁아지도록 상기 게이트층을 식각할 수 있다. 또한, 상기 활성층의 밑부분 일부가 상기 기판 상에 남아 있도록 식각 깊이를 조절하여 상기 활성층을 식각할 수 있다.
또한, 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 방법은, 상기 형성된 소스 전극 및 드레인 전극의 일부가 상기 식각된 활성층 및 게이트 절연막의 측벽에 형성되어 상기 게이트 전극과 접촉하게 되는 경우, 상기 소스 전극 및 드레인 전극의 일부를 열 또는 플라즈마 처리를 통해 산화시키는 단계를 더 포함할 수 있다.
본 발명의 다른 실시예에 의한 박막 트랜지스터의 제조 방법은, 기판 상에 활성층, 게이트 절연막 및 게이트층을 순차적으로 형성하는 단계, 상기 게이트층 상에 게이트 전극의 형상을 정의하기 위한 제 1 감광막 패턴을 형성하는 단계, 상기 제 1 감광막 패턴을 이용하여 상기 게이트층, 상기 게이트 절연막 및 상기 활성층을 순차적으로 식각하는 단계, 식각된 기판 상에 방향성을 갖는 증착법으로 소스 및 드레인층을 증착하는 단계, 상기 소스 및 드레인층 상에 소스 전극 및 드레인 전극의 형상을 정의하기 위한 제 2 감광막 패턴을 형성하는 단계, 상기 제 2 감광막 패턴을 이용하여 상기 소스 및 드레인층을 식각하는 단계 및 상기 제 1 및 제 2 감광막 패턴을 제거하여 게이트 전극, 자기 정렬된 소스 전극 및 드레인 전극을 형성하는 단계를 포함한다.
본 발명의 일 실시예에 의한 자기 정렬 박막 트랜지스터는, 기판, 상기 기판 상에 형성되는 활성층, 상기 기판 상에 형성되되, 상기 활성층의 양 측면에 자기 정렬된 형태로 각각 형성되는 소스 전극 및 드레인 전극, 상기 활성층 상에 형성되는 게이트 절연막 및 상기 게이트 절연막 상에 형성되는 게이트 전극을 포함한다.
본 발명에 의하면, 게이트 전극과 소스 및 드레인 전극 간의 기생 커패시터 발생을 최소화할 수 있어 고속 동작이 가능하고, 동작 안정성이 보장되며, 보다 작은 크기를 가지는 박막 트랜지스터를 제공할 수 있다.
또한, 산화물 반도체층(활성층)의 증착 후 곧바로 게이트 절연막 및 게이트 전극을 증착하므로, 절연막과 전극이 보호층 역할을 하여 산화물 반도체가 다양한 공정 중에 받을 수 있는 손상을 방지할 수 있다. 따라서, 소자의 성능과 신뢰성을 높일 수 있고, 열처리를 포함한 후속 공정을 거치더라도 박막 트랜지스터의 동작 특성이 저하되지 않는다.
또한, 박막 트랜지스터의 제조시 불순물(dopant)을 활성화시키기 위한 고온 공정이 필요하지 않으므로 유리나 플라스틱 등의 기판에도 적용이 가능하다.
도 1은 종래 기술에 의한 박막 트랜지스터의 구성도.
도 2a 내지 도 2f는 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 과정을 설명하기 위한 도면.
도 3a 내지 도 3e는 본 발명의 다른 실시예에 의한 박막 트랜지스터의 제조 방법을 설명하기 위한 도면.
도 4 내지 도 8은 게이트, 소스 및 드레인 전극을 형성하는 다양한 방법을 설명하기 위한 도면.
도 9는 본 발명의 실시예들에 따라 실제로 제작한 박막 트랜지스터의 동작 특성을 나타낸 도면.
전술한 목적, 특징 및 장점은 첨부된 도면을 참조하여 상세하게 후술되며, 이에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 상세한 설명을 생략한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하기로 한다.
도 2a 내지 도 2f는 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 방법을 설명하기 위한 도면이다.
도 2a 내지 도 2f를 참조하면, 본 발명의 일 실시예에 의한 박막 트랜지스터의 제조 방법은, 기판(201) 상에 활성층(203), 게이트 절연막(205) 및 게이트층(207)을 순차적으로 형성하는 단계, 게이트층(207) 상에 게이트 전극의 형상을 정의하기 위한 감광막 패턴(209)을 형성하는 단계, 감광막 패턴(209)을 이용하여 게이트층(207), 게이트 절연막(205) 및 활성층(203)을 순차적으로 식각하는 단계, 식각된 기판(201) 상에 방향성을 갖는 증착법으로 소스 및 드레인층(211)을 증착하는 단계 및 감광막 패턴(209)을 제거하여 게이트 전극(207a), 자기 정렬된 소스 전극(211a) 및 드레인 전극(211b)을 형성하는 단계를 포함한다.
먼저, 도 2a와 같이 유리나 플라스틱과 같은 기판(201) 상에 활성층(203), 게이트 절연막(205), 게이트층(207)을 순차적으로 증착한다.
활성층(203)은 산화물 반도체로 형성되는 것이 바람직하며, 산화물 반도체는 아연 산화물(ZnO), 인듐 산화물(InO), 인듐-갈륨-아연 산화물(In-Ga-Zn-O), 아연-주석 산화물(Zn-Sn-O)로 형성되거나, 아연(Zn), 인듐(In), 갈륨(Ga), 주석(Sn) 및 알루미늄(Al) 중 적어도 2개 이상의 원소를 포함하는 산화물로 형성될 수 있다. 또는, 이러한 산화물에 다양한 원소, 예를 들어, Zr, Hf, B, Ni 등의 원소를 도핑 또는 화합물의 형태로 첨가하여 형성할 수도 있다.
게이트 절연막(205)은 Al2O3, HfO2, ZrO2, TiO2, SiO2, Ga2O3, Gd2O3, V2O3, Cr2O3, MnO, Li2O, MgO, CaO, Y2O3, Ta2O5 등의 산화물이나 SiON, SiNx, HfNx 등의 질화물로 형성될 수 있다.
게이트층은 알루미늄(Al), 알루미늄 합금(Al alloy), 텅스텐(W), 구리(Cu), 티켈(Ni), 크롬(Cr), 몰리브덴(Mo), 티타늄(Ti), 백금(Pt), 탄탈(Ta), 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 및 인듐-징크-옥사이드(Indium Zinc Oxide; IZO) 중 적어도 하나를 포함하는 물질로 형성될 수 있다.
이어서, 도 2b 및 도 2c와 같이 게이트층(207) 상에 게이트 전극의 형상을 가지는 감광막(Photoresist) 패턴(209)을 형성한 후, 이를 식각 마스크로 이용하여 게이트층(207), 게이트 절연막(205), 활성층(203)을 순차적으로 식각한다. 이를 통해, 식각된 활성층(203a)과 게이트 절연막(205a) 상에 게이트 전극(207a)이 형성된다.
이어서, 도 2d 및 도 2e와 같이 방향성을 갖는 증착법으로 소스 및 드레인층(211)을 증착한 후 감광막 패턴(209)을 제거한다. 이를 통해, 게이트 전극(207a) 위에 존재하는 소스 및 드레인층이 제거되면서 게이트 전극(207a)에 자기 정렬된 소스 전극(211a) 및 드레인 전극(211b)이 형성된다.
이어서, 도 2f와 같이 게이트 전극(207a), 소스 전극(211a) 및 드레인 전극(211b)에 각각 접촉되어 데이터를 송수신하기 위한 전극(215, 215a, 215b) 및 보호층(213)을 더 형성할 수 있다.
도 3a 내지 도 3e는 본 발명의 다른 실시예에 의한 박막 트랜지스터의 제조 방법을 설명하기 위한 도면이다.
먼저, 도 3a 및 3b와 같이 기판(301) 상에 활성층(303), 게이트 절연막(305), 게이트층(307)을 순차적으로 증착한 후 감광막 패턴(309)을 형성한다. 이 때 감광막 패턴(309)의 측벽 경사도(slope)가 역(negative)으로 되어도 무방하다.
이어서, 도 3c 및 도 3d와 같이 감광막 패턴(309)을 식각 마스크로 하여 게이트층(307), 게이트 절연막(305) 및 활성층(303)을 순차적으로 식각하고, 그 위에 방향성을 갖는 증착법으로 소스 및 드레인층(311)을 증착한다. 이 때, 도 3c와 같이 활성층(303)을 전부 식각하지 않고 일부를 남겨둘 수 있으며, 이를 통해 이후에 형성될 소스 전극(311a) 및 드레인 전극(311b)과 활성층(303a) 간의 접촉이 더욱 양호하게 이루어지도록 할 수 있다. 또한, 식각된 활성층(303a)의 측벽이 양(positive)의 경사도를 가질 수 있어, 소스 및 드레인층(311)의 증착시 활성층(303a) 사이에 빈 공간(void)이 생기는 것을 방지할 수 있다.
이어서, 도 3e와 같이 감광막 패턴(309)을 제거하여 게이트 전극(307a)에 자기 정렬된 소스 전극(311a) 및 드레인 전극(311b)을 형성한다.
한편, 도 3a 내지 도 3e의 실시예에서 도 4와 같이 소스 및 드레인층(411)의 형성시에 증착 방법의 방향성이 약해 소스 및 드레인층(411)이 게이트 전극(307a)의 식각 형상을 완전히 덮는 경우가 발생할 수 있으며, 이런 경우에는 감광막 패턴(309)의 제거가 쉽지 않게 된다. 이러한 경우를 방지하기 위해 도 5a 및 도 5b와 같이 게이트층(307)을 보다 깊게 식각하여 감광막 패턴(309)의 형상보다 폭이 좁은 형태로 게이트 전극(507)을 형성할 수 있다. 이 경우 감광막 패턴(309) 아래로 음영 지역이 생기게 되어 게이트 전극(507)의 측벽에는 소스 및 드레인층(511)이 증착되지 않게 되며, 이를 통해 게이트 전극(507)과 소스 및 드레인층(511) 간의 접촉으로 인한 단락 현상을 방지할 수 있다.
만약 도 5a 및 도 5b와 같은 방법을 사용했음에도 도 6과 같이 게이트 전극(507)과 소스 및 드레인층(611)이 접촉하는 상황이 발생할 경우, 도 7과 같이 열 또는 플라즈마 처리 등을 통해 소스 및 드레인층(611)의 일부분을 산화시켜 부도체로 만들 수 있다. 이 때, 증착된 소스 및 드레인층(611) 중 게이트 전극(507) 및 게이트 절연막(305a)의 측벽 부분에 증착되어 게이트 전극(507)과 만나는 부분을 산화시켜 부도체화하고, 활성층(303a)과 만나는 소스 전극(611a) 및 드레인 전극(611b) 부분은 산화되지 않도록 하는 것이 바람직하다.
한편, 도 8과 같이 도 2a 내지 도 2f의 실시예에서 소스 전극(211a) 및 드레인 전극(211b)의 형상을 정의하기 위해 추가적으로 감광막 패턴(801)을 형성할 수 있다. 이 경우 게이트 전극(207a) 형상의 감광막 패턴(209)을 제거하기 전에 소스 및 드레인 전극(211a, 211b) 형상의 감광막 패턴(801)을 형성하여 소스 및 드레인 영역을 정의하고, 두 감광막 패턴(209, 801)을 한꺼번에 제거할 수도 있다.
도 9는 상기한 본 발명의 실시예들에 따라 실제로 제작한 박막 트랜지스터의 게이트 전압(Vg)에 따른 드레인 전류(Id)를 그래프로 나타낸 것으로, 전형적인 박막 트랜지스터의 스위칭 거동이 원활하게 이루어지고 있음을 확인할 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위 내에서 다양한 실시예가 가능함을 알 수 있을 것이다.
201, 301 : 기판
203, 303 : 활성층 203a, 303a : 식각된 활성층
205, 305 : 게이트 절연막 205a, 305a : 식각된 게이트 절연막
207, 307 : 게이트층 207a, 307a, 507 : 게이트 전극
209, 309, 801 : 감광막 패턴
211, 311, 411, 511, 611 : 소스 및 드레인층
211a, 311a, 511a, 611a : 소스 전극
211b, 311b, 511b, 611b : 드레인 전극

Claims (15)

  1. 기판 상에 활성층, 게이트 절연막 및 게이트층을 순차적으로 형성하는 단계;
    상기 게이트층 상에 게이트 전극의 형상을 정의하기 위한 감광막 패턴을 형성하는 단계;
    상기 감광막 패턴을 이용하여 상기 게이트층, 상기 게이트 절연막 및 상기 활성층을 순차적으로 식각하는 단계;
    식각된 기판 상에 방향성을 갖는 증착법으로 소스 및 드레인층을 증착하는 단계; 및
    상기 감광막 패턴을 제거하여 게이트 전극, 자기 정렬된 소스 전극 및 드레인 전극을 형성하는 단계
    를 포함하는 자기 정렬 박막 트랜지스터의 제조 방법.
  2. 제 1항에 있어서,
    상기 식각 단계에서, 상기 감광막 패턴의 형상보다 상기 게이트 전극의 폭이 더 좁아지도록 상기 게이트층을 식각하는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  3. 제 1항에 있어서,
    상기 식각 단계에서, 상기 활성층의 밑부분 일부가 상기 기판 상에 남아 있도록 식각 깊이를 조절하여 상기 활성층을 식각하는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  4. 제 1항에 있어서,
    상기 형성된 소스 전극 및 드레인 전극의 일부가 상기 식각된 활성층 및 게이트 절연막의 측벽에 형성되어 상기 게이트 전극과 접촉하게 되는 경우, 상기 소스 전극 및 드레인 전극의 일부를 열 또는 플라즈마 처리를 통해 산화시키는 단계
    를 더 포함하는 자기 정렬 박막 트랜지스터의 제조 방법.
  5. 제 1항에 있어서,
    상기 활성층은 아연(Zn), 인듐(In), 갈륨(Ga), 주석(Sn) 및 알루미늄(Al) 중 적어도 하나의 원소를 포함하는 산화물로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  6. 제 1항에 있어서,
    상기 게이트층은 알루미늄(Al), 알루미늄 합금(Al alloy), 텅스텐(W), 구리(Cu), 티켈(Ni), 크롬(Cr), 몰리브덴(Mo), 티타늄(Ti), 백금(Pt), 탄탈(Ta), 인듐-틴-옥사이드(ITO) 및 인듐-징크-옥사이드(IZO) 중 적어도 하나를 포함하는 물질로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  7. 기판 상에 활성층, 게이트 절연막 및 게이트층을 순차적으로 형성하는 단계;
    상기 게이트층 상에 게이트 전극의 형상을 정의하기 위한 제 1 감광막 패턴을 형성하는 단계;
    상기 제 1 감광막 패턴을 이용하여 상기 게이트층, 상기 게이트 절연막 및 상기 활성층을 순차적으로 식각하는 단계;
    식각된 기판 상에 방향성을 갖는 증착법으로 소스 및 드레인층을 증착하는 단계;
    상기 소스 및 드레인층 상에 소스 전극 및 드레인 전극의 형상을 정의하기 위한 제 2 감광막 패턴을 형성하는 단계;
    상기 제 2 감광막 패턴을 이용하여 상기 소스 및 드레인층을 식각하는 단계; 및
    상기 제 1 및 제 2 감광막 패턴을 제거하여 게이트 전극, 자기 정렬된 소스 전극 및 드레인 전극을 형성하는 단계
    를 포함하는 자기 정렬 박막 트랜지스터의 제조 방법.
  8. 제 7항에 있어서,
    상기 제 1 감광막 패턴을 이용한 식각 단계에서, 상기 제 1 감광막 패턴의 형상보다 상기 게이트 전극의 폭이 더 좁아지도록 상기 게이트층을 식각하는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  9. 제 7항에 있어서,
    상기 제 1 감광막 패턴을 이용한 식각 단계에서, 상기 활성층의 밑부분 일부가 상기 기판 상에 남아 있도록 식각 깊이를 조절하여 상기 활성층을 식각하는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  10. 제 7항에 있어서,
    상기 형성된 소스 전극 및 드레인 전극의 일부가 상기 식각된 활성층 및 게이트 절연막의 측벽에 형성되어 상기 게이트 전극과 접촉하게 되는 경우, 상기 소스 전극 및 드레인 전극의 일부를 열 또는 플라즈마 처리를 통해 산화시키는 단계
    를 더 포함하는 자기 정렬 박막 트랜지스터의 제조 방법.
  11. 제 7항에 있어서,
    상기 활성층은 아연(Zn), 인듐(In), 갈륨(Ga), 주석(Sn) 및 알루미늄(Al) 중 적어도 하나의 원소를 포함하는 산화물로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  12. 제 7항에 있어서,
    상기 게이트층은 알루미늄(Al), 알루미늄 합금(Al alloy), 텅스텐(W), 구리(Cu), 티켈(Ni), 크롬(Cr), 몰리브덴(Mo), 티타늄(Ti), 백금(Pt), 탄탈(Ta), 인듐-틴-옥사이드(ITO) 및 인듐-징크-옥사이드(IZO) 중 적어도 하나를 포함하는 물질로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터의 제조 방법.
  13. 기판;
    상기 기판 상에 형성되는 활성층;
    상기 기판 상에 형성되되, 상기 활성층의 양 측면에 자기 정렬된 형태로 각각 형성되는 소스 전극 및 드레인 전극;
    상기 활성층 상에 형성되는 게이트 절연막; 및
    상기 게이트 절연막 상에 형성되는 게이트 전극
    을 포함하는 자기 정렬 박막 트랜지스터.
  14. 제 13항에 있어서,
    상기 활성층은 아연(Zn), 인듐(In), 갈륨(Ga), 주석(Sn) 및 알루미늄(Al) 중 적어도 하나의 원소를 포함하는 산화물로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터.
  15. 제 13항에 있어서,
    상기 게이트층은 알루미늄(Al), 알루미늄 합금(Al alloy), 텅스텐(W), 구리(Cu), 티켈(Ni), 크롬(Cr), 몰리브덴(Mo), 티타늄(Ti), 백금(Pt), 탄탈(Ta), 인듐-틴-옥사이드(ITO) 및 인듐-징크-옥사이드(IZO) 중 적어도 하나를 포함하는 물질로 형성되는 것을 특징으로 하는
    자기 정렬 박막 트랜지스터.
KR1020120133471A 2012-11-23 2012-11-23 자기 정렬 박막 트랜지스터 및 그 제조 방법 KR102086626B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120133471A KR102086626B1 (ko) 2012-11-23 2012-11-23 자기 정렬 박막 트랜지스터 및 그 제조 방법
US14/031,100 US9252241B2 (en) 2012-11-23 2013-09-19 Self-aligned thin film transistor and fabrication method thereof
US14/971,217 US20160104804A1 (en) 2012-11-23 2015-12-16 Self-aligned thin film transistor and fabrication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120133471A KR102086626B1 (ko) 2012-11-23 2012-11-23 자기 정렬 박막 트랜지스터 및 그 제조 방법

Publications (2)

Publication Number Publication Date
KR20140066878A true KR20140066878A (ko) 2014-06-03
KR102086626B1 KR102086626B1 (ko) 2020-03-11

Family

ID=50772465

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120133471A KR102086626B1 (ko) 2012-11-23 2012-11-23 자기 정렬 박막 트랜지스터 및 그 제조 방법

Country Status (2)

Country Link
US (2) US9252241B2 (ko)
KR (1) KR102086626B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107579005B (zh) * 2017-09-11 2020-03-17 京东方科技集团股份有限公司 薄膜晶体管及制备方法、阵列基板及显示装置
CN109471307A (zh) 2018-09-11 2019-03-15 惠科股份有限公司 一种显示面板及其第一基板的制作方法
US11081586B2 (en) 2018-11-05 2021-08-03 Electronics And Telecommunications Research Institute Thin film transistor and method for manufacturing the same

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980041089A (ko) * 1996-11-30 1998-08-17 엄길용 박막 트랜지스터 액정표시장치의 박막 트랜지스터 제조방법
JP2002098996A (ja) * 2000-09-25 2002-04-05 Sharp Corp 液晶用マトリクス基板の製造方法
JP2002208599A (ja) * 2000-12-01 2002-07-26 Pt Plus Ltd 結晶質シリコン活性層を含む薄膜トランジスタの製造方法
KR20020080935A (ko) * 2001-04-18 2002-10-26 삼성에스디아이 주식회사 금속유도화 측면결정화방법을 이용한 박막 트랜지스터의제조방법
KR20040005421A (ko) * 2002-07-10 2004-01-16 엘지.필립스 엘시디 주식회사 유기전계 발광소자와 그 제조방법
JP2007298947A (ja) * 2006-05-03 2007-11-15 Lg Phillips Lcd Co Ltd 液晶表示装置及びその製造方法
JP2009206388A (ja) * 2008-02-29 2009-09-10 Toyama Univ 薄膜トランジスタとその製造方法
JP2009260254A (ja) * 2008-04-16 2009-11-05 Korea Electronics Telecommun 酸化物半導体薄膜用組成物、これを採用した電界効果トランジスタ及びその製造方法
JP2010205765A (ja) * 2009-02-27 2010-09-16 Toyama Univ 自己整合半導体トランジスタの製造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6777254B1 (en) * 1999-07-06 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method thereof
JP4825402B2 (ja) * 2004-01-14 2011-11-30 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US7989146B2 (en) * 2007-10-09 2011-08-02 Eastman Kodak Company Component fabrication using thermal resist materials
KR101658533B1 (ko) 2009-11-25 2016-09-22 엘지디스플레이 주식회사 산화물 박막 트랜지스터 및 그 제조방법
US8802571B2 (en) * 2011-07-28 2014-08-12 Lam Research Corporation Method of hard mask CD control by Ar sputtering
TW201322341A (zh) * 2011-11-21 2013-06-01 Ind Tech Res Inst 半導體元件以及其製造方法
US8716078B2 (en) * 2012-05-10 2014-05-06 Avogy, Inc. Method and system for a gallium nitride vertical JFET with self-aligned gate metallization

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980041089A (ko) * 1996-11-30 1998-08-17 엄길용 박막 트랜지스터 액정표시장치의 박막 트랜지스터 제조방법
JP2002098996A (ja) * 2000-09-25 2002-04-05 Sharp Corp 液晶用マトリクス基板の製造方法
JP2002208599A (ja) * 2000-12-01 2002-07-26 Pt Plus Ltd 結晶質シリコン活性層を含む薄膜トランジスタの製造方法
KR20020080935A (ko) * 2001-04-18 2002-10-26 삼성에스디아이 주식회사 금속유도화 측면결정화방법을 이용한 박막 트랜지스터의제조방법
KR20040005421A (ko) * 2002-07-10 2004-01-16 엘지.필립스 엘시디 주식회사 유기전계 발광소자와 그 제조방법
JP2007298947A (ja) * 2006-05-03 2007-11-15 Lg Phillips Lcd Co Ltd 液晶表示装置及びその製造方法
JP2009206388A (ja) * 2008-02-29 2009-09-10 Toyama Univ 薄膜トランジスタとその製造方法
JP2009260254A (ja) * 2008-04-16 2009-11-05 Korea Electronics Telecommun 酸化物半導体薄膜用組成物、これを採用した電界効果トランジスタ及びその製造方法
JP2010205765A (ja) * 2009-02-27 2010-09-16 Toyama Univ 自己整合半導体トランジスタの製造方法

Also Published As

Publication number Publication date
KR102086626B1 (ko) 2020-03-11
US9252241B2 (en) 2016-02-02
US20140145180A1 (en) 2014-05-29
US20160104804A1 (en) 2016-04-14

Similar Documents

Publication Publication Date Title
KR101213708B1 (ko) 어레이 기판 및 이의 제조방법
EP3185305B1 (en) Thin film transistor and manufacturing method thereof, array substrate and manufacturing method thereof and display device
KR101675113B1 (ko) 트랜지스터 및 그 제조방법
CN106611816B (zh) Rram装置与其形成方法
KR101128333B1 (ko) 어레이 기판 및 이의 제조방법
EP2822030B1 (en) Manufacturing method for array substrate, array substrate and display
KR101246789B1 (ko) 어레이 기판 및 이의 제조방법
KR102039102B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
WO2015096298A1 (zh) 薄膜晶体管及其制备方法、阵列基板、显示装置
KR20150070491A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
US10593807B2 (en) Array substrate and fabricating method thereof
KR102494732B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
CN106935657B (zh) 一种薄膜晶体管及其制造方法、显示装置
KR102086626B1 (ko) 자기 정렬 박막 트랜지스터 및 그 제조 방법
CN105990332B (zh) 薄膜晶体管基板及其显示面板
KR102449066B1 (ko) 표시장치용 어레이기판 및 그 제조방법
KR20110058356A (ko) 어레이 기판 및 이의 제조방법
CN107564854B (zh) Oled背板制作方法
KR101760946B1 (ko) 박막트랜지스터 어레이기판 제조방법
CN108886042B (zh) 阵列基板及其制造方法、显示面板和显示设备
KR20160084923A (ko) 박막 트랜지스터 기판 및 그 제조 방법
CN106298954B (zh) 薄膜晶体管及其制作方法
KR102161585B1 (ko) 어레이 기판의 제조방법
KR20110056899A (ko) 어레이 기판 및 이의 제조방법
CN108321122B (zh) Cmos薄膜晶体管及其制备方法和显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant