KR20130026434A - 이중 감지 전류 래치형 감지 증폭기 - Google Patents

이중 감지 전류 래치형 감지 증폭기 Download PDF

Info

Publication number
KR20130026434A
KR20130026434A KR20127027917A KR20127027917A KR20130026434A KR 20130026434 A KR20130026434 A KR 20130026434A KR 20127027917 A KR20127027917 A KR 20127027917A KR 20127027917 A KR20127027917 A KR 20127027917A KR 20130026434 A KR20130026434 A KR 20130026434A
Authority
KR
South Korea
Prior art keywords
output node
transistor
phase
bit line
coupled
Prior art date
Application number
KR20127027917A
Other languages
English (en)
Other versions
KR101542164B1 (ko
Inventor
난 첸
리투 차바
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20130026434A publication Critical patent/KR20130026434A/ko
Application granted granted Critical
Publication of KR101542164B1 publication Critical patent/KR101542164B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/065Differential amplifiers of latching type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines

Landscapes

  • Dram (AREA)
  • Amplifiers (AREA)
  • Static Random-Access Memory (AREA)
  • Read Only Memory (AREA)

Abstract

감지 증폭기 및 그것의 방법이 제공된다. 감지 증폭기는 제 1 비트 라인 및 제 2 비트 라인에 각각 커플링된 제 1 트랜지스터 및 제 2 트랜지스터를 포함한다. 제 1 트랜지스터 및 상기 제 2 트랜지스터는 제 1 상태 동안에는(예를 들어, 제 1 비트 라인 및 제 2 비트 라인 상에 차동 전압이 존재할 때 그리고 감지 신호 전이 이전에) 제 1 비트 라인 및 제 2 비트 라인을 차동 증폭기에 접속하고 제 2 상태 동안에는(예를 들어, 감지 신호 전이 이후) 차동 증폭기로부터 제 1 비트 라인 및 제 2 비트 라인을 분리하도록 구성된다. 감지 증폭기는 제 1 상태 동안에는 차동 증폭기를 비활성화하도록 구성되고 제 2 상태 동안에는 차동 증폭기를 활성화하도록 구성된 제 3 트랜지스터를 더 포함한다.

Description

이중 감지 전류 래치형 감지 증폭기{DUAL SENSING CURRENT LATCHED SENSE AMPLIFIER}
개시된 실시예들은 감지 증폭기 회로들 및 방법들에 관한 것이다. 특히, 실시예들은 이중 감지 전류 래치형 감지 증폭기들에 관한 것이다.
종래에 메모리 디바이스들은 데이터의 비트를 각각 저장하는 비트 셀들의 어레이들을 포함한다. 각각의 데이터 비트는 비트 셀의 상태에 대응할 수 있는 로직 로우(low)("0") 또는 로직 하이(high)("1")를 나타낼 수 있다. 예를 들어, 판독 동작 동안 접지에 가까운 선택된 비트 셀에서의 전압 레벨은 로직 로우 또는 "0"을 나타낼 수 있고 더 높은 전압 레벨은 로직 하이 또는 "1"을 나타낼 수 있다. 비트 라인들은 메모리 어레이의 다양한 비트 셀들에 커플링되며 비트 셀들을 판독/기록 동작들에 사용되는 다른 컴포넌트들에 커플링한다.
예를 들어, 판독 동작 동안에는 선택된 비트 셀의 상태를 나타내는 전압/전류가 선택된 비트 셀에 커플링된 비트 라인들을 통해 검출될 수 있다. 비트 셀의 로직 상태의 결정에 도움이 되도록 감지 증폭기가 비트 라인들에 커플링되어 차동 전압/전류를 증폭시킬 수도 있다.
위에서 논의된 바와 같이, 감지 증폭기(SA: sense amplifier)는 메모리 디바이스들에서의 동작들에 사용되는 기본 컴포넌트이다. 일반적으로 사용되는 감지 증폭기는 전류 래치형 감지 증폭기(CLSA: current latched sense amplifier)이다.
도 1은 종래의 CLSA(100)를 나타낸다. 도 1을 참조하면, CLSA(100)는 NMOS 트랜지스터들(N1-N5), PMOS 트랜지스터들(P1-P4) 및 커패시터들(C1, C2)을 포함한다. CLSA(100)는 차동 입력 비트 라인(BIT)과 반전된 비트 라인(BITB)을 수신하고, 신호(SENSE)를 감지하며, 전원 전압(Vdd)에 커플링된다.
도 1을 참조하면, 차동 입력들(BIT, BITB)은 NMOS 트랜지스터들(N1, N2)의 게이트들에 각각 인가된다. 감지 신호(SENSE)는 NMOS 트랜지스터(N5)와 PMOS 트랜지스터들(P1, P4)에 인가된다. 감지 신호(SENSE)가 낮을 때, 트랜지스터들(P1, P4)은 전도 또는 "온(on)" 상태이며 커패시터들(C1, C2)이 충전되게 한다. 감지 신호(SENSE)가 더 높은 로직 레벨(예를 들어, "1")로 전이할 때는, 차동 입력들(BIT, BITB) 상의 전압들이 서로 다르다면 게이트들(N1, N2)을 통하는 전류가 서로 다를 것이다. N1/N3 및 N2/N4를 통하는 서로 다른 전류 흐름은, 커패시터들이 서로 다른 레이트로 방전될 것이므로 출력 노드들(sout, soutb) 간의 전압 차를 야기할 것이다. 출력 노드들 중 하나의 출력 노드(sout 또는 soutb) 상의 전압이 임계치에 도달하여 교차 커플링된 트랜지스터들 중 하나의 트랜지스터(P2 또는 P3)를 온 상태로 전환하고 대응하는 트랜지스터들 중 하나의 트랜지스터(N3 또는 N4)를 오프 상태로 전환한다면, 노드들 중 대응하는 하나의 노드(sout 또는 soutb)가 Vdd에 커플링될 것이다. 출력 노드(sout 또는 soutb)에 교차 커플링되고 Vdd에 커플링된 다른 쌍의 트랜지스터들(P1/N3 또는 P2/N4)은 PMOS 트랜지스터가 오프 상태 그리고 NMOS 트랜지스터가 전도 상태로 있을 것이다. 이에 따라, 출력 노드들 중 하나의 출력 노드(sout 또는 soutb)는 하이 상태로 래치되고 다른 출력 노드는 방전될 것이며, 따라서 sout와 soutb 간의 전압 차는 더 증폭될 것이다.
도 2는 다른 종래의 CLSA(200)를 나타낸다. 도 2를 참조하면, CLSA(200)는 NMOS 트랜지스터들(N1-N5), PMOS 트랜지스터들(P1-P6) 및 커패시터들(C1, C2)을 포함한다. CLSA(200)는 차동 입력들(BIT, BITB)을 수신하고, 신호(SENSE)를 감지하며, 전원 전압(Vdd)에 커플링된다. CLSA(200)의 동작은 CLSA(100)의 동작과 유사하다. 그러나 CLSA(200)는 차동 입력들(BIT, BITB)이 (감지 신호(SENSE)가 낮은 경우) 감지 동작의 트리거 이전에 (CLSA(100)에는 존재하지 않는) PMOS 트랜지스터들(P5, P6)을 통해 노드들(sa, sab)에 커플링된다는 점에서 CLSA(100)와 상이하며, 이점은 CLSA(100)에 비해 CLSA(200)의 감도를 높일 수 있다.
이와 같이 CLSA(100)와 CLSA(200)는 서로 다른 방식들로 전압 차들을 감지하도록 구성된다. 또한, CLSA(200)는 CLSA(100)보다 더 큰 감도를 달성할 수 있지만, 다만 감지 증폭기의 레이아웃 면적, 전력 소비 및 누설을 증가시킬 수 있는 추가 PMOS 트랜지스터들을 추가하는 비용이 든다.
예시적인 실시예들은 전류 래치형 감지 증폭기들, 관련된 회로들 및 방법들에 관한 것이다.
이에 따라, 실시예는 각각 제 1 비트 라인 및 제 2 비트 라인에 커플링되며, 제 1 위상에서는 상기 감지 증폭기의 제 1 출력 노드 및 제 2 출력 노드에 상기 제 1 비트 라인 및 상기 제 2 비트 라인을 커플링하고 제 2 위상에서는 상기 제 1 출력 노드 및 상기 제 2 출력 노드를 분리하도록 구성되는 제 1 트랜지스터 및 제 2 트랜지스터; 및 각각 상기 제 1 비트 라인 및 상기 제 2 비트 라인에 커플링되는 게이트들을 갖고 상기 제 2 출력 노드 및 상기 제 1 출력 노드의 전류 경로들에 커플링되며, 상기 제 2 위상 동안 활성화되도록 구성되는 제 3 트랜지스터 및 제 4 트랜지스터를 포함하는 전류 래치형 감지 증폭기를 포함할 수 있다.
다른 실시예는 감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하는 단계; 제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하는 단계; 및 상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키는 단계를 포함하는, 두 비트 라인들 간의 차이를 감지하는 방법에 관한 것이다.
다른 실시예는 감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하기 위한 수단; 제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하기 위한 수단; 및 상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키기 위한 수단을 포함하는, 두 비트 라인들 간의 차이를 감지하기 위한 장치에 관한 것이다.
다른 실시예는 감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하기 위한 단계; 제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하기 위한 단계; 및 상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키기 위한 단계를 포함하는, 두 비트 라인들 간의 차이를 감지하는 방법에 관한 것이다.
실시예들 및 그에 수반되는 이점들 중 다수의 이점의 더욱 완벽한 이해는 이들이 실시예들의 한정이 아닌 예시만을 위해 제시되는 첨부 도면들과 관련하여 고려되는 경우의 다음의 상세한 설명을 참조로 더 잘 이해될 때 쉽게 달성될 것이다.
도 1은 종래의 전류 래치형 감지 증폭기(CLSA)를 나타낸다.
도 2는 다른 종래의 전류 래치형 감지 증폭기(CLSA)를 나타낸다.
도 3은 적어도 일 실시예에 따른 전류 래치형 감지 증폭기(CLSA)를 나타낸다.
도 4는 예시적인 방법에 대한 흐름도를 나타낸다.
특정 실시예들에 관련된 다음의 설명 및 관련 도면들에서 양상들이 개시된다. 본 발명의 범위를 벗어나지 않으면서 대안적인 실시예들이 안출될 수 있다. 추가로, 잘 알려진 엘리먼트들은 개시된 실시예들의 관련 세부항목들을 모호하게 하지 않도록 상세히 설명되지 않거나 생략될 것이다.
"예시적인"이라는 단어는 본 명세서에서 "예시, 실례 또는 예증으로서 쓰이는 것"을 의미하는데 사용된다. 본 명세서에서 "예시적인" 것으로서 설명되는 어떠한 실시예도 다른 실시예들에 비해 반드시 바람직하거나 유리한 것으로 해석되는 것은 아니다. 마찬가지로, "실시예들"이라는 용어는 모든 실시예들이 개시된 특징, 이점 또는 동작 모드를 포함할 것을 요구하는 것은 아니다.
본 명세서에서 사용되는 용어는 특정 실시예들을 설명할 목적일 뿐이며 실시예들의 한정인 것으로 의도되지는 않는다. 본 명세서에서 사용되는 바와 같이, "하나의"("a", "an" 및 "the")라는 단수 형태들은 문맥상 명백하게 달리 표시하지 않는 한, 복수 형태들도 포함하는 것으로 의도된다. 또한, "포함하는"("comprises", "comprising,", "includes" 및/또는 "including")이라는 용어들은 본 명세서에서 사용될 때, 언급되는 특징들, 정수들, 단계들, 동작들, 엘리먼트들 및/또는 컴포넌트들의 존재를 특정하지만, 하나 또는 그보다 많은 다른 특징들, 정수들, 단계들, 동작들, 엘리먼트들, 컴포넌트들, 및/또는 이들의 그룹들의 존재 또는 부가를 배제하는 것은 아닌 것으로 이해될 것이다.
또한, 많은 실시예들은 예를 들어, 컴퓨팅 디바이스의 엘리먼트들에 의해 수행될 동작들의 시퀀스들에 관해 설명된다. 본 명세서에서 설명되는 다양한 동작들은 특정 회로들(예를 들어, 주문형 집적 회로(ASIC: application specific integrated circuit)들)에 의해, 하나 또는 그보다 많은 프로세서들에 의해 실행되는 프로그램 명령들에 의해, 또는 이 둘의 조합에 의해 수행될 수 있는 것으로 인식될 것이다. 추가로, 본 명세서에서 설명되는 동작들의 이러한 시퀀스는 실행시 연관된 프로세서로 하여금 본 명세서에서 설명되는 기능을 수행하게 할 대응하는 한 세트의 컴퓨터 명령들이 저장된 임의의 형태의 컴퓨터 판독 가능 저장 매체 내에 그 전체가 구현되는 것으로 간주될 수 있다. 따라서 실시예들의 다양한 양상들은 다수의 다양한 형태들로 구현될 수 있으며, 이들 모두 청구 대상의 범위 내에 있는 것으로 여겨졌다. 또한, 본 명세서에서 설명되는 실시예들 각각에 대해, 이러한 임의의 실시예들의 대응하는 형태는 본 명세서에서, 예를 들어 설명되는 동작을 수행"하도록 구성된 로직"으로서 설명될 수 있다.
도 3은 적어도 일 실시예에 따른 이중 감지 전류 래치 감지 증폭기(DSCLSA: dual sensing current latch sense amplifier)(300)를 나타낸다. 도 3을 참조하면, DSCLSA(300)는 NMOS 트랜지스터들(N1-N5), PMOS 트랜지스터들(P1-P4) 및 커패시터들(C1, C2)을 포함한다. DSCLSA(300)는 차동 비트 라인 입력들(BIT, BITB)을 수신하고, 신호(SENSE)를 감지하며, 전원 전압(Vdd)에 커플링된다. 앞에서 논의된 바와 같이, 비트 라인들은 메모리 어레이의 다수의 비트 셀들에 커플링될 수 있다. 비트 셀이 판독되는 것으로 선택된 이후의 적절한 시간에 감지 신호(SENSE)가 트리거될 수 있도록 메모리 판독 동작이 DSCLSA(300)에 협조될 수 있다. 메모리 어드레싱, 판독 및 기록 동작들을 위한 다양한 제어 회로들은 잘 알려져 있으며 본 명세서에서는 설명되지 않을 것이다.
도 3에 예시된 바와 같이, DSCLSA(300)가 트리거되기 전에 (차동 증폭기로 간주될 수 있는) 교차 커플링된 반전된 증폭기들(P1/N3, P2/N4)의 드레인 단자의 sout 및 soutb에 그리고 각각 PMOS 트랜지스터들(P1, P2)의 게이트들에 BIT/BITB 사이의 임의의 차동 전압이 제공된다. sout 및 soutb에서의 차동 전압은 또한 NMOS 트랜지스터들(N3, N4)의 게이트들에 제공된다.
도 3을 참조하면, 비트 라인(BIT, BITB)의 전압 차는 또한 NMOS 트랜지스터들(N1, N2)의 게이트들에 각각 인가되며, 또한 PMOS 트랜지스터들(P3, P4)의 소스 입력들에 각각 인가된다. 감지 신호(SENSE)는 NMOS 트랜지스터(N5) 및 PMOS 트랜지스터들(P3, P4)의 게이트들에 인가된다. 이제 더 상세히 설명되는 바와 같이, DSCLSA(300)는 sout 및 soutb에서의 전압 차를 두 가지 서로 다른 방식들로 증폭시킬 수 있기 때문에 DSCLSA(300)는 "이중 감지형"이며, 이는 서로 보강하고 DSCLSA(300)의 감도를 증가시킨다.
DSCLSA(300)를 트리거하기 전에 제 1 위상에서, 감지 신호(SENSE)가 로우 로직 레벨 또는 로직 "0"일 때, 적어도 부분적으로는 노드들(sout, soutb) 사이에 차동 전압이 이미 발생했을 수도 있는 것으로 인식될 것이다. 이는 감지 신호(SENSE)가 더 낮은 로직 레벨로 설정될 때 PMOS 트랜지스터들(P3, P4)이 게이트됨으로써, BIT를 노드(sout)에 그리고 BITB를 노드(soutb)에 커플링하기 때문이다.
DSCLSA(300)가 트리거될 때 제 2 위상에서는, 감지 신호(SENSE)가 더 낮은 로직 레벨에서 더 높은 로직 레벨 또는 "1"로 전이한다. PMOS 트랜지스터들(P3, P4)은 "오프" 상태로 전이하는 반면, NMOS 트랜지스터(N5)는 "온" 상태로 전이한다. 위에서 언급한 바와 같이, 차동 비트 라인 입력들(BIT, BITB)은 NMOS 트랜지스터들(N1, N2)의 게이트들에 커플링된다. 이에 따라, 트랜지스터(N5)가 온 상태로 전환될 때, NMOS 트랜지스터들(N1, N2)의 게이트들에 인가되는 차동 전압은 각각 N1과 N2에서 서로 다른 전류들을 야기한다. NMOS 트랜지스터들(N1, N2)에서의 서로 다른 전류들은 각각 트랜지스터들(N3, N4)을 통해 커패시터들(C1, C2)을 반전시킴으로써 노드들(sout, soutb)에서의 차동 전압을 증가시킨다.
따라서 DSCLSA(300)에 의해 증폭되는 sout와 soutb에서의 전압 차는 감지 신호(SENSE)가 더 높은 로직 레벨로 전이할 때 결정된 차동 전압을 향상시키는, 더 낮은 로직 레벨에서 더 높은 로직 레벨로의 감지 신호(SENSE)의 전이 이전에 발생하는 초기 차동 전압을 기초로 한다. 또한, 종래의 CLSA(100)에 비해, 컴포넌트들의 수 증가 없이 그리고 DSCLSA(300)의 레이아웃에 사용된 면적의 증가 없이 향상된 감도의 DSCLSA(300)가 제공된다. 추가로, 도 2의 CLSA(200) 내에 존재하는 제 5 PMOS 트랜지스터 및 제 6 PMOS 트랜지스터(P5, P6)가 DSCLSA(300) 내에 포함될 필요가 없다. 따라서 DSCLSA(300)는 도 2의 CLSA(200)에 비해 물리적 공간을 덜 차지하고 전력을 덜 사용하며 누설이 더 적을 수 있다.
예를 들어, 도 3을 참조하면, 감지 신호(SENSE)가 더 낮은 로직 레벨로 설정되고, BITB에서의 비트 라인 전압은 BIT에서의 비트 라인 전압과 동일하다고 가정한다. 다음에, 메모리 동작 동안 BITB에서의 비트 라인 전압은 주어진 양(예를 들어, 20㎷)으로 하락한다고 가정한다. BIT 및 BITB 비트 라인 전압들은 감지 신호(SENSE)가 더 높은 로직 레벨로 전이할 때까지 각각 PMOS 트랜지스터들(P4, P3)을 통과한다. 따라서 감지 신호(SENSE)가 더 높은 로직 레벨로 전이하기 전에 sout 및 soutb가 서로 다른 전압들로 설정된다. 예를 들어, 이는 감지 신호(SENSE)에 의해 DSCLSA(300)가 트리거되고 출력(sout, soutb)이 판독되기 이전의 판독 동작 동안일 수 있다. 또한, 더 높은 로직 레벨로의 감지 신호(SENSE)의 전이 이전에 트랜지스터(N5)가 비-전도 또는 "오프" 상태가 될 것이므로, C1 및 C2는 각각 N1/N3 및 N4/N2를 통하는 방전 경로를 갖지 않는 것으로 인식될 것이다.
신호(SENSE)가 더 높은 로직 레벨로 전이하여 DSCLSA(300)를 트리거하면, 트랜지스터들(P3, P4)은 오프 상태로 전환되고, 트랜지스터(N5)는 온 상태로 전환됨으로써, 커패시터들(C1, C2)에 각각 트랜지스터(N5)를 통하는 전류 경로 및 트랜지스터들(N1/N3, N2/N4)을 통하는 방전 경로가 제공된다. 추가로, sout와 soutb 사이에 이미 발생한 전압 차가 N1 및 N2의 게이트들에 제공된다. N1 및 N2의 게이트들에서의 이러한 차동 전압은 N1과 N2를 통해 서로 다른 전류들이 흐르게 하며, 이는 차동 입력들(BIT, BITB) 상의 전압들이 서로 다르다면 N1 및 N2의 게이트들을 통하는 전류가 서로 다를 것이므로 sout 및 soutb에서의 초기 전압 차를 보강한다. 커패시터들(C1, C2)이 서로 다른 레이트들로 방전될 것이므로 N1/N3과 N2/N4를 통하는 서로 다른 전류 흐름들은 출력 노드들(sout, soutb) 간의 전압 차가 증가하게 할 것이다.
예를 들어 제 1 위상에서는, 위에서 논의된 바와 같이 DSCLSA(300)가 트리거되기 전에 BIT와 BITB 간의 차는 20㎷라고 가정한다. 트랜지스터들(P3, P4)은 모두 온 상태이므로 이러한 초기 전압 차가 sout 및 soutb에 제공될 것이다. 구체적으로, BIT 상의 전압은 트랜지스터(P4)를 통해 노드(sout)에 커플링될 것이고 BITB 상의 전압은 트랜지스터(P3)를 통해 노드(soutb)에 커플링될 것이다. 제 2 위상에서, DSCLSA(300)가 트리거되면(즉, SENSE가 하이 레벨로 전이하면), 트랜지스터(N5)는 온 상태로 전환되고 N1와 N2를 통해 전류가 흐를 수 있다. BIT 상에서의 더 높은 전압 때문에, N2를 통해 흐르는 전류는 N1의 전류보다 더 클 것이다. 노드(soutb)에 커플링된 C2 상의 전하는 노드(sout)에 커플링된 C1보다 더 높은 레이트로 방전될 것이므로, 이는 결국 soutb와 sout 사이에 이미 설정된 차이를 강화할 것이다.
따라서 2개의 별개의 위상들(즉, SENSE가 하이 레벨로 전이하기 전과 후 모두)에 의한 비트 라인 전압 차에 응답하여 sout과 soutb에서의 전압 차가 발생할 수 있다. 이는 감지 증폭기의 레이아웃 면적을 증가시킬 수 있는 (예를 들어, 도 2에서와 같은) 추가 트랜지스터들을 포함하지 않으면서 달성된다.
실시예들은 본 명세서에 개시된 프로세스들, 기능들 및/또는 알고리즘들을 수행하기 위한 다양한 방법들을 포함할 수 있는 것으로 인식될 것이다. 예를 들어, 도 4에 예시된 바와 같이, 실시예는 감지 증폭기에서 전압 차를 감지하는 방법을 포함할 수 있다. 예를 들어, 이 방법은 감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 제 1 출력 노드(예를 들어, sout)에 제 1 비트 라인(예를 들어, BIT)을 그리고 제 2 출력 노드(soutb)에 제 2 비트 라인(예를 들어, BITB)을 커플링하는 단계를 포함할 수 있다(블록(402)). 제 2 위상 동안, 제 1 비트 라인이 제 1 출력 노드로부터 디커플링되고 제 2 비트 라인이 제 2 출력 노드로부터 디커플링된다(블록(404)). 그 다음, 제 2 위상에서 제 2 비트 라인(BITB) 상의 전압을 기초로 제 1 출력 노드(sout)를 그리고 제 1 비트 라인 상의 전압을 기초로 제 2 출력 노드(soutb)를 방전시킴으로써 (sout와 soutb 사이의) 초기 차동 전압이 증폭될 수 있다(블록(406)). 위에서 논의된 바와 같이, 제 2 위상에서 트랜지스터들(P3, P4)은 교차 커플링된 인버터들(P1/N3, P2/N4)의 출력 노드들/게이트들로부터 비트 라인들을 디커플링하며, 이는 공통 출력/게이트들에 임의의 차동 전압을 남긴다. 또한, 제 2 위상 동안에 트랜지스터(N5)가 활성화되며, 이는 P1 또는 P2가 게이트 오프된다면 인버터들을 통해 또는 적어도 N3/N4를 통해 전류가 흘러 출력 노드들을 방전시킬 수 있다는 점에서 감지 증폭기를 활성화한다. 기본적으로, 더 높은 전압 노드(sout/soutb)와 직렬로 커플링된 트랜지스터(N1 /N2)의 게이트에 (초기 차동 전압의) 더 낮은 전압이 인가될 것이고 더 낮은 전압 노드(sout/soutb)와 직렬로 커플링된 트랜지스터(N1/N2)의 게이트에 더 높은 전압이 인가될 것이므로, 전압 차는 증폭될 것이다. 따라서 출력 노드들의 전류 경로에 있는 트랜지스터들의 게이트들에 반대의 차동 전압이 인가된다.
도 4의 흐름도에 예시된 방법은 단지 일 실시예일 뿐이며 다양한 실시예들을 설명된 예들로 한정하는 것으로 의도되지는 않는 것으로 인식될 것이다. 예를 들어, 본 명세서에서 논의된 다른 기능 양상들/동작들의 시퀀스가 이미 설명된 동작들에 대한 대안들을 포함하여 도 4와 관련하여 논의된 동작들에 추가될 수 있다.
해당 기술분야에서 통상의 지식을 가진 자들은 정보 및 신호들이 다양한 다른 기술들 및 기법들 중 임의의 것을 이용하여 표현될 수 있음을 이해할 것이다. 예를 들어, 상기 설명 전반에 걸쳐 참조될 수 있는 데이터, 명령들, 지시들, 정보, 신호들, 비트들, 심벌들 및 칩들은 전압들, 전류들, 전자파들, 자기 필드들 또는 자기 입자들, 광 필드들 또는 광 입자들, 또는 이들의 임의의 조합으로 표현될 수 있다.
또한, 본 명세서에 개시된 실시예들과 관련하여 설명된 다양한 예시적인 로직 블록들, 모듈들, 회로들 및 알고리즘 단계들은 전자 하드웨어, 컴퓨터 소프트웨어, 또는 이 둘의 조합들로 구현될 수 있든 것으로 인식될 것이다. 이러한 하드웨어와 소프트웨어의 상호 호환성을 명확히 설명하기 위해, 각종 예시적인 컴포넌트들, 블록들, 모듈들, 회로들 및 단계들은 일반적으로 이들의 기능과 관련하여 위에서 설명되었다. 이러한 기능이 하드웨어로 구현되는지 아니면 소프트웨어로 구현되는지는 전체 시스템에 부과된 설계 제약들 및 특정 애플리케이션에 좌우된다. 해당 기술분야에서 통상의 지식을 가진 자들은 설명된 기능을 특정 애플리케이션마다 다른 방식들로 구현할 수도 있지만, 이러한 구현 결정들이 본 발명의 범위를 벗어나게 하는 것으로 해석되지 않아야 한다.
하나 또는 그보다 많은 예시적인 실시예들에서, 설명된 기능들은 하드웨어, 소프트웨어, 펌웨어, 또는 이들의 임의의 조합으로 구현될 수 있다. 소프트웨어로 구현된다면, 이 기능들은 컴퓨터 판독 가능 매체 상에 하나 또는 그보다 많은 명령들 또는 코드로서 저장되거나 이를 통해 전송될 수 있다. 컴퓨터 판독 가능 매체는 한 장소에서 다른 장소로 컴퓨터 프로그램의 전달을 용이하게 하는 임의의 매체를 포함하는 통신 매체 및 컴퓨터 저장 매체를 모두 포함한다. 저장 매체는 컴퓨터에 의해 액세스 가능한 임의의 이용 가능한 매체일 수 있다. 한정이 아닌 예시로, 이러한 컴퓨터 판독 가능 매체는 RAM, ROM, EEPROM, CD-ROM, 플래시 드라이브와 같은 고체 상태 메모리, 또는 다른 광 디스크 저장소, 자기 디스크 저장소 또는 다른 자기 저장 디바이스들, 또는 명령들이나 데이터 구조들의 형태로 원하는 프로그램 코드를 전달 또는 저장하는데 사용될 수 있으며 컴퓨터에 의해 액세스 가능한 임의의 다른 매체를 포함할 수 있다. 또한, 임의의 접속이 컴퓨터 판독 가능 매체로 적절히 지칭된다. 본 명세서에서 사용된 것과 같은 디스크(disk 및 disc)는 콤팩트 디스크(CD: compact disc), 레이저 디스크(laser disc), 광 디스크(optical disc), 디지털 다기능 디스크(DVD: digital versatile disc), 플로피 디스크(floppy disk) 및 블루레이 디스크(blu-ray disc)를 포함하며, 디스크(disk)들은 보통 데이터를 자기적으로 재생하는 반면, 디스크(disc)들은 데이터를 레이저들에 의해 광학적으로 재생한다. 상기의 조합들 또한 컴퓨터 판독 가능 매체의 범위 내에 포함되어야 한다.
예를 들어 도 3에 예시된 것과 같은 감지 증폭기들은 모바일 전화, 휴대용 컴퓨터, 핸드헬드 개인 통신 시스템(PCS: hand-held personal communication system) 유닛, 개인 디지털 보조기기(PDA)들과 같은 휴대용 데이터 유닛들, GPS 가능 디바이스들, 네비게이션 디바이스들, 셋톱박스들, 뮤직 플레이어들, 비디오 플레이어들, 엔터테인먼트 유닛들, 검침(meter reading) 장비와 같은 고정 위치 데이터 유닛들, 또는 데이터나 컴퓨터 명령들을 저장 또는 검색하는 임의의 다른 디바이스, 또는 이들의 임의의 조합 내에 포함될 수 있는 것으로 인식될 것이다. 따라서 실시예들은 본 명세서에 개시된 것과 같은 감지 증폭기들을 포함하는 임의의 디바이스를 포함할 수 있다.
또한, 메모리 디바이스들에 대한 다양한 실시예들은 본 명세서에 개시된 바와 같은 다수의 감지 증폭기들을 포함할 수 있는 것으로 인식될 것이다. 따라서 상기 개시의 부분들이 감지 증폭기를 별개로 논의하더라도, 다양한 실시예들은 메모리 셀들의 어레이들과 다수의 감지 증폭기들을 포함하는 메모리 디바이스들과 같은, 감지 증폭기가 통합되는 디바이스들을 포함할 수 있는 것으로 인식될 것이다.
위에서 개시된 디바이스들과 방법들은 컴퓨터 판독 가능 매체 상에 저장된 GDSII 및 GERBER 컴퓨터 파일들로 설계 및 구성될 수 있다. 그리고 이러한 파일들은 이러한 파일들을 기초로 디바이스들을 제작하는 제작 핸들러에 제공된다. 결과물들은 다음에 반도체 다이로 절단되어 반도체 칩으로 패키지화되는 반도체 웨이퍼들이다. 다음에 칩들은 위에서 설명된 디바이스들에 이용된다.
이에 따라, 실시예들은 프로세서에 의해 실행될 때 프로세서 및 임의의 다른 협력 엘리먼트들을, 본 명세서에서 설명된 기능들을 명령들에 의해 제공되는 대로 수행하기 위한 기계로 변환하는 명령들을 구현하는 기계 판독 가능 매체 또는 컴퓨터 판독 가능 매체를 포함할 수 있다. 따라서 본 발명의 범위는 설명된 예시들로 한정되지 않으며, 본 명세서에서 설명된 기능을 수행하기 위한 임의의 수단이 실시예들에 포함된다.
상기의 개시는 예시적인 실시예들을 보여주지만, 본 발명의 범위를 벗어나지 않으면서 첨부된 청구항들에 의해 정의된 대로 다양한 변경들 및 수정들이 이루어질 수 있다는 점에 유의해야 한다. 본 명세서에서 설명된 실시예들에 따른 기능들, 단계들 및/또는 동작들은 어떠한 특정 순서로 수행될 필요는 없다. 더욱이, 실시예들의 엘리먼트들은 단수로 설명 또는 청구될 수 있지만, 단수로의 한정이 명시적으로 언급되지 않는 한 다수가 고려된다.

Claims (35)

  1. 전류 래치형(latched) 감지 증폭기로서,
    각각 제 1 비트 라인 및 제 2 비트 라인에 커플링되며, 제 1 위상에서는 상기 감지 증폭기의 제 1 출력 노드 및 제 2 출력 노드에 상기 제 1 비트 라인 및 상기 제 2 비트 라인을 커플링하고 제 2 위상에서는 상기 제 1 출력 노드 및 상기 제 2 출력 노드를 분리하도록 구성되는 제 1 트랜지스터 및 제 2 트랜지스터; 및
    각각 상기 제 1 비트 라인 및 상기 제 2 비트 라인에 커플링되는 게이트들을 갖고 상기 제 2 출력 노드 및 상기 제 1 출력 노드의 전류 경로들에 커플링되며, 상기 제 2 위상 동안 활성화되도록 구성되는 제 3 트랜지스터 및 제 4 트랜지스터를 포함하는,
    전류 래치형 감지 증폭기.
  2. 제 1 항에 있어서,
    상기 제 1 트랜지스터와 상기 제 2 트랜지스터는 PMOS 트랜지스터들인,
    전류 래치형 감지 증폭기.
  3. 제 2 항에 있어서,
    상기 제 3 트랜지스터와 상기 제 4 트랜지스터는 NMOS 트랜지스터들인,
    전류 래치형 감지 증폭기.
  4. 제 3 항에 있어서,
    감지 입력에 커플링되는 게이트를 가지며 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터와 공급 전압의 저전압 버스 사이에 커플링되는 제 5 트랜지스터를 더 포함하며,
    상기 제 5 트랜지스터는 상기 제 1 위상 동안에는 상기 제 3 트랜지스터와 상기 제 4 트랜지스터를 통한 전류 흐름을 막고 상기 제 2 위상 동안에는 상기 제 3 트랜지스터와 상기 제 4 트랜지스터를 통한 전류 흐름을 허용하도록 구성되는,
    전류 래치형 감지 증폭기.
  5. 제 4 항에 있어서,
    교차 커플링된 제 1 인버터 및 제 2 인버터를 더 포함하며,
    상기 제 1 인버터는 상기 공급 전압의 고전압 버스와 상기 제 3 트랜지스터 사이에 커플링되고,
    상기 제 2 인버터는 상기 공급 전압의 고전압 버스와 상기 제 4 트랜지스터 사이에 커플링되는,
    전류 래치형 감지 증폭기.
  6. 제 5 항에 있어서,
    상기 제 1 인버터 및 상기 제 2 인버터는 각각 공통 게이트 입력을 공유하는 NMOS 트랜지스터에 커플링된 PMOS 트랜지스터를 포함하고,
    상기 제 1 인버터의 공통 게이트는 상기 제 1 트랜지스터 및 상기 제 1 출력 노드에 커플링되며,
    상기 제 2 인버터의 공통 게이트는 상기 제 2 트랜지스터 및 상기 제 2 출력 노드에 커플링되는,
    전류 래치형 감지 증폭기.
  7. 제 6 항에 있어서,
    상기 제 1 출력 노드 및 상기 저전압 버스에 커플링되는 제 1 커패시터 및 상기 제 2 출력 노드와 상기 저전압 버스 사이에 커플링되는 제 2 커패시터를 더 포함하는,
    전류 래치형 감지 증폭기.
  8. 제 1 항에 있어서,
    상기 제 1 위상은 상기 감지 증폭기에 수신되는 감지 신호가 제 1 로직 레벨인 기간에 대응하고,
    상기 제 2 위상은 상기 감지 신호가 제 2 로직 레벨인 기간에 대응하는,
    전류 래치형 감지 증폭기.
  9. 제 8 항에 있어서,
    상기 제 1 로직 레벨은 로우(low) 로직 레벨이고 상기 제 2 로직 레벨은 하이(high) 로직 레벨인,
    전류 래치형 감지 증폭기.
  10. 제 9 항에 있어서,
    상기 감지 신호는 상기 제 1 트랜지스터 및 상기 제 2 트랜지스터의 게이트들에 커플링되는,
    전류 래치형 감지 증폭기.
  11. 제 1 항에 있어서,
    상기 감지 증폭기는 셋톱박스, 뮤직 플레이어, 비디오 플레이어, 엔터테인먼트 유닛, 네비게이션 디바이스, 모바일 전화, 휴대용 컴퓨터, 핸드헬드 개인 통신 시스템(PCS: hand-held personal communication system) 유닛들, 통신 디바이스, 개인 디지털 보조기기(PDA: personal digital assistant), 고정 위치 데이터 유닛 및 컴퓨터로 구성된 그룹으로부터 선택된 전자 디바이스에 통합되는,
    전류 래치형 감지 증폭기.
  12. 제 1 항에 있어서,
    상기 감지 증폭기는 다수의 감지 증폭기들을 포함하는 메모리 어레이에 통합되는,
    전류 래치형 감지 증폭기.
  13. 두 비트 라인들 간의 차이를 감지하는 방법으로서,
    감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하는 단계;
    제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하는 단계; 및
    상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키는 단계를 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  14. 제 13 항에 있어서,
    상기 제 1 위상 동안 감지 입력에 커플링된 트랜지스터를 통해 상기 감지 증폭기를 비활성화하는 단계; 및
    상기 제 2 위상 동안 상기 트랜지스터를 통해 상기 감지 증폭기를 활성화하는 단계를 더 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  15. 제 14 항에 있어서,
    상기 감지 입력은 상기 제 1 위상 동안에는 로우 로직 상태이고 상기 제 2 위상 동안에는 하이 로직 상태인,
    두 비트 라인들 간의 차이를 감지하는 방법.
  16. 제 15 항에 있어서,
    상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 하나의 출력 노드가 임계치에 도달할 때, 상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 다른 하나의 출력 노드를 공급 전압에 커플링하는 단계를 더 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  17. 제 16 항에 있어서,
    상기 제 1 출력 노드는 상기 제 2 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되고,
    상기 제 2 출력 노드는 상기 제 1 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  18. 제 17 항에 있어서,
    트랜지스터는 상기 제 1 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 막고 상기 제 2 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 허용하도록 구성되는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  19. 제 13 항에 있어서,
    제 1 트랜지스터 및 제 2 트랜지스터는 상기 제 1 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터 상기 감지 증폭기의 출력 노드들로 상기 초기 차동 전압을 전달하고,
    상기 제 1 트랜지스터 및 상기 제 2 트랜지스터는 상기 제 2 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터의 상기 초기 차동 전압을 차단하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  20. 두 비트 라인들 간의 차이를 감지하기 위한 장치로서,
    감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하기 위한 수단;
    제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하기 위한 수단; 및
    상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키기 위한 수단을 포함하는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  21. 제 20 항에 있어서,
    상기 제 1 위상 동안 감지 입력에 커플링된 트랜지스터를 통해 상기 감지 증폭기를 비활성화하기 위한 수단; 및
    상기 제 2 위상 동안 상기 트랜지스터를 통해 상기 감지 증폭기를 활성화하기 위한 수단을 더 포함하는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  22. 제 21 항에 있어서,
    상기 감지 입력은 상기 제 1 위상 동안에는 로우 로직 상태이고 상기 제 2 위상 동안에는 하이 로직 상태인,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  23. 제 20 항에 있어서,
    상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 하나의 출력 노드가 임계치에 도달할 때, 상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 다른 하나의 출력 노드를 공급 전압에 커플링하기 위한 수단을 더 포함하는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  24. 제 23 항에 있어서,
    상기 제 1 출력 노드는 상기 제 2 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되고,
    상기 제 2 출력 노드는 상기 제 1 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  25. 제 24 항에 있어서,
    트랜지스터는 상기 제 1 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 막고 상기 제 2 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 허용하도록 구성되는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  26. 제 20 항에 있어서,
    제 1 트랜지스터 및 제 2 트랜지스터는 상기 제 1 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터 상기 감지 증폭기의 출력 노드들로 상기 초기 차동 전압을 전달하고,
    상기 제 1 트랜지스터 및 상기 제 2 트랜지스터는 상기 제 2 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터의 상기 초기 차동 전압을 차단하는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  27. 제 20 항에 있어서,
    상기 장치는 셋톱박스, 뮤직 플레이어, 비디오 플레이어, 엔터테인먼트 유닛, 네비게이션 디바이스, 모바일 전화, 휴대용 컴퓨터, 핸드헬드 개인 통신 시스템(PCS) 유닛들, 통신 디바이스, 개인 디지털 보조기기(PDA), 고정 위치 데이터 유닛 및 컴퓨터로 구성된 그룹으로부터 선택된 전자 디바이스에 통합되는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  28. 제 20 항에 있어서,
    상기 장치는 메모리 어레이에 통합되는,
    두 비트 라인들 간의 차이를 감지하기 위한 장치.
  29. 두 비트 라인들 간의 차이를 감지하는 방법으로서,
    감지 증폭기에 초기 차동 전압을 공급하기 위해 제 1 위상에서 상기 감지 증폭기의 제 1 출력 노드에 제 1 비트 라인을 그리고 상기 감지 증폭기의 제 2 출력 노드에 제 2 비트 라인을 커플링하기 위한 단계;
    제 2 위상 동안 상기 제 1 출력 노드로부터 상기 제 1 비트 라인을 그리고 상기 제 2 출력 노드로부터 상기 제 2 비트 라인을 디커플링하기 위한 단계; 및
    상기 제 2 위상에서 상기 제 2 비트 라인 상의 전압을 기초로 상기 제 1 출력 노드를 그리고 상기 제 1 비트 라인 상의 전압을 기초로 상기 제 2 출력 노드를 방전시킴으로써 상기 초기 차동 전압을 증폭시키기 위한 단계를 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  30. 제 29 항에 있어서,
    상기 제 1 위상 동안 감지 입력에 커플링된 트랜지스터를 통해 상기 감지 증폭기를 비활성화하기 위한 단계; 및
    상기 제 2 위상 동안 상기 트랜지스터를 통해 상기 감지 증폭기를 활성화하기 위한 단계를 더 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  31. 제 30 항에 있어서,
    상기 감지 입력은 상기 제 1 위상 동안에는 로우 로직 상태이고 상기 제 2 위상 동안에는 하이 로직 상태인,
    두 비트 라인들 간의 차이를 감지하는 방법.
  32. 제 29 항에 있어서,
    상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 하나의 출력 노드가 임계치에 도달할 때, 상기 제 1 출력 노드 또는 상기 제 2 출력 노드 중 다른 하나의 출력 노드를 공급 전압에 커플링하기 위한 단계를 더 포함하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  33. 제 32 항에 있어서,
    상기 제 1 출력 노드는 상기 제 2 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되고,
    상기 제 2 출력 노드는 상기 제 1 출력 노드에 커플링된 트랜지스터들의 게이트들에 교차 커플링되는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  34. 제 33 항에 있어서,
    트랜지스터는 상기 제 1 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 막고 상기 제 2 위상에서는 상기 제 1 출력 노드와 상기 제 2 출력 노드의 방전을 허용하도록 구성되는,
    두 비트 라인들 간의 차이를 감지하는 방법.
  35. 제 29 항에 있어서,
    제 1 트랜지스터 및 제 2 트랜지스터는 상기 제 1 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터 상기 감지 증폭기의 출력 노드들로 상기 초기 차동 전압을 전달하고,
    상기 제 1 트랜지스터 및 상기 제 2 트랜지스터는 상기 제 2 위상 동안 상기 제 1 비트 라인 및 상기 제 2 비트 라인으로부터의 상기 초기 차동 전압을 차단하는,
    두 비트 라인들 간의 차이를 감지하는 방법.
KR1020127027917A 2010-03-25 2011-03-22 이중 감지 전류 래치형 감지 증폭기 KR101542164B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/731,623 US10242720B2 (en) 2010-03-25 2010-03-25 Dual sensing current latched sense amplifier
US12/731,623 2010-03-25
PCT/US2011/029479 WO2011119643A1 (en) 2010-03-25 2011-03-22 Dual sensing current latched sense amplifier

Publications (2)

Publication Number Publication Date
KR20130026434A true KR20130026434A (ko) 2013-03-13
KR101542164B1 KR101542164B1 (ko) 2015-08-05

Family

ID=43881207

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127027917A KR101542164B1 (ko) 2010-03-25 2011-03-22 이중 감지 전류 래치형 감지 증폭기

Country Status (9)

Country Link
US (1) US10242720B2 (ko)
EP (1) EP2550654B1 (ko)
JP (1) JP5808387B2 (ko)
KR (1) KR101542164B1 (ko)
CN (1) CN102822896B (ko)
ES (1) ES2622867T3 (ko)
HU (1) HUE032634T2 (ko)
TW (1) TWI509628B (ko)
WO (1) WO2011119643A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190108991A (ko) * 2018-03-16 2019-09-25 에스케이하이닉스 주식회사 센스 앰프 및 이를 이용한 반도체 메모리 장치
WO2020036744A1 (en) * 2018-08-13 2020-02-20 Micron Technology, Inc. Sense amplifier with split capacitors

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9246493B2 (en) * 2012-08-01 2016-01-26 Renesas Electronics Corporation Level shift circuit and semiconductor device
JP2014102870A (ja) 2012-11-21 2014-06-05 Toshiba Corp センスアンプ回路
TWI505283B (zh) * 2013-01-25 2015-10-21 Nat Univ Tsing Hua 利用電容耦合實現動態參考電壓之感測放大器
US9158667B2 (en) * 2013-03-04 2015-10-13 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US8971124B1 (en) 2013-08-08 2015-03-03 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9741452B2 (en) * 2015-02-23 2017-08-22 Qualcomm Incorporated Read-assist circuits for memory bit cells employing a P-type field-effect transistor (PFET) read port(s), and related memory systems and methods
US10163490B2 (en) * 2015-02-23 2018-12-25 Qualcomm Incorporated P-type field-effect transistor (PFET)-based sense amplifiers for reading PFET pass-gate memory bit cells, and related memory systems and methods
CN104681054B (zh) * 2015-03-11 2017-04-19 中国科学院上海微系统与信息技术研究所 一种应用于静态随机存储器电路的灵敏放大器
CN104681055B (zh) * 2015-03-11 2017-10-27 中国科学院上海微系统与信息技术研究所 一种应用于静态随机存储器电路的高速电流灵敏放大器
US9779783B2 (en) * 2015-06-19 2017-10-03 Globalfoundries Inc. Latching current sensing amplifier for memory array
US11295788B2 (en) * 2019-08-13 2022-04-05 Ememory Technology Inc. Offset cancellation voltage latch sense amplifier for non-volatile memory
KR20220051669A (ko) * 2020-10-19 2022-04-26 에스케이하이닉스 주식회사 입출력 장치, 그의 동작 방법, 및 이를 포함하는 데이터 처리 시스템
US11670345B2 (en) * 2021-02-05 2023-06-06 Samsung Electronics Co., Ltd. Sense amplifier including pre-amplifier circuit and memory device including same
KR20230031668A (ko) 2021-08-27 2023-03-07 삼성전자주식회사 비트라인 센스 앰프 및 이를 포함하는 반도체 메모리 장치

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5472641A (en) * 1977-11-21 1979-06-11 Toshiba Corp Voltage detection circuit
US4804871A (en) 1987-07-28 1989-02-14 Advanced Micro Devices, Inc. Bit-line isolated, CMOS sense amplifier
US5228106A (en) * 1991-05-30 1993-07-13 Integrated Device Technology, Inc. Track-and-regenerate amplifiers and memories using such amplifiers
KR100256120B1 (ko) * 1993-09-22 2000-05-15 김영환 고속 감지 증폭기
JP3483634B2 (ja) 1994-11-17 2004-01-06 川崎マイクロエレクトロニクス株式会社 半導体集積回路
US5859548A (en) * 1996-07-24 1999-01-12 Lg Semicon Co., Ltd. Charge recycling differential logic (CRDL) circuit and devices using the same
KR100353471B1 (ko) * 1998-12-23 2002-11-18 주식회사 하이닉스반도체 데이터 센스 앰프
JP3463621B2 (ja) 1999-09-06 2003-11-05 富士通株式会社 ラッチ型センスアンプ
KR100321157B1 (ko) 1999-12-24 2002-03-18 박종섭 래치형 센스 앰프
AU2000224587A1 (en) * 2000-02-04 2001-08-14 Hitachi Ltd. Semiconductor device
US6934200B2 (en) * 2001-03-12 2005-08-23 Indian Institute Of Science Yield and speed enhancement of semiconductor integrated circuits using post fabrication transistor mismatch compensation circuitry
US7227798B2 (en) * 2002-10-07 2007-06-05 Stmicroelectronics Pvt. Ltd. Latch-type sense amplifier
US7263016B1 (en) * 2004-06-07 2007-08-28 Virage Logic Corporation Method and system for pre-charging and biasing a latch-type sense amplifier
US7372746B2 (en) * 2005-08-17 2008-05-13 Micron Technology, Inc. Low voltage sensing scheme having reduced active power down standby current
US7298180B2 (en) * 2005-11-17 2007-11-20 Taiwan Semiconductor Manufacturing Co., Ltd. Latch type sense amplifier
US7352640B2 (en) 2006-08-09 2008-04-01 Atmel Corporation High-speed, self-synchronized current sense amplifier
KR100864626B1 (ko) * 2007-04-02 2008-10-22 주식회사 하이닉스반도체 반도체 메모리 소자와 그의 구동 방법
US8570823B2 (en) 2010-02-18 2013-10-29 Taiwan Semiconductor Manufacturing Company, Ltd. Sense amplifier with low sensing margin and high device variation tolerance

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190108991A (ko) * 2018-03-16 2019-09-25 에스케이하이닉스 주식회사 센스 앰프 및 이를 이용한 반도체 메모리 장치
WO2020036744A1 (en) * 2018-08-13 2020-02-20 Micron Technology, Inc. Sense amplifier with split capacitors
US10998028B2 (en) 2018-08-13 2021-05-04 Micron Technology, Inc. Sense amplifier with split capacitors
US11587604B2 (en) 2018-08-13 2023-02-21 Micron Technology, Inc. Sense amplifier with split capacitors

Also Published As

Publication number Publication date
CN102822896A (zh) 2012-12-12
US10242720B2 (en) 2019-03-26
TW201203276A (en) 2012-01-16
CN102822896B (zh) 2016-02-24
TWI509628B (zh) 2015-11-21
JP5808387B2 (ja) 2015-11-10
KR101542164B1 (ko) 2015-08-05
JP2013522809A (ja) 2013-06-13
WO2011119643A1 (en) 2011-09-29
US20110235449A1 (en) 2011-09-29
EP2550654A1 (en) 2013-01-30
HUE032634T2 (en) 2017-10-30
EP2550654B1 (en) 2017-01-18
ES2622867T3 (es) 2017-07-07

Similar Documents

Publication Publication Date Title
KR101542164B1 (ko) 이중 감지 전류 래치형 감지 증폭기
US9691462B2 (en) Latch offset cancelation for magnetoresistive random access memory
US6930941B2 (en) Semiconductor memory device having potential amplitude of global bit line pair restricted to partial swing
CN107995991B (zh) 用于感测放大器的系统、装置和方法
KR102183055B1 (ko) 저항식 메모리를 위한 감지 증폭기 회로
JP6062578B2 (ja) 3値連想メモリ(tcam)のための静的nandセル
US8279693B2 (en) Programmable tracking circuit for tracking semiconductor memory read current
EP2936491B1 (en) Sense amplifier including a level shifter
US8848474B2 (en) Capacitive coupled sense amplifier biased at maximum gain point
US20160093352A1 (en) Reference voltage generation for sensing resistive memory
EP2622603B1 (en) Sense amplifier with selectively powered inverter
KR20150062937A (ko) 판독 전압 부스트를 포함하는 메모리 회로
JP2012517069A (ja) メモリデバイス内の漏洩電流の低減
CN107533856B (zh) 用于感测电路的系统、装置和方法
JP2013062001A (ja) 半導体記憶装置
JPWO2015079608A1 (ja) 半導体記憶装置
US9865331B2 (en) Amplifier
US8854868B2 (en) Sense amplifier
CN107818801B (zh) 灵敏放大器电路和存储器
JP2012009100A (ja) 不揮発性記憶装置
JP2011159331A (ja) 半導体記憶装置
JP2009026425A (ja) センスアンプ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180628

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190624

Year of fee payment: 5