KR20110123504A - 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 - Google Patents
크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 Download PDFInfo
- Publication number
- KR20110123504A KR20110123504A KR1020100043024A KR20100043024A KR20110123504A KR 20110123504 A KR20110123504 A KR 20110123504A KR 1020100043024 A KR1020100043024 A KR 1020100043024A KR 20100043024 A KR20100043024 A KR 20100043024A KR 20110123504 A KR20110123504 A KR 20110123504A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor chip
- region
- scribe line
- semiconductor
- cutting
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/162—Disposition
- H01L2924/16251—Connecting to an item not being a semiconductor or solid-state body, e.g. cap-to-substrate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지가 개시되어 있다. 크기 가변형 반도체 칩은 회로층이 형성된 반도체 칩 영역; 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역을 포함하고,
상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 그 크기가 조절되는 것을 특징으로 한다.
상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 그 크기가 조절되는 것을 특징으로 한다.
Description
본 발명은 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지에 관한 것이다.
최근의 전자 산업은 점점 소형화 및 저전력화를 요구함과 동시에 고성능 및 다기능화를 요구하고 있다. 이러한 요구는 반도체 패키지 산업에서 서로 다른 이종 칩을 수직으로 적층하는 기술 개발에 강력한 원동력으로 작용하고 있다.
이러한 수직 적층 기술에 의해 제조되는 반도체 패키지는 고속 동작시 각 반도체 칩에서 다량의 열이 동시에 발생하게 된다. 이 경우, 고속 동작시 다량으로 발생된 열을 신속히 외부로 배출시킬 열 방출 수단이 없다면 각 반도체 칩들이 정상적으로 동작하지 않을 수 있다.
특히, 종래의 수직 적층 반도체 패키지는 기판, 상기 기판 상에 실장된 비메모리 칩, 상기 비메모리 칩 상에 적어도 하나 이상이 스택된 메모리 칩 및 상기 비메모리 칩 및 메모리 칩들을 몰딩하는 봉지제를 포함하는 구조를 갖는다.
그러나, 이러한 수직 적층 반도체 패키지는 비메모리 칩과 메모리 칩의 크기가 서로 상이한 관계로, 고속 동작시 각 칩들의 내부에서 발생하는 열을 배출할 경로가 없을 뿐만 아니라, 임의로 경로를 만들어 준다고 해도 서로 다른 크기로 제작된 비메모리 칩과 메모리 칩 간의 공차에 의해 특정 부분으로 열이 집중되는 핫 스팟 등과 같은 문제로 인해 적층 반도체 패키지를 제작하는 데 어려움이 따른다.
본 발명은 선택적으로 반도체 칩의 크기를 조절할 수 있는 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼를 제공한다.
또한, 본 발명은 이종 칩 간의 크기를 선택적으로 조절할 수 있는 크기 가변형 반도체 칩을 이용한 반도체 패키지를 제공한다.
본 발명의 일 실시예에 따른 웨이퍼는 회로층이 형성된 다수의 반도체 칩 영역; 및 각 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역을 포함하는 것을 특징으로 한다.
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 한다.
상기 회로층과 상기 추가 소자 사이에 배치되며, 레이저 또는 전기적 커팅에 의해 선택적으로 절단되는 퓨즈 회로를 더 포함하는 것을 특징으로 한다.
상기 추가 소자는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함하는 것을 특징으로 한다.
상기 절단 영역은 상기 반도체 칩 영역으로부터 두 방향으로 연장되고, 상기 다수의 스크라이브 라인부는 상기 두 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 한다.
상기 절단 영역은 상기 반도체 칩 영역으로부터 네 방향으로 모두 연장되고, 상기 다수의 스크라이브 라인부는 상기 네 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 한다.
본 발명의 일 실시예에 따른 크기 가변형 반도체 칩은 회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역을 포함하고,
상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 그 크기가 조절되는 것을 특징으로 한다.
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 한다.
상기 회로층과 상기 추가 소자 사이에 배치되며, 레이저 또는 전기적 커팅에 의해 선택적으로 절단되는 퓨즈 회로를 더 포함하는 것을 특징으로 한다.
상기 추가 소자는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함하는 것을 특징으로 한다.
상기 절단 영역은 상기 반도체 칩 영역으로부터 두 방향으로 연장되고, 상기 다수의 스크라이브 라인부는 상기 두 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 한다.
상기 절단 영역은 상기 반도체 칩 영역으로부터 네 방향으로 모두 연장되고, 상기 다수의 스크라이브 라인부는 상기 네 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 한다.
상기 반도체 칩 영역 및 절단 영역을 관통하도록 형성된 관통전극을 더 포함하는 것을 특징으로 한다.
본 발명의 일 실시예에 따른 반도체 패키지는 내부에 형성된 제1 관통전극을 갖는 제1 반도체 칩; 및 상기 제1 관통전극과 대응되게 내부에 형성된 제2 관통전극을 가지며, 상기 제1 반도체 칩 상에 적어도 하나 이상이 스택된 제2 반도체 칩;을 포함하고,
상기 제1 및 제2 반도체 칩은, 회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역;을 포함하며,
상기 제1 및 제2 반도체 칩은 상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 크기가 조절되는 것을 특징으로 한다.
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 한다.
상기 제1 반도체 칩은 상기 스택된 제2 반도체 칩보다 큰 크기를 갖는 것을 특징으로 한다.
상기 스택된 제2 반도체 칩들은 서로 다른 크기를 갖는 것을 특징으로 한다.
상기 스택된 제2 반도체 칩들 중 최상부의 제2 반도체 칩은 상기 제1 반도체 칩과 대응하는 크기를 갖는 것을 특징으로 한다.
상기 제1 관통전극은 상기 제1 반도체 칩의 반도체 칩 영역 및 절단 영역에 형성되고, 상기 제2 관통전극은 상기 제2 반도체 칩의 반도체 칩 영역 및 절단 영역에 형성된 것을 특징으로 한다.
상기 제1 및 제2 반도체 칩들을 지지하는 기판을 더 포함하는 것을 특징으로 한다.
상기 기판과 제1 반도체 칩 사이에 배치되며, 상기 제1 관통전극과 대응되게 내부에 형성된 제3 관통전극을 갖는 제3 반도체 칩을 더 포함하는 것을 특징으로 한다.
본 발명의 다른 실시예에 따른 반도체 패키지는 기판; 상기 기판 상에 실장되며, 내부에 형성된 제1 관통전극을 갖는 제1 반도체 칩; 및 상기 제1 관통전극과 대응되게 내부에 형성된 제2 관통전극을 가지며, 상기 제1 반도체 칩 상에 적어도 하나 이상이 스택된 제2 반도체 칩;을 포함하고,
상기 제2 반도체 칩은, 회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역;을 포함하며,
상기 스택된 제2 반도체 칩은 상기 스크라이브 라인부들 중 어느 하나가 절단되어 상기 제1 반도체 칩과 대응하는 크기를 갖는 것을 특징으로 한다.
상기 제1 반도체 칩 및 상기 스택된 제2 반도체 칩을 포함한 기판을 감싸도록 형성된 방열부재를 더 포함하는 것을 특징으로 한다.
상기 방열부재와 상기 스택된 제2 반도체 칩들 중 최상부의 제2 반도체 칩 사이에 개재된 열전달 접착층을 더 포함하는 것을 특징으로 한다.
상기 제1 반도체 칩은 비메모리 칩이고, 상기 제2 반도체 칩은 메모리 칩인 것을 특징으로 한다.
상기 제2 반도체 칩은 상기 반도체 칩 영역 및 절단 영역에 상기 제2 관통전극 및 추가 소자와 전기적으로 절연되도록 형성된 방열 패턴을 갖는 것을 특징으로 한다.
본 발명은 절단 영역에 배치된 다수의 스크라이브 라인부 중 어느 하나를 절단하는 것에 의해 선택적으로 반도체 칩의 크기를 가변시킬 수 있다.
또한, 본 발명은 절단 영역에 회로층과 전기적으로 연결된 추가 소자를 형성하는 것을 통해 회로층의 전기적 신뢰성을 향상시킬 수 있다.
이에 더불어, 본 발명은 크기 가변형 메모리 칩을 이용하여 비메모리 칩과의 크기를 유사한 크기로 조절하는 것을 통해 동일한 열방출 경로를 갖는 반도체 패키지를 제작할 수 있다.
도 1은 본 발명의 일 실시예에 따른 웨이퍼를 나타낸 평면도이다.
도 2는 도 1의 A 부분을 확대하여 나타낸 평면도이다.
도 3 및 도 4는 본 발명의 다른 실시예들에 따른 웨이퍼의 일부를 나타낸 평면도들이다.
도 5는 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 단면도이다.
도 6은 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 평면도이다.
도 7은 본 발명의 일 실시예에 따른 반도체 패키지를 나타낸 단면도이다.
도 8은 도 7의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이다.
도 9는 본 발명의 일 실시예에 따른 반도체 패키지를 보다 구체적으로 나타낸 단면도이다.
도 10은 본 발명의 다른 실시예에 따른 반도체 패키지를 나타낸 단면도이다.
도 11은 도 10의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이다.
도 2는 도 1의 A 부분을 확대하여 나타낸 평면도이다.
도 3 및 도 4는 본 발명의 다른 실시예들에 따른 웨이퍼의 일부를 나타낸 평면도들이다.
도 5는 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 단면도이다.
도 6은 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 평면도이다.
도 7은 본 발명의 일 실시예에 따른 반도체 패키지를 나타낸 단면도이다.
도 8은 도 7의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이다.
도 9는 본 발명의 일 실시예에 따른 반도체 패키지를 보다 구체적으로 나타낸 단면도이다.
도 10은 본 발명의 다른 실시예에 따른 반도체 패키지를 나타낸 단면도이다.
도 11은 도 10의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예에 따른 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지에 대해 설명하도록 한다.
도 1은 본 발명의 일 실시예에 따른 웨이퍼를 나타낸 평면도이고, 도 2는 도 1의 A 부분을 확대하여 나타낸 평면도이다. 도 3 및 도 4는 본 발명의 다른 실시예들에 따른 웨이퍼의 일부를 나타낸 평면도들이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 웨이퍼(100)는 웨이퍼 몸체(110) 및 회로층(120)을 포함한다. 이에 더불어, 상기 웨이퍼(100)는 추가 소자(도시안함)를 더 포함할 수 있다.
웨이퍼 몸체(110)는 다수의 반도체 칩 영역(CA) 및 각 반도체 칩 영역(CA)으로부터 적어도 일 방향으로 연장되어 다수의 스크라이브 라인부(SL)와 다수의 활성부(도시안함)가 번갈아 형성된 절단 영역(DA)을 포함한다.
회로층(120)은 상기 웨이퍼 몸체(110)의 각 반도체 칩 영역(CA)에 형성된다. 이러한 회로층(120)은 데이터 저장부(도시안함), 데이터 처리부(도시안함) 및 본딩패드(도시안함)를 포함한다. 데이터 저장부는 데이터를 저장하고, 데이터 처리부는 데이터 저장부에 저장된 데이터를 처리한다. 본딩패드는 데이터 저장부 및/또는 데이터 처리부와 연결될 수 있다.
추가 소자는 회로층(120)과 이격된 각 절단 영역(DA)의 활성부에 형성되며, 이에 대한 상세한 설명은 후술하도록 한다.
도 2에서는 각 반도체 칩 영역(CA)으로부터 연장된 절단 영역(DA)에 8개의 스크라이브 라인부(SL1, SL2, SL3, SL4, SL5, SL6, SL7, SL8)들을 갖는 웨이퍼(100)를 일 예로 나타낸 것이다. 이때, 상기 각 반도체 칩 영역(CA)은, 평면상으로 볼 때, 플레이트 형상을 갖고, 상기 절단 영역(DA)은 플레이트 형상을 갖는 반도체 칩 영역(CA)으로부터 네 방향으로 모두 연장되어 각 반도체 칩 영역(CA)을 감싸는 형태를 갖는다.
상기 절단 영역(DA)에 배치된 스크라이브 라인부(SL)들은, 예를 들면, 각 반도체 칩 영역(CA)의 중앙을 기준으로 동심을 가지면서 일정한 간격으로 이격되도록 배치될 수 있다. 이러한 스크라이브 라인부(SL)들은 각 반도체 칩 영역(CA)으로부터 등 간격으로 이격되도록 배치되거나, 또는, 서로 다른 간격으로 이격되도록 배치될 수 있다.
한편, 도 3을 참조하면, 상기 절단 영역(DA)은 각 반도체 칩 영역(CA)으로부터 일 방향으로 연장될 수 있고, 이 경우 다수의 스크라이브 라인부(SL)들은 상기 일 방향으로 연장된 절단 영역(DA)에 각각 배치하는 것이 바람직하다.
이와 다르게, 도 4를 참조하면, 상기 절단 영역(DA)은 각 반도체 칩 영역(CA)으로부터 두 방향으로 연장될 수 있고, 이 경우 다수의 스크라이브 라인부(SL)는 상기 두 방향으로 연장된 절단 영역(DA)에 각각 배치하는 것이 바람직하다. 이때, 상기 두 방향은 서로 반대되는 방향이거나 교차하는 방향일 수 있으며, 도 4에서는 서로 반대되는 양측 방향으로 절단 영역(DA)이 연장된 것을 일 예로 나타낸 것이다. 한편, 도면으로 제시하지는 않았지만, 상기 절단 영역(DA)은 각 반도체 칩 영역(CA)으로부터 세 방향으로 연장될 수도 있으며, 이 경우 다수의 스크라이브 라인부(SL)는 세 방향으로 연장된 절단 영역(DA)에 각각 배치하는 것이 바람직하다.
전술한 구성을 갖는 웨이퍼(100)는 절단 영역(DA)에 배치된 스크라이브 라인부(SL)들 중 어느 한 스크라이브 라인부(SL)를 따라 웨이퍼 몸체(110)를 칩 레벨로 절단하는 것을 통해 반도체 칩들의 크기를 선택적으로 조절할 수 있다.
이에 대해서는 이하 첨부된 도면들을 참조로 보다 구체적으로 설명하도록 한다.
도 5는 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 단면도이고, 도 6은 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩을 나타낸 평면도이다.
도 5 및 도 6을 참조하면, 본 발명의 일 실시예에 따른 크기 가변형 반도체 칩(200)은 반도체 칩 몸체(210) 및 회로층(220)을 포함한다. 이에 더불어, 상기 크기 가변형 반도체 칩(200)은 추가 소자(230) 및 퓨즈 회로(240)를 더 포함할 수 있다.
반도체 칩 몸체(210)는 반도체 칩 영역(CA) 및 각 반도체 칩 영역(CA)으로부터 적어도 일 방향으로 연장되어 다수의 스크라이브 라인부(SL)와 다수의 활성부(도시안함)가 번갈아 형성된 절단 영역(DA)을 포함한다. 상기 스크라이브 라인부(SL)들은 쏘 블레이드에 의해 반도체 칩 몸체(210)가 절단되는 부분이라 정의될 수 있고, 상기 활성부는 스크라이브 라인부(SL)들 사이에 배치된 부분이라 정의될 수 있다.
상기 회로층(220)은 반도체 칩 몸체(210)의 반도체 칩 영역(CA)에 형성된다. 이러한 회로층(220)은 데이터 저장부(도시안함), 데이터 처리부(도시안함) 및 본딩패드(도시안함)를 포함한다. 데이터 저장부는 데이터를 저장하고, 데이터 처리부는 데이터 저장부에 저장된 데이터를 처리한다. 본딩패드는 데이터 저장부 및/또는 데이터 처리부와 연결될 수 있다.
추가 소자(230)는 회로층(220)과 이격된 절단 영역(DA)의 활성부에 형성된다. 이러한 추가 소자(230)는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함할 수 있다. 수동 소자는, 예를 들면, 레지스터, 커패시터 및 인덕터를 포함하며, 상기 능동 소자는 트랜지스터를 포함한다.
퓨즈 회로(240)는 회로층(220)과 추가 소자(230) 사이에 배치된다. 이러한 퓨즈 회로(240)는 그의 일단과 상기 일단에 대향하는 타단이 상기 회로층(220)과 상기 추가 소자(230)에 각각 연결되며, 레이저 또는 전기적 커팅에 의해 선택적으로 절단된다. 보다 구체적으로 설명하면, 상기 퓨즈 회로(240)들은 이들 중 일부가 레이저에 의해 선택적 및 물리적으로 커팅되어 전기적으로 절연될 수 있다. 이와 다르게, 상기 퓨즈 회로(240)들은 이들 중 일부가 과전류에 의해 선택적으로 커팅되어 전기적으로 절연될 수 있다.
이러한 추가 소자(230) 및 퓨즈 회로(240)는 반도체 칩 몸체(210)의 스크라이브 라인부(SL)들 중 임의의 스크라이브 라인부(SL)를 따라 절단하더라도 독립적으로 구동하도록 형성하는 것이 바람직하다. 특히, 상기 퓨즈 회로(240)는 레이저 또는 전기적 커팅에 의해 선택적으로 절단되도록 설계되므로, 필요에 따라 추가 소자(230)의 용량을 선택적으로 가변시킬 수 있게 된다.
이러한 퓨즈 회로(240)는 웨이퍼 레벨에서 선택적으로 커팅하는 것이 바람직하다. 이와 다르게, 상기 퓨즈 회로(240)는 칩 레벨에서 선택적으로 커팅될 수도 있다.
본 실시예의 크기 가변형 반도체 칩(200)은 도 2에 도시한 웨이퍼(100)로부터 개별화된 어느 하나일 수 있다. 이러한 크기 가변형 반도체 칩(200)은 임의의 스크라이브 라인부(SL)를 따라 절단하면 되기 때문에, 설계 목적 및 필요에 따라 선택적으로 원하는 크기의 반도체 칩을 획득할 수 있게 된다. 이때, 도 5에서는 제5 스크라이브 라인부(도 2의 SL5)를 따라 절단된 크기 가변형 반도체 칩(200)을 일 예로 나타낸 것이다.
따라서, 본 실시예에서는 절단 영역에 배치된 다수의 스크라이브 라인부 중 어느 하나를 절단하는 것에 의해 선택적으로 반도체 칩의 크기를 가변시킬 수 있을 뿐만 아니라, 상기 절단 영역에 회로층과 전기적으로 연결되도록 형성된 추가 소자에 의해 회로층의 전기적 신뢰성을 향상시킬 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예들에 따른 반도체 패키지에 대해 설명하도록 한다.
도 7은 본 발명의 일 실시예에 따른 반도체 패키지를 나타낸 단면도이고, 도 8은 도 7의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이며, 도 9는 본 발명의 일 실시예에 따른 반도체 패키지를 보다 구체적으로 나타낸 단면도이다.
도 7 및 도 8을 참조하면, 본 발명의 일 실시예에 따른 반도체 패키지(300)는 제1 반도체 칩(400) 및 상기 제1 반도체 칩(400) 상에 스택된 적어도 하나 이상의 제2 반도체 칩(500)을 포함한다.
제1 반도체 칩(400)은 내부에 형성된 제1 관통전극(402)을 갖는다. 제2 반도체 칩(500)은 상기 제1 관통전극(402)과 대응되게 내부에 형성된 제2 관통전극(502)을 가지며, 상기 제1 반도체 칩(400) 상에 적어도 하나 이상이 스택된다. 이때, 상기 제1 및 제2 반도체 칩(400, 500)은 메모리 칩을 포함할 수 있다.
제1 및 제2 반도체 칩(400, 500)은 각각 반도체 칩 영역(CA) 및 상기 반도체 칩 영역(CA)으로부터 적어도 일 방향으로 연장되어 다수의 스크라이브 라인부(SL)와 다수의 활성부(도시안함)가 번갈아 형성된 절단 영역(DA)을 포함하는 반도체 칩 몸체(410, 510) 및 상기 반도체 칩 몸체(410, 510)의 상기 반도체 칩 영역(CA)에 형성된 회로층(420, 520)을 포함한다.
이러한 제1 및 제2 반도체 칩(400, 500)은 상기 스크라이브 라인부(SL)들 중 어느 하나가 절단되어 선택적으로 크기가 조절된다. 이에 더불어, 상기 제1 및 제2 반도체 칩(400, 500)은 스크라이브 라인부(SL)들과 번갈아 배치된 활성부에 형성된 추가 소자(430, 530)를 더 포함할 수 있다. 이러한 추가 소자(430, 530)는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함할 수 있다. 수동 소자는, 예를 들면, 레지스터, 커패시터 및 인덕터를 포함하며, 상기 능동 소자는 트랜지스터를 포함한다.
이때, 상기 제1 반도체 칩(400)은 상기 스택된 제2 반도체 칩(500)보다 큰 크기를 갖도록 조절될 수 있고, 상기 스택된 제2 반도체 칩(500)들은 서로 다른 크기를 갖도록 조절될 수 있다. 이때, 상기 스택된 제2 반도체 칩(500)들 모두가 서로 다른 크기를 갖거나, 이와 다르게, 상기 스택된 제2 반도체 칩(500)들 중 일부는 서로 같은 크기를 갖고, 일부는 서로 다른 크기를 가질 수도 있다.
상기 스택된 제2 반도체 칩(500)들 중 최상부의 제2 반도체 칩(500)은 상기 제1 반도체 칩(400)과 대응하는 크기를 갖도록 조절하는 것이 바람직하다. 이 밖에도, 상기 제1 및 제2 반도체 칩(400, 500)들은 필요에 따라 선택적으로 각각의 크기를 다양한 형태로 조절할 수 있다.
전술한 제1 관통전극(402)은 제1 반도체 칩(400)의 반도체 칩 영역(CA) 및 절단 영역(DA)에 형성되고, 상기 제2 관통전극(502)은 제2 반도체 칩(500)의 반도체 칩 영역(CA) 및 절단 영역(DA)에 형성된다.
한편, 도 9를 참조하면, 본 발명의 일 실시예에 따른 반도체 패키지(300)는 제1 및 제2 반도체 칩(400, 500)들과 더불어 기판(310) 및 제3 반도체 칩(550)을 더 포함할 수 있다.
기판(300)은 제1 및 제2 반도체 칩(400, 500)들을 지지한다. 이러한 기판(310)은 일면(310a) 및 상기 일면(310a)에 대향하는 타면(310b)을 가지며, 상기 일면(310a)에 형성된 본드핑거(312) 및 타면(310b)에 형성된 볼랜드(314)를 포함한 회로패턴(도시안함)을 갖는다. 이때, 상기 본드핑거(312)는 기판(310) 일면(310a)의 중앙을 따라 배치되거나, 또는 가장자리를 따라 배치될 수 있다.
제3 반도체 칩(550)은 기판(310)과 제1 반도체 칩(400) 사이에 배치되며, 내부에 제1 관통전극(402)과 대응되게 배치된 제3 관통전극(552)을 갖는다. 이러한 제3 반도체 칩(550)은 비메모리 칩을 포함할 수 있다. 이때, 제3 반도체 칩(550)은 그의 제3 관통전극(552)이 제1 관통전극(402) 및 본드핑거(312)와 각각 대응되도록 배치되어 기판(310) 및 제1 반도체 칩(400)과 전기적 연결을 이룰 수 있다.
한편, 도 10은 본 발명의 다른 실시예에 따른 반도체 패키지를 나타낸 단면도이고, 도 11은 도 10의 어느 한 제2 반도체 칩을 나타낸 확대 단면도이다.
도 10 및 도 11을 참조하면, 본 발명의 다른 실시예에 따른 반도체 패키지(600)는 기판(610), 제1 반도체 칩(700), 언더필 부재(616) 및 제2 반도체 칩(700)들을 포함한다. 이에 더불어, 상기 반도체 패키지(600)는 열전달 접착층(680) 및 방열 부재(690)를 더 포함할 수 있다.
기판(610)은 일면(610a) 및 상기 일면(610a)에 대향하는 타면(610b)을 가지며, 상기 일면(610a)에 형성된 본드핑거(612) 및 타면(610b)에 형성된 볼랜드(614)를 포함한 회로패턴(도시안함)을 갖는다. 이때, 상기 본드핑거(612)는 기판(610) 일면(610a)의 중앙을 따라 배치되거나, 또는 가장자리를 따라 배치될 수 있다.
제1 반도체 칩(700)은 기판(610)의 일면(610a) 상에 실장되며, 이러한 제1 반도체 칩(700)은 내부에 형성된 제1 관통전극(702)들을 갖는다. 상기 제1 관통전극(702)들은 본드핑거(612)들과 대응하는 위치에 배치될 수 있으며, 이 경우 제1 관통전극(702)들은 접속부재(625)를 매개로 본드핑거(612)들과 전기적으로 직접 연결될 수 있다. 상기 제1 반도체 칩(700)은 비메모리 칩이며, 접속부재(624)는 솔더 또는 범프를 포함할 수 있다.
언더-필 부재(616)는 기판(610)과 제1 반도체 칩(700)의 사이 공간에 형성되어 기판(610)과 제1 반도체 칩(700)을 외부 충격이나 진동으로부터 보호한다.
제2 반도체 칩(800)들은 제1 반도체 칩(700) 상에 적어도 하나 이상이 스택된다. 이러한 제2 반도체 칩(800)들은 메모리 칩이며, 내부에 형성된 제2 관통전극(802)들을 갖는다. 이러한 제2 관통전극(802)들은 제1 관통전극(702)들과 대응하는 위치에 배치될 수 있고, 이 경우 제1 반도체 칩(700)과 제2 반도체 칩(800)들은 제1 관통전극(702) 및 제2 관통전극(802)들을 매개로 상호 전기적으로 직접 연결될 수 있다.
상기 각 제2 반도체 칩(800)은 반도체 칩 영역(CA) 및 상기 반도체 칩 영역(CA)으로부터 적어도 일 방향으로 연장되어 다수의 스크라이브 라인부(SL)와 다수의 활성부(도시안함)가 번갈아 형성된 절단 영역(DA)을 포함하는 반도체 칩 몸체(810) 및 상기 반도체 칩 몸체(810) 상의 상기 반도체 칩 영역(CA)에 형성된 회로층(820)을 포함한다.
이에 더불어, 도 11을 참조하면, 상기 제2 반도체 칩(800)은 추가 소자(830) 및 방열 패턴(840)을 더 포함할 수 있다. 상기 추가 소자(830)는 스크라이브 라인부(SL)들과 번갈아 배치된 활성부에 형성되고, 상기 방열 패턴(840)은 반도체 칩 몸체(810)의 반도체 칩 영역(CA) 및 절단 영역(DA)에 형성된다. 이러한 방열 패턴(840)은 반도체 칩 몸체(810)의 내부에 배치되며, 제2 관통전극(802) 및 추가 소자(830)와는 전기적으로 절연된 아일랜드 구조를 갖는다.
다시, 도 10 및 도 11을 참조하면, 상기 스택된 제2 반도체 칩(800)들은 모두 같은 크기를 갖거나, 또는, 모두 다른 크기를 가질 수 있다. 이와 다르게, 상기 스택된 제2 반도체 칩(800)들은 일부는 서로 같은 크기를 갖고, 일부는 서로 다른 크기를 가질 수도 있다.
이때, 상기 스택된 제2 반도체 칩(800)들은 제4 스크라이브 라인부(도 2의 SL4)를 따라 절단된 것으로 이해될 수 있을 것이다.
방열부재(690)는 제1 반도체 칩(700) 및 스택된 제2 반도체 칩(800)들을 포함한 기판(610)의 일면(610a)을 감싸도록 형성된다. 이러한 방열부재(690)는, 예를 들면, 전도성이 우수한 구리, 알루미늄, 티타늄 및 이들의 합금 중 어느 하나로 형성될 수 있다.
열전달 접착층(680)은 방열부재(690)와 스택된 제2 반도체 칩(800)들 중 최상부에 배치된 제2 반도체 칩(800) 사이에 개재된다. 이러한 열전달 접착층(680)은 반도체 패키지(600)의 동작시 제1 및 제2 반도체 칩(700, 800)에서 발생된 열을 방열부재(680)로 신속히 전달할 수 있는 물질을 이용하는 것이 바람직하며, 일 예로, TIM(thermal interface material)을 포함할 수 있다.
지금까지 상술한 바와 같이, 본 실시예에서는 절단 영역에 배치된 다수의 스크라이브 라인부 중 어느 하나를 선택적으로 절단하는 것을 통해 반도체 칩의 크기를 가변시킬 수 있게 된다.
또한, 본 발명은 절단 영역의 활성부에 회로층과 전기적으로 연결된 추가 소자를 형성하는 것을 통해 회로층의 전기적 신뢰성을 향상시킬 수 있다.
이에 더불어, 본 발명은 크기 가변형의 메모리 칩을 이용하여 비메모리 칩과의 크기를 유사한 크기로 조절할 수 있기 때문에 이종 칩을 수직적으로 스택하더라도 균일한 열방출 경로를 갖는 반도체 패키지를 제작할 수 있다. 따라서, 본 실시예에서는 이종 칩 간의 적층시 열방출 경로가 상이해지는 데 따른 방열 저하 문제를 해결할 수 있다.
이상, 전술한 본 발명의 실시예에서는 특정 실시예에 관련하여 도시하고 설명하였지만, 본 발명이 그에 한정되는 것은 아니며, 이하의 특허청구의 범위는 본 발명의 정신과 분야를 이탈하지 않는 한도 내에서 본 발명이 다양하게 개조 및 변형될 수 있다는 것을 당 업계에서 통상의 지식을 가진 자가 용이하게 알 수 있다.
Claims (26)
- 회로층이 형성된 다수의 반도체 칩 영역; 및
각 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역을 포함하는 웨이퍼. - 제 1 항에 있어서,
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 하는 웨이퍼. - 제 2 항에 있어서,
상기 회로층과 상기 추가 소자 사이에 배치되며, 레이저 또는 전기적 커팅에 의해 선택적으로 절단되는 퓨즈 회로를 더 포함하는 것을 특징으로 하는 웨이퍼. - 제 2 항에 있어서,
상기 추가 소자는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함하는 것을 특징으로 하는 웨이퍼. - 제 1 항에 있어서,
상기 절단 영역은 상기 반도체 칩 영역으로부터 두 방향으로 연장되고, 상기 다수의 스크라이브 라인부는 상기 두 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 하는 웨이퍼. - 제 1 항에 있어서,
상기 절단 영역은 상기 반도체 칩 영역으로부터 네 방향으로 모두 연장되고, 상기 다수의 스크라이브 라인부는 상기 네 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 하는 웨이퍼. - 회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역을 포함하는 크기 가변형 반도체 칩;
을 포함하고,
상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 그 크기가 조절되는 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 7 항에 있어서,
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 8 항에 있어서,
상기 회로층과 상기 추가 소자 사이에 배치되며, 레이저 또는 전기적 커팅에 의해 선택적으로 절단되는 퓨즈 회로를 더 포함하는 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 8 항에 있어서,
상기 추가 소자는 수동 소자, 능동 소자 및 테스트 회로 중 적어도 하나 이상을 포함하는 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 7 항에 있어서,
상기 절단 영역은 상기 반도체 칩 영역으로부터 두 방향으로 연장되고, 상기 다수의 스크라이브 라인부는 상기 두 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 7 항에 있어서,
상기 절단 영역은 상기 반도체 칩 영역으로부터 네 방향으로 모두 연장되고, 상기 다수의 스크라이브 라인부는 상기 네 방향으로 연장된 절단 영역에 각각 배치된 것을 특징으로 하는 크기 가변형 반도체 칩. - 제 7 항에 있어서,
상기 반도체 칩 영역 및 절단 영역을 관통하도록 형성된 관통전극을 더 포함하는 것을 특징으로 하는 크기 가변형 반도체 칩. - 내부에 형성된 제1 관통전극을 갖는 제1 반도체 칩; 및
상기 제1 관통전극과 대응되게 내부에 형성된 제2 관통전극을 가지며, 상기 제1 반도체 칩 상에 적어도 하나 이상이 스택된 제2 반도체 칩;을 포함하고,
상기 제1 및 제2 반도체 칩은,
회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역;을 포함하며,
상기 제1 및 제2 반도체 칩은 상기 스크라이브 라인부들 중 어느 하나가 절단되어 선택적으로 크기가 조절되는 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 회로층과 이격 배치된 상기 활성부에 형성된 추가 소자를 더 포함하는 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 제1 반도체 칩은 상기 스택된 제2 반도체 칩보다 큰 크기를 갖는 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 스택된 제2 반도체 칩들은 서로 다른 크기를 갖는 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 스택된 제2 반도체 칩들 중 최상부의 제2 반도체 칩은 상기 제1 반도체 칩과 대응하는 크기를 갖는 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 제1 관통전극은 상기 제1 반도체 칩의 반도체 칩 영역 및 절단 영역에 형성되고, 상기 제2 관통전극은 상기 제2 반도체 칩의 반도체 칩 영역 및 절단 영역에 형성된 것을 특징으로 하는 반도체 패키지. - 제 14 항에 있어서,
상기 제1 및 제2 반도체 칩들을 지지하는 기판을 더 포함하는 것을 특징으로 하는 반도체 패키지. - 제 20 항에 있어서,
상기 기판과 제1 반도체 칩 사이에 배치되며, 상기 제1 관통전극과 대응되게 내부에 형성된 제3 관통전극을 갖는 제3 반도체 칩을 더 포함하는 것을 특징으로 하는 반도체 패키지. - 기판;
상기 기판 상에 실장되며, 내부에 형성된 제1 관통전극을 갖는 제1 반도체 칩; 및
상기 제1 관통전극과 대응되게 내부에 형성된 제2 관통전극을 가지며, 상기 제1 반도체 칩 상에 적어도 하나 이상이 스택된 제2 반도체 칩;을 포함하고,
상기 제2 반도체 칩은,
회로층이 형성된 반도체 칩 영역 및 상기 반도체 칩 영역으로부터 적어도 일 방향 이상으로 연장되어 다수의 스크라이브 라인부와 다수의 활성부가 번갈아 형성된 절단 영역;을 포함하며,
상기 스택된 제2 반도체 칩은 상기 스크라이브 라인부들 중 어느 하나가 절단되어 상기 제1 반도체 칩과 대응하는 크기를 갖는 것을 특징으로 하는 반도체 패키지. - 제 22 항에 있어서,
상기 제1 반도체 칩 및 상기 스택된 제2 반도체 칩을 포함한 기판을 감싸도록 형성된 방열부재를 더 포함하는 것을 특징으로 하는 반도체 패키지. - 제 23 항에 있어서,
상기 방열부재와 상기 스택된 제2 반도체 칩들 중 최상부의 제2 반도체 칩 사이에 개재된 열전달 접착층을 더 포함하는 것을 특징으로 하는 반도체 패키지. - 제 22 항에 있어서,
상기 제1 반도체 칩은 비메모리 칩이고, 상기 제2 반도체 칩은 메모리 칩인 것을 특징으로 하는 반도체 패키지. - 제 22 항에 있어서,
상기 제2 반도체 칩은 상기 반도체 칩 영역 및 절단 영역에 상기 제2 관통전극 및 추가 소자와 전기적으로 절연되도록 형성된 방열 패턴을 갖는 것을 특징으로 하는 반도체 패키지.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100043024A KR20110123504A (ko) | 2010-05-07 | 2010-05-07 | 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 |
US12/980,984 US20110272692A1 (en) | 2010-05-07 | 2010-12-29 | Size variable type semiconductor chip and semiconductor package using the same |
CN2011100441585A CN102237394A (zh) | 2010-05-07 | 2011-02-24 | 尺寸可变型半导体芯片以及采用该芯片的半导体封装 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100043024A KR20110123504A (ko) | 2010-05-07 | 2010-05-07 | 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020110106412A Division KR20110129840A (ko) | 2011-10-18 | 2011-10-18 | 크기 가변형 반도체 칩을 이용한 반도체 패키지 |
KR1020110106411A Division KR20110128768A (ko) | 2011-10-18 | 2011-10-18 | 크기 가변형 반도체 칩을 이용한 반도체 패키지 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20110123504A true KR20110123504A (ko) | 2011-11-15 |
Family
ID=44887863
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100043024A KR20110123504A (ko) | 2010-05-07 | 2010-05-07 | 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20110272692A1 (ko) |
KR (1) | KR20110123504A (ko) |
CN (1) | CN102237394A (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101113187B1 (ko) * | 2010-01-29 | 2012-02-15 | 주식회사 하이닉스반도체 | 열 확산을 방지할 수 있는 전기적 퓨즈를 구비하는 반도체 집적 회로 |
CN104992927A (zh) * | 2015-06-09 | 2015-10-21 | 华进半导体封装先导技术研发中心有限公司 | 同一片晶圆包含多种不同尺寸芯片的切割方法 |
US10068875B2 (en) * | 2015-10-22 | 2018-09-04 | Micron Technology, Inc. | Apparatuses and methods for heat transfer from packaged semiconductor die |
KR102518991B1 (ko) | 2016-02-18 | 2023-04-10 | 삼성전자주식회사 | 반도체 패키지 |
JP2019054181A (ja) * | 2017-09-19 | 2019-04-04 | 東芝メモリ株式会社 | 半導体パッケージ |
US11614324B2 (en) * | 2019-10-24 | 2023-03-28 | International Business Machines Corporation | Non-destructive bond line thickness measurement of thermal interface material on silicon packages |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6040632A (en) * | 1998-01-14 | 2000-03-21 | Lsi Logic Corporation | Multiple sized die |
US6444576B1 (en) * | 2000-06-16 | 2002-09-03 | Chartered Semiconductor Manufacturing, Ltd. | Three dimensional IC package module |
JP4421118B2 (ja) * | 2001-01-05 | 2010-02-24 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置製造方法 |
JP3839323B2 (ja) * | 2001-04-06 | 2006-11-01 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
US7034388B2 (en) * | 2002-01-25 | 2006-04-25 | Advanced Semiconductor Engineering, Inc. | Stack type flip-chip package |
KR100487530B1 (ko) * | 2002-07-26 | 2005-05-03 | 삼성전자주식회사 | 테스트 소자 그룹이 구비된 반도체 소자 |
KR100621992B1 (ko) * | 2003-11-19 | 2006-09-13 | 삼성전자주식회사 | 이종 소자들의 웨이퍼 레벨 적층 구조와 방법 및 이를이용한 시스템-인-패키지 |
JP2006165320A (ja) * | 2004-12-08 | 2006-06-22 | Matsushita Electric Ind Co Ltd | 半導体積層モジュールとその製造方法 |
KR100598988B1 (ko) * | 2005-05-18 | 2006-07-12 | 주식회사 하이닉스반도체 | 오버레이 버니어 및 이를 이용한 반도체소자의 제조방법 |
KR100794658B1 (ko) * | 2006-07-07 | 2008-01-14 | 삼성전자주식회사 | 반도체 칩 제조 방법, 이에 의해 형성된 반도체 칩 및 이를포함하는 칩 스택 패키지 |
KR20100099573A (ko) * | 2009-03-03 | 2010-09-13 | 삼성전자주식회사 | 반도체 장치 및 그 제조방법 |
-
2010
- 2010-05-07 KR KR1020100043024A patent/KR20110123504A/ko not_active Application Discontinuation
- 2010-12-29 US US12/980,984 patent/US20110272692A1/en not_active Abandoned
-
2011
- 2011-02-24 CN CN2011100441585A patent/CN102237394A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CN102237394A (zh) | 2011-11-09 |
US20110272692A1 (en) | 2011-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5681445B2 (ja) | 半導体パッケージ及びデータ送受信システム | |
US9748201B2 (en) | Semiconductor packages including an interposer | |
KR101361828B1 (ko) | 반도체 디바이스, 반도체 패키지, 스택 모듈, 카드, 시스템및 반도체 디바이스의 제조 방법 | |
US8487431B2 (en) | Semiconductor integrated circuit having a multi-chip structure | |
CN108022923B (zh) | 半导体封装 | |
US10784244B2 (en) | Semiconductor package including multiple semiconductor chips and method of manufacturing the semiconductor package | |
US10002853B2 (en) | Stacked semiconductor package having a support and method for fabricating the same | |
CN107658274B (zh) | 半导体封装结构及其制造方法 | |
KR101428754B1 (ko) | 방열 특성이 개선된 반도체 장치 | |
KR20160131170A (ko) | 팬-아웃 메모리 패키지를 포함하는 패키지 온 패키지 타입의 반도체 장치 | |
CN110120388B (zh) | 半导体封装 | |
KR20110123504A (ko) | 크기 가변형 반도체 칩 및 이를 포함하는 웨이퍼 및 이를 이용한 반도체 패키지 | |
US9899351B2 (en) | Semiconductor package | |
KR20120048998A (ko) | 반도체 장치 및 제조 방법 | |
KR20170008588A (ko) | 에스오씨 및 메모리칩들이 적층된 반도체 패키지 | |
KR20180116733A (ko) | 반도체 패키지 | |
WO2013003324A1 (en) | Methods and arrangements relating to semiconductor packages including multi-memory dies | |
KR101142339B1 (ko) | 반도체 칩 | |
KR102492530B1 (ko) | 열 방출 소자, 이를 포함하는 반도체 패키지 및 반도체 소자 | |
US8581385B2 (en) | Semiconductor chip to dissipate heat, semiconductor package including the same, and stack package using the same | |
US20220415777A1 (en) | Semiconductor package | |
KR20110129840A (ko) | 크기 가변형 반도체 칩을 이용한 반도체 패키지 | |
KR20110128768A (ko) | 크기 가변형 반도체 칩을 이용한 반도체 패키지 | |
US8569878B2 (en) | Semiconductor substrate, laminated chip package, semiconductor plate and method of manufacturing the same | |
US11482509B2 (en) | Semiconductor package |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
A107 | Divisional application of patent | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20120828 Effective date: 20131219 |