CN104992927A - 同一片晶圆包含多种不同尺寸芯片的切割方法 - Google Patents

同一片晶圆包含多种不同尺寸芯片的切割方法 Download PDF

Info

Publication number
CN104992927A
CN104992927A CN201510313022.8A CN201510313022A CN104992927A CN 104992927 A CN104992927 A CN 104992927A CN 201510313022 A CN201510313022 A CN 201510313022A CN 104992927 A CN104992927 A CN 104992927A
Authority
CN
China
Prior art keywords
chip
way
cutting road
sawing
die
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510313022.8A
Other languages
English (en)
Inventor
王政
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Center for Advanced Packaging Co Ltd
Original Assignee
National Center for Advanced Packaging Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Center for Advanced Packaging Co Ltd filed Critical National Center for Advanced Packaging Co Ltd
Priority to CN201510313022.8A priority Critical patent/CN104992927A/zh
Publication of CN104992927A publication Critical patent/CN104992927A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Dicing (AREA)

Abstract

本发明涉及一种同一片晶圆包含多种不同尺寸芯片的切割方法,其特征是,包括以下步骤:(1)将两种或两种以上尺寸的芯片设计在同一芯片图纸上:在芯片图纸的中心设置第一芯片切割道,在第一芯片切割道外围依次布置第二芯片切割道至第N芯片切割道,N为大于1的整数;第一芯片切割道至第N芯片切割道包围形成的区域依次递增,第一芯片切割道和第N芯片切割道的中心位于同一点,第一芯片切割道和第N芯片切割道的对角线均重合;(2)采用步骤(1)得到的芯片图纸对晶圆进行切割除,按生产需要在同一晶圆上切割得到第一芯片切割道至第N芯片切割道所对应尺寸的芯片。本发明将不同尺寸的芯片设计在同一晶圆上,方便快捷,降低成本。

Description

同一片晶圆包含多种不同尺寸芯片的切割方法
技术领域
本发明涉及一种同一片晶圆包含多种不同尺寸芯片的切割方法,属于半导体器件封装技术领域。
背景技术
传统晶圆(Wafer)制造,一片晶圆通常只包含一种芯片(Die)尺寸(如图1所示,一片晶圆上芯片的尺寸相同),相同的芯片尺寸生产,步骤简便,可以有利于前期的晶圆制造和后期封装时的晶圆切割(Sawing),在大批量生产制造中应用十分广泛。
但是在前期产品评估开发阶段 ,由于产品的不确定性,产品性能的不稳定性,往往需要评估两种甚至多种的芯片尺寸,往往不需要投入生产如此多的芯片。由于同一片晶圆只包含一种芯片尺寸,不同芯片尺寸往往需要制造多片晶圆,多余的芯片往往造成浪费,增加了前期投入的成本。
传统意义上需要生产不同尺寸的芯片时,如需生产5×5 mm2、6.5×6.5 mm2和8×8 mm2三种尺寸的芯片,分别需要对应的芯片图纸,如图2所示,芯片图纸上具有切割道1a,切割道1a一般为0.08mm,不同的芯片图纸上切割道1a包围形成的区域分别为5×5 mm2、6.5×6.5 mm2和8×8 mm2,以对应相同的芯片。采用不同的芯片图纸对晶圆切割,以在晶圆上切割得到芯片。但这种方式只能在同一片晶圆上切割一种尺寸的芯片。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种同一片晶圆包含多种不同尺寸芯片的切割方法,将不同尺寸的芯片设计在同一晶圆上,根据后期生产需要切割成不同尺寸的芯片,方便快捷,降低成本。
按照本发明提供的技术方案,所述同一片晶圆包含多种不同尺寸芯片的切割方法,其特征是,包括以下步骤:
(1)将两种或两种以上尺寸的芯片设计在同一芯片图纸上:在芯片图纸的中心设置第一芯片切割道,在第一芯片切割道外围依次布置第二芯片切割道至第N芯片切割道,N为大于1的整数;第一芯片切割道至第N芯片切割道包围形成的区域依次递增,第一芯片切割道和第N芯片切割道的中心位于同一点,第一芯片切割道和第N芯片切割道的对角线均重合;
(2)采用步骤(1)得到的芯片图纸对晶圆进行切割除,按生产需要在同一晶圆上切割得到第一芯片切割道至第N芯片切割道所对应尺寸的芯片。
进一步的,在所述第一芯片切割道和第N芯片切割道的一角上分别设置切割标示。
本发明具有以下优点:
(1)本发明在传统晶圆制造的基础上,将两种或多种芯片设计在同一晶圆上,降低了晶圆生产的数量,从而降低成本;
(2)本发明减少了前期附加开模费用,附加设备的投入,从而降低成本;
(3)本发明可以减短晶圆制造的时间,方便快捷,缩短前期开发时间。
附图说明
图1为现有技术中晶圆的切割示意图。
图2为现有技术中芯片图纸的示意图。
图3为本发明所采用的芯片图纸的示意图。
图4为本发明所述晶圆切割时的示意图。
具体实施方式
下面结合具体附图对本发明作进一步说明。
本发明所述同一片晶圆包含多种不同尺寸芯片的切割方法,包括以下步骤:
(1)设计芯片图纸:将5×5 mm2、6.5×6.5 mm2和8×8 mm2三种尺寸的芯片设计在同一芯片图纸上,如图3所示,在芯片图纸的中心设置5×5 mm2芯片切割道1,在5×5 mm2芯片切割道1外围布置6.5×6.5 mm2芯片切割道2、在6.5×6.5 mm2芯片切割道2外围布置8×8 mm2芯片切割道3,5×5 mm2芯片切割道1、6.5×6.5 mm2芯片切割道2和8×8 mm2芯片切割道3的中心位于同一点,5×5 mm2芯片切割道1、6.5×6.5 mm2芯片切割道2和8×8 mm2芯片切割道3的对角线均重合;在所述5×5 mm2芯片切割道1、6.5×6.5 mm2芯片切割道2和8×8 mm2芯片切割道3的一角上分别设置切割标示4;
(2)采用步骤(1)得到的芯片图纸对晶圆进行切割除,按所需要求在同一晶圆上切割得到5×5 mm2、6.5×6.5 mm2和8×8 mm2三种尺寸的芯片;如图4所示,本发明通过将小尺寸芯片包含在大尺寸芯片中,根据生产需要切割成所需的尺寸,在同一晶圆上切割得到不同尺寸的芯片,降低了晶圆生产的数量,从而降低成本。

Claims (2)

1.一种同一片晶圆包含多种不同尺寸芯片的切割方法,其特征是,包括以下步骤:
(1)将两种或两种以上尺寸的芯片设计在同一芯片图纸上:在芯片图纸的中心设置第一芯片切割道,在第一芯片切割道外围依次布置第二芯片切割道至第N芯片切割道,N为大于1的整数;第一芯片切割道至第N芯片切割道包围形成的区域依次递增,第一芯片切割道和第N芯片切割道的中心位于同一点,第一芯片切割道和第N芯片切割道的对角线均重合;
(2)采用步骤(1)得到的芯片图纸对晶圆进行切割除,按生产需要在同一晶圆上切割得到第一芯片切割道至第N芯片切割道所对应尺寸的芯片。
2.如权利要求1所述的同一片晶圆包含多种不同尺寸芯片的切割方法,其特征是:在所述第一芯片切割道和第N芯片切割道的一角上分别设置切割标示。
CN201510313022.8A 2015-06-09 2015-06-09 同一片晶圆包含多种不同尺寸芯片的切割方法 Pending CN104992927A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510313022.8A CN104992927A (zh) 2015-06-09 2015-06-09 同一片晶圆包含多种不同尺寸芯片的切割方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510313022.8A CN104992927A (zh) 2015-06-09 2015-06-09 同一片晶圆包含多种不同尺寸芯片的切割方法

Publications (1)

Publication Number Publication Date
CN104992927A true CN104992927A (zh) 2015-10-21

Family

ID=54304716

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510313022.8A Pending CN104992927A (zh) 2015-06-09 2015-06-09 同一片晶圆包含多种不同尺寸芯片的切割方法

Country Status (1)

Country Link
CN (1) CN104992927A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109449119A (zh) * 2018-09-29 2019-03-08 镇江微芯光子科技有限公司 一种不同尺寸的芯片切割方法
CN110376506A (zh) * 2019-07-17 2019-10-25 上海华虹宏力半导体制造有限公司 一种碎片芯片的测试方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040005734A1 (en) * 2002-07-05 2004-01-08 Samsung Electro-Mechanics Co., Ltd. Dicing method for micro electro mechanical system chip
WO2005083779A1 (de) * 2004-02-25 2005-09-09 Infineon Technologies Ag Rückseitenbeschichteter, dünner halbleiterchip und verfahren zu seiner herstellung
CN102237394A (zh) * 2010-05-07 2011-11-09 海力士半导体有限公司 尺寸可变型半导体芯片以及采用该芯片的半导体封装
CN102983144A (zh) * 2012-11-30 2013-03-20 格科微电子(上海)有限公司 图像传感器的晶圆级封装方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040005734A1 (en) * 2002-07-05 2004-01-08 Samsung Electro-Mechanics Co., Ltd. Dicing method for micro electro mechanical system chip
WO2005083779A1 (de) * 2004-02-25 2005-09-09 Infineon Technologies Ag Rückseitenbeschichteter, dünner halbleiterchip und verfahren zu seiner herstellung
CN102237394A (zh) * 2010-05-07 2011-11-09 海力士半导体有限公司 尺寸可变型半导体芯片以及采用该芯片的半导体封装
CN102983144A (zh) * 2012-11-30 2013-03-20 格科微电子(上海)有限公司 图像传感器的晶圆级封装方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109449119A (zh) * 2018-09-29 2019-03-08 镇江微芯光子科技有限公司 一种不同尺寸的芯片切割方法
CN110376506A (zh) * 2019-07-17 2019-10-25 上海华虹宏力半导体制造有限公司 一种碎片芯片的测试方法
CN110376506B (zh) * 2019-07-17 2022-01-14 上海华虹宏力半导体制造有限公司 一种碎片芯片的测试方法

Similar Documents

Publication Publication Date Title
TW200741904A (en) Method of manufacturing flash memory cards
CN106531653B (zh) 使用单一探针测试芯片的多个连接垫的测试装置及方法
US20130137196A1 (en) Method for monitoring devices in semiconductor process
CN104992927A (zh) 同一片晶圆包含多种不同尺寸芯片的切割方法
KR20180084587A (ko) 반도체 패키지의 제조 방법
US20140094019A1 (en) Wafer processing method
CN105373668A (zh) 芯片版图设计方法
CN103117218A (zh) 一种晶圆背面减薄方法
US9214448B2 (en) Bundled memory and manufacture method for a bundled memory with an external input/output bus
CN203941897U (zh) 一种芯片密封环结构
CN100420003C (zh) 一种陶瓷基板及其分断方法
CN204136258U (zh) 一种切割机卡具
CN104658888A (zh) 一种晶圆处理工艺及晶圆处理装置
US20150206849A1 (en) System-in-package module and manufacture method for a system-in-package module
US9627336B2 (en) Semiconductor device allowing metal layer routing formed directly under metal pad
CN203774284U (zh) 一种用于半导体封装的划片
CN104241144A (zh) 一种芯片塑封结构的制造方法
CN203733770U (zh) 圆片级封装工艺用治具
CN204067349U (zh) 一种芯片保护结构
CN105097755A (zh) 单体化封装的方法和引线框
CN204315555U (zh) 一种芯片高效率封装结构
CN103817745A (zh) 小单元印制板冲板工艺
CN106442562A (zh) 一种突破外观缺陷机台检测极限的方法
CN102114578A (zh) 一种非接触智能卡的天线焊接工艺
CN106298493A (zh) 半导体装置的制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20151021

RJ01 Rejection of invention patent application after publication