KR20080034763A - 구동전압 출력회로 - Google Patents

구동전압 출력회로 Download PDF

Info

Publication number
KR20080034763A
KR20080034763A KR1020070094079A KR20070094079A KR20080034763A KR 20080034763 A KR20080034763 A KR 20080034763A KR 1020070094079 A KR1020070094079 A KR 1020070094079A KR 20070094079 A KR20070094079 A KR 20070094079A KR 20080034763 A KR20080034763 A KR 20080034763A
Authority
KR
South Korea
Prior art keywords
amplifier
output
amplifiers
switches
outputting
Prior art date
Application number
KR1020070094079A
Other languages
English (en)
Inventor
도모카즈 고지마
겐지 미야케
데츠로 오모리
Original Assignee
마츠시타 덴끼 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마츠시타 덴끼 산교 가부시키가이샤 filed Critical 마츠시타 덴끼 산교 가부시키가이샤
Publication of KR20080034763A publication Critical patent/KR20080034763A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 구동전압 출력회로의 회로규모를 저감하면서, 출력되는 구동전압의 정밀도를 향상시키는 것이다.
D/A변환기(101, 102)가 화소별의 화상데이터에 기초하여 출력하는 양 또는 음의 화상신호전압은, 입력선택기(103)를 통하여 증폭기(104, 105)로 입력된다. 증폭기(104, 105)는, 화상신호전압 극성에 대응한 극성의 전원전압이 전원회로(110)로부터 공급되고, 이들에 대응한 극성의 구동전압을 출력한다. 동일 증폭기(104, 105)로부터 음양의 구동전압이 출력되므로, 오프셋 차이에 따른 음양 구동전압의 진폭 변동은 발생하지 않는다. 또, 실제의 동작전압 범위가 예를 들어 상기 진폭의 약 1/2이 되므로, 반도체기판 상에서 차지하는 면적의 저감이나, 동작속도의 고속화도 용이해진다.
구동전압, 전원전압, 증폭기, 입력신호극성, 표시장치, 소스라인

Description

구동전압 출력회로{DRIVING VOLTAGE OUTPUT CIRCUIT}
도 1은, 제 1 실시예의 구동전압 출력회로 구성을 나타낸 회로도.
도 2는, 제 1 실시예 전원회로(110)의 구체적인 구성을 나타낸 회로도.
도 3은, 제 1 실시예의 입력선택기(103) 동작을 나타낸 타이밍도.
도 4는, 제 1 실시예의 전원회로(110) 동작을 나타낸 타이밍도.
도 5는, 제 2 실시예의 증폭기(104) 구성을 나타낸 회로도.
도 6은, 제 2 실시예의 증폭기(104) 동작을 나타낸 타이밍도.
도 7은, 제 3 실시예의 증폭기(104) 구성을 나타낸 회로도.
도 8은, 제 4 실시예의 출력선택기(301) 구성 및 동작을 나타낸 회로도.
도 9는, 제 4 실시예의 도 8에 이은 동작을 나타낸 회로도.
도 10는, 제 4 실시예의 도 9에 이은 동작을 나타낸 회로도.
[도면의 주요 부분에 대한 부호의 설명]
101, 102 : D/A변환기 103 : 입력선택기
103a∼103h, 106a∼106d, 112a∼112h, 203b, 203c, 203f, 203g, SW1∼SW12 : 스위치
104, 105 : 증폭기 106, 301 : 출력선택기
107 : 분배회로 110 : 전원회로
111 : 전원전압 발생회로 112 : 전원전압 전환회로
201 : 차동부 202 : 능동부하부
203, 204, 205, 206 : 출력부 203a : P채널 트랜지스터
203d, 203e : 정전류원 203h : N채널 트랜지스터
205i, 205j : 트랜지스터 OUT1/OUT2 : 출력패드
본 발명은, 액정표시장치나 일렉트로루미네센스(Electroluminescence:EL) 표시장치의 소스라인 등을 구동시키는 구동전압 출력회로에 관한 것이다.
액정표시장치나 EL표시장치의 소스라인 등은, 일반적으로 음양의 구동전압이 번갈아 인가되어 구동된다. 이러한 구동전압을 출력하는 구동전압 출력회로로는, 양의 구동전압 출력용 출력증폭기와 음의 구동전압 출력용 출력증폭기를 선택적으로 전환하여 구동전압을 출력하도록 구성함으로써, 회로규모의 저감을 도모하는 기술이 알려져 있다(예를 들어, 특허문헌 1(일특개평 9-26765호 공보)참조).
그러나, 상기와 같은 구동전압 출력회로에서는, 양의 구동전압과 음의 구동전압이 서로 다른 출력증폭기에 의해 인가되므로, 출력증폭기의 오프셋 차이에 의해 음양의 구동전압 차(진폭)가 변동하게 된다. 따라서, 액정표시장치 등에 이용되는 경우에는 표시 불균일 등이 발생하여 화상품질이 저하되기 쉽다.
본 발명은, 출력되는 구동전압의 정밀도를 향상시키는 것을 목적으로 한다. 또, 구동전압 출력회로의 회로규모를 용이하게 저감할 수 있도록 하는 것을 목적으로 한다.
상기 과제를 해결하기 위해, 본 발명은, 음양의 구동전압을 선택적으로 출력하는 구동전압 출력회로에 있어서, 선택적으로 입력되는 음양의 입력신호를 증폭하여 구동전압을 출력하는 증폭기와, 상기 입력신호의 극성에 따라, 상기 증폭기에 공급하는 전원전압을 전환하는 전원전압 전환회로를 구비하는 것을 특징으로 한다.
이로써, 1개의 증폭기에 의해 음양의 구동전압이 출력되므로, 증폭기의 오프셋이 차이가 있다 하더라도, 음양의 구동전압 차(진폭)는 오프셋의 영향을 받지 않는다. 따라서 구동전압의 정밀도를 용이하게 향상시킬 수 있다.
또, 실제의 동작전압 범위가 예를 들어 상기 진폭의 약 1/2이 된다. 이로써, 회로를 구성하는 소자의 내압이 1/2로 충분하므로, 소자가 반도체기판 상에서 차지하는 면적의 저감이나, 회로 동작속도의 고속화도 용이해진다.
상술한 목적 및 기타의 목적과 본 발명의 특징 및 이점은 첨부 도면과 관련한 다음의 상세한 설명을 통해 보다 분명해질 것이다.
[실시예]
이하, 본 발명의 실시예를 도면에 기초하여 상세하게 설명한다. 여기서, 이하의 각 실시예에 있어서, 다른 실시예와 마찬가지의 기능을 갖는 구성요소에 대해서는 동일 부호를 부여하고 설명을 생략한다.
[제 1 실시예]
도 1은, 예를 들어 액정패널의 소정 개수 소스라인에 구동전압을 인가하는 구동전압 출력회로의 구성을 나타낸 블록도이다. 이 구동전압 출력회로에는, 각각 화소별 화상 데이터에 기초하여 양 또는 음의 화상신호전압을 출력하는 D/A변환기(101, 102)와, D/A변환기(101, 102)의 출력을 선택적으로 전환하는 입력선택기(103)와, 예를 들어 이득(gain)이 1배인 증폭기(104, 105)와, 증폭기(104, 105)의 출력을 선택적으로 전환하는 출력선택기(106)와, 출력선택기(106)의 출력을 각 소스라인에 차례로 접속하는 분배회로(107)와, 상기 증폭기(104, 105)에 2전원의 전원전압을 공급하는 전원회로(110)를 구비한다.
상기 입력선택기(103)는, 스위치(103a∼103f)를 가지며, D/A변환기(101, 102)로부터의 화상신호전압을 증폭기(104, 105)로 입력하는지, 또는 증폭기(105, 104)로 입력하는지를 전환하도록 구성된다. 또, 스위치(103g, 103h)에 의해, 증폭기(104, 105)로 입력되는 화상신호전압의 극성이 반전될 때, 증폭기(104, 105) 입력단자의 전위가 일단 접지전위로 되도록 구성된다.
여기서, 스위치(103a∼103f)로는 고내압 트랜지스터(예를 들어 내압이 AVDD-NVDD 등)를 이용하는 것이 바람직하지만, 온/오프 타이밍의 설정, 및 제어신호의 레벨시프트를 적절하게 행함으로써, 저내압 트랜지스터(예를 들어 상기 내압의 1/2 등)를 이용하도록 해도 된다.
증폭기(104, 105)는, 예를 들어 연산증폭기를 이용하여 구성되며, 입력되는 화상신호전압의 극성에 따른 전원전압(POW_PP, POW_PN, POW_NP, POW_NN)이 공급됨 으로써, 상기 입력되는 화상신호전압과 동일 극성의 구동전압을 출력하도록 구성된다.
전원회로(110)는, 예를 들어 도 2에 나타낸 바와 같이, 전압(AVDD, AVSS, NVDD)을 발생하는 전원전압 발생회로(111)와, 전원전압 전환회로(112)로 구성된다. 전원전압 전환회로(112)는, 제어신호(POW_CONT, /POW_CONT, NPOW_CONT, /NPOW_CONT:‘/’는 반전신호인 것을 나타낸다.)에 의해 제어되는 스위치(112a∼112h)를 가지며, 증폭기(104)의 전원전압(POW_PP)을 전압(AVDD), 전원전압(POW_PN)을 전압(AVSS), 증폭기(105)의 전원전압(POW_NP)을 전압(AVSS), 전원전압(POW_NN)을 전압(NVDD)로 하거나, 역 전압으로 되게 하거나 하도록 구성된다.
또, 도 1의 출력선택기(106)는 스위치(106a∼106d)를 가지며, 증폭기(104, 105)의 출력을 선택적으로 반도체 칩의 출력패드(OUT1, OUT2)에 접속하도록 구성된다.
분배회로(107)는, 예를 들어 액정패널에 배치되며, 출력패드(OUT1, OUT2)를 통하여 입력된 구동전압을 차례로 각 소스라인에 인가되도록 구성된다.
다음에, 상기와 같이 구성된 구동전압 출력회로의 동작을 설명한다.
D/A변환기(101, 102)에는, 예를 들어 도시하지 않은 시프트레지스터로부터, 래치회로, 레벨시프터를 거쳐 화소별 화상데이터가 입력된다. D/A변환기(101)로부터는 상기 화상데이터에 따른 양의 화상신호전압이 출력되는 한편, D/A변환기(102)로부터는 음의 화상신호전압이 출력된다.
입력선택기(103)에서는, 도 3에 나타낸 바와 같은 제어신호에 의해 각 스위 치(103a∼103h)가 제어된다. 즉, 기간(T1)에서는, 스위치(103a, 103d)가 온 되는 동시에 스위치(103b, 103e)가 온 된다. 그리고, D/A변환기(101, 102)로부터의 음양의 화상신호전압이 각각 증폭기(104, 105)로 입력된다.
스위치(103a, 103d)가 오프 된 후, 여유시간(Δt) 경과 후의 기간(T2)에는, 스위치(103b, 103e) 대신 스위치(103c, 103f)가 온 되는 동시에, 스위치(103g, 103h)가 일단 온 되고, 증폭기(104, 105)의 입력단자가 접지전위로 된다. 이로써, 후술하는 바와 같이 증폭기(104, 105)에 공급되는 전원전압의 극성이 전환됐을 때, 1주기 전의 화상신호전압을 증폭시켜버리는 것이 확실하게 방지된다.
그 후, 기간(T3)에는, 스위치(103a, 103d)가 다시 온 된다. 그 결과 증폭기(104, 105)로는, 기간(T1)과는 역의 D/A변환기(102, 101)로부터 역 극성 화상신호가 입력되고, 이하, 마찬가지의 동작이 반복된다.
증폭기(104, 105) 및 전원회로(110)에서는, 도 4에 나타낸 바와 같은 전원전압의 공급제어 및 증폭동작이 이루어진다.
즉, 기간(T1)에는,
POW_CONT가 H레벨, /POW_CONT가 L레벨이 되고,
스위치(112a, 112c, 112f, 112h)가 온,
스위치(112b, 112d, 112e, 112g)가 오프 되어,
증폭기(104)의 고전위측 전원전위(POW_PP)가 전원전위(AVDD)로 되며,
증폭기(104)의 저전위측 전원전위(POW_PN)가 전원전위(AVSS)로 되고,
증폭기(105)의 고전위측 전원전위(POW_NP)가 전원전위(AVSS)로 되며,
증폭기(105)의 저전위측 전원전위(POW_NN)가 전원전위(NVDD)로 된다.
그 결과 증폭기(104, 105)는, 각각 D/A변환기(101, 102)로부터 입력되는 음양의 화상신호전압에 따른 극성 및 레벨의 구동전압을 출력한다.
기간(T1)의 말기에, 파워오프 신호(POFF)가 H(High)레벨이 되어, 증폭기(104, 105)가 파워오프 상태(비 동작상태)로 된 후,
POW_CONT가 L(Low)레벨,
/POW_CONT가 H레벨이 된다. 그 결과, 전원전압 전환회로(112)의
스위치(112a, 112h)가 오프,
스위치(112b, 112g)가 온 되어,
증폭기(104)의 고전위측 전원전위(POW_PP), 및
증폭기(105)의 저전위측 전원전위(POW_NN)가 전원전위(AVSS)로 된다.
다음에, 소정 기간(T2)이 경과된 후, 기간(T3)에는,
NPOW_CONT가 L레벨, /NPOW_CONT가 H레벨이 되고,
스위치(112c, 112f)가 오프,
스위치(112d, 112e)가 온 되어,
증폭기(104)의 저전위측 전원전위(POW_PN)가 전원전위(NVDD)로 되며,
증폭기(105)의 고전위측 전원전위(POW_NP)가 전원전위(AVDD)로 된다.
그 후, 파워오프 신호(POFF)가 L레벨이 되어, 증폭기(104, 105)가 동작상태로 된다. 즉, 상기와 같이 증폭기(104, 105)로 입력되는 화상신호전압의 극성이 반전되는 동시에, 공급되는 전원전압의 극성이 반전되므로, 출력되는 구동전압의 극 성도 반전된다.
기간(T3)의 말기에는, 기간(T1)과 마찬가지로 파워오프 신호(POFF)가 H레벨이 되고, 증폭기(104, 105)가 파워오프 상태로 된 후,
NPOW_CONT가 H레벨, /NPOW_CONT가 L레벨이 되고,
스위치(112c, 112f)가 온,
스위치(112d, 112e)가 오프 되어,
증폭기(104)의 저전위측 전원전위(POW_PN), 및
증폭기(105)의 고전위측 전원전위(POW_NP)가 전원전위(AVSS)로 된다.
또, 소정 기간(T4)이 경과된 후, 기간(T5)에서는,
POW_CONT가 H레벨, /POW_CONT가 L레벨로 되고,
스위치(112a, 112h)가 온,
스위치(112b, 112g)가 오프 되어,
증폭기(104)의 고전위측 전원전위(POW_PP)가 전원전위(AVDD)로 되며,
증폭기(105)의 저전위측 전원전위(POW_NN)가 전원전위(NVDD)로 된다.
그 후, 파워오프 신호(POFF)가 L레벨이 되고, 증폭기(104, 105)가 동작상태로 된다. 이하, 마찬가지의 동작이 반복된다.
상기와 같이 하여 전원전압이 공급되는 증폭기(104, 105)로부터 출력된 구동전압은, 출력선택기(106), 및 출력패드(OUT1/OUT2)를 통하여 액정패널의 분배회로(107)로 입력되고, 각 소스라인에 차례로 인가된다. 여기서, 동일 소스라인에는, 항상 동일 증폭기(104 또는 105)로부터의 구동전압이 인가된다. 때문에, 증폭 기(104, 105)간에 오프셋이 차이가 있다 하더라도, 각 소스라인에 인가되는 음양의 구동전압 차(진폭)는, 증폭기(104, 105)의 오프셋 영향을 받지 않는다. 따라서, 구동전압의 정밀도를 용이하게 높일 수 있다.
각 소스라인으로의 증폭기(104, 105) 구동전압의 인가는, 보다 상세하게는, 서로 인접한 소스라인으로 동시에 인가되는 일이 없도록 분배회로(107)의 전환이 제어된다. 즉, 서로 역 극성의 구동전압이, 인접하는 소스라인에 인가되면, 노이즈(간섭)가 발생하기 쉬워진다. 그래서, 적어도 1개 이상 간격을 둔 소스라인에 인가되도록 하는 것이 바람직하다. 보다 바람직하게는, 예를 들어 항상 일군의 소스라인 폭의 약 1/2만큼 떨어진 소스라인에 각 증폭기(104, 105)로부터의 구동전압이 인가된다(한쪽의 구동전압이 끝단 소스라인부터 차례로 인가되는 것으로 하면, 다른 쪽 구동전압은 중앙 소스라인부터 동일 방향 순으로 인가된다).
상기한 바와 같이, 증폭기(104, 105)로 입력되는 화상신호전압 극성에 대응한 극성의 전원전압을 공급함으로써, 출력될 구동전압의 정밀도를 용이하게 높일 수 있음과 더불어, 실제의 동작전압 범위가 AVDD-NVDD의 약 1/2이 되므로, 증폭기(104, 105)에 저내압 트랜지스터를 이용하는 것 등을 용이하게 할 수 있어, 트랜지스터 등의 소자가 반도체기판 상에서 차지하는 면적을 용이하게 저감할 수 있다. 또, 동작전압 범위가 좁음으로써 동작속도의 고속화도 용이해져, 많은 소스라인에 차례로 구동전압을 인가하는 선택구동이 한층 용이해진다.
[제 2 실시예]
증폭기(104, 105)로는, 연산증폭기 등 2전원으로 동작하는 각종 증폭기를 이 용할 수 있으나, 상기와 같이 선택적으로 음양의 구동전압을 출력하는 동작상태가 되면 되므로, 전류공급(source)상태와 전류흡수(sink)상태로 선택적 전환되도록 구성하여, 구성의 간소화 및 회로규모 저감도 용이하게 도모할 수 있다.
구체적으로는, 증폭기(104)는 예를 들어 도 5에 나타낸 바와 같이, 통상의 연산증폭기와 마찬가지의 차동부(201) 및 능동 부하부(202)와, 출력부(203)로 구성된다. 출력부(203)는, P채널 트랜지스터(203a), 스위치(203b, 203c), 정전류원(203d, 203e), 스위치(203f, 203g), 및 N채널 트랜지스터(203h)를 갖는다. 증폭기(105)의 출력부(204)는 상기 증폭기(104)의 출력부(203)와 마찬가지의 구성을 가지나, 출력부(203)의 스위치(203b, 203c)는 제어신호(CH)로 제어되며, 스위치(203f, 203g)는 제어신호(/CH)로 제어되는 데 반해, 출력부(204)에서는 각각 역의 제어신호로 제어되는 점이 다르다. 여기서, 상기 스위치(203b, 203c, 203f, 203g)로는 단일 트랜지스터를 이용해도 되지만, 통상은 전송 게이트를 이용하는 것이 바람직하다.
상기와 같은 증폭기(104, 105)가 이용되는 경우에는, 예를 들어 도 6에 나타낸 바와 같이, 기간(T1)에는 제어신호(CH)가 H레벨(제어신호(/CH)가 L레벨)이 되고, 증폭기(104)는, 스위치(203b, 203c)가 온, 스위치(203f, 203g)가 오프 되어 전류공급상태가 된다. 한편, 증폭기(105)는, 스위치(203b, 203c)가 오프, 스위치(203f, 203g)가 온 되어 전류흡수상태가 된다.
또 기간(T3)에는, 제어신호(CH)가 L레벨(제어신호(/CH)가 H레벨)이 되어, 증폭기(104)가 전류흡수상태, 증폭기(105)가 전류공급상태가 된다. 이들 경우의 증폭 기(104, 105) 동작은 상기 제 1 실시예와 동일하며, 따라서 구동전압 출력회로 전체의 동작도 동일하다. 이로써, 구동전압의 고정밀도화 등을 도모함과 더불어, 한층 회로규모의 저감도 용이하게 할 수 있다. 또, 대기전류나 소비전력의 저감도 용이하게 할 수 있다.
[제 3 실시예]
또, 증폭기(104, 105)는 도 7에 나타낸 바와 같이 구성해도 된다. 도 7의 예에서 출력부(205, 206)는, 상기 출력부(203, 204)에 비해, 스위치(203b, 203g) 대신 트랜지스터(203a, 203h)의 게이트 전위를 제어함으로써, 트랜지스터(203a, 203h)를 강제적으로 온/오프 시키는 트랜지스터(205i, 205j)가 배치된다. 이와 같이 구성하는 경우, 전환속도는 제 2 실시예보다 늦어지기 쉽지만, 스위치(203b, 203g) 온 저항의 영향을 회피할 수 있다.
[제 4 실시예]
제 1 실시예의 출력선택기(106) 스위치(106a∼106d)는, 고내압 트랜지스터 등을 이용하여 구성할 필요가 있다. 즉, 예를 들어 증폭기(104)로부터 출력되는 양의 구동전압을, 출력패드(OUT1)에 접속되는 소스라인으로 인가하는 상태에서 출력패드(OUT2)에 접속되는 소스라인으로 인가하는 상태로 전환하는 경우, 전환 전에 소스라인에 축적된 전하에 따른 전위와, 전환 후 증폭기(104)에서 출력되는 전위와의 차(최대 AVDD-NVDD)가 스위치(106a∼106d)에 인가되므로, 그 이상의 내압이 필요해진다.
그래서, 예를 들어 도 8∼도 10에 나타낸 바와 같이, 스위치(SW1∼SW12)를 이용하여 출력선택기(301)를 구성하고, 다음과 같이 제어함으로써 증폭기(104, 105)의 저내압 트랜지스터 동작을 확실하게 함과 동시에, 이들 스위치로서 저내압 트랜지스터를 이용할 수 있다.
우선, 도 8에 나타낸 바와 같이 증폭기(104, 105)로부터 +5V 및 -5V의 구동전압이 출력되며, 각각 출력패드(OUT1/OUT2)로 출력되는 경우에는, 스위치(SW1, SW4, SW5, SW8)가 온 된다. 또 이 때, 스위치(SW10, SW11)도 온 됨으로써, 스위치(SW2, SW3, SW6, SW7)의 양 끝단에 인가되는 전압의 절대값은 확실하게 5V 이하로 억제된다.
다음에, 증폭기(104, 105)가 출력하는 구동전압을 출력패드(OUT2/OUT1)로 전환하는 경우에는, 우선 도 9에 나타낸 바와 같이, 스위치(SW1, SW4, SW5, SW8)가 오프 되는 동시에, 스위치(SW10, SW11)에 추가로 스위치(SW9, SW12)가 온 된다. 이로써, 스위치(SW1) 등의 양 끝단에 인가되는 전압의 절대값, 역시, 확실하게 5V 이하로 억제된다.
그 후, 약간의 시간차 순으로, 스위치(SW6, SW7)가 온, 스위치(SW10, SW11)가 오프, 스위치(SW2, SW3)가 온 됨으로써, 역시 각 스위치 양 끝단의 전압을 낮게 억제하면서, 도 10에 나타낸 바와 같은 출력상태로 전환할 수 있다.
여기서, 상기 스위치(SW6, SW7, SW10, SW11, SW2, SW3)가 온/오프 하는 시간차는, 각 스위치 양 끝단의 전압이 과도적으로 내압보다 충분히 낮게 유지되는 범위이면 되고, 소스라인이 강제적으로 접지전위로 되는 기간은 짧은 편이 좋다.
또한, 스위치(SW9, SW10, SW11, SW12)가 증폭기(104, 105)의 과전압 방지효 과도 구비하는 것을 설명한다.
현재, 이들 스위치를 사용하지 않고, 도 8에서 도 10의 상태로 변화되는 것으로 하면, 도 10의 상태로 된 순간, Y0단자에는 전의 전압 5V가 유지되어 있고, 동시에 증폭기(105)는 -5V를 출력하고자 한다. 이 때, 증폭기(105)의 임피던스가 충분히 낮으면 문제없지만, 최악의 경우, 5V가 증폭기(105)의 출력에 인가되어 내압을 초과할 우려가 있다. 그래서, 도 8에서 도 10, 및 도 10에서 도 8의 상태로 변화할 때는, 도 9의 상태를 포함함으로써, 출력(Y0, Y1)을 일단 0V로 함에 따라, 증폭기(104, 105)의 출력에 최악의 상태에서도 0V가 인가되며, 이로써 증폭기(104, 105)가 출력하고자 하는 전압과의 차는 확실하게 5V 이하로 억제된다. 또 증폭기(104, 105)는 종래, -5V부터 5V로 10V 변화시킬 필요가 있었으나, 본 발명에서는 0V에서 5V, 혹은 0V에서 -5V이면 되므로, 용이하게 고속화 실행이 가능해진다.
본 발명에 의하면, 출력되는 구동전압의 정밀도를 높일 수 있다. 또, 구동전압 출력회로의 회로규모를 용이하게 저감할 수 있는 효과를 가지며, 액정표시장치나 EL표시장치의 소스라인 등을 구동시키는 구동전압 출력회로 등으로서 유용하다.

Claims (7)

  1. 음양의 구동전압을 선택적으로 출력하는 구동전압 출력회로에 있어서,
    선택적으로 입력되는 음양의 입력신호를 증폭하여 구동전압을 출력하는 증폭기와,
    상기 입력신호의 극성에 따라, 상기 증폭기에 공급되는 전원전압을 전환하는 전원전압 전환회로를 구비하는 것을 특징으로 하는 구동전압 출력회로.
  2. 청구항 1에 있어서,
    상기 증폭기는, 상기 입력신호의 극성에 따라, 전류공급(source)상태와 전류흡수(sink)상태로 선택적 전환되도록 구성되는 것을 특징으로 하는 구동전압 출력회로.
  3. 청구항 1에 있어서,
    구동전압의 극성이 전환되기에 앞서, 상기 증폭기 입력단자의 전위가 접지전위로 되도록 구성되는 것을 특징으로 하는 구동전압 출력회로.
  4. 청구항 3에 있어서,
    추가로, 양극성 입력신호원과 음극성 입력신호원을 선택적으로 상기 증폭기로 입력하는 입력선택기를 구비하며,
    상기 입력선택기는,
    양극성 입력신호원과 증폭기 사이에 직렬로 배치된 제 1 및 제 2 양극성용 스위치와,
    음극성 입력신호원과 증폭기 사이에 직렬로 배치된 제 1 및 제 2 음극성용 스위치와,
    상기 제 1 및 제 2 양극성용 스위치 사이의 접속선, 및 상기 제 1 및 제 2 음극성용 스위치 사이의 접속선과 접지 사이에 각각 접속된 접지스위치를 갖는 것을 특징으로 하는 구동전압 출력회로.
  5. 청구항 1에 있어서,
    서로 역 극성의 구동전압을 출력하는 상기 제 1 및 제 2 증폭기를 구비함과 더불어,
    추가로, 상기 제 1 및 제 2 증폭기로부터 출력되는 구동전압을 각각 복수의 피구동 전극에 순차 선택적으로 출력하는 분배회로를 구비하며,
    상기 분배회로는, 상기 제 1 및 제 2 증폭기로부터 출력되는 구동전압을, 적어도 1개 이상 간격을 둔 상기 피구동 전극으로 출력하도록 구성되는 것을 특징으로 하는 구동전압 출력회로.
  6. 청구항 1에 있어서,
    서로 역 극성의 구동전압을 출력하는 상기 제 1 및 제 2 증폭기를 구비함과 더불어,
    추가로, 상기 제 1 증폭기로부터 출력되는 구동전압을 제 1 피구동 전극으로 출력하는 동시에 상기 제 2 증폭기로부터 출력되는 구동전압을 제 2 피구동 전극으로 출력하는 제 1 상태와, 상기 제 1 증폭기로부터 출력되는 구동전압을 제 2 피구동 전극으로 출력하는 동시에 상기 제 2 증폭기로부터 출력되는 구동전압을 제 1 피구동 전극으로 출력하는 제 2 상태를 선택적으로 전환하는 출력선택기를 구비하며,
    상기 제 1 상태와 제 2 상태가 전환되기에 앞서, 상기 제 1 및 제 2 피구동 전극의 전위가 접지전위로 되도록 구성되는 것을 특징으로 하는 구동전압 출력회로.
  7. 청구항 6에 있어서,
    상기 출력선택기는,
    상기 제 1 증폭기와 제 1 피구동 전극 사이, 상기 제 1 증폭기와 제 2 피구동 전극 사이, 상기 제 2 증폭기와 제 1 피구동 전극 사이, 상기 제 2 증폭기와 제 2 피구동 전극 사이에 각각 직렬로 배치된 제 1 및 제 2 스위치와,
    각 제 1 및 제 2 스위치 사이의 접속선과 접지와의 사이에 각각 접속된 접지스위치를 갖는 것을 특징으로 하는 구동전압 출력회로.
KR1020070094079A 2006-10-17 2007-09-17 구동전압 출력회로 KR20080034763A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2006-00282948 2006-10-17
JP2006282948A JP4637077B2 (ja) 2006-10-17 2006-10-17 駆動電圧出力回路、表示装置

Publications (1)

Publication Number Publication Date
KR20080034763A true KR20080034763A (ko) 2008-04-22

Family

ID=39302873

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070094079A KR20080034763A (ko) 2006-10-17 2007-09-17 구동전압 출력회로

Country Status (5)

Country Link
US (1) US20080089003A1 (ko)
JP (1) JP4637077B2 (ko)
KR (1) KR20080034763A (ko)
CN (1) CN101165754A (ko)
TW (1) TW200834528A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8723851B2 (en) 2010-07-19 2014-05-13 Samsung Display Co., Ltd. Data drive circuit of flat panel display and driving method thereof

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4466735B2 (ja) * 2007-12-28 2010-05-26 ソニー株式会社 信号線駆動回路および表示装置、並びに電子機器
TWI486944B (zh) * 2008-06-26 2015-06-01 Novatek Microelectronics Corp 資料驅動器
TWI395187B (zh) 2008-06-26 2013-05-01 Novatek Microelectronics Corp 資料驅動器
JP5172748B2 (ja) * 2009-03-11 2013-03-27 ルネサスエレクトロニクス株式会社 表示パネルドライバ及びそれを用いた表示装置
TWI406249B (zh) * 2009-06-02 2013-08-21 Sitronix Technology Corp 液晶點反轉驅動電路
JP5208882B2 (ja) * 2009-08-10 2013-06-12 ルネサスエレクトロニクス株式会社 表示装置用電源回路
KR101143604B1 (ko) * 2010-02-23 2012-05-11 (주)엠씨테크놀로지 구동 장치, 이를 포함하는 액정 표시 장치 및 구동 방법
JP2011242721A (ja) * 2010-05-21 2011-12-01 Optrex Corp 液晶表示パネルの駆動装置
CN101877216A (zh) * 2010-05-28 2010-11-03 矽创电子股份有限公司 液晶点反转驱动电路
TWI460703B (zh) * 2012-08-29 2014-11-11 Au Optronics Corp 驅動電路與顯示器驅動方法
CN103594067B (zh) * 2013-11-28 2016-08-17 矽创电子股份有限公司 显示面板的驱动电路
SG10201609410PA (en) * 2015-11-30 2017-06-29 Semiconductor Energy Lab Semiconductor device, display panel, and electronic device
US10320348B2 (en) * 2017-04-10 2019-06-11 Novatek Microelectronics Corp. Driver circuit and operational amplifier circuit used therein
CN107564457B (zh) * 2017-10-25 2020-10-16 上海中航光电子有限公司 一种显示面板及显示装置
WO2021056158A1 (zh) * 2019-09-23 2021-04-01 京东方科技集团股份有限公司 源极驱动电路及驱动方法、显示装置
JP6795714B1 (ja) * 2020-01-27 2020-12-02 ラピスセミコンダクタ株式会社 出力回路、表示ドライバ及び表示装置
JP2022127174A (ja) 2021-02-19 2022-08-31 ラピステクノロジー株式会社 出力回路、表示ドライバ及び表示装置
JP2022130915A (ja) 2021-02-26 2022-09-07 ラピステクノロジー株式会社 出力回路、表示ドライバ及び表示装置
JP2022155007A (ja) 2021-03-30 2022-10-13 ラピステクノロジー株式会社 出力回路、表示ドライバ及び表示装置
CN113687681A (zh) * 2021-08-20 2021-11-23 京东方科技集团股份有限公司 电源模组、运放驱动及调光玻璃

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3433337B2 (ja) * 1995-07-11 2003-08-04 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイ用信号線駆動回路
JPH11161237A (ja) * 1997-11-27 1999-06-18 Sharp Corp 液晶表示装置
JPH11305735A (ja) * 1998-04-17 1999-11-05 Sharp Corp 差動増幅回路及びそれを用いた演算増幅器回路並びにその演算増幅器回路を用いた液晶駆動回路
JP2000194323A (ja) * 1998-12-25 2000-07-14 Fujitsu Ltd アナログバッファ回路及び液晶表示装置
US6738037B1 (en) * 1999-07-30 2004-05-18 Hitachi, Ltd. Image display device
TW554323B (en) * 2000-05-29 2003-09-21 Toshiba Corp Liquid crystal display device and data latching circuit
JP4103468B2 (ja) * 2002-06-28 2008-06-18 日本電気株式会社 差動回路と増幅回路及び該増幅回路を用いた表示装置
KR100525003B1 (ko) * 2004-01-29 2005-10-31 삼성전자주식회사 프레임 상쇄 및 하프 디코딩 방법을 채용하는tft-lcd 소스 드라이버 및 소스 라인 구동 방법
JP4599897B2 (ja) * 2004-06-10 2010-12-15 ソニー株式会社 表示用光学デバイスの駆動装置及び方法
US20060093139A1 (en) * 2004-10-28 2006-05-04 Macrovision Corporation Defeat method and apparatus for content management for high definition television

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8723851B2 (en) 2010-07-19 2014-05-13 Samsung Display Co., Ltd. Data drive circuit of flat panel display and driving method thereof

Also Published As

Publication number Publication date
JP4637077B2 (ja) 2011-02-23
US20080089003A1 (en) 2008-04-17
JP2008102211A (ja) 2008-05-01
TW200834528A (en) 2008-08-16
CN101165754A (zh) 2008-04-23

Similar Documents

Publication Publication Date Title
KR20080034763A (ko) 구동전압 출력회로
CN101174397B (zh) 数据驱动器及显示装置
KR100304502B1 (ko) 액정표시장치 소스구동회로
KR20060107359A (ko) 액정표시 구동용 반도체집적회로
US20020067207A1 (en) Operational amplifier
CN107221278B (zh) 数模转换器以及使用其的源极驱动器
JP2005266738A (ja) ソースドライバーおよび液晶表示装置
KR20160034686A (ko) 출력 버퍼, 이를 포함하는 소스 드라이버 및 디스플레이 장치
US10902806B2 (en) Half-power buffer amplifier, source driver, and display apparatus including the same
KR20090032942A (ko) 다입력 연산 증폭회로, 그것을 사용한 디지털/아날로그변환기 및 그것을 사용한 표시장치의 구동회로
US8350797B2 (en) Buffer amplifier with minimized power consumption and display driver including the same
KR20190001563A (ko) 디스플레이 장치, 소스 구동 회로 및 그 제어 방법
US20110007057A1 (en) Liquid crystal display driver and liquid crystal display device
US11568831B2 (en) Output circuit, data driver, and display apparatus
US7292219B2 (en) Data driver for organic light emitting diode display
JP2007208694A (ja) 差動増幅器及びデジタルアナログ変換器
US8558826B2 (en) Display device and driving circuit for display device
KR20200033479A (ko) 디스플레이 드라이버 ic 및 이를 포함하는 디스플레이 장치
CN113811943B (zh) 显示面板、显示装置
TWI469515B (zh) 驅動電路及輸出緩衝器
TWI437528B (zh) 源極驅動器
JP4712906B2 (ja) 駆動電圧出力回路
JP5721444B2 (ja) ソースドライバおよびそれを用いた液晶ディスプレイ装置
KR20100076259A (ko) 디스플레이의 소스 드라이버
JP2006324847A (ja) サンプルホールド回路、シリアル/パラレル変換回路および表示駆動装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid