KR20070074558A - 표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는전기적 모듈의 저비용 테스트 - Google Patents

표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는전기적 모듈의 저비용 테스트 Download PDF

Info

Publication number
KR20070074558A
KR20070074558A KR1020077007326A KR20077007326A KR20070074558A KR 20070074558 A KR20070074558 A KR 20070074558A KR 1020077007326 A KR1020077007326 A KR 1020077007326A KR 20077007326 A KR20077007326 A KR 20077007326A KR 20070074558 A KR20070074558 A KR 20070074558A
Authority
KR
South Korea
Prior art keywords
logic device
test
under test
reconfigurable logic
device under
Prior art date
Application number
KR1020077007326A
Other languages
English (en)
Other versions
KR100908947B1 (ko
Inventor
스티븐 스터지스
브래드 인맨
로버트 해쉬
Original Assignee
인텔 코오퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코오퍼레이션 filed Critical 인텔 코오퍼레이션
Publication of KR20070074558A publication Critical patent/KR20070074558A/ko
Application granted granted Critical
Publication of KR100908947B1 publication Critical patent/KR100908947B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318516Test of programmable logic devices [PLDs]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3172Optimisation aspects, e.g. using functional pin as test pin, pin multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

재구성가능한 로직 디바이스를 사용한 집적 회로 또는 전기적 모듈들의 저비용 테스트가 개시된다. 일 실시예에서, 본 발명은 피시험 장치의 입력 표준들과 부합하도록 재구성가능한 로직 디바이스를 구성하는 단계, 피시험 장치에 테스트 신호들을 인가하는 단계, 피시험 장치의 출력 결과들을 검출하는 단계, 및 검출된 출력 결과들을 분석하는 단계를 포함한다.
재구성가능한 로직 디바이스, 피시험 장치, FPGA,

Description

표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는 전기적 모듈의 저비용 테스트{LOW COST TEST FOR IC'S OR ELECTRICAL MODULES USING STANDARD RECONFIGURABLE LOGIC DEVICES}
본 발명은 집적 회로 및 전기적 모듈을 테스트하는 분야에 관한 것으로, 특히 표준의 고용량, 재구성가능한 컴포넌트들을 사용하는 저비용의 테스트 시스템에 관한 것이다.
집적 회로(IC) 및 전기적 모듈은 일반적으로 판매를 위해 출하되기 전에 테스트된다. 통상의 반도체 제조 프로세스에서, 모든 단일 IC는 결점들에 대해 테스트된다. 진단 테스트도 마찬가지로 종종 수행되어, 제조시 시스템 오류를 제거할 수 있다. 테스트 기기는 대형 및 고가이고 각각의 새로운 제품에 대해 프로그램되고 전기적으로 구성되어야 한다. 많은 제품들에 있어서, 하나의 테스트 기기는 IC에 전원이 공급되지 않은 경우 IC를 테스트하도록 요구된다. 다른 테스트 기기는 IC에 전원이 공급되지만 기능하지 않는 경우에 IC를 테스트하도록 요구되고 세번째 테스트 기기는 IC에 전원이 공급되면서 기능하고 있는 경우에 IC를 테스트하도록 요구된다. 모든 테스트 기기에 대한 취득 및 유지에 필요한 상당한 비용은 IC나 전기적 모듈의 비용에 있어서 중요한 요소이다.
본 발명의 실시예들은 이하에 제공되는 상세한 설명으로부터, 그리고 본 발명의 다양한 실시예들의 첨부 도면으로부터 보다 잘 이해될 것이다. 그러나, 도면은 제한하려는 것이 아니라, 단지 설명 및 이해를 위한 것이다.
도 1은 본 발명의 실시예에 따른 소켓 집적 회로용의 테스트 대상(test fixture)의 블록도.
도 2는 도 1의 테스트 대상 내의 소켓과 FPGA 사이의 인터페이스의 개략도.
도 3은 본 발명의 실시예에 따라 IC 상에 전원이 공급되지 않은 테스트를 수행하는 프로세스 흐름도.
도 4는 본 발명의 다른 실시예에 따라 IC 상에 전원이 공급되지 않은 테스트를 수행하는 프로세스 흐름도.
도 5는 본 발명의 실시예에 따라 IC 상에 전원이 공급된 테스트를 수행하는 프로세스 흐름도.
일 실시예에서, 집적 회로 또는 기타 전기적 모듈은 단일의 표준 FPGA(Field Programmable Gate Array) 및 전압 검출기를 사용하여 테스트될 수 있다. 그러한 FPGA는 완전한 전기적 프로토콜을 포함하는 500 MHz 이상의 테스트 및 자극-반응 테스트를 수행하도록 구성될 수 있다. FPGA는 상이한 테스트 모드들을 지원하기 위해 테스트 시퀀스 동안 수회 재구성될 수 있다. 테스트는 전원이 공급되지 않고 충분히 기능하는 상태 및 전원이 공급되고 충분히 기능하는 상태를 포함할 수 있 다. I/O(Input/Output) 셀 또는 전체 FPGA에 재구성이 적용될 수 있다. I/O 셀을 재구성하면 DUT(Device Under Test) 상의 상이한 핀 구성들이 테스트 기기를 재배선하지 않고 수용될 수 있다.
FPAG와 같은 소형의 저가 장치는 매우 짧은 접속 경로를 갖고 DUT에 직접 연결될 수 있다. 전형적인 FPGA는 많은 다른 가능한 IC 또는 전기적 모듈의 모든 핀들 상의 출력들을 분석하기에 충분한 I/O 포트들을 가진다. 전형적인 FPGA는 또한 고속이지만 매우 낮은 전압 및 임피던스에서 동작할 수 있다. 이것은 실제 동작 온도를 시뮬레이션하며, 대형이고 고가인 일반적인 테스트 대상에 의해 유발될 수 있는 전기적 간섭을 감소시킨다. 또한, FPGA는 많은 상이하고, 복잡하고, 분석적이고 진단적인 루틴들을 수행하도록 신속하게 재프로그램될 수 있다.
도 1은 FPGA와 같은 동적으로 재구성가능한 논리 장치를 사용하여 IC 또는 전기적 모듈을 통해 테스트를 구동하는데 사용될 수 있는 테스트 시스템의 예를 도시한다. 종래의 인쇄 배선 보드(111)와 같은 회로 보드는 테스트될 장치용의 소켓 또는 인터페이스 커넥터(113)를 갖는다. 소켓은 전압 조절기 모듈과 같은 전력 제어기(117)를 통해 전원 공급 장치(115)에 연결된다. 전원 공급 장치 및 전력 제어기의 개별적인 선택은 테스트될 장치에 달려 있다. 각 테스트 후에 DUT를 대체하는데 있어서 편리성을 제공하기 위한 소켓이 도시되나, DUT는 보드에 직접 연결되거나 임의의 다른 방식으로 보드에 연결될 수 있다.
소켓은 또한 FPGA(119)에 접속된다. 전형적인 FPGA는 동적으로 재구성가능한 I/O 셀들 및 접속 로직을 제공한다. 유사하거나 충분한 기능을 제공하는 임의 의 다른 소형의 프로그램가능한 장치가 FPGA 대신 사용될 수 있다. 그러한 장치들은 ASIC(Application Specific Integrated Circuit), DSP(Digital Signal Processors), MCH(Memory Controller Hub) 칩들 및 다른 장치들을 포함할 수 있다. 대안적으로, 예를 들어 마이크로프로세서 및 서포트용 칩셋과 같은 소그룹의 장치가 사용될 수 있다.
회로 보드 트레이스 세트(121)는 FPGA의 핀들에 소켓의 핀들을 접속시킨다. 트레이스들은 FPGA의 다른 입력들에 연결되어 있는 전압 검출 장치(123)에 의해 탭(tap)된다. 전압 검출 장치는 기준 전압 입력, DUT 전압 입력 및 단일의 플러스 또는 마이너스 출력을 갖는 단순한 비교기일 수 있다. 대안적으로, 보다 복잡한 전압 비교기 또는 아날로그 디지털 변환기가 사용될 수 있다. 전압 검출 장치는 FPGA에 데이터나 신호들을 전송하기 위해서만 FPGA에 연결될 수 있다. 대안적으로, 이러한 접속은 쌍방향 통신을 지원할 수 있기 때문에 FPGA는 전압 검출 장치의 동작을 제어할 수 있다. 추가의 대안으로서, 부가적인 제어기(도시하지 않음) 또는 스테이션 제어기(127)는 전압 검출 장치의 동작을 직접 제어할 수 있다. 이러한 부가적인 제어기는 외부 인터페이스(125)와 집적되거나 이와 통신 상태에 있을 수 있다.
FPGA 및 전원 공급 장치는 회로 보드의 외부 인터페이스(125)에 모두 연결된다. 그들은 동일한 인터페이스에 연결될 수 있고 또는 개별적인 인터페이스에 각각 연결될 수 있다. 인터페이스는 JTAG(Joint Test Action Group), USB(Universal Serial Bus), RS-232 또는 RS-485(Revised Standard of the Electrical Industries Association), 또는 FPGA 및 전원 공급 장치와 충분한 속도로 통신하기에 적합한 임의의 다른 인터페이스 등의 여러 상이한 유형들 중 어느 것일 수 있다.
마이크로컴퓨터(127)는 FPGA 및 전원 공급 장치의 동작을 제어하기 위해 외부 인터페이스에 연결되어 있다. 마이크로컴퓨터는 디스플레이 및 키보드(도시하지 않음) 등의 사용자 인터페이스를 제공하며, FPGA로부터의 출력들을 판독하고 상이한 테스트를 실행하기 위해 FPGA를 재프로그램하도록 프로그램될 수 있다. 인텔
Figure 112007024954140-PCT00001
아키텍쳐 펜티엄
Figure 112007024954140-PCT00002
퍼스널 컴퓨터 등의 임의의 종래 마이크로컴퓨터가 사용될 수도 있다.
마이크로컴퓨터는 테스트 결과들을 보고 또는 기록하기 위해 네트워크(도시하지 않음)에 더 연결될 수 있고 마이크로컴퓨터는 동시에 다수의 테스트 사이클들을 관리하기 위해 도 1의 테스트 보드(111)와 유사한 여러 부가적인 테스트 보드들에 동시에 연결될 수 있다. 대안적으로, 테스트 절차들을 자동적으로 구동하기 위해 테스트 보드 상에 제어기가 제공될 수 있다. 이러한 독립형 제어기는 스테이션 제어기 마이크로컴퓨터(127)와 네트워크 연결되거나 다른 제조 또는 제어 기기와 연결될 수 있다. 대안으로서, 스테이션 제어기는 I/O 칩들을 지원하거나 지원하지 않고 마이크로컨트롤러로서 테스트 보드 상에 제공될 수 있다. 온보드(on-board) 스테이션 제어기는 FPGA, 전원 공급 장치, 또는 전력 제어기 및 전압 검출 장치에 직접 연결될 수 있다. 온보드 스테이션 제어기는 또한 외부 기기와 통신하기 위해 외부 인터페이스를 갖거나 이에 연결될 수 있다.
도 2는 DUT용 소켓의 단일 핀 커넥터와 도 1의 동적으로 재구성가능한 로직 디바이스의 단일 핀 사이의 접속예를 나타내는 도면이다. 단일 핀에 대한 접속들이 도시되지만, DUT의 각 핀은 라인 트레이스(line trace)를 통해 FPGA의 상이한 핀에 연결될 수 있다. 전압 검출 장치는 모든 접속들의 측정값들을 제공하기 위해 각 라인 트레이스에 독립적으로 연결될 수 있다. 특별히 핀수가 많으면 하나 이상의 FPGA 및 하나 이상의 전압 검출 장치가 사용될 수 있다. 장치들의 작용들은 스테이션 제어기(127)를 통해 또는 온보드 로직을 통해 모두 조정될 수 있다.
회로 보드 트레이스(121)를 통해 도 2의 좌측에 있는 FPGA(119)에 연결된 DUT용 소켓(113)이 도 2의 우측에 도시된다. 회로 보드 트레이스는 트레이스 상의 아날로그 전압 레벨을 감지하는 전압 검출 장치(123)에 의해 탭된다. 전압 검출 장치는 이 검출된 신호를 FPGA의 핀에 공급될 수 있는 디지털 신호로 변환한다. FPGA는 테스트에 따라, 각종 유형의 검출 알고리즘을 전압에 적용할 수 있다. 이러한 검출 알고리즘들은 무엇보다도 주파수, 상승 시간, 프로토콜 응답, 타이밍 및 전압 레벨을 감지할 수 있다.
FPGA 등의 재구성가능한 로직 디바이스는 그 각각의 핀 상에 구성가능한 I/O 셀을 가질 수 있다. I/O 셀은 사용자가 핀마다 상이한 용도를 선택하게 한다. 이는 입력, 출력, 3상 제어 출력, 로직 공급 전압 레벨에 대한 풀업 저항, 접지로의 풀다운, 및 프로그램가능 구동 전류를 포함할 수 있다. 이러한 선택에 의해, 접속된 장치 상에서 매우 여러가지의 상이한 테스트들이 수행될 수 있다. 이러한 테스트들은 개방(open) 및 단락(short) 테스팅 및 고속 기능 테스팅을 포함할 수 있다.
도 2에 도시된 FPGA(119) 내부에는, 예시된 회로 보드 트레이스(121)에 연결 되어 있는 구성가능한 I/O 핀(209)이 여러 상이한 구성가능한 옵션들을 가질 수 있다. 이들은 풀업 저항기(215)를 통해 로직 공급 전압(213)에 연결된 스위치(211)를 포함한다. 또 다른 스위치(217)는 풀다운 저항기(221)를 통해 핀을 접지(219)에 연결한다. 핀은 또한 3상 제어 증폭기(225)를 통해, 로직 출력(223)에 연결되도록 구성될 수도 있다. 핀은 또한 입력 버퍼(229)를 통해 로직 입력(227)에 연결될 수도 있다.
도 2는 몇몇 FPGA 장치들에서 이용가능할 수 있는 구성 옵션들의 몇몇 예를 도시한다. 개별적인 장치에 따라 더 많거나 적은 구성 옵션들이 제공될 수 있다. 이들 구성 옵션들의 일부 또는 전부는 어느 하나의 테스트에서 사용될 수 있다. 구성가능한 I/O 핀은 DUT의 단일 핀(229)에 접속된 것으로 도시된다.
도 2에 더 도시된 바와 같이, 구성가능한 로직 디바이스(119)는 전압 검출 장치에 연결되어 있는 입력(231)을 갖는다. 이 입력은 입계값보다 크거나 작은 값만을 검출할 수 있다. 또한 전압 검출 장치로부터의 도착 시간, 상승 시간, 및 변화들의 주파수들을 검출할 수도 있다. 전압 검출 장치가 더 복잡하면, 임의의 전압 변화들에 관한 빈번한 업데이트들과 전압값의 다중 비트 디지털 표현을 생성할 수 있다. 로직 디바이스 입력(231)은 또한 전압 검출 장치용의 제어기로서 사용될 수 있다. 따라서, 그것은 임계값, 대역폭, 통과 대역 등을 변경하기 위해 명령들 또는 전압 레벨들을 전압 검출 장치에 출력할 수 있다.
도 1 및 도 2의 하드웨어 구성은 FPGA를 재프로그램함으로써 각종 상이한 테스트들을 간단히 수행하기 위해 사용될 수 있다. 도 3에 도시된 하나의 그러한 테 스트는, 장치 내의 개방 신호 네트를 검출하는 것이다. 이 테스트는 장치에 전원이 공급되지 않은 경우에 행해질 수 있다(블록 31). DUT에의 전력은 DUT 전원 공급 장치(115) 및 전력 제어기(117)를 통해 제어 스테이션(127)에 의해 제어될 수 있다. 일례에서는, 블럭 32에서, 풀업 저항기(215)가 10-60 Kohm인 FPGA I/O 핀들(209) 중 하나가 구성된다. 블럭 33에서 FPGA의 이러한 핀은 전원이 공급되지 않은 DUT의 핀(229)을 약하게 풀업하도록 제공된다. 개별적인 전압은 DUT의 성질, 구성가능한 로직 디바이스에의 접속 및 I/O 핀의 능력에 따를 것이다.
접속된 핀에 연결된 네트에 걸리는 전압 레벨은 동일 핀에 연결되어 있는 전압 검출 장치(123)에 의해 블럭 34에서 검출될 수 있다. 블럭 35에서 결과의 측정값이 FPGA에 의해 분석된다. 전원이 공급되지 않은 DUT 내의 네트가 그것이 개방 상태이기 때문에 결함이 있다면, 핀 상에서의 전압은 DUT 핀에 인가된 전압에 의해 풀업될 것이다. 네트에서 전압이 측정되면 FPGA 풀업 저항기에 의해 제공되는 로직 공급 전압값으로 풀업될 것이다. 네트가 양호하면, 로딩된 전원 공급되지 않은 회로가 FPGA 내부의 20-60 KOhms 풀업 저항기에 비해 단락(short)처럼 보이기 때문에 전압은 0에 가까워질 수 있다.
인가된 전류가 약하기 때문에, DUT는 DUT의 전원 공급되지 않은 신호 네트들을 통한 임의의 단락들의 영향들 중 어느 것에 의해서도 손상되지 않는다. 블럭 35에서, 전압 검출 장치로부터의 측정 결과들은 FPGA(231) 내에서 분석되거나, 블럭 36에서 제어 스테이션(127)에 간단히 보고되거나, 모두가 행해질 수 있다. 이러한 테스팅은 블럭 37에서 FPGA 장치 상의 대응 핀에 DUT를 접속함으로써 DUT 상 의 각 전기적 네트에 대해 반복될 수 있다.
FPGA 및 테스트 회로 보드 장치에 의해 수행될 수 있는 다른 테스트는 개방 또는 단락들의 검출이다. FPGA는 FPGA I/O 셀 내에 구성되는 임의의 풀업 또는 풀다운 저항기들 없이 네트 상에 예를 들어 2mA의 약한 전류를 구동하도록 구성될 수 있다. 이를 행하기 위해, 도 4에 도시된 바와 같이, 블럭 41에서 우선 DUT에의 전력이 차단된다. FPGA는 블럭 42에서 제어형 증폭기(225)를 통해 높은 로직 출력(223)을 설정함으로써 구성될 수 있다. DUT에 전원을 공급하지 않으면서 DUT에 전류를 강제로 흐르게 하기 위해 블럭 43에서 DUT의 핀에 약한 전류가 제공된다. 전류 레벨은 DUT 또는 FPGA에 손상을 주지 않을 정도로 낮지만 임의의 단락 또는 개방이 검출될 수 있을 만큼 충분히 높게 선택된다.
블럭 44에서 전압 검출 장치(123)는 FPGA로부터 그리고 DUT로 흐르는 전류로 인해 DUT 내의 네트 상에서 전압을 측정할 것이다. 통상 동작시, 전압은 로직 공급 전압보다 훨씬 낮다. 검출된 전압이 로직 공급 전압에 가깝거나 이와 동일하면, 네트는 아마도 개방 회로이고 DUT는 결함이 있다. 검출된 전압이 제로이거나 제로에 가까우면, DUT는 그 네트에서 단락될 수 있고 결함이 있다. 검출된 전압이 블럭 45에서 분석된 후 블럭 46에서 스테이션 제어기로 보고된다.
개방 및 단락에 대한 이러한 테스팅은 FPGA의 대응 핀에 DUT를 접속함으로써 DUT 상의 각 전기적 네트에 대해 블럭 47에서 반복될 수 있다. 또한, 각 핀이 테스트되는 동안, 테스트되지 않는 다른 핀들에서의 전압도 측정될 수 있다. 다른 핀들 중 하나에서의 전압은 해당 핀과 테스트중인 핀 사이의 단락을 암시한다.
DUT에 전원이 공급되기 전에, 블럭 51에서 DUT에 대한 I/O 표준들과 호환가능하도록 FPGA를 구성함으로써 도 5에 도시된 바와 같이, 전원이 공급된 비기능 테스트가 이루어질 수 있다. 이러한 재구성은 외부 인터페이스를 통해 마이크로컴퓨터 스테이션 제어기(127)에 의해 구동될 수 있다. 개별적인 구성은 FPGA의 설계 및 수행될 개별적인 테스트에 달려있다. 재구성 후, 마이크로컴퓨터는 블럭 52에서 DUT에 전원을 공급하기 위한 전원 공급을 명령할 수 있다.
DUT가 리셋 또는 테스트 상태인 동안 상이한 테스트들이 수행될 수 있다. 일례에서, 차동 신호들의 쌍들이 블럭 53에서 FPGA로부터 DUT의 핀들에 인가될 수 있다. FPGA의 로직은 공지된 타이밍에서 개별적인 신호들을 제공하도록 설정될 수 있다. 테스트 신호들은 개별적인 핀들의 단독 테스트들을 수행하기 위해 단일 종단형(single ended) 신호들로서 구성될 수 있다. 단일 종단형 신호들에 대해, 전압 검출 장치는 타이밍뿐만 아니라 각 트레이스에서 논리 로우 또는 하이를 검출하는데 사용될 수 있다. 전압 검출 장치는 출력들 뿐만 아니라 신호 입력들을 측정하기 위해 사용될 수 있다. 리셋 또는 테스트 상태에서 기능하는 클럭들 등의 출력들은 마찬가지로 전압 검출 장치에 의해 검출되고 검증될 수 있다. 전압 검출 장치 및 FPGA를 사용하여, 다른 핀들 상의 신호들의 타이밍, 레벨 및 주파수가 측정될 수 있다(블럭 54).
전원이 공급된 테스트의 종료시 또는 각 테스트가 수행될 때, 결과들은 스테이션 제어기로 보고될 수 있다(블럭 55). 본원에 설명된 테스트 기기를 사용하여, 동적으로 재구성가능한 로직 디바이스는 블럭 56에서 추가의 테스트를 수행하도록 다시 재구성될 수 있다. 재구성은 논리 레벨에 있거나 출력 핀의 물리적 특성들에 있을 수 있으며, 둘다일 수 있다. 그 후 블럭 57에서, 계속 전원이 공급되는 DUT에 새로운 테스트 신호들이 인가될 수 있고, 블럭 58에서 이 결과들이 분석된다. 이 결과들은 또한 블럭 59에서 보고되고, 재구성 및 추가의 테스팅은 DUT가 충분히 테스트될 때가지 블럭 60에서 계속해서 반복될 수 있다. FPGA의 유연성은 스테이션 제어기로 하여금 하드웨어나 접속들 중 어느 것도 변화시키지 않고 복잡한 테스트 루틴들을 구동하게 한다.
각종 실시예들의 설명은 집적회로 소켓과 관련하여 FPGA를 사용하여 주로 언급되지만, 각종 실시예들은 다른 유형의 테스트 제어기들, 전기적 장치들 및 전기적 장치들을 위한 캐리어들과 함께 사용될 수도 있다. 각종 실시예들은 상술된 테스트들과 상이한 테스트를 수행하기 위해 사용될 수도 있다.
본 발명의 실시예는 제어 스테이션, 마이크로컨트롤러 또는 프로세스를 수행하는 다른 전자 장치를 프로그램하기 위해 사용될 수 있는, 명령어들을 저장한 머신 판독가능한 매체를 포함할 수 있는 컴퓨터 프로그램 제품으로서 제공될 수 있다. 머신 판독가능한 매체는 플로피 디스켓, 광디스크, CD-ROM, 및 광자기 디스크, ROM, RAM, EPROM, EEPROM, 광자기 카드, 플래시 메모리, 또는 전자 명령어들을 저장하기에 적합한 매체나 머신 판독가능한 매체의 다른 유형을 포함할 수 있으나 이에 제한되지 않는다. 또한, 본 발명의 실시예들은 컴퓨터 프로그램 제품으로서 다운로드될 수도 있고, 프로그램은 통신 링크(예를 들어, 모뎀 또는 네트워크 접속)를 통해 반송파 또는 다른 전파 매체 내에 구현된 데이터 신호들에 의해 원격 컴퓨터 또는 제어기로부터 요청중인 컴퓨터 또는 제어기로 전송될 수 있다.
특정 구현들에 대해서는, 상술한 예들보다 더 또는 덜 복잡한 재구성가능한 로직 디바이스, 전압 검출 장치, 소켓, 및 인쇄 배선 보드가 선호될 수 있음을 이해해야 한다. 또한, 특정 구현들에 대해 더 또는 덜 복잡한 테스트 프로세스들이 선호될 수 있다. 따라서, 구성들 및 프로세스들은 DUT의 성질, 테스팅에 이용가능한 시간, 성능 요건들, 기술적 향상, 또는 다른 환경들과 같은 수많은 요소들에 의해 구현마다 변할 수 있다. 본 발명의 실시예들은 또한 도면들에 도시된 장치들과 다른 장치들을 사용하는 다른 유형의 시스템들에 적용될 수도 있다.
상기한 설명에서는, 수많은 특정 상세들이 개시된다. 그러나, 본 발명의 실시예들은 이러한 특정 상세들 없이 실시될 수 있음을 알 것이다. 예를 들어, 공지된 등가의 재료들은 본원에서 설명된 것 대신 대체될 수 있으며, 마찬가지로, 공지된 등가 기술들은 특정의 재구성 및 개시된 테스팅 기술들 대신 대체될 수 있다. 다른 예들에서는, 설명의 이해를 모호하지 않게 하기 위해 공지의 구조들 및 기술들이 상세히 도시되지 않았다.
본 발명의 실시예들은 여러 실시예들의 관점으로 설명되었지만, 당업자들은 발명이 상술된 실시예들에 제한되지 않고 첨부된 청구범위의 정신 및 범위 내에서 변경 및 변화되어 실시될 수 있음을 이해할 것이다. 따라서, 설명은 제한전인 것보다도 예시적인 것으로 여겨져야 한다.

Claims (25)

  1. 피시험 장치의 입력 표준들과 부합하도록 재구성가능한(reconfigurable) 로직 디바이스를 구성하는 단계;
    상기 피시험 장치에 테스트 신호들을 인가하는 단계;
    상기 피시험 장치의 출력 결과들을 검출하는 단계; 및
    상기 검출된 출력 결과들을 분석하는 단계
    를 포함하는 방법.
  2. 제1항에 있어서,
    구성 단계 후, 상기 피시험 장치에 전원을 공급하는 단계를 더 포함하는 방법.
  3. 제1항에 있어서,
    상기 분석을 보고하는 단계를 더 포함하는 방법.
  4. 제1항에 있어서,
    추가의 테스트 신호들을 인가하도록 상기 재구성가능한 로직 디바이스를 재구성하는 단계, 상기 추가의 테스트 신호들을 인가하는 단계, 및 상기 추가의 테스트 신호들을 분석하는 단계를 더 포함하는 방법.
  5. 제4항에 있어서,
    추가의 테스트 신호들을 재구성하여 인가하는 단계들과 추가의 결과들을 분석하는 단계를 반복하는 단계를 더 포함하는 방법.
  6. 제1항에 있어서,
    상기 재구성가능한 로직 디바이스는 FPGA(field programmable gate array)를 포함하는 방법.
  7. 제1항에 있어서,
    구성 단계는 범용 스테이션 컨트롤러로부터의 명령들을 상기 재구성가능한 로직 디바이스에 송신하는 단계를 포함하는 방법.
  8. 제1항에 있어서,
    구성 단계는 상기 재구성가능한 로직 디바이스의 출력 핀의 전기적 파라미터들을 설정하는 단계를 포함하는 방법.
  9. 제1항에 있어서,
    인가 단계는 테스트 신호들을 상기 피시험 장치의 입력 핀에 인가하는 단계를 포함하고, 분석 단계는 상기 입력 핀의 전압들을 검출하는 단계를 포함하는 방 법.
  10. 머신에 의해 액세스될 때, 상기 머신이,
    피시험 장치의 입력 표준들과 부합하도록 재구성가능한 로직 디바이스를 구성하는 단계;
    상기 피시험 장치에 테스트 신호들을 인가하는 단계;
    상기 피시험 장치의 출력 결과들을 검출하는 단계; 및
    상기 검출된 출력 결과들을 분석하는 단계
    를 포함하는 동작들을 수행하게 하는 데이터를 포함하는 머신 판독가능한 매체를 포함하는 제품.
  11. 제10항에 있어서,
    상기 데이터는, 상기 머신이, 구성 단계 후에 상기 피시험 장치에 전원을 공급하는 단계를 포함하는 추가의 동작들을 수행하게 하는 데이터를 더 포함하는 제품.
  12. 제11항에 있어서,
    상기 데이터는, 상기 머신이, 추가의 테스트 신호들을 인가하도록 상기 재구성가능한 로직 디바이스를 재구성하는 단계, 상기 추가의 테스트 신호들을 인가하는 단계, 및 상기 추가의 테스트 신호들을 분석하는 단계를 포함하는 추가의 동작 들을 수행하게 하는 데이터를 더 포함하는 제품.
  13. 제11항에 있어서,
    구성 단계는 범용 스테이션 컨트롤러로부터의 명령들을 상기 재구성가능한 로직 디바이스에 송신하는 단계를 포함하는 제품.
  14. 피시험 장치에 대한 테스트 신호들을 발생하는 재구성가능한 로직 디바이스를 포함하며, 상기 로직 디바이스는 상기 피시험 장치 및 신호 검출기에 연결되고, 상기 신호 검출기는 상기 로직 디바이스와 상기 피시험 장치 사이의 신호들을 검출하는 장치.
  15. 제14항에 있어서,
    상기 로직 디바이스는, 상기 피시험 장치에 지시된 테스트 절차들을 실행하기 위한 제어 신호들을 수신하기 위해 외부 인터페이스에 연결되어 있는 장치.
  16. 제14항에 있어서,
    상기 로직 디바이스는 복수의 I/O 핀을 통해 상기 피시험 장치에 연결되고, 상기 로직 디바이스는 상기 I/O 핀들을 재구성하기 위한 제어 신호들을 수신하기 위해 외부 인터페이스에 연결되어 있는 장치.
  17. 제14항에 있어서,
    상기 로직 디바이스는 상기 신호 검출기로부터 전압 측정값들을 수신하는 장치.
  18. 제14항에 있어서,
    상기 로직 디바이스는 쌍방향 통신을 위해 상기 신호 검출기에 연결되고, 상기 로직 디바이스는 상기 신호 검출기에 제어 신호들을 송신하고 상기 신호 검출기로부터 전압 측정값들을 수신하는 장치.
  19. 제14항에 있어서,
    상기 신호 검출기는 전압 비교기를 포함하는 장치.
  20. 피시험 장치에 대한 테스트 신호들을 발생하는 재구성가능한 로직 디바이스;
    상기 피시험 장치를 운반하는 소켓;
    상기 재구성가능한 로직 디바이스에 연결되어 상기 소켓의 커넥터들로부터 신호들을 검출하는 신호 검출기; 및
    상기 재구성가능한 로직 디바이스의 핀들을 상기 소켓의 커넥터들에 연결하는 회로 보드
    를 포함하는 장치.
  21. 제20항에 있어서,
    상기 소켓에 의해 운반되는 피시험 장치에 전원을 공급하는 전원 공급 장치를 더 포함하는 장치.
  22. 제21항에 있어서,
    상기 전원 공급 장치를 제어하기 위한 제어 신호들을 수신하기 위해 상기 회로 보드 상에 외부 인터페이스를 더 포함하는 장치.
  23. 제20항에 있어서,
    상기 재구성가능한 로직 디바이스를 재구성하기 위한 제어 신호들을 수신하기 위해 상기 회로 보드 상에 외부 인터페이스를 더 포함하는 장치.
  24. 제20항에 있어서,
    상기 재구성가능한 로직 디바이스는 FPGA(field programmable gate array)를 포함하는 장치.
  25. 제20항에 있어서,
    상기 신호 검출기는 전압 비교기를 포함하는 장치.
KR1020077007326A 2004-10-28 2005-10-27 표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는전기적 모듈의 저비용 테스트 KR100908947B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US10/975,855 US7412342B2 (en) 2004-10-28 2004-10-28 Low cost test for IC's or electrical modules using standard reconfigurable logic devices
US10/975,855 2004-10-28
PCT/US2005/039319 WO2006050288A2 (en) 2004-10-28 2005-10-27 Low cost test for ic's or electrical modules using standard reconfigurable logic devices

Publications (2)

Publication Number Publication Date
KR20070074558A true KR20070074558A (ko) 2007-07-12
KR100908947B1 KR100908947B1 (ko) 2009-07-22

Family

ID=35911186

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020077007326A KR100908947B1 (ko) 2004-10-28 2005-10-27 표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는전기적 모듈의 저비용 테스트

Country Status (5)

Country Link
US (1) US7412342B2 (ko)
KR (1) KR100908947B1 (ko)
CN (1) CN101416067A (ko)
TW (1) TWI277749B (ko)
WO (1) WO2006050288A2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101147141B1 (ko) * 2010-12-17 2012-05-25 한국항공우주연구원 Fmc를 이용한 fpga 소자 테스트용 보드 어셈블리
KR20140091719A (ko) * 2011-10-28 2014-07-22 테라다인 인코퍼레이티드 설정가능한 인터페이스를 가진 테스트 기기

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10244583A1 (de) * 2002-09-25 2004-04-08 Dr. Johannes Heidenhain Gmbh Messsystem und Verfahren zu dessen Funktionsüberprüfung
KR100647370B1 (ko) * 2004-04-20 2006-11-23 주식회사 하이닉스반도체 멀티 프로토콜 시리얼 인터페이스 시스템
KR100867985B1 (ko) 2007-05-08 2008-11-10 주식회사 아이티엔티 Fpga를 이용한 반도체 테스트헤드 장치
TWM346801U (en) * 2008-05-09 2008-12-11 Princeton Technology Corp Testing device
US8838406B2 (en) * 2008-11-11 2014-09-16 Advantest (Singapore) Pte Ltd Re-configurable test circuit, method for operating an automated test equipment, apparatus, method and computer program for setting up an automated test equipment
TWI382185B (zh) * 2008-12-08 2013-01-11 Kinpo Elect Inc 電子字典的測試治具及其運行方法
US8176212B1 (en) * 2009-08-18 2012-05-08 Quickflex, Inc. Method and system for hierarchical and joinable behavior containers for reconfigurable computing
WO2011060430A2 (en) * 2009-11-16 2011-05-19 New York Society For The Ruptured And Crippled Maintaining The Hospital For Special Surgery Elbow replacement apparatus and methods
IT1398937B1 (it) * 2010-02-17 2013-03-28 St Microelectronics Srl Metodo per eseguire un testing elettrico di dispositivi elettronici
GB2484524A (en) * 2010-10-14 2012-04-18 Powervation Ltd Pin programming a power supply controller
CN101980036B (zh) * 2010-10-22 2012-08-29 福建鑫诺通讯技术有限公司 基于fpga实现的jtag测试方法
US9759772B2 (en) 2011-10-28 2017-09-12 Teradyne, Inc. Programmable test instrument
US10776233B2 (en) 2011-10-28 2020-09-15 Teradyne, Inc. Programmable test instrument
CN103531247B (zh) * 2012-07-04 2016-08-03 纬创资通股份有限公司 测试装置
US20140125371A1 (en) * 2012-11-05 2014-05-08 Hermes Testing Solutions Inc. Stand alone multi-cell probe card for at-speed functional testing
CN104181451A (zh) * 2013-05-22 2014-12-03 英业达科技有限公司 测试装置及测试方法
CN104569780A (zh) * 2013-10-12 2015-04-29 深圳市爱德特科技有限公司 一种基于fpga的测试装置
CN104635102A (zh) * 2013-11-14 2015-05-20 富泰华工业(深圳)有限公司 电子元件检测装置及其检测方法
US9282023B2 (en) * 2014-04-17 2016-03-08 Moxa Inc. Resistance arranging system and method based on RS-485 network
KR102094406B1 (ko) * 2014-07-11 2020-03-27 주식회사 아이에스시 테스트 인터페이스 유닛
JP6387822B2 (ja) * 2014-12-22 2018-09-12 株式会社デンソー 電子制御装置
CN105067988B (zh) * 2015-07-02 2018-03-30 英特尔公司 集成电路、集成电路测试装置以及方法
CN105510803A (zh) * 2015-12-30 2016-04-20 深圳市科美集成电路有限公司 集成电路测试装置和方法
DE112017001269T5 (de) * 2016-03-11 2018-11-29 Analog Devices Global Unlimited Company Ausbildbare Hardwareplattform für Messung oder Steuerung
US10789550B2 (en) * 2017-04-13 2020-09-29 Battelle Memorial Institute System and method for generating test vectors
TWI734877B (zh) * 2017-12-13 2021-08-01 英業達股份有限公司 使用usb且具電壓可調功能的jtag控制裝置及其方法
CN109239583A (zh) * 2018-10-22 2019-01-18 上海艾为电子技术股份有限公司 检测引脚悬空状态的电路
US11165434B2 (en) 2019-03-15 2021-11-02 Analog Devices International Unlimited Company Leakage reduction for multi-function configurable circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5633813A (en) 1994-05-04 1997-05-27 Srinivasan; Seshan R. Apparatus and method for automatic test generation and fault simulation of electronic circuits, based on programmable logic circuits
US6484280B1 (en) 1999-09-30 2002-11-19 Agilent Technologies Inc. Scan path test support
US6940271B2 (en) * 2001-08-17 2005-09-06 Nptest, Inc. Pin electronics interface circuit
EP1353189B1 (en) * 2002-04-12 2006-06-14 Broadcom Corporation Systems and methods utilized for automated at-speed testing of high serial pin count multiple gigabit per second devices
US6959256B2 (en) * 2003-05-16 2005-10-25 Analog Devices, Inc. Universally accessible fully programmable memory built-in self-test (MBIST) system and method
US7127652B2 (en) * 2003-06-03 2006-10-24 Agilent Technologies, Inc. X-tree test method and apparatus in a multiplexed digital system
US7409617B2 (en) * 2004-09-30 2008-08-05 Credence Systems Corporation System for measuring characteristics of a digital signal
JP2005127765A (ja) * 2003-10-22 2005-05-19 Toshiba Corp 半導体試験モジュールおよび半導体装置の試験方法。
US20050138500A1 (en) * 2003-11-25 2005-06-23 Chimsong Sul Functional test design for testability (DFT) and test architecture for decreased tester channel resources

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101147141B1 (ko) * 2010-12-17 2012-05-25 한국항공우주연구원 Fmc를 이용한 fpga 소자 테스트용 보드 어셈블리
KR20140091719A (ko) * 2011-10-28 2014-07-22 테라다인 인코퍼레이티드 설정가능한 인터페이스를 가진 테스트 기기

Also Published As

Publication number Publication date
CN101416067A (zh) 2009-04-22
TWI277749B (en) 2007-04-01
KR100908947B1 (ko) 2009-07-22
WO2006050288A3 (en) 2009-02-26
US20060100812A1 (en) 2006-05-11
TW200626917A (en) 2006-08-01
US7412342B2 (en) 2008-08-12
WO2006050288A2 (en) 2006-05-11

Similar Documents

Publication Publication Date Title
KR100908947B1 (ko) 표준 재구성가능한 로직 디바이스를 사용한 집적 회로 또는전기적 모듈의 저비용 테스트
US7036062B2 (en) Single board DFT integrated circuit tester
US6988232B2 (en) Method and apparatus for optimized parallel testing and access of electronic circuits
JP4323804B2 (ja) シリアル・デバイスのループバック検査の改良
CN110268277B (zh) 用于印刷电路板的功能性测试器,以及相关的系统和方法
JP5363491B2 (ja) レガシー試験システムの挙動エミュレート
KR101257246B1 (ko) 핀 일렉트로닉스 드라이버
CN101183139B (zh) 一种基于jtag接口的单板及其设计方法
EP0342784B1 (en) Program controlled in-circuit test of analog to digital converters
CN109564261B (zh) 结合由自动测试设备的通道所流出的电流
US10451653B2 (en) Controlling a per-pin measurement unit
KR100905507B1 (ko) 고전압 기능부를 가진 핀 전자기기
US20040059971A1 (en) Device under test interface card with on-board testing
US7221298B1 (en) Calibration circuitry
US6025708A (en) System for verifying signal voltage level accuracy on a digital testing device
WO2006071635A2 (en) Using a parametric measurement unit for converter testing
CN106772202A (zh) 一种电能表rs485通信接口综合性能测试模组及方法
US20150039955A1 (en) Systems and methods for Analog, Digital, Boundary Scan, and SPI Automatic Test Equipment
KR200141102Y1 (ko) 통신장비 자동시험장치
Hales A serially addressable, flexible current monitor for test fixture based I/sub DDQ//I/sub SSQ/testing
JPH11271400A (ja) プリント配線板のテスト容易化構造
Ferreira et al. An IC architecture for board-level mixed-signal test support
JP2004340899A (ja) 半導体集積回路の試験方法と、半導体集積回路の試験装置と、半導体集積回路の試験方法の実施に用いる標準回路基板と、半導体集積回路の試験方法の実施に用いるdc系中継手段

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150630

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170704

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee