KR20060124597A - 반도체 장치의 형성방법 - Google Patents

반도체 장치의 형성방법 Download PDF

Info

Publication number
KR20060124597A
KR20060124597A KR1020060047988A KR20060047988A KR20060124597A KR 20060124597 A KR20060124597 A KR 20060124597A KR 1020060047988 A KR1020060047988 A KR 1020060047988A KR 20060047988 A KR20060047988 A KR 20060047988A KR 20060124597 A KR20060124597 A KR 20060124597A
Authority
KR
South Korea
Prior art keywords
deep trench
substrate
trench capacitor
forming
recess
Prior art date
Application number
KR1020060047988A
Other languages
English (en)
Other versions
KR100749035B1 (ko
Inventor
페이-잉 리
Original Assignee
난야 테크놀러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 난야 테크놀러지 코포레이션 filed Critical 난야 테크놀러지 코포레이션
Publication of KR20060124597A publication Critical patent/KR20060124597A/ko
Application granted granted Critical
Publication of KR100749035B1 publication Critical patent/KR100749035B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/053Making the transistor the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/37DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 반도체 장치의 형성방법에 관한 것이다. 상부가 노출된 복수개의 딥 트렌치 캐패시터 장치를 가진 기판이 제공된다. 딥 트렌치 캐패시터의 상부 측벽에 스페이서를 형성하여, 딥 트렌치 캐패시터 장치로 둘러싸인 예정 영역을 형성한다. 마스크로서 스페이서 및 딥 트렌치 캐패시터의 상부를 사용하여 기판의 예정 영역을 에칭하여 리세스를 형성하고, 이 리세스에 리세스드 게이트를 형성한다.

Description

반도체 장치의 형성방법{A method for forming a semiconductor device}
본 발명은 첨부된 도면을 참고로 하여 이후의 상세한 설명 및 실시예에 의해 충분히 이해될 수 있다.
도 1은 종래의 버티칼 게이트 트랜지스터의 평면도이다.
도 2a-도 2g는 본 발명에 따른 일례의 리세스드 버티칼 트랜지스터를 가진 메모리를 형성하기 위한 공정 단계를 설명한다.
도 3a는 본 발명에 따른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 3b는 본 발명에 따른 예시적인 실시예의 소자 크기가 6F2인 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 3c는 본 발명에 따른 예시적인 실시예의 소자 크기가 4F2인 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 3d는 본 발명에 따른 예시적인 실시예의 소자 크기가 4.5F2인 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 4a는 본 발명에 따른 다른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 4b는 본 발명에 따른 또다른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 5a는 본 발명에 따른 다른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 5b는 본 발명에 따른 또다른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 5c는 본 발명에 따른 예시적인 실시예의 워드 라인을 포함하는 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
도 5d는 본 발명에 따른 다른 예시적인 실시예의 워드 라인을 포함하는 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다.
본 발명은 일반적으로 기억장치의 제조방법에 관한 것으로서, 보다 구체적으로는 리세스드 게이트(recessed gate)를 가진 기억장치의 제조방법에 관한 것이다.
급속도로 발전하는 집적회로 산업에서, 고성능화, 소형화 및 작업속도의 고속화하는 추세로 개발되고 있다. 또한, DRAM(dynamic random access memory) 제조방법도 급속도로 발달되고 있다.
전형적으로, 현 DRAM 소자(DRAM cell)는 트랜지스터(transistor)와 캐패시터(capacitor)를 포함한다. 현 DRAM의 용량은 256MB에서 512MB까지 도달하였고, 기 억 소자(memory cell)와 트랜지스터의 크기는 고집적화, 기억용량의 확장화 및 작업속도의 고속화에 대한 요구를 충족하기 위해 작아지고 있다. 그러나, 종래의 평면 트랜지스터 기술에서는 칩(chip)상에 사용가능한 표면적이 더 많이 필요하기 때문에, 전술한 요구를 충족시키기는 어렵다. 따라서, 반도체 기판상에서 트랜지스터 및 캐패시터가 차지하는 면적을 감소시키기 위해 리세스드 게이트 및 채널(channel) 기술을 적용하였다. 종래의 평면 트랜지스터 기술은 칩상에 큰 표면적을 필요하기 때문에, 고집적화에 대한 요구를 달성할 수 없다. 반대로, 종래의 반도체 기억소자의 단점은 DRAM 제조에 리세스드 버티칼 게이트 트랜지스터(recessed vertical gate transistor, RVERT) 기술을 적용함으로써 향상시킬 수 있다.
도 1은 종래의 버티칼 게이트 트랜지스터의 평면도이다. 도 1에서, 확산거리(diffusion distance) D의 제어 요건에 기인하여, 리세스드 게이트와 딥 트렌치 캐패시터(104) 사이의 간격은 정확하게 조절될 필요가 있다. 그러나, 통상의 리소그래피(lithography) 공정으로 리세스드 게이트를 형성하는 오버레이 콘트롤(overlay control)은 제조품이 60㎚ 이상일 경우 매우 타이트하다.
기억장치의 형성방법을 제공하는 본 발명의 바람직한 예시적인 일례에 의해 이들 및 기타 문제점은 일반적으로 해결되거나 회피되고, 기술적인 이점은 일반적으로 달성된다.
본 발명의 일례는 반도체 장치의 형성방법을 제공한다. 상부가 노출된 적어도 2개의 딥 트렌치 캐패시터(deep trench capacitor)를 포함하는 기판을 제공한다. 딥 트렌치 캐패시터의 상부 측벽에 스페이서를 형성한다. 마스크로서 스페이서 및 딥 트렌치 캐패시터의 상부를 사용하여 기판을 에칭하여 리세스를 형성하고, 이 리세스에 리세스드 게이트를 형성한다.
본 발명의 일례는 반도체 장치의 형성방법을 제공한다. 상부가 노출된 복수개의 딥 트렌치 캐패시터를 가진 기판을 제공한다. 딥 트렌치 캐패시터의 상부 측벽에 스페이서를 형성하여 딥 트렌치 캐패시티 장치로 둘러싸인 예정 영역(predetermined region)을 형성한다. 마스크로서 스페이서 및 딥 트렌치 캐패시터의 상부를 사용하여 기판의 예정 영역을 에칭하여 리세스를 형성하고, 이 리세스에 리세스드 게이트를 형성한다.
반도체 장치의 형성방법을 제공하는 본 발명의 일례가 본 명세서에 첨부되는 도면을 참고로 하여 보다 상세히 설명될 것이다. 첨부된 도면에서 동일 및/또는 대응하는 요소는 같은 도면부호로 표시하였음을 주목하기 바란다. 다음의 설명은 본 발명을 수행하기 위한 최적의 형태를 개시한다. 이러한 설명은 본 발명의 일반적인 원리를 설명하기 위한 것이므로, 한정된 의미로 받아들여서는 안된다. 본 발명의 범위는 첨부된 청구범위에 의해 최적으로 결정된다.
본 명세서에서, "기판을 오버라이하는(overlying the substrate)", "층위에(above the layer)" 또는 "필름위에(on the film)"와 같은 표현은 중간층의 존재에 관계없이 단순히 베이스층(base layer)의 표면에 대한 상대적인 위치 관계를 의미 한다. 따라서, 이들 표현은 층들의 직접적인 접촉 상태 뿐만아니라 하나 이상의 라미네이트층의 비접촉 상태를 나타낼 수 있다.
도 2a-도 2g는 본 발명에 따른 일례인 리세스드 버티칼 트랜지스터를 가진 메모리를 형성하는 공정 단계를 설명한다. 도 2a에서, 기판(200)을 제공하고, 제 1 패드층(202) 및 제 1 패드층(204)을 상기 기판(200)위에 배치한다. 기판(200)은 실리콘(silicon), 갈륨 아르세나이드(gallium arsenide), 갈륨 니트라이드(gallium nitride), 스트레인드 실리콘(strained silicon), 실리콘 게르마늄(silicon germanium), 실리콘 카바이드(silicon carbide), 다이아몬드(diamond), 에피택시(epitaxy) 층, 및/또는 다른 물질을 포함할 수 있다. 제 1 패드층(202)은 실리콘 옥사이드를 포함할 수 있고, 제 2 패드층(204)은 실리콘 니트라이드를 포함할 수 있으며, 제 1 및 제 2 패드층 모두를 종래의 리소그래피에 의해 패턴화한 다음 에칭하여 적어도 2개의 개구를 형성하게 한다.
이어, 패턴화된 제 1 패드층(202) 및 제 2 패드층(204)을 하드 마스크(hard mask)로서 사용하여 기판(200)을 에칭하여 적어도 2개의 트렌치(206)를 형성한다. 도 2b에 도시된 바와 같이, 딥 트렌치 캐패시터(208)를 트렌치에 형성한다. 딥 트렌치 캐패시터(208)의 하부는 폴리실리콘과 같은 상부 전극(210), ONO와 같은 캐패시터 유전체층(212), 및 인접하는 기판(200)에서 도핑 영역(doped region)인 하부 전극(214)을 포함한다. 딥 트렌치 캐패시터(208)의 상부는 칼라(collar) 유전체층(216), 상부 전극(212)과 전기적으로 연결되는 도전층(218), 및 상부에 배치되며 일측은 절연되고 타측은 노출되어 매립 스트랩(buried strap, 222)을 형성하는 편면(single side) 절연층(220)을 포함한다. 본 발명의 일례에서, 편면 절연층(220)의 상부 표면은 제 2 패드층(204)과 실질적으로 동일한 수준(level)이다.
다음으로, 도 2c에서, 제 2 패드층을 선택적 에칭에 의해 제거하여 딥 트렌치 캐패시터(208)의 부분을 노출시킨다. 바람직하게도, 기술된 제거 단계이후, 딥 트렌치 캐패시터(208)의 부분은 기판(200) 표면 수준위로 돌출된다. 예를 들어, 제 1 패드층(202) 및 편면 절연층(220)이 실리콘 옥사이드인 경우, 제 2 패드층은 인산에 침지함으로써 제거될 수 있다.
도 2d에서, 제 1 패드층(202)과 편면 절연층(220) 위에 증착(deposition)에 의해 스페이서층(미도시)을 형성하였다. 스페이서층은 실리콘 니트라이드, 실리콘 옥사이드, 실리콘 옥시니트라이드, 이들의 배합물, 이들의 스택층, 폴리이미드, SOG, 저(low K) 유전체층, 예컨대 FSG, 흑 다이아몬드, SILKTM, FLARETM, LKD, Xerogel 또는 Aerogel, 또는 다른 물질일 수 있다. 바람직하게도, 실리콘층은 실리콘 니트라이드를 포함한다.
다음으로, 스페이서층을 에칭하여 딥 트렌치 캐패시터(208)의 노출부 측벽 위에 스페이서(226)를 형성한다. 본 발명의 바람직한 일례에서, 에칭 단계는 주된 에칭제로서 CHF3, CF4와 O2의 배합물, 또는 C2F6의 배합물을 사용할 수 있으며, 또한 스페이서(226)가 실리콘 니트라이드인 경우 플라즈마를 사용하여 추가로 에칭될 수 있는 이방성 에칭(anisotropic etching)이다. 스페이서(226)가 실리콘 옥사이드인 경우, 이방성 에칭은 주된 에칭제로서 CHF3, CF4와 O2의 배합물, CF4 또는 C2F6 또는 C3F8의 배합물을 사용할 수 있고, 또한 플라즈마를 사용하여 추가로 에칭될 수 있다. 스페이서(226)의 폭 및 높이는 채널의 길이, 소오스의 폭 및 드레인의 폭에 영향을 줄 수 있으며, 에칭하는 압력, 온도, 전력, 바이어스(bias), 가스 플로우(gas flow)와 같은 미세한 튜닝 프로세스 파라미터에 의해 잘 조절될 수 있다.
도 2e에서, 에칭 마스크로서 딥 트렌치 캐패시터(208)의 편면 절연층(220)과 스페이서(226)를 사용하여 제 1 패드층(202)을 에칭한다. 이어, 에칭 마스크로서 스페이서(226), 딥 트렌치 캐패시터(208)의 편면 절연층(220) 및 패턴화된 제 1 및 제 2 패드층(202, 204)을 사용하여 반응성 이온 에칭(reactive ion etching)과 같은 이방성 에칭에 의해 기판(200)을 추가로 에칭하여 딥 트렌치 캐패시터(208) 사이에 리세스(228)를 형성한다.
다음으로, 도 2f에서, 리세스(228)의 바닥 및 측벽에 게이트 유전체층(230), 바람직하게는 실리콘 옥사이드를 형성한다. 게이트 유전체층(228)은 열처리 공정 또는 증착 공정을 사용하여 형성될 수 있다. 열처리 공정은 급속 열산화법, 로(furnace) 산화법 또는 인시튜 증기 발생법(In Situ Steam Generation, ISSG)일 수 있다. 증착 공정은 저압 화학 기상 증착법(low pressure chemical vapor deposition, LPCVD), 고온 산화물 (HTP) 증착법 등일 수 있다.
그후, 폴리실리콘, 텅스텐 또는 텅스텐 실리사이드와 같은 도전 물질 또는 유사 물질을 증착, 예컨대 저압 화학 기상 증착법(LPCVD)에 의해 리세스내에 충진 한다. 이어, 도전 물질을 에칭백(etching back) 처리하여 리세스드 게이트(232)를 형성하는데, 여기서 리세스드 게이트(232)의 상부 표면은 편면 절연층(220)과 동일한 수준이거나 낮을 수 있다.
도 2g에서, 제 2 패드층(204)을 인산내 침지와 같은 습식 에칭에 의해 제거한다. 이어, 기판(200)을 이온 임플란트(ion implant)하여 리세스드 게이트(232)의 반대측에 소오스 영역(source region, 234) 및 드레인 영역(drain region, 236)을 형성하는데, 여기서 소오스 영역(234)은 매립 스트랩 영역(222)에서 딥 트렌치 캐패시터의 도전층과 전기적으로 연결된다.
기술된 일례에 따라, 리세스드 게이트를 형성할 때 하나의 포토리소그래피 단계는 생략할 수 있으므로, 비용을 절감할 수 있다. 또한, 포토리소그래피 대신 스페이서에 의한 리세스드 게이트의 자기 정렬(self-alignment)에 기인하여, RVERT와 딥 트렌치 캐패시터 사이의 길이는 정확하게 제어될 수 있고 이들 사이의 확산 거리도 더욱 용이하게 제어될 수 있다.
도 3a는 본 발명에 따른 예시적인 실시예의 리세스드 버티칼 트랜지스터를 가진 메모리의 평면도이다. 소자 크기는 8F2이고, 여기서 수평 길이 D3는 4F이고 수직 길이 D4는 2F이다. 도 3a에 도시한 바와 같이, 리세스드 게이트를 형성하도록 예정된 영역(302)은 4개의 딥 트렌치 캐패시터(208)에 의해 둘러싸인다. 본 발명의 바람직한 일례에서, 딥 트렌치 캐패시터(208)는 매트릭스(matrix)로 배열되고, 딥 트렌치 캐패시터(208)에서 예정 영역(302)까지 실질적으로 동일한 거리(D2) 를 가진다.
또한, 딥 트렌치 캐패시터(208)는 기판(200) 표면 수준위로 높게 돌출한다. 스페이서가 딥 트렌치 캐패시터(208)의 돌출부 측벽에 형성된 경우, 기판(200)은 예정된 리세스 게이트 영역(302) 너머를 덮는다(cover). 결국, 리세스 게이트(232)는 예정된 리세스 게이트 영역(302)을 둘러싸는 딥 트렌치 캐패시터(208)의 돌출부 측벽에 형성된 스페이서에 의해 정의될 수 있다. 다음으로, 마스크로서 스페이서 및 딥 트렌치 캐패시터(208)를 사용하여 에칭 공정을 실시하여 예정된 리세스 게이트 영역(302)에 리세스를 형성할 수 있다. 그후, 상기 리세스에 게이트 유전체층과 리세스드 게이트를 형성한다. 딥 트렌치 캐패시터(208)와 리세스드 게이트(232)를 형성한 후, 기판(200)에 샐로우(shallow) 트랜치 아이솔레이션(502)을 형성하여 활성 영역을 정의한다.
포토리소그래피 대신 스페이서에 의한 리세스드 게이트(232)의 정의로 인해, 확산거리(D)를 오버랩 문제없이 정확하게 제어할 수 있다. 리세스드 게이트(232)는 2개의 인접하는 딥 트렌치 캐패시터(208) 사이 중간 부분에 정확하게 정의될 수 있다. 결과적으로, 워드 라인 배향 또는 비트 라인 배향을 따라 장치를 축소할 수 있다. 예를 들어, 도 3b에 도시한 바와 같이 소자 크기가 6F2(수평 길이 D3가 3F이고 수직 길이 D4가 2F임)가 되도록 워드 라인 배향을 따라 축소하는 것이 가능하다. 또한, 도 3c에 도시한 바와 같이 소자 크기가 4F2(수평 길이 D3가 2F이고 수직 길이 D4가 2F임)가 되도록 워드 라인 배향을 따라 축소하는 것이 가능하다. 더 나아가, 도 3d에 도시한 바와 같이 소자 크기가 4.5F2(수평 길이 D3가 3F이고 수직 길이 D4가 1.5F임)가 되도록 워드 라인과 비트 라인 배향을 따라 축소하는 것이 가능하다. 게다가, 도 4a에 도시한 바와 같이 딥 트렌치 캐패시터가 원형이고 소자 크기가 6F2(수평 길이 D3가 3F이고 수직 길이 D4가 2F임)가 되도록 비트 라인 배향을 따라 축소하는 것이 가능하다. 도 4b에 도시한 바와 같이 딥 트렌치 캐패시터가 타원형이고 소자 크기가 6F2(수평 길이 D3가 3F이고 수직 길이 D4가 2F임)가 되도록 비트 라인 배향을 따라 축소하는 것이 가능하다.
도 5a에서, 본 발명의 일례에서, 리세스드 게이트(232)를 포함하는 활성 영역을 정의하기 위한 샐로우 트렌치 아이솔레이션(502)은 리세스드 게이트(232)의 4개의 코너만을 절단하여 큰 아이솔레이션 프로세스 윈도우를 활성시킬 수 있거나, 도 5b에 도시된 바와 같이, 리세스 게이트(232)의 상부(504) 및 하부(506)를 절단하여 더욱 양호한 아이솔레이션 효과를 가질 수 있다.
본 발명의 일례에서, 이어 워드 라인을 형성한다. 결과적으로, 워드 라인은 일정한 폭을 가진 직선일 필요는 없다. 예를 들어, 도 5c에 도시된 바와 같이, 워드 라인(510)은 딥 트렌치 캐패시터(208)를 오버라이하는 넓은 부분과 리세스드 게이트(232)를 오버라이하는 좁은 부분을 가질 수 있다. 본 발명의 다른 일례에서, 워드 라인(520)은 도 5d에 도시된 바와 같이 딥 트렌치 캐패시터(208)의 중앙부만을 오버래핑할 수 있다.
설명된 일례에 따라, 리세스 게이트를 형성할 때 하나의 포토리소그래피 단계를 생략할 수 있어, 비용을 절감할 수 있다. 또한, 포토리소그래피 대신 스페 이서에 의한 리세스드 게이트의 자기 정렬에 기인하여, 리세스드 버티칼 트랜지스터(RVERT)와 딥 트렌치 캐패시터(DT) 사이의 길이를 정확하게 제어할 수 있고, 2개의 인접하는 딥 트렌치 캐패시터 사이 정 중앙 부분에 리세스드 게이트(232)를 정확하게 정의할 수 있으며, 오버랩 문제를 제거할 수 있고, 중요한 치수를 정확하게 제어할 수 있며, 딥 트렌치 캐패시터와 리세스드 게이트 사이의 확산 거리를 더욱 용이하게 제어할 수 있다.
본 발명을 실시예 및 바람직한 일례에 의해 설명하였지만, 본 발명이 이들에 한정되지 않는 것으로 이해되어야 한다. 반대로, 다양한 변경예 및 유사한 변형예를 포함하는 것으로 의도된다(본 분야의 기술자에게 자명할 것임). 따라서, 첨부된 청구범위의 범위는 이러한 변경예 및 유사한 변형예 모두를 포괄하도록 가장 폭넓게 해석되어야 한다.

Claims (16)

  1. 상부가 노출된 적어도 2개의 딥 트렌치 캐패시터(deep trench capacitor) 장치를 가진 기판을 제공하고;
    상기 딥 트렌치 캐패시터의 상부 측벽에 스페이서(spacer)를 형성하며;
    마스크(mask)로서 상기 딥 트렌치 캐패시터의 상부 및 스페이서를 사용하여 기판을 에칭하여 리세스(recess)를 형성한 다음;
    상기 리세스에 리세스드 게이트(recessed gate)를 형성하는 단계를 포함하는 반도체 장치의 형성방법.
  2. 제 1 항에 있어서, 상부가 노출된 적어도 2개의 딥 트렌치 캐패시터 장치를 가진 기판을 제공하는 단계가, 패드층(pad layer)이 형성된 기판을 제공하고; 상기 패드층 및 상기 기판을 패턴화하여 적어도 2개의 트렌치를 형성하며; 각각의 트렌치에 딥 트렌치 캐패시터 장치를 형성하고; 딥 트렌치 캐패시터 장치의 상부가 노출될 때까지 패드층을 제거하는 단계를 포함하는 반도체 장치의 형성방법.
  3. 제 2 항에 있어서, 상기 패드층이 패드 질화층(pad nitride layer) 및 패드 산화층(pad oxide layer)을 포함하는 반도체 장치의 형성방법.
  4. 제 1 항에 있어서, 리세스드 게이트의 상부 표면이 딥 트렌치 캐패시터 장치 와 실질적으로 동일한 수준인 반도체 장치의 형성방법.
  5. 제 1 항에 있어서, 상기 기판을 임플란팅(implanting)하여 리세스드 게이트의 반대측에 소오스 영역(source region) 및 드레인 영역(drain region)을 형성하는 단계를 추가로 포함하는 반도체 장치의 형성방법.
  6. 제 1 항에 있어서, 상기 스페이서가 실리콘 옥사이드, 실리콘 니트라이드 및 실리콘 옥시니트라이드를 포함하는 반도체 장치의 형성방법.
  7. 상부가 노출된 복수개의 딥 트렌치 캐패시터 장치를 가진 기판을 제공하고;
    상기 딥 트렌치 캐패시터의 상부 측벽에 스페이서를 형성하여 딥 트렌치 캐패시터 장치로 둘러싸인 예정(predetermined) 영역을 형성하며;
    마스크로서 상기 딥 트렌치 캐패시터의 상부 및 스페이서를 사용하여 기판의 예정 영역을 에칭하여 리세스를 형성한 다음;
    상기 리세스에 리세스드 게이트를 형성하는 단계를 포함하는 반도체 장치의 형성방법.
  8. 제 7 항에 있어서, 상기 복수개의 딥 트렌치 캐패시터가 매트릭스(matrix)로 배열된 4개의 딥 트렌치 캐패시터인 반도체 장치의 형성방법.
  9. 제 7 항에 있어서, 리세스에 리세스드 게이트를 형성한 후, 기판에 샐로우 트렌치 아이솔레이션(shallow trench isolation)을 형성하여 활성 영역(active area)을 정의하는 단계를 추가로 포함하는 반도체 장치의 형성방법.
  10. 제 9 항에 있어서, 샐로우 트렌치 아이솔레이션이 리세스드 게이트의 코너 4개만을 절단하는 반도체 장치의 형성방법.
  11. 제 7 항에 있어서, 리세스드 게이트를 전기적으로 연결하는 워드 라인(word line)을 형성하는 단계를 추가로 포함하는 반도체 장치의 형성방법.
  12. 제 11 항에 있어서, 상기 딥 트렌치 캐패시터를 오버라이하는(overlying) 워드 라인 부분이 리세스드 게이트를 오버라이하는 다른 부분보다 넓은 반도체 장치의 형성방법.
  13. 제 7 항에 있어서, 상부가 노출된 적어도 2개의 딥 트렌치 캐패시터 장치를 가진 기판을 제공하는 단계가, 패드층이 형성된 기판을 제공하고; 상기 패드층 및 상기 기판을 패턴화하여 적어도 2개의 트렌치를 형성하며; 각각의 트렌치에 딥 트렌치 캐패시터 장치를 형성하고; 딥 트렌치 캐패시터 장치의 상부가 노출될 때까지 패드층을 제거하는 단계를 포함하는 반도체 장치의 형성방법.
  14. 제 7 항에 있어서, 리세스에 리세스드 게이트를 형성하는 단계가, 리세스내에 게이트 유전체층을 형성하고; 기판위에 도전체(conductive material) 층을 형성하며; 도전체층, 스페이서 및 딥 트렌치 캐패시터의 상부를 폴리싱(polishing)하여 리세스드 게이트를 형성하는 단계를 포함하는 반도체 장치의 형성방법.
  15. 제 7 항에 있어서, 상기 기판을 임플란팅하여 리세스드 게이트의 반대측에 소오스 영역 및 드레인 영역을 형성하는 단계를 추가로 포함하는 반도체 장치의 형성방법.
  16. 제 7 항에 있어서, 상기 스페이서가 실리콘 옥사이드, 실리콘 니트라이드 및 실리콘 옥시니트라이드를 포함하는 반도체 장치의 형성방법.
KR1020060047988A 2005-05-31 2006-05-29 반도체 장치의 형성방법 KR100749035B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/141,656 2005-05-31
US11/141,656 US7316952B2 (en) 2005-05-31 2005-05-31 Method for forming a memory device with a recessed gate

Publications (2)

Publication Number Publication Date
KR20060124597A true KR20060124597A (ko) 2006-12-05
KR100749035B1 KR100749035B1 (ko) 2007-08-14

Family

ID=36791642

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060047988A KR100749035B1 (ko) 2005-05-31 2006-05-29 반도체 장치의 형성방법

Country Status (6)

Country Link
US (1) US7316952B2 (ko)
EP (1) EP1729338B1 (ko)
JP (1) JP4427037B2 (ko)
KR (1) KR100749035B1 (ko)
CN (1) CN100388464C (ko)
TW (1) TWI302363B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7563686B2 (en) * 2005-05-31 2009-07-21 Nanya Technology Corporation Method for forming a memory device with a recessed gate
TWI343625B (en) * 2006-03-09 2011-06-11 Nanya Technology Corp A semiconductor device and manufacturing method of the same
TWI323498B (en) * 2006-04-20 2010-04-11 Nanya Technology Corp Recessed gate mos transistor device and method of making the same
TWI278043B (en) * 2006-05-12 2007-04-01 Nanya Technology Corp Method for fabricating self-aligned recessed-gate MOS transistor device
KR100780656B1 (ko) * 2006-06-29 2007-11-29 주식회사 하이닉스반도체 반도체 소자의 리세스게이트 제조방법
KR100818886B1 (ko) * 2006-12-11 2008-04-01 동부일렉트로닉스 주식회사 트랜치 mosfet 디바이스 제조 방법
CN101221890B (zh) * 2007-01-12 2010-11-03 南亚科技股份有限公司 半导体结构形成的方法
US20080299722A1 (en) * 2007-05-29 2008-12-04 Jessica Hartwich Manufacturing method for forming a recessed channel transistor, method for forming a corresponding integrated semiconductor memory device and corresponding self-aligned mask structure
TWI343631B (en) * 2007-06-20 2011-06-11 Nanya Technology Corp Recess channel mos transistor device and fabricating method thereof
DE102007038925A1 (de) * 2007-08-17 2009-02-19 Qimonda Ag Verfahren zum Herstellen einer aktiven Vorrichtung einer Halbleiterspeichervorrichtung, und eine Halbleiterspeichervorrichtung
US8644046B2 (en) * 2009-02-10 2014-02-04 Samsung Electronics Co., Ltd. Non-volatile memory devices including vertical NAND channels and methods of forming the same
US8614917B2 (en) 2010-02-05 2013-12-24 Samsung Electronics Co., Ltd. Vertically-integrated nonvolatile memory devices having laterally-integrated ground select transistors
KR101561061B1 (ko) * 2009-04-10 2015-10-16 삼성전자주식회사 돌출형 소자 분리막을 가지는 반도체 소자
US8470654B2 (en) 2010-02-23 2013-06-25 Micron Technology, Inc. Methods of forming an electrically conductive buried line and an electrical contact thereto and methods of forming a buried access line and an electrical contact thereto
US8178418B1 (en) * 2011-04-25 2012-05-15 Nanya Technology Corporation Method for fabricating intra-device isolation structure
US8507915B2 (en) 2011-11-30 2013-08-13 International Business Machines Corporation Low resistance embedded strap for a trench capacitor
US9171738B2 (en) * 2012-12-18 2015-10-27 Infineon Technologies Austria Ag Systems and methods for integrating bootstrap circuit elements in power transistors and other devices
KR102171267B1 (ko) 2014-01-28 2020-10-28 삼성전자 주식회사 랜딩 패드를 구비하는 반도체 소자

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01227468A (ja) * 1988-03-08 1989-09-11 Oki Electric Ind Co Ltd 半導体記憶装置
US6236079B1 (en) * 1997-12-02 2001-05-22 Kabushiki Kaisha Toshiba Dynamic semiconductor memory device having a trench capacitor
US5945707A (en) * 1998-04-07 1999-08-31 International Business Machines Corporation DRAM cell with grooved transfer device
US6331459B1 (en) 1999-02-18 2001-12-18 Infineon Technologies Ag Use of dummy poly spacers and divot fill techniques for DT-aligned processing after STI formation for advanced deep trench capacitor DRAM
US6190971B1 (en) * 1999-05-13 2001-02-20 International Business Machines Corporation Formation of 5F2 cell with partially vertical transistor and gate conductor aligned buried strap with raised shallow trench isolation region
TW451425B (en) * 2000-05-16 2001-08-21 Nanya Technology Corp Manufacturing method for memory cell transistor
US6576945B2 (en) * 2001-02-05 2003-06-10 International Business Machines Corporation Structure and method for a compact trench-capacitor DRAM cell with body contact
JP2002289816A (ja) * 2001-03-23 2002-10-04 Toshiba Corp 半導体装置及びその製造方法
US6809368B2 (en) * 2001-04-11 2004-10-26 International Business Machines Corporation TTO nitride liner for improved collar protection and TTO reliability
US6437388B1 (en) * 2001-05-25 2002-08-20 Infineon Technologies Ag Compact trench capacitor memory cell with body contact
US6528367B1 (en) * 2001-11-30 2003-03-04 Promos Technologies, Inc. Self-aligned active array along the length direction to form un-biased buried strap formation for sub-150 NM BEST DRAM devices
US6727540B2 (en) * 2002-08-23 2004-04-27 International Business Machines Corporation Structure and method of fabricating embedded DRAM having a vertical device array and a bordered bitline contact
US6707095B1 (en) 2002-11-06 2004-03-16 International Business Machines Corporation Structure and method for improved vertical MOSFET DRAM cell-to-cell isolation
TW587311B (en) * 2003-05-30 2004-05-11 Nanya Technology Corp Memory cell with partly vertical channel and the manufacturing method thereof
TW591757B (en) * 2003-08-19 2004-06-11 Nanya Technology Corp Double corner rounding processes for partial vertical cell
TWI223385B (en) 2003-09-04 2004-11-01 Nanya Technology Corp Trench device structure with single side buried strap and method for fabricating the same
US6844591B1 (en) * 2003-09-17 2005-01-18 Micron Technology, Inc. Method of forming DRAM access transistors
US7241659B2 (en) 2003-09-25 2007-07-10 Promos Technologies, Inc. Volatile memory devices and methods for forming same
KR100500472B1 (ko) * 2003-10-13 2005-07-12 삼성전자주식회사 리세스 게이트 트랜지스터 구조 및 형성방법
KR100500473B1 (ko) * 2003-10-22 2005-07-12 삼성전자주식회사 반도체 소자에서의 리세스 게이트 트랜지스터 구조 및형성방법
US7015092B2 (en) 2003-12-18 2006-03-21 Infineon Technologies North America Corp. Methods for forming vertical gate transistors providing improved isolation and alignment of vertical gate contacts
US7442976B2 (en) 2004-09-01 2008-10-28 Micron Technology, Inc. DRAM cells with vertical transistors
US7256441B2 (en) 2005-04-07 2007-08-14 Infineon Technologies Ag Partially recessed DRAM cell structure
US7563686B2 (en) * 2005-05-31 2009-07-21 Nanya Technology Corporation Method for forming a memory device with a recessed gate

Also Published As

Publication number Publication date
JP2006339648A (ja) 2006-12-14
JP4427037B2 (ja) 2010-03-03
TW200642043A (en) 2006-12-01
US7316952B2 (en) 2008-01-08
CN100388464C (zh) 2008-05-14
EP1729338B1 (en) 2016-07-06
CN1873948A (zh) 2006-12-06
EP1729338A2 (en) 2006-12-06
US20060270149A1 (en) 2006-11-30
EP1729338A3 (en) 2009-04-15
KR100749035B1 (ko) 2007-08-14
TWI302363B (en) 2008-10-21

Similar Documents

Publication Publication Date Title
KR100749035B1 (ko) 반도체 장치의 형성방법
US7592233B2 (en) Method for forming a memory device with a recessed gate
KR100352909B1 (ko) 반도체소자의 자기정렬 콘택 구조체 형성방법 및 그에의해 형성된 자기정렬 콘택 구조체
KR100843715B1 (ko) 반도체소자의 콘택 구조체 및 그 형성방법
US8916918B2 (en) Semiconductor device having fin-shaped field effect transistor and manufacturing method thereof
US8906763B2 (en) Method of manufacturing a dynamic random access memory (DRAM) including forming contact pads of adjacent cells by laterally etching a contact opening of a cell therebetween
KR100740949B1 (ko) 반도체 디바이스의 형성방법
KR100950472B1 (ko) 4f2 트랜지스터를 갖는 반도체 소자의 제조방법
JP2007329489A (ja) 集積回路装置およびその製造方法
KR20010112829A (ko) 플로팅 바디효과를 제거한 반도체 메모리소자 및 그제조방법
US6864179B2 (en) Semiconductor memory device having COB structure and method of fabricating the same
TW201301447A (zh) 半導體元件的單元接觸和位元線的製作方法
KR100586553B1 (ko) 반도체 소자의 게이트 및 이의 형성 방법
US7394124B2 (en) Dynamic random access memory device
TWI785508B (zh) 積體電路裝置
US8093639B2 (en) Method for fabricating a semiconductor device
US7700435B2 (en) Method for fabricating deep trench DRAM array
KR20050052027A (ko) 리세스된 게이트를 갖는 반도체소자 및 그 제조방법
KR20040009383A (ko) 스택형 커패시터 및 트랜치형 커패시터를 포함하는 반도체메모리 소자 및 그 제조 방법
KR20050083305A (ko) 핀 전계효과 트랜지스터의 제조방법
US20080067569A1 (en) Memory device with vertical transistor and fabrication method thereof
US7652323B2 (en) Semiconductor device having step gates and method of manufacturing the same
KR20010109677A (ko) 반도체소자의 모스 트랜지스터 제조방법 및 그에 의해제조된 모스 트랜지스터
KR20040038433A (ko) 다마신 게이트 구조를 갖는 반도체 소자 및 그 형성 방법
KR20020084480A (ko) 셀프-얼라인 콘택 공정을 이용한 반도체 장치의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120724

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130724

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140724

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150724

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160420

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170419

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180418

Year of fee payment: 12