KR20060101758A - 반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법 - Google Patents

반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법 Download PDF

Info

Publication number
KR20060101758A
KR20060101758A KR1020067007734A KR20067007734A KR20060101758A KR 20060101758 A KR20060101758 A KR 20060101758A KR 1020067007734 A KR1020067007734 A KR 1020067007734A KR 20067007734 A KR20067007734 A KR 20067007734A KR 20060101758 A KR20060101758 A KR 20060101758A
Authority
KR
South Korea
Prior art keywords
dielectric layer
forming
dielectric
water
layer
Prior art date
Application number
KR1020067007734A
Other languages
English (en)
Other versions
KR101054676B1 (ko
Inventor
제임스 엔. 더간
레슬리 에이. 스미스
Original Assignee
프리스케일 세미컨덕터, 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프리스케일 세미컨덕터, 인크. filed Critical 프리스케일 세미컨덕터, 인크.
Publication of KR20060101758A publication Critical patent/KR20060101758A/ko
Application granted granted Critical
Publication of KR101054676B1 publication Critical patent/KR101054676B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • H01L21/02063Cleaning during device manufacture during, before or after processing of insulating layers the processing being the formation of vias or contact holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02043Cleaning before device manufacture, i.e. Begin-Of-Line process
    • H01L21/02054Cleaning before device manufacture, i.e. Begin-Of-Line process combining dry and wet cleaning steps

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

낮은 k 유전체 합성층(26, 28)은 낮은 k 장벽층(26) 및 낮은 k 장벽층(26) 상의 낮은 K 유전체 층(28)으로 이루어진다. 소수성 상부 표면을 갖는 결과로 침착된 장벽층(26)은, 상기 표면을 소수성에서 친수성으로 변환하기 위해 산소 플라즈마로 처리된다. 후속의 물을 주로 하는 세정은, 장벽층(26) 표면의 변환으로 인해 장벽층(26)에 대한 수율 감소 결함들을 제거하는데 매우 효과적이다. 물을 주로 하는 세정 후에, 낮은 K를 갖는 합성층(26, 28)을 달성하기 위해, 낮은 K 유전체 층(28)이 장벽층(26)의 표면 상에 형성된다.
유전체 층, 장벽층, 소수성 표면, 친수성 표면, 물을 주로 한 세정 용액

Description

반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법{Method of forming a low k dielectric in a semiconductor manufacturing process}
본 발명은 집적 회로 제조에 관한 것이며, 보다 상세하게는, 집적 회로 제조 시에 낮은 k 유전체 막들을 형성하는 것에 관한 것이다.
반도체들의 제조 시에, 반도체 기판 위의 도전층들 사이의 층인 층간 유전체(Interlayer Dielectric; ILD)에 대해 낮은 k 유전체들을 사용하는 것이 개발되었다. 이러한 낮은 k 유전체는, 상호 접속으로서 사용되는 도전체들 사이의 용량성 결합(capacitive coupling)을 감소시킨다. 이러한 용량성 결합을 감소시키는 것은, 속도가 우선 순위인 경우들에서 특히 중요하며, 이러한 경우는 종종 있다. 낮은 k 재료들은 통상적으로 최상의 절연체들이 아니며 높은 수율로 제조하기도 쉽지 않다. 성공적인 동작을 위해 필요한 모든 특성들을 성취하기 위해 종종 장벽층들(barrier layers) 및 덮개층들(capping layers)이 요구된다. 이러한 부가적인 층들은, 공정을 복잡하게 하고 잠재적으로 수율 문제들을 일으키는 단계들을 추가한다.
따라서, 수율에 대한 악영향을 적게 하면서 반도체 제조에서 낮은 k 유전체에 대한 필요성이 있다.
본 발명은 예의 방법으로 예시되며, 첨부한 도면들에 의해 제한되지 않고, 도면들에서 동일한 참조 번호들은 동일한 요소들을 나타낸다.
도 1은 본 발명의 실시예에 따라 제조된 반도체 디바이스 구조의 단면도.
도 2는 도 1의 디바이스 제조시에 사용되는 본 발명의 실시예에 따른 공정의 흐름도.
도면들의 요소들은 간단하고 명료하게 예시되며 일정한 비율로 도시될 필요가 없음을 당업자는 인지한다. 예를 들면, 도면들의 일부 요소들의 크기들은 본 발명의 실시예들의 이해를 돕기 위해 다른 요소들에 비하여 확대될 수 있다.
하나의 형태에서, 소수성 표면(hydrophobic surface)으로 침착된 낮은 k 장벽층은 소수성이 되도록 표면을 변환하기 위해 산소 플라즈마로 처리된다. 그후 스크러브(scrub)로 소수성 표면이 세정된다. 스크러브는 소수성인 표면으로 인해 상당히 증가된 효과를 갖는다. 이것은 도면들 및 다음의 설명을 참조하여 보다 쉽게 이해된다.
도 1은 반도체 기판(12), 기판(12)에 형성된 드레인 영역(14), 기판(12)에 형성된 소스 영역(16), 기판(12) 상에 있고 실질적으로 드레인(14)과 소스(16) 사이의 게이트 유전체(18), 게이트 유전체(18) 위의 게이트(20), 게이트(20) 주위의 측벽 스페이서(22), 게이트(20) 위와 주위의 유전체 층(24), 게이트(20) 상의 접 촉(25), 유전체 층(24) 상의 낮은 k 장벽 유전체 층(26), 낮은 k 장벽 유전체 층(26) 상의 낮은 K 유전체 층(28), 낮은 K 유전체 층(28) 상의 덮개층(32), 비아(via)(25)을 통하고 층들(26, 28 및 30)로 둘러싸인 도전층(30), 덮개층(32) 상의 낮은 k 장벽층(34), 낮은 k 장벽층(34) 상의 낮은 K 유전체 층(36), 및 도전층(30) 상에 있고 층들(34, 36)에 둘러싸인 비아(38)를 포함하는 반도체 디바이스(10)를 도시한다. 반도체 기판(12)은, 반도체가 실리콘이거나 다른 반도체 재료의 다른 형태의 반도체 기판일 수 있는 SOI 기판이 바람직하다. 게이트(20)는 실리콘이 바람직하지만, 금속과 같은 다른 재료들 또는 상이한 층들의 합성일 수 있다. 접촉(25)은 텅스텐이 바람직하지만, 다른 형태의 도전성 재료일 수 있다. 비아(38)는 구리가 바람직하지만, 다른 도전성 재료일 수 있다. 도전층(30)은 구리가 바람직하지만, 다른 도전성 재료일 수 있다. 덮개층(32)은 TEOS(tetraethylorthosilicate)를 사용하여 형성된 산화물이 바람직하지만, 다른 유전체 재료들일 수 있다. 유전체(24)는 층들의 합성이며, 상부층은 SiCOH 또는 플루오린 및 TEOS(FTEOS)를 사용하여 형성된 산화물이 바람직하다. CMP 공정은, CMP 프로세싱 후에 층(24)의 표면 상의 재료가 변경될 수 있도록 유전체 층(24)에 적용된다. CMP 프로세싱을 수행하기 전에 층(24) 상의 바람직한 재료 조합은 실리콘 리치 옥사이드(silicon rich oxide), 실리콘 리치 옥시니트라이드(silicon rich oxynitride), 산화 TEOS이며, 이로 인해 디바이스(10)가 수행되는 웨이퍼에 걸쳐 층(24)의 상부 표면이 동일하지 않게 된다. 반도체 디바이스(10)는, 낮은 k 장벽층(26)과 낮은 K 유전체(28)의 합성층 및 낮은 k 장벽층(34)과 낮은 K 유전체 층(36)의 합성층을 형성하는 방법 이외의 종래 수단에 의해 형성될 수 있는 종래의 구조이다.
이들 합성층들을 형성하는 방법은 도 2의 흐름도에 도시된다. 흐름도(50)는 단계들(52, 54, 56 및 58)을 포함한다. 단계(52)에서, 낮은 k 장벽층들(26, 34)의 고유한 성질인 소수성 표면을 갖는 층이 침착된다. 장벽층들(26 및 34)은 SiCN이 바람직하다. 낮은 K 유전체 층들(28, 36)은 SiCOH가 바람직하다. SiCN은 소수성 표면을 갖는 특성을 갖는다. 또한 SiCN은 그의 표면 상에 입자들을 갖는 것으로 알려져 있다. 스크러브 세정은 입자들 모두를 제거하지는 않는 것으로 알려져 있다. 세정이 완전히 효과적이지 않는다는 하나의 가능한 이유는 침착된 SiCN 층의 표면이 소수성이라는 것이다. 또한, 스크러브 세정은, 새로운 형태의 결함을 생성하여 SiCN 구조를 손상시키는 것으로 알려져 있다. 단계(54)는 SiCN 층의 표면을 소수성에서 친수성으로 변환한다. 이것은 산소 플라즈마에 의해 성취된다. SiCN의 침착 및 SiCN 층의 후속 플라즈마 처리는 인시츄(in situ)로 수행되는 것이 바람직하다. SiCN은 플라즈마 침착이기 때문에, 후속 산소 플라즈마 단계는, 침착 챔버에서 웨이퍼들을 제거하지 않고 쉽게 수행될 수 있다. 따라서, 층(26)이 침착되고, 그후 동일한 챔버에서 처리된다. 동일한 방법으로, 침착 및 도전체(30)의 CMP 프로세싱 후에, 층(34)이 침착되고 동일한 챔버에서 처리된다.
단계(56)는 플라즈마 처리된 층의 표면의 스크러브를 수행하는 것이다. 따라서, 층(26)은, 층(26)이 산소 플라즈마로 처리된 후에 스크러브 세정으로 처리된다. 또한, 이것은 층(34)에 대해서도 마찬가지이다. 스크러브 세정은 물을 주로 하 는(water-based) 세정이다. 물은 탈이온화되는 것이 바람직하며, 또한 암모늄 하이드로옥사이드(ammonium hydroxide)를 포함하는 것이 바람직하다. 이것은 스크러빙 세정과 같은 물을 주로 하는 세정을 위한 통상의 혼합물이다.
단계(58)는 다음 층의 침착을 수행하며, 다음 층은 낮은 k 장벽층(26) 상의 유전체 층(28) 및 장벽층(34) 상의 낮은 k 유전체 층(36)이다. 단계들(52-58)의 결합은 낮은 K 유전체로서 유용한 합성층을 완성하기 위해 결합된다.
장벽층의 플라즈마 침착이 수율 감소 결함들을 일으킬 수 있는 장벽의 표면 상에 입자들을 생기게 하고, 이들 입자는 스크러브에 의해 효과적으로 제거되지 않는데, 장벽층의 표면이 소수성이기 때문이며, 장벽층 표면의 사후-침착 플라즈마 처리가 장벽층의 표면을 친수성으로 변환하여, 새로운 결합 형태를 후속으로 생성하지 않고 스크러브가 입자들을 제거하는데 효과적이라는 것이 이러한 방법의 이점에 대한 하나의 이론이다. 임의의 경우에, 공정은 수율에서 상당한 개선을 가져온다.
명세서에서, 본 발명은 특정 실시예들을 참조하여 설명된다. 그러나, 청구 범위에 설명된 본 발명의 범위를 벗어나지 않고 다양한 수정들 및 변경들이 이루어질 수 있다는 것을 당업자는 이해한다. 예를 들면, 물을 주로 하는 세정 다음의 플라즈마 처리에 이로운 다른 유전체 및 장벽 재료들이 사용될 수 있다. 다른 물질은 침착되는 소수성일 수 있고 플라즈마 처리에 의해 친수성으로 변환될 수 있다. 플라즈마 처리는 산소 이외에 의한 것일 수 있다. 낮은 K 물질은 SiCN 및 SiCOH 이외의 것일 수 있으며, 플라즈마 대신에 회전될 수 있다. 물을 주로 하는 세정은 반드 시 스크러브 공정일 필요는 없지만, 스크러버(scrubber)를 필요로 하지 않는 물을 주로 한 용액을 사용하는 것이 간단하다. 따라서, 명세서 및 도면들은 제한적 의미라기 보다는 예시적인 것으로 간주되며, 모든 수정들은 본 발명의 범위 내에 포함되는 것으로 의도된다.
이점들, 다른 장점들 및 문제점에 대한 해결책들은 특정 실시예들에 관하여 상술되었다. 그러나, 이점들, 장점들, 문제점들에 대한 해결책들, 및 임의의 이점들, 문제점들에 대한 해결책들이 유발하거나 공표되도록 할 수 있는 임의의 요소(들)는 중대하고, 요구되거나 필수적인 특징 또는 임의의 또는 모든 청구항들의 요소로서 해석되지 않는다. 명세서에 사용된 바와 같이, 용어들 "포함하다", "포함하는" 또는 그의 임의의 다른 변경은 배타적이지 않은 포함을 커버하도록 의도되어, 요소들의 리스트를 포함하는 공정, 방법, 물품 또는 장치가 그러한 요소들만을 포함하지 않고, 열거되지 않거나 그러한 공정, 방법, 물품 또는 장치에 내재된 다른 요소들을 포함할 수 있다.

Claims (29)

  1. 반도체 기판 상에 층을 형성하는 방법으로서:
    반도체 기판을 제공하는 단계;
    상기 기판 위에 놓이는 제 1 유전체 층을 형성하는 단계로서, 상기 제 1 유전체 층은 소수성 표면(hydrophobic surface)을 포함하는, 상기 제 1 유전체 층 형성 단계,
    상기 소수성 표면을 친수성 표면(hydrophilic surface)으로 변환하는 단계;
    상기 친수성 표면을 스크러빙(scrubbing)하는 단계; 및
    상기 제 1 유전체 층 위에 놓이는 제 2 유전체 층을 형성하는 단계를 포함하는, 층 형성 방법.
  2. 제 1 항에 있어서,
    상기 제 1 유전체 층은 규소, 탄소 및 질소를 포함하는, 층 형성 방법.
  3. 제 1 항에 있어서,
    상기 소수성 표면을 상기 친수성 표면으로 변환하는 단계는 산소 플라즈마에 의해 이루어지는, 층 형성 방법.
  4. 제 1 항에 있어서,
    상기 제 2 유전체 층은 규소, 탄소, 산소 및 수소를 포함하는, 층 형성 방법.
  5. 제 2 항에 있어서,
    상기 소수성 표면을 상기 친수성 표면으로 변환하는 단계는 산소 플라즈마에 의해 이루어지는, 층 형성 방법.
  6. 제 5 항에 있어서,
    상기 제 2 유전체 층은 규소, 탄소, 산소 및 수소를 포함하는, 층 형성 방법.
  7. 제 6 항에 있어서,
    상기 친수성 표면을 물을 주로 하는(water-based) 세정으로 스크러빙하는, 층 형성 방법.
  8. 제 7 항에 있어서,
    상기 물을 주로 하는 세정은 암모늄 하이드로옥사이드(ammonium hydroxide)를 포함하는, 층 형성 방법.
  9. 제 5 항에 있어서,
    상기 제 1 유전체는 규소, 질소 및 탄소를 포함하는, 층 형성 방법.
  10. 제 9 항에 있어서,
    상기 친수성 표면을 물을 주로 하는 세정을 스크러빙하는, 층 형성 방법.
  11. 제 10 항에 있어서,
    상기 물을 주로 하는 세정은 암모늄 하이드로옥사이드를 포함하는, 층 형성 방법.
  12. 제 5 항에 있어서,
    상기 제 1 유전체 층을 형성하는 단계 및 상기 소수성 표면을 친수성 표면으로 변환하는 단계는 인시츄(in-situ)로 수행되는, 층 형성 방법.
  13. 제 1 항에 있어서,
    상기 제 1 유전체 층을 형성하는 단계 및 상기 소수성 표면을 친수성 표면으로 변환하는 단계는 인시츄로 수행되는, 층 형성 방법.
  14. 제 1 항에 있어서,
    상기 제 1 유전체를 형성하는 단계는 플라즈마 침착되고, 변환하는 단계는 플라즈마에 의해 이루어지는, 층 형성 방법.
  15. 반도체 기판 상에 층을 형성하는 방법으로서:
    반도체 기판을 제공하는 단계;
    상기 기판 위에 놓이는 제 1 유전체 층을 형성하는 단계;
    상기 제 1 유전체 층을 산소 플라즈마로 처리하는 단계;
    상기 제 1 유전체 층을 물을 주로 한 용액으로 세정하는 단계; 및
    상기 세정된 제 1 유전체 층 위에 놓이는 제 2 유전체 층을 형성하는 단계를 포함하는, 층 형성 방법.
  16. 제 15 항에 있어서,
    상기 제 1 유전체 층의 소수성 표면을 친수성 표면으로 변환되도록 상기 제 1 유전체 층을 상기 산소 플라즈마로 처리하는, 층 형성 방법.
  17. 제 16 항에 있어서,
    상기 제 1 유전체 층을 세정하는 단계는 상기 제 1 유전체 층을 상기 물을 주로 한 용액으로 스크러빙하는 단계를 포함하는, 층 형성 방법.
  18. 제 17 항에 있어서,
    상기 물을 주로 한 용액은 암모늄 하이드로옥사이드를 포함하는, 층 형성 방법.
  19. 제 18 항에 있어서,
    상기 제 1 유전체 층은 규소, 탄소 및 질소를 포함하는, 층 형성 방법.
  20. 제 15 항에 있어서,
    상기 제 1 유전체 층은 규소, 탄소 및 질소를 포함하는, 층 형성 방법.
  21. 제 20 항에 있어서,
    상기 제 1 유전체 층을 형성하는 단계는 제 1 챔버에서 발생하는, 층 형성 방법.
  22. 제 21 항에 있어서,
    상기 제 1 유전체 층을 상기 산소 플라즈마로 처리하는 단계는 상기 제 1 챔버에서 발생하는, 층 형성 방법.
  23. 반도체 구조를 형성하는 방법으로서:
    반도체 기판을 제공하는 단계;
    상기 기판 위에 놓이고, 규소, 탄소 및 질소를 포함하는 제 1 유전체 층을 형성하는 단계;
    상기 제 1 유전체 층을 산소 플라즈마로 처리하는 단계;
    상기 제 1 유전체 층을 스크러빙하는 단계; 및
    상기 제 1 유전체 층 위에 놓이는 제 2 유전체 층을 형성하는 단계를 포함하는, 반도체 구조 형성 방법.
  24. 제 23 항에 있어서,
    상기 제 1 유전체 층은 소수성 표면을 갖는, 반도체 구조 형성 방법.
  25. 제 24 항에 있어서,
    상기 제 1 유전체 층을 처리하는 단계는 실질적으로 상기 소수성 표면 전체를 친수성 표면으로 변환하는, 반도체 구조 형성 방법.
  26. 제 23 항에 있어서,
    상기 스크러빙 단계는 물을 주로 한 세정 용액으로 스크러빙하는 단계를 포함하는, 반도체 구조 형성 방법.
  27. 제 26 항에 있어서,
    상기 물을 주로 한 세정 용액은 암모늄 하이드로옥사이드를 포함하는, 반도체 구조 형성 방법.
  28. 제 27 항에 있어서,
    상기 스크러빙 단계는 기계적 세정 및 화학적 세정을 포함하는, 반도체 구조 형성 방법.
  29. 제 23 항에 있어서,
    상기 제 1 유전체 층을 형성하는 단계는, 규소, 탄소 및 질소의 상기 제 1 유전체 층을 형성하는 단계를 포함하고,
    상기 제 1 유전체 형성 단계 및 상기 제 1 유전체 층 처리 단계는 인시츄로 수행되는, 반도체 구조 형성 방법.
KR1020067007734A 2003-10-21 2004-07-30 반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법 KR101054676B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US10/690,060 2003-10-21
US10/690,060 US6902440B2 (en) 2003-10-21 2003-10-21 Method of forming a low K dielectric in a semiconductor manufacturing process
PCT/US2004/024904 WO2005045914A1 (en) 2003-10-21 2004-07-30 Method of forming a low k dielectric in a semiconductor manufacturing process

Publications (2)

Publication Number Publication Date
KR20060101758A true KR20060101758A (ko) 2006-09-26
KR101054676B1 KR101054676B1 (ko) 2011-08-08

Family

ID=34521542

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067007734A KR101054676B1 (ko) 2003-10-21 2004-07-30 반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법

Country Status (6)

Country Link
US (1) US6902440B2 (ko)
JP (1) JP4659751B2 (ko)
KR (1) KR101054676B1 (ko)
CN (1) CN100501937C (ko)
TW (1) TW200515532A (ko)
WO (1) WO2005045914A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101318506B1 (ko) * 2009-07-14 2013-10-16 도쿄엘렉트론가부시키가이샤 성막 방법

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6913992B2 (en) 2003-03-07 2005-07-05 Applied Materials, Inc. Method of modifying interlayer adhesion
US7253125B1 (en) 2004-04-16 2007-08-07 Novellus Systems, Inc. Method to improve mechanical strength of low-k dielectric film using modulated UV exposure
US7112541B2 (en) * 2004-05-06 2006-09-26 Applied Materials, Inc. In-situ oxide capping after CVD low k deposition
US9659769B1 (en) 2004-10-22 2017-05-23 Novellus Systems, Inc. Tensile dielectric films using UV curing
US8980769B1 (en) 2005-04-26 2015-03-17 Novellus Systems, Inc. Multi-station sequential curing of dielectric films
US8454750B1 (en) 2005-04-26 2013-06-04 Novellus Systems, Inc. Multi-station sequential curing of dielectric films
US8889233B1 (en) 2005-04-26 2014-11-18 Novellus Systems, Inc. Method for reducing stress in porous dielectric films
US7189658B2 (en) * 2005-05-04 2007-03-13 Applied Materials, Inc. Strengthening the interface between dielectric layers and barrier layers with an oxide layer of varying composition profile
US7273823B2 (en) * 2005-06-03 2007-09-25 Applied Materials, Inc. Situ oxide cap layer development
US7498270B2 (en) * 2005-09-30 2009-03-03 Tokyo Electron Limited Method of forming a silicon oxynitride film with tensile stress
JP4422671B2 (ja) * 2005-12-06 2010-02-24 トヨタ自動車株式会社 半導体装置とその製造方法
US8987085B2 (en) * 2006-08-01 2015-03-24 Taiwan Semiconductor Manufacturing Company, Ltd. Methods for improving uniformity of cap layers
US8465991B2 (en) 2006-10-30 2013-06-18 Novellus Systems, Inc. Carbon containing low-k dielectric constant recovery using UV treatment
US10037905B2 (en) * 2009-11-12 2018-07-31 Novellus Systems, Inc. UV and reducing treatment for K recovery and surface clean in semiconductor processing
US20100267231A1 (en) * 2006-10-30 2010-10-21 Van Schravendijk Bart Apparatus for uv damage repair of low k films prior to copper barrier deposition
US7851232B2 (en) * 2006-10-30 2010-12-14 Novellus Systems, Inc. UV treatment for carbon-containing low-k dielectric repair in semiconductor processing
US8211510B1 (en) 2007-08-31 2012-07-03 Novellus Systems, Inc. Cascaded cure approach to fabricate highly tensile silicon nitride films
KR100928502B1 (ko) * 2007-11-05 2009-11-26 주식회사 동부하이텍 반도체 소자 및 그의 제조 방법
US9050623B1 (en) 2008-09-12 2015-06-09 Novellus Systems, Inc. Progressive UV cure
JP5398853B2 (ja) * 2012-01-26 2014-01-29 東京エレクトロン株式会社 プラズマ処理方法及びプラズマ処理装置
CN103854962B (zh) * 2012-11-28 2017-05-17 中芯国际集成电路制造(上海)有限公司 晶圆刻蚀后的清洗方法
CN104681404A (zh) * 2013-11-27 2015-06-03 中芯国际集成电路制造(上海)有限公司 接触孔的制作方法和半导体器件的湿法清洗方法
US9437484B2 (en) * 2014-10-17 2016-09-06 Taiwan Semiconductor Manufacturing Company, Ltd. Etch stop layer in integrated circuits
KR101611133B1 (ko) * 2015-05-18 2016-04-08 성균관대학교산학협력단 3차원 구조의 가스 센서 및 이의 제조방법
US10008382B2 (en) * 2015-07-30 2018-06-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having a porous low-k structure
US9847221B1 (en) 2016-09-29 2017-12-19 Lam Research Corporation Low temperature formation of high quality silicon oxide films in semiconductor device manufacturing
JP6989207B2 (ja) 2018-05-15 2022-01-05 住友電工デバイス・イノベーション株式会社 キャパシタの製造方法
CN109994371B (zh) * 2019-03-26 2021-10-15 上海华力集成电路制造有限公司 一种改善氮掺杂碳化物堆叠后的清洁产生水痕的方法
CN110444468A (zh) * 2019-08-29 2019-11-12 上海华力微电子有限公司 一种消除生成硬掩模ndc层后产生的凸块缺陷的方法
KR102665267B1 (ko) * 2022-10-06 2024-05-13 한국생명공학연구원 감도가 개선된 국소 표면 플라즈몬 공명 센서 및 이의 제조방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US87534A (en) * 1869-03-09 Improvement in feather-renovators
US68853A (en) * 1867-09-17 peters
US114000A (en) * 1871-04-25 Improvement in buggies
US1089643A (en) * 1913-04-02 1914-03-10 William O Hoppe Preboiler for steam-boilers.
US5607773A (en) * 1994-12-20 1997-03-04 Texas Instruments Incorporated Method of forming a multilevel dielectric
US5944906A (en) * 1996-05-24 1999-08-31 Micron Technology Inc Wet cleans for composite surfaces
JP3028080B2 (ja) * 1997-06-18 2000-04-04 日本電気株式会社 半導体装置の構造およびその製造方法
JPH11251312A (ja) * 1998-03-06 1999-09-17 Matsushita Electron Corp 半導体装置の製造方法
US6468362B1 (en) 1999-08-25 2002-10-22 Applied Materials, Inc. Method and apparatus for cleaning/drying hydrophobic wafers
US6531412B2 (en) 2001-08-10 2003-03-11 International Business Machines Corporation Method for low temperature chemical vapor deposition of low-k films using selected cyclosiloxane and ozone gases for semiconductor applications
US20030087534A1 (en) 2001-09-10 2003-05-08 Rensselaer Polytechnic Institute Surface modification for barrier to ionic penetration
CN1179613C (zh) * 2001-09-20 2004-12-08 联华电子股份有限公司 一种改善有机低介电常数层附着力的表面处理方法
JP2003188254A (ja) 2001-12-18 2003-07-04 Hitachi Ltd 半導体装置の製造方法および半導体装置
US20030155657A1 (en) * 2002-02-14 2003-08-21 Nec Electronics Corporation Manufacturing method of semiconductor device
US6812167B2 (en) * 2002-06-05 2004-11-02 Taiwan Semiconductor Manufacturing Co., Ltd Method for improving adhesion between dielectric material layers

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101318506B1 (ko) * 2009-07-14 2013-10-16 도쿄엘렉트론가부시키가이샤 성막 방법
US9293417B2 (en) 2009-07-14 2016-03-22 Tokyo Electron Limited Method for forming barrier film on wiring line

Also Published As

Publication number Publication date
KR101054676B1 (ko) 2011-08-08
US6902440B2 (en) 2005-06-07
WO2005045914A1 (en) 2005-05-19
TW200515532A (en) 2005-05-01
CN1864251A (zh) 2006-11-15
US20050085082A1 (en) 2005-04-21
JP2007509499A (ja) 2007-04-12
JP4659751B2 (ja) 2011-03-30
CN100501937C (zh) 2009-06-17

Similar Documents

Publication Publication Date Title
KR101054676B1 (ko) 반도체 제조 공정에서 낮은 k 유전체를 형성하는 방법
US7341943B2 (en) Post etch copper cleaning using dry plasma
US8282842B2 (en) Cleaning method following opening etch
US8673783B2 (en) Metal conductor chemical mechanical polish
US9842768B2 (en) Method for forming semiconductor device structure
KR20030089474A (ko) 반도체 장치의 제조 방법 및 반도체 장치
US7202160B2 (en) Method of forming an insulating structure having an insulating interlayer and a capping layer and method of forming a metal wiring structure using the same
KR100500932B1 (ko) 비아 콘택 식각 후의 감광막 제거 및 건식 세정 방법
TW200407979A (en) Method of manufacturing low K layer
US7629265B2 (en) Cleaning method for use in semiconductor device fabrication
US20200105587A1 (en) Surface Modification Layer for Conductive Feature Formation
US9859154B2 (en) Structure and formation method of interconnect structure of semiconductor device
US11551924B2 (en) Semiconductor structure and method for forming the same
US6881590B2 (en) Re-performable spin-on process
US7288487B1 (en) Metal/oxide etch after polish to prevent bridging between adjacent features of a semiconductor structure
US20180350663A1 (en) Method of forming semiconductor device
CN104112699B (zh) 在半导体结构中消除凸点效应的方法
KR20220137174A (ko) 로우-k 스페이서를 제공하는 방법
US11699589B2 (en) Method for forming patterned mask layer
KR100698742B1 (ko) 반도체 소자 제조방법
KR100640965B1 (ko) 반도체 소자의 형성방법
KR20230052682A (ko) 기판처리방법 및 이를 이용하는 반도체 소자 제조방법
KR100657760B1 (ko) 반도체 장치의 금속 배선 형성 방법
KR20100036449A (ko) 반도체 소자의 제조방법
KR20100050972A (ko) 반도체 소자의 금속배선 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140723

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee