KR20060044404A - 마이크로컴퓨터 - Google Patents

마이크로컴퓨터 Download PDF

Info

Publication number
KR20060044404A
KR20060044404A KR1020050022666A KR20050022666A KR20060044404A KR 20060044404 A KR20060044404 A KR 20060044404A KR 1020050022666 A KR1020050022666 A KR 1020050022666A KR 20050022666 A KR20050022666 A KR 20050022666A KR 20060044404 A KR20060044404 A KR 20060044404A
Authority
KR
South Korea
Prior art keywords
area
access
program
data
areas
Prior art date
Application number
KR1020050022666A
Other languages
English (en)
Other versions
KR100699639B1 (ko
Inventor
가즈히코 아키야마
다카유키 감베
하루노부 누쿠시나
Original Assignee
도시바 캐리어 가부시키 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 도시바 캐리어 가부시키 가이샤 filed Critical 도시바 캐리어 가부시키 가이샤
Publication of KR20060044404A publication Critical patent/KR20060044404A/ko
Application granted granted Critical
Publication of KR100699639B1 publication Critical patent/KR100699639B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05CAPPARATUS FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05C5/00Apparatus in which liquid or other fluent material is projected, poured or allowed to flow on to the surface of the work
    • B05C5/02Apparatus in which liquid or other fluent material is projected, poured or allowed to flow on to the surface of the work the liquid or other fluent material being discharged through an outlet orifice by pressure, e.g. from an outlet device in contact or almost in contact, with the work
    • B05C5/0225Apparatus in which liquid or other fluent material is projected, poured or allowed to flow on to the surface of the work the liquid or other fluent material being discharged through an outlet orifice by pressure, e.g. from an outlet device in contact or almost in contact, with the work characterised by flow controlling means, e.g. valves, located proximate the outlet

Landscapes

  • Storage Device Security (AREA)

Abstract

본 발명은 마이크로 컴퓨터에 관한 것으로 ROM의 기억영역을 복수 영역으로 구분하고, 이들 복수의 영역 중 적어도 하나의 영역에서의 소정의 어드레스에 대한 액세스를 허용하고 나머지 어드레스에 대한 액세스를 금지하는 것으로, 기억수단에 기억된 프로그램의 비밀 유지를 상기 마이크로 컴퓨터 내에서 달성할 수 있는 마이크로 컴퓨터를 제공하는 것을 특징으로 한다.

Description

마이크로컴퓨터{MICROCOMPUTER}
도 1은 본 발명의 제 1 실시예의 구성을 도시한 블럭도,
도 2는 본 발명의 제 1 실시예에서의 데이터 처리의 경과를 도시한 도면,
도 3은 본 발명의 제 2 실시예의 구성을 도시한 블럭도, 및
도 4는 본 발명의 제 2 실시예의 작용을 설명하기 위한 플로우차트이다.
*도면의 주요 부분에 대한 부호의 설명
1: ROM 2: RAM
3: 감시부 4: CPU
5: PC 6: 전환부
본 발명은 기억 영역이 복수의 영역으로 구분된 기억수단을 갖는 마이크로 컴퓨터에 관한 것이다.
종래, 각종 제어기에 마이크로 컴퓨터가 사용되고 그 내부의 기억수단 예를 들어 ROM에 기억된 프로그램에 의해 동작하도록 이루어져 있다. 이와 같은 제어기의 제어계는 탑재되는 기기 전체의 제어동작을 결정하여 처리하는 부분과, 그 결정 된 동작 내용에 따라서 기기의 각종 액츄에이터를 제어하는 구동처리(드라이버) 부분으로 구성된다. 액츄에이터가 간단한 릴레이나 스위치이면 드라이버 부분은 간단하게 구성할 수 있지만, 용량이 큰 직류 모터 등을 구동하는 경우에는 드라이버 부분에 있어 상당한 부하가 되고, 그 구동용 프로그램도 큰 용량이 된다.
예를 들어, 공조기의 제어기에는 모터 회전수 등을 결정하여 처리하는 기기 제어용 마이크로 컴퓨터와, 그 결정된 동작 내용에 따라서 모터를 구동하는 모터 구동용 마이크로 컴퓨터가 설치된다. 이들 마이크로 컴퓨터는 각각 하나의 칩으로 이루어지고, 각각의 칩에는 프로그램이나 데이터를 기억하는 ROM, 일시적으로 데이터를 기억하는 RAM, 프로그램의 실행이나 데이터 처리를 실시하는 CPU 등이 설치되어 있다.
모터 구동용 마이크로 컴퓨터의 ROM에는 모터 구동에 필요한 알고리즘이 기술된 프로그램이 기억되고, 기기 제어용 마이크로 컴퓨터의 ROM에는 기기의 제어에 필요한 프로그램이 기억된다. 이들 마이크로 컴퓨터는 통신선에 의해 접속되고, 기기 제어용 마이크로 컴퓨터는 모터 구동용 마이크로 컴퓨터에 대해서 모터의 회전수를 지시하고, 모터 구동용 마이크로 컴퓨터는 기기 제어용 마이크로 컴퓨터에 실제로 모터 회전수의 데이터를 송신한다.
이와 같은 시스템에서 각 마이크로 컴퓨터의 상호간에서는 통신 규약에 맞는 지시나 회답이 이루어질 뿐, 각각의 마이크로 컴퓨터의 ROM에 기억되어 있는 프로그램은 각각의 마이크로 컴퓨터 내에서만 실행된다. 따라서, 한쪽의 마이크로 컴퓨터로부터 다른 쪽 마이크로 컴퓨터의 ROM에 액세스할 수 없고, 각각의 마이크로 컴퓨터의 프로그램 내용은 비밀로 유지된다.
그러나, 이와 같은 시스템에서는 마이크로 컴퓨터가 2개 필요하고 시스템 자체도 대형화되는 문제가 있다. 그래서, 하나의 마이크로 컴퓨터로 모터 구동과 기기제어의 양쪽을 실행할 수 있으면 기기의 소형화, 비용절감 등의 여러 가지 장점이 얻어진다. 그래서, 하나의 마이크로 컴퓨터의 ROM에 양쪽의 제어 프로그램을 기억시켜 사용하는 것이 생각된다. 그러나, 이 경우 종래의 마이크로 컴퓨터에서는 ROM에 기억된 모든 프로그램에 대해서 액세스가 가능해진다.
여기에서, 모터 제어 프로그램과 기기 제어 프로그램을 별개의 회사가 작성하는 경우에는 각각이 상대방의 프로그램 내용을 판독 가능하고, 양자간에서의 기밀이 유지되지 않는 문제가 있다.
한편, 메모리 내의 데이터의 비밀 유지를 목적으로 하여, 메모리의 어드레스 버스 및 데이터 버스의 사용권(이하, 버스권이라고 함)에 관해 CPU와 외부 중 어느 것이 선택적으로 우선권을 갖는 마이크로 컴퓨터가 일본 공개 특허 공보 평11-110294호 공보에 개시되어 있다. 상기 마이크로 컴퓨터에서는 외부가 버스권을 가질 때, 메모리 내의 데이터의 외부 판독이나 입력을 금지하기 위한 금지 영역 어드레스를 설치할 수 있다. 즉, 메모리 내의 특정 영역에 대해서는 외부가 버스권을 갖는 경우에는 액세스할 수 없고 판독이나 입력을 할 수 없다. 따라서, 그 특정영역의 데이터의 외부 판독은 금지되고, 데이터나 프로그램의 비밀성이 유지된다.
그러나, 상기 특허문헌에는 마이크로 컴퓨터 내의 메모리에 기억된 프로그램의 비밀유지를 마이크로 컴퓨터 내에서 어떻게 달성할 수 있는지에 대해서는 기술 되어 있지 않다.
본 발명은 상기의 사정을 고려한 것으로 내부 기억 수단에 기억된 복수 프로그램간의 비밀유지를 그 자체로 달성할 수 있는 마이크로 컴퓨터를 제공하는 것을 목적으로 하고 있다.
본 발명의 제 1 형태에 의한 마이크로 컴퓨터는 기억 영역이 복수의 영역으로 구분된 기억수단을 구비하고, 그 각 영역 중 적어도 하나의 영역에서의 소정의 어드레스에 대한 액세스를 허용하고, 나머지 어드레스에 대한 액세스를 금지하도록 한 구성을 갖는다.
본 발명의 제 2 형태에 의한 마이크로 컴퓨터는 제어 대상 기기의 전체를 제어하는 종합 제어 프로그램이 기억되는 제 1 영역과, 그 종합 제어 프로그램에 따라서, 상기 제어 대상 기기의 기능 요소를 개별적으로 제어하는 개별제어 프로그램이 기억되는 제 2 영역을 갖는 기억수단을 구비하고, 이들 제 1 영역 및 제 2 영역 어느 것에서도 소정의 어드레스에 대한 액세스를 허용하여 나머지 어드레스에 대한 액세스를 금지하도록 구성되고 상기 제 1 영역 및 제 2 영역의 각각에서 액세스의 금지를 유효로 할지 무효로 할지를 전환 지정하는 전환수단을 갖는다.
본 발명의 제 3 형태에 의한 마이크로 컴퓨터는 기억영역이 복수의 영역으로 구분된 기억수단을 구비하고, 그 영역 중 하나로부터 다른 영역으로의 액세스에 의한 데이터의 판독처리를 금지하는 판독금지수단을 갖는다.
본 발명의 제 4 형태에 의한 마이크로 컴퓨터는 기억영역이 복수의 영역으로 구분된 기억수단을 구비하고, 상기 영역 상호간 액세스에 의한 데이터의 판독 처리를 금지하는 판독금지수단을 갖는다.
본 발명의 제 5 형태에 의한 마이크로 컴퓨터는 제어대상기기의 전체를 제어하는 종합 제어 프로그램이 기억되는 제 1 영역과, 그 종합 제어 프로그램에 따라서 상기 제어대상기기의 기능요소를 개별적으로 제어하는 개별제어 프로그램이 기억되는 제 2 영역을 갖는 기억수단을 구비하고, 이들 제 1 영역 및 제 2 영역 상호간의 액세스에 의한 데이터의 판독 처리를 금지하는 판독 금지 수단과, 상기 판독 금지 수단의 처리를 유효로 할지 무효로 할지를 전환하는 전환수단을 갖는다.
이하, 본 발명의 제 1 실시예를 도 1 및 도 2를 참조하여 설명한다.
도 1은 공조기에 탑재된 본 발명의 마이크로 컴퓨터의 개요이다. 도 1 중, "1"은 기억수단인 ROM이다. 상기 ROM(1)은 기억영역이 복수의 영역 예를 들어 제 1 영역과 제 2 영역으로 구분되어 있다.
제 1 영역에는 초기 설정 프로그램 및 종합 제어 프로그램이 기억되어 있다. 초기 설정 프로그램은 전원 투입시에 기동하여, 상기 제 1 영역에서의 전체 어드레스 중, 미리 정해져 있는 어드레스에 대한 액세스를 허용하고 나머지 어드레스에 대한 액세스를 금지하는 초기 설정을 실시한다. 허용대상이 되는 어드레스의 초기 설정은 변경 불가능해져 있다. 종합 제어 프로그램은 어드레스(Xa~Xy)에 기억된 데이터나 코맨드로 이루어지고, 상기 마이크로 컴퓨터가 탑재되어 있는 기기의 전체의 제어동작을 결정하여 처리한다. 코맨드로서는 제 2 영역의 어드레스에 대한 점프 명령이 있다.
제 2 영역에는 초기 설정 프로그램 및 코맨드와 함께, 종합 제어 프로그램에 따라서 공조기의 각 기능을 개별적으로 제어하는 개별 제어 프로그램으로서, 기동 제어 프로그램, 회전수 제어 프로그램, 및 정지 제어 프로그램이 기억되어 있다. 초기 설정 프로그램은 전원 투입시에 기동하여, 상기 제 2 영역에서의 전체 어드레스 중, 미리 정해져 있는 어드레스에 대한 액세스를 허용하여 나머지 어드레스에 대한 액세스를 금지하는 초기 설정을 실시한다. 허용대상이 되는 어드레스의 디폴트는 변경 불가능해져 있다. 코맨드는 액세스의 허용이 초기 설정되는 어드레스 A1, A2, A3에 기억되어 있다. 어드레스(A1)의 코맨드는 기동 제어 프로그램으로의 점프 명령이다. 어드레스(A2)의 코맨드는 회전수 제어 프로그램으로의 점프 명령이다. 어드레스(A3)의 코맨드는 정지제어 프로그램으로의 점프 명령이다.
또한, 전원 투입시에는 최초로 제 1 영역의 초기 설정 프로그램이 동작하고, 그에 계속하여 제 2 영역의 초기설정 프로그램이 동작하도록 이루어져 있다.
기동제어 프로그램은 공조기의 기동을 제어하는 것으로, 액세스의 금지가 초기 설정되는 어드레스(B1~Bn)에 기억되어 있다. 최후 어드레스(Bn)에는 종합 제어 프로그램의 어드레스(Xi+1)로의 리턴 명령이 기억되어 있다. 회전수 제어 프로그램은 공조기에서의 압축기 모터의 회전수(F)를 제어하는 것으로 액세스의 금지가 초기 설정되는 어드레스(C1~Cn)에 기억되어 있다. 최후 어드레스(Cn)에는 종합 제어 프로그램의 어드레스(Xn+1)로의 리턴 명령이 기억되어 있다. 정지 제어 프로그램은 공조기의 정지를 제어하는 것으로, 액세스의 금지가 초기 설정되는 어드레스 (D1~Dn)에 기억되어 있다. 최후 어드레스(Dn)에는 종합 제어 프로그램의 어드레스(Xy+1)로의 리턴 명령이 기억되어 있다.
한편, 도면 중, "2"는 RAM이다. 상기 RAM(2)은 데이터의 일시 기억용으로서 사용된다.
이들 ROM(1) 및 RAM(2)에 감시부(3)를 통하여 CPU(4)가 접속되어 있다. 그리고 감시부(3) 및 CPU(4)에는 PC(Program Counter)(5) 및 프로텍트 전환부(6)가 접속되어 있다.
감시부(3)는 ROM(1)에서의 제 1 영역과 제 2 영역의 상호간에서의 액세스의 허용·금지를 감시 및 관리한다. 프로텍트 전환부(6)는 CPU(4)로부터의 지령에 기초하여 ROM(1)에서의 제 1 영역과 제 2 영역의 상호간에서의 액세스의 금지를 유효로 할지 무효로 할지를 감시부(3)를 통하여 전환 지정한다.
다음에, 상기 구성의 작용을 설명한다.
전원이 투입되면 ROM(1)에서의 제 1 영역의 초기 설정 프로그램 및 제 2 영역의 초기 설정 프로그램이 기동한다. 제 1 영역의 초기 설정 프로그램은 제 1 영역에서의 모든 어드레스에 대한 액세스를 허용하는 초기 설정을 실시한다. 제 2 영역의 초기 설정 프로그램은 제 2 영역에서의 전체 어드레스 중, 미리 정해져 있는 어드레스(A1, A2, A3)에 대한 액세스를 허용하고, 나머지 어드레스에 대한 액세스를 금지하는 초기 설정을 실시한다.
상기 초기 설정에 의해 ROM(1)의 제 1 영역에 기억되어 있는 종합 제어 프로그램은 제 2 영역의 개방되어 있는 어드레스(A1, A2, A3)의 코맨드를 가교로 하여, 제 2 영역 내의 기동제어 프로그램, 회전수 제어 프로그램, 정지제어 프로그램에 액세스하는 것이 가능해진다.
따라서, 제 1 영역내의 종합 제어 프로그램이 실행되어 가고, 어드레스(Xi)의 코맨드 "A1으로 점프"가 판독되면(압축기 모터의 기동이 필요한 상태), 그 판독된 코맨드에 기초하여 제 2 영역의 어드레스(A1)에 기억되어 있는 코맨드 "B1로 점프"가 판독된다. 상기 코맨드에 기초하여 제 2 영역 내의 기동제어 프로그램이 기동하고, 압축기 모터의 기동이 제어된다. 기동제어 프로그램의 최종 어드레스(Bn)에는 코맨드 "Xi + 1 로 리턴" 이 기억되어 있고, 그 코맨드에 기초하여 제 1 영역내의 종합 제어 프로그램의 어드레스(Xi+1)로부터의 처리가 실행된다.
종합 제어 프로그램에서 어드레스(Xn)의 코맨드 "A2로 점프"가 판독되면(압축기 모터의 회전수 제어가 필요한 상태), 그 판독된 코맨드에 기초하여 제 2 영역의 어드레스(A2)에 기억되어 있는 코맨드 "C1으로 점프"가 판독된다. 상기 코맨드에 기초하여 제 2 영역내의 회전수 제어 프로그램이 기동하고, 압축기 모터의 회전수(F)가 제어된다. 이 경우, 목표 회전수(Ft)가 RAM(2)의 소정의 어드레스에 기억되고, 압축기 모터의 회전수(F)가 그 목표 회전수(Ft)가 되도록 압축기 모터가 구동 제어된다. 회전수 제어 프로그램의 최종 어드레스(Cn)에는 코맨드 "Xn+1로 리턴"이 기억되어 있고, 그 코맨드에 기초하여 제 1 영역내의 종합 제어 프로그램의 어드레스(Xn+1)로부터의 처리가 실행된다.
상기 회전수 제어 프로그램에 관한 데이터 처리의 경과를 도 2에 도시하고 있다.
종합 제어 프로그램의 처리가 진행되고 어드레스(Xy)의 코맨드 "A3로 점프"가 판독되면(압축기 모터의 정지가 필요한 상태), 그 판독된 코맨드에 기초하여, 제 2 영역의 어드레스(A3)에 기억되어 있는 코맨드 "D1로 점프"가 판독된다. 상기 코맨드에 기초하여 제 2 영역내의 정지 제어 프로그램이 기동하고, 압축기 모터의 정지가 제어된다. 정지 제어 프로그램의 최종 어드레스(Dn)에는 코맨드 "Xy+1로 리턴"이 기억되어 있고, 그 코맨드에 기초하여 제 1 영역내의 종합 제어 프로그램의 어드레스(Xy+1)로부터의 처리가 실행된다.
이상과 같이, ROM(1)의 제 2 영역에서의 어드레스(A1, A2, A3)에 대한 액세스를 허용하고, 제 2 영역의 나머지 어드레스에 대한 액세스에 대해서는 금지함으로서 제 2 영역의 어드레스(A1, A2, A3) 이외의 어드레스의 내용을 제 1 영역 내의 프로그램에 의해 판독할 수는 없다. 따라서, 제 1 영역내의 프로그램의 작성자에 대하여 제 2 영역내의 프로그램의 비밀이 유지된다. 즉, ROM(1)에 기억된 프로그램의 비밀 유지를 상기 마이크로 컴퓨터 내에서 달성할 수 있다.
또한, 상기 실시예에서는 어드레스(Bn, Cn, Dn)에 각각 제 1 영역의 제어 프로그램 내의 되돌아 가야할 코맨드를 기억하고 있지만, 점프 명령이 아니라 콜(call) 명령을 기억하면 보다 간단하게 프로그램화 할 수 있게 된다. 즉, 콜 명령이 나오면 그 코맨드가 기억되어 있던 어드레스가 RAM(2)에 기억되고 그 후의 리턴 명령에 의해 상기 RAM(2)에 기억된 어드레스에 1단위 증분한 어드레스에 자동적으로 이행하도록 할 수 있다. 구체적으로는 어드레스(Xi)에서 어드레스(A1)를 콜하면 어드레스(Xi)가 RAM(2)에 기억되고, 계속해서 어드레스(A1)에서 어드레스(B1)로 점프시킨다. 그래서, 어드레스(Bn)에서 리턴 명령이 실행되면 아까의 콜 명령에 의해 RAM에 기억된 어드레스(Xi)에 1단위 증분한 어드레스(Xi+1)로 되돌아가게 되고, 상기 실시예와 동일한 동작을 실시하게 할 수 있다. 따라서, 콜 명령과 리턴 명령을 조합하여 사용함으로써 어드레스(Bn)로 되돌아가야 할 코맨드를 미리 기억시킬 필요가 없으므로, 각각의 영역에서의 프로그램 작성의 자유도가 높아진다.
CPU(4)로부터 프로텍트 전환부(6)로 금지 해제 지령이 보내어진 경우에는 프로텍트 전환부(6)가 감시부(3)를 조작함으로써 제 2 영역의 어드레스(A1, A2, A3) 이외의 어드레스에 대한 액세스의 금지가 무효가 된다. 이 경우, ROM(1)의 제 1 영역 및 제 2 영역의 모든 어드레스에 대한 액세스가 가능해진다. 단, 이 경우의 금지 해제 지령은 각각의 영역의 프로그램 작성자만이 설정할 수 있는 것이고, ROM(1) 내의 한쪽의 영역의 프로그램 작성자 등에 의한 인위적인 조작에 의해 다른쪽 영역의 프로그램 작성자가 의도적으로 설정할 수 있는 것은 아니다. 이에 의해, ROM(1) 내의 프로그램에 대한 기밀성을 확실하게 유지할 수 있다. 예를 들어, 제 1 영역내에서 제 2 영역의 모든 프로그램 내용을 외부에 출력하는 프로그램을 넣어 둔 경우에는 제 2 영역 프로그램의 금지되어 있는 어드레스에 액세스했을 때에는 프로그램이 정지하고 이후의 동작을 실행하지 않게 되고, 프로그램 내용을 외부로 출력할 수 없게 된다.
한편, 단일 프로그램 작성자가 모든 영역을 사용하는 경우에는 기밀성의 유지는 불필요해지므로, ROM(1)의 전체 영역에 대해서 액세스 허가를 설정해 두면, ROM(1)의 전체 영역이 제한없이 사용 가능해지고, ROM(1)을 종래의 전체 어드레스 에 액세스 가능한 단일 영역의 ROM과 동등하게 취급할 수 있고 마이크로 컴퓨터에 범용성을 가지게 할 수 있다.
또한, 상기 실시예에서는 공조기에 탑재되는 마이크로 컴퓨터를 예로 설명했지만, 다른 기기에 탑재되는 마이크로 컴퓨터에도 동일하게 적용 가능하다. 또한, 액세스의 금지를 ROM(1)의 제 2 영역에 대해서만 실시하는 경우에 대해서 설명했지만, 액세스의 금지를 ROM(1)의 제 1 영역 및 제 2 영역의 양쪽에 대해 실시하는 것도 물론 가능하다. 또한, ROM(1) 내를 3개 이상의 영역으로 구분하여 각각에 액세스 허가/금지를 설정하도록 해도 좋다.
다음에, 본 발명의 제 2 실시예를 도 3 및 도 4를 참조하여 설명한다.
도 3에 도시한 바와 같이 ROM(1)의 제 1 영역에, 초기 설정 프로그램 및 종합 제어 프로그램이 기억되어 있다. 초기 설정 프로그램은 어드레스(W1~Wn)에 기억된 데이터나 코맨드로 이루어지고, 전원 투입시에 기동하여 ROM(1)의 제 2 영역 또는 RAM(2)으로부터의 액세스에 기초하는 상기 제 1 영역에서의 판독·입력처리를 금지 또는 허가하는 초기 설정을 실시한다. 금지 또는 허가는 제 1 영역을 담당하는 프로그램 작성자에 의해 설정된다. 코맨드로서는 제 2 영역의 어드레스(A1)에 대한 콜 명령이 있다. 종합 제어 프로그램은 어드레스(Xa~Xy)에 기억된 데이터나 코맨드로 이루어지고, 상기 마이크로 컴퓨터가 탑재되어 있는 기기 전체의 제어동작을 결정하여 처리한다. 코맨드로서는 제 2 영역의 어드레스(B1, C1, D1)에 대한 콜 명령이 있다.
제 2 영역에는 초기 설정 프로그램이 기억되어 있음과 동시에, 종합 제어 프 로그램에 따라서 공조기의 각 기능을 개별적으로 제어하는 개별 제어 프로그램으로서 기동 제어 프로그램, 회전수 제어 프로그램, 정지 제어 프로그램이 기억되어 있다. 초기 설정 프로그램은 어드레스(A1~An)에 기억된 데이터나 코맨드로 이루어지고, 전원 투입시에 기동하는 제 1 영역의 초기 설정 프로그램으로부터 콜되어 기동하고, 제 1 영역 또는 RAM(2)로부터 액세스에 기초하는 상기 제 2 영역에서의 판독·입력 처리를 금지할지 허가할지의 초기 설정을 실시한다. 금지할지 허용할지는 제 2 영역을 담당하는 프로그램 작성자에 의해 설정된다.
기동 제어 프로그램, 회전수 제어 프로그램, 정지 제어 프로그램은 제 1 실시예와 동일하므로 그 설명은 생략한다.
한편, RAM(2)은 데이터의 일시 기억용으로서 사용된다.
이들 ROM(1) 및 RAM(2)에 감시부(3)를 통하여 CPU(4)가 접속되어 있다. 그리고 감시부(3) 및 CPU(4)에는 PC(5) 및 프로텍트 전환부(전환수단)(6)가 접속되어 있다.
감시부(3)는 ROM(1)에서의 제 1 영역 및 제 2 영역의 상호간의 액세스, 또는 제 1 영역 및 제 2 영역에 대한 RAM(2) 경유의 액세스에 의한 데이터의 판독·입력 처리의 허용·금지를 감시 및 관리하는 것으로, 특히 데이터의 판독처리를 금지하는 판독 금지 수단, 및 데이터의 입력 처리를 금지하는 입력 금지 수단의 기능을 갖고 있다. 구체적으로는 감시부(3)는 판독 및 입력의 명령에 대해서, 그 명령의 발생원의 어드레스와 판독 또는 입력처의 어드레스가 동일한 영역인지의 여부에 의해 읽기, 쓰기의 허가, 금지를 결정한다. 또한, ROM(1)으로서 EEPROM(electrical erasable programmable read only memory)나 플래시 ROM 등의 데이터의 판독 및 입력이 가능한 ROM을 채용한 마이크로 컴퓨터에서 설명하지만, 데이터의 입력이 불가능한 ROM을 채용하고 있는 경우에는 입력 처리가 없으므로, 감시부(3)는 판독 금지 수단의 기능만을 갖고, 입력 금지 수단의 기능은 가지지 않는다.
프로텍트 전환부(6)는 ROM(1)에서의 제 1 영역의 초기 설정 프로그램 및 제 2 영역의 초기 설정 프로그램의 각각의 실행에 따른 CPU(4)로부터의 지령에 따라서 감시부(3)의 판독금지수단의 처리 및 입력금지수단의 처리를 각각 유효로 할지 무효로 할지를 전환 지정한다. 즉, 프로텍트 전환부(6)에서 금지가 설정되면, 감시부(3)는 판독 및 입력의 명령에 대해서 그 명령의 발생원의 어드레스와 판독 또는 입력처의 어드레스가 동일 영역인지의 여부를 판별하여 읽기, 쓰기만의 허가, 금지를 결정한다.
다음에, 상기의 구성의 작용을 설명한다.
전원이 투입되면 ROM(1)에서의 제 1 영역의 초기 설정 프로그램이 기동하고 계속해서 제 2 영역의 초기 설정 프로그램이 기동한다. 제 1 영역의 초기 설정 프로그램은 제 1 영역에 대해서 액세스에 의한 데이터의 판독·입력처리를 금지할지 허가할지의 초기 설정을 실시한다. 제 2 영역의 초기 설정 프로그램은 제 2 영역에 대한 액세스에 의한 데이터의 판독·입력 처리를 금지할지 허가할지의 초기 설정을 실시한다.
상기 초기 설정에서 제 1 영역 및 제 2 영역에서의 자신 이외의 영역으로부터의 액세스에 의한 데이터의 판독·입력처리가 금지된 것으로 한다.
이 경우, 도 4의 플로우차트에 나타낸 바와 같이 제 2 영역의 데이터를 판독하는 명령이 제 1 영역으로부터 발생하면 감시부(3)에 의해 판독 대상이 제 2 영역인 것이 판별되고, 또한 판독 명령의 발생원의 어드레스가 제 1 영역인 것이 PC(5)의 내용으로부터 판별되고 이들 판별결과에 기초하여 제 1 영역내의 프로그램이 정지된다. 제 1 영역 내의 프로그램이 정지함에 의해 제 1 영역에 대한 제 1 영역으로부터의 액세스가 불가능해지고, 제 2 영역내의 데이터를 판독할 수는 없다. 예를 들어, 제 2 영역의 모든 프로그램 내용을 외부 출력하기 위한 프로그램을 제 1 영역에 넣어 둔 경우에는 제 2 영역의 어드레스의 내용을 판독하고자 하는 처리가 실행된 시점에서 제 1 영역 내의 프로그램이 정지하고 이후의 동작을 실행하지 않게 되어, 제 2 영역의 프로그램 내용을 외부 출력할 수 없게 된다. 따라서, 제 1 영역내의 프로그램의 작성자에 대하여 제 2 영역내의 프로그램의 비밀이 유지된다. 즉, ROM(1)에 기억된 프로그램의 비밀 유지를 상기 마이크로 컴퓨터 내에서 달성할 수 있다.
제 1 영역의 데이터를 판독하는 명령이 제 2 영역으로부터 발생한 경우에는 감시부(3)에 의해 판독 대상이 제 1 영역인 것이 판별되고, 또한 판독명령의 발생원의 어드레스가 제 2 영역인 것이 PC(5)의 내용으로부터 판별되고, 이들 판별 결과에 기초하여 제 2 영역내의 프로그램이 정지된다. 제 2 영역내의 프로그램이 정지함으로써 제 1 영역에 대한 제 2 영역으로부터의 액세스가 불가능해지고, 제 1 영역내의 데이터를 판독할 수는 없다. 따라서, 제 2 영역내의 프로그램의 작성자에 대해서 제 1 영역 내의 프로그램의 비밀이 유지된다.
한편, 각 초기 설정 프로그램에 의한 초기 설정에서 판독·입력 처리가 허가되어 있으면 CPU(4)로부터 프로텍트 전환부(6)로 허가가 지령되고, 프로텍트 전환부(6)로부터 감시부(3)로의 조작에 의해 제 1 영역 및 제 2 영역의 자신 이외로부터의 액세스에 의한 데이터의 판독·입력 처리의 금지가 무효가 된다. 이에 의해, ROM(1)의 제 1 영역 및 제 2 영역의 모든 어드레스에 대한 데이터의 판독·입력처리가 가능해진다.
또한, 여기에서는 감시부(3)의 동작을 도 4의 플로우차트에 기초하여 설명했지만, 실제로는 감시부(3)는 마이크로 컴퓨터 내의 하드웨어 논리 회로로 형성된다.
이미 설명한 바와 같이, 데이터의 판독·입력 처리를 금지할지 허가할지의 초기 설정은 제 1 영역 및 제 2 영역의 프로그램 작성자만이 각각 초기 설정 프로그램에 의해 설정할 수 있다. 한쪽 영역의 프로그램 작성자가 인위적인 조작 등으로 완전히 다른쪽 영역의 프로그램 작성자가 될 수 있는 것은 아니다. 따라서, ROM(1) 내의 프로그램에 대한 기밀성을 확실하게 유지할 수 있다.
또한, 판독·입력 처리가 금지되면, RAM(2)을 경유한 액세스에 의한 판독·입력 처리도 동일하게 금지된다. 이것은 ROM(1)의 프로그램이 RAM(2)으로 일단 이동된 경우에, 이동된 프로그램의 처리가 가능해지는 문제에 대처한 것으로 그 경우의 RAM(2)을 경유한 판독·입력 처리를 방지하고 있다.
또한, RAM(2)에 이동된 프로그램에 기초하여 판독·입력 처리가 실행된 경우에, 그 처리의 근원이 되고 있는 프로그램의 출처(어드레스)가 ROM(2)의 제 1 영역 및 제 2 영역 중 어느 것을 PC(5)의 데이터로부터 판별하고, 판별된 영역과 판독·입력처리 대상영역이 동일하면, RAM(2)을 경유한 판독·입력처리를 허용하도록 구성해도 좋다.
또한, 본 실시예와 같이 입력 가능한 ROM(1)에 대해서는 판독 처리와 동시에 입력 처리가 금지된다. 이는 다음의 불합리함을 방지하기 위함이다. 즉, 한쪽의 영역으로부터 다른쪽 영역으로의 액세스에 의해 다른쪽 영역으로의 프로그램의 입력이 가능해지면, 다른쪽 영역에 판독 명령을 입력할 수 있다. 다른쪽 영역에 있어, 입력된 판독명령은 자신의 영역 내의 코맨드가 되므로, 판독 금지 수단에서는 판독처리를 금지할 수 없다. 그 결과, 다른쪽 영역의 내용이 판독 가능해지는 불합리함을 발생시킨다.
한편, ROM(1)의 제 1 영역 및 제 2 영역에서의 프로그램 작성을 동일한 프로그램 작성자가 담당하는 경우에는 기밀성의 유지는 불필요하므로, ROM(1)의 각 영역에서의 판독·입력처리의 허가를 초기 설정 프로그램에 의해 설정해 둠으로써, ROM(1)의 각 영역이 제한없이 사용 가능해지고, ROM(1)을 종래의 전체 어드레스에 대한 판독·입력 처리가 가능한 단일 영역의 ROM과 동등하게 취급할 수 있으며 마이크로 컴퓨터에 범용성을 가지게 할 수 있다.
또한, 판독·입력 처리의 금지를 ROM(1)의 제 1 영역 및 제 2 영역이 양쪽에 대해서 설정하는 경우를 예로 들어 설명했지만, 판독·입력 처리의 금지를 제 1 영역 및 제 2 영역 중 어느 한쪽에 대해서만 설정하는 것도 물론 가능하다. 또한, ROM(1) 내를 3 이상의 영역으로 구분하여 각각에 판독·입력 처리의 허가/금지를 설정하도록 해도 좋다.
또한 비밀 유지의 필요가 없는 프로그램을 판독 금지 수단이나 입력 금지 수단을 설치하지 않는 ROM의 일부 영역에 입력하고, 다른 ROM 영역에만 판독 금지 수단이나 입력 금지 수단을 설치하는 구성으로 해도 좋다.
또한, 본 발명은 상기 각 실시예 그 자체에 한정되는 것은 아니고, 그 요지를 벗어나지 않는 범위에서 변경할 수 있다. 또한, 각 실시예에 개시되어 있는 복수의 구성요소의 조합을 적절하게 변경하거나 몇 개의 구성요소를 삭제할 수도 있다.
본 발명에 의하면 하나의 마이크로 컴퓨터의 내부기억수단에 기억된 복수의 프로그램간의 비밀이 유지된다.

Claims (8)

  1. 기억영역이 복수의 영역으로 구분된 기억수단을 구비하고, 그 각 영역 중 적어도 하나의 영역에서의 소정의 어드레스에 대한 액세스를 허용하고 나머지 어드레스에 대한 액세스를 금지하도록 한 것을 특징으로 하는 마이크로 컴퓨터.
  2. 제 1 항에 있어서,
    상기 나머지 어드레스에 대한 액세스의 금지를 유효로 할지 무효로 할지를 전환 지정하는 전환 수단을 구비하고 있는 것을 특징으로 하는 마이크로 컴퓨터.
  3. 제어 대상 기기의 전체를 제어하는 종합 제어 프로그램이 기억되는 제 1 영역과, 그 종합 제어 프로그램에 따라서, 상기 제어 대상 기기의 기능 요소를 개별적으로 제어하는 개별 제어 프로그램이 기억되는 제 2 영역을 갖는 기억수단을 구비하고, 이들 제 1 영역 및 제 2 영역 중 어느 것에서도 소정의 어드레스에 대한 액세스를 허용하여 나머지 어드레스에 대한 액세스를 금지하도록 구성되고, 상기 제 1 영역 및 제 2 영역의 각각에서 액세스의 금지를 유효로 할지 무효로 할지를 전환 지정하는 전환 수단을 구비하는 것을 특징으로 하는 마이크로 컴퓨터.
  4. 기억영역이 복수의 영역으로 구분된 기억 수단을 구비하고, 그들 영역 중 하나로부터 다른 영역으로 액세스에 의한 데이터의 판독 처리를 금지하는 판독 금지 수단을 설치한 것을 특징으로 하는 마이크로 컴퓨터.
  5. 기억영역이 복수의 영역으로 구분된 기억수단을 구비하고, 그들 영역의 상호간의 액세스에 의한 데이터의 판독 처리를 금지하는 판독금지수단을 설치한 것을 특징으로 하는 마이크로 컴퓨터.
  6. 제 4 항 또는 제 5 항에 있어서,
    상기 판독 금지 수단은 각 영역 그자체 이외의 영역으로부터의 액세스에 의한 데이터의 판독처리를 금지하는 것을 특징으로 하는 마이크로 컴퓨터.
  7. 제 4 항 또는 제 5 항에 있어서,
    상기 기억수단은 데이터의 판독 및 입력이 가능하고, 상기 기억수단의 상기 복수의 영역 중 하나로의 다른 영역으로부터의 액세스에 의한 데이터의 입력처리를 금지하는 입력 금지 수단을 설치한 것을 특징으로 하는 마이크로 컴퓨터.
  8. 제어 대상 기기의 전체를 제어하는 종합 제어 프로그램이 기억되는 제 1 영역과, 그 종합 제어 프로그램에 따라서 상기 제어 대상 기기의 기능 요소를 개별적으로 제어하는 개별 제어 프로그램이 기억되는 제 2 영역을 갖는 기억수단을 구비하고, 이들 제 1 영역 및 제 2 영역의 상호간의 액세스에 의한 데이터의 판독 처리를 금지하는 판독 금지 수단과, 상기 판독 금지 수단의 처리를 유효로 할지 무효로 할지를 전환하는 전환수단을 구비하는 것을 특징으로 하는 마이크로 컴퓨터.
KR1020050022666A 2004-03-19 2005-03-18 마이크로컴퓨터 KR100699639B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00081266 2004-03-19
JP2004081266 2004-03-19
JP2004129735A JP4669666B2 (ja) 2004-03-19 2004-04-26 マイクロコンピュータ
JPJP-P-2004-00129735 2004-04-26

Publications (2)

Publication Number Publication Date
KR20060044404A true KR20060044404A (ko) 2006-05-16
KR100699639B1 KR100699639B1 (ko) 2007-03-23

Family

ID=35067525

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050022666A KR100699639B1 (ko) 2004-03-19 2005-03-18 마이크로컴퓨터

Country Status (3)

Country Link
JP (1) JP4669666B2 (ko)
KR (1) KR100699639B1 (ko)
CN (1) CN100361097C (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102385556B (zh) * 2011-11-08 2014-11-26 聚辰半导体(上海)有限公司 串行非易失性存储器及解除存储器写保护的方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4930578B1 (ko) * 1970-09-30 1974-08-14
JP3485940B2 (ja) * 1992-03-31 2004-01-13 株式会社東芝 仮想記憶制御装置及び方法
JPH09160831A (ja) * 1995-12-08 1997-06-20 Hitachi Ltd 情報処理装置
JPH10228421A (ja) * 1997-02-14 1998-08-25 Nec Ic Microcomput Syst Ltd メモリアクセス制御回路
JPH10240623A (ja) * 1997-02-28 1998-09-11 Nec Corp 読み出し保護機能付きマイクロコンピュータ
JPH11110294A (ja) * 1997-10-01 1999-04-23 Toshiba Corp マイクロコンピュータ及び情報処理装置
JPH11305807A (ja) * 1998-04-23 1999-11-05 Fanuc Ltd プログラマブルコントローラ
US6615324B1 (en) * 2000-01-07 2003-09-02 Cygnal Integrated Products, Inc. Embedded microprocessor multi-level security system in flash memory
GB2381625C (en) * 2000-07-18 2008-12-12 Bitarts Ltd Digital data protection arrangement
JP3654165B2 (ja) * 2000-09-21 2005-06-02 日本電気株式会社 コンピュータシステムに適用するライブラリのリンク方法及びそのプログラムを記録した記録媒体
JP2002117381A (ja) * 2000-10-05 2002-04-19 Dainippon Printing Co Ltd Icカード
JP2002342164A (ja) * 2001-05-22 2002-11-29 Hitachi Ltd 記憶装置及びデータ処理装置並びに記憶部制御方法
US7321957B2 (en) * 2003-10-24 2008-01-22 Intel Corporation Debugging a trusted component in a system

Also Published As

Publication number Publication date
KR100699639B1 (ko) 2007-03-23
JP4669666B2 (ja) 2011-04-13
JP2005301949A (ja) 2005-10-27
CN1680927A (zh) 2005-10-12
CN100361097C (zh) 2008-01-09

Similar Documents

Publication Publication Date Title
KR101086791B1 (ko) 캐시 제어 장치 및 제어 방법
US6615324B1 (en) Embedded microprocessor multi-level security system in flash memory
KR100232670B1 (ko) 멀티프로그램 실행제어장치
KR100699639B1 (ko) 마이크로컴퓨터
JP5456208B1 (ja) 数値制御装置
JP7481228B2 (ja) 制御装置
JP5045307B2 (ja) マルチコアシステム、電子制御ユニット、モータecu、制御システム、命令実行方法
CN100365596C (zh) 微型计算机及具有该微型计算机的电气设备
US20050108488A1 (en) Programme-controlled unit
JP2002342166A (ja) 情報処理装置及びアクセスレベル制御方法
US20080120517A1 (en) Method to control the execution of a program by a microcontroller
JP4669687B2 (ja) マイクロコンピュータのデータ記憶方法
EP0393281A2 (en) Method and apparatus for shadowing memory
JP6426666B2 (ja) プログラマブルコントローラ
JPH046004B2 (ko)
JPH09114513A (ja) 数値制御システム
EP1094393B1 (en) Procedure for the prevention of unauthorized access to a memory
JPH05341969A (ja) マイクロコンピュータのrom切換装置
JPH064303A (ja) マイクロコンピュータの割込禁止装置
JPS63156261A (ja) メモリアクセス条件の判定方式
KR950005934B1 (ko) 다운로드 방식의 범용 주변 접속 제어장치
JPH08185360A (ja) 内蔵rom読み出し禁止装置
JPH0254355A (ja) プログラマブルコントローラ
JP2003186864A (ja) マイクロコンピュータ入出力端子制御装置及びこのマイクロコンピュータ入出力端子制御装置を備えた電子機器
JP2006243941A (ja) マイクロコンピュータ及びコンパイル方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110223

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee