KR20060037571A - 랜드 그리드 어레이 모듈 - Google Patents
랜드 그리드 어레이 모듈 Download PDFInfo
- Publication number
- KR20060037571A KR20060037571A KR1020040086568A KR20040086568A KR20060037571A KR 20060037571 A KR20060037571 A KR 20060037571A KR 1020040086568 A KR1020040086568 A KR 1020040086568A KR 20040086568 A KR20040086568 A KR 20040086568A KR 20060037571 A KR20060037571 A KR 20060037571A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- grid array
- land grid
- array module
- passive
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19106—Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10954—Other details of electrical connections
- H05K2201/10977—Encapsulated connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/15—Position of the PCB during processing
- H05K2203/1572—Processing both sides of a PCB by the same process; Providing a similar arrangement of components on both sides; Making interlayer connections from two sides
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Structure Of Printed Boards (AREA)
Abstract
본 발명은 랜드 그리드 어레이 모듈(Land Grid Array module)에 있어서, 기판; 상기 기판의 양면에 각각 실장되는 다수의 수동 및 능동 소자들; 및 상기 수동 및 능동 소자들이 실장된 기판의 양면을 몰딩시키는 몰딩 컴파운드(molding compound)를 포함하여 구성되는 랜드 그리드 어레이 모듈을 개시한다. 상기와 같이 구성된 랜드 그리드 어레이 모듈은 기판의 양면에 상기 수동 및 능동 소자들을 실장함으로써 회로 장치의 집적도를 향상시키게 되었다. 또한, 기판을 구성함에 있어서 강성을 갖는 박막형 인쇄회로 기판 또는 가요성 인쇄회로 기판을 사용함으로써 랜드 그리드 어레이 모듈의 두께를 줄이는 데 기여하게 되었다.
회로 장치, 집적도, LGA
Description
도 1은 본 발명의 바람직한 실시 예에 따른 랜드 그리드 어레이 모듈의 구성을 나타내는 도면.
본 발명은 전자 산업 분야에서 널리 사용되는 반도체 집적회로의 패키징 방식의 하나인 볼 그리드 어레이(ball grid array;이하 'BGA'라 칭함) 방식의 반도체 소자 및 랜드 그리드 어레이(land grid array;이하 'LGA'라 칭함) 방식의 반도체 소자의 사용에 관한 것으로서, 특히 기판의 양면에 각 종 소자를 실장함으로써 회로의 집적도를 향상시킬 수 있는 LGA 모듈에 관한 것이다.
전자 산업이 발전함에 따라 반도체 집적회로(IC)의 집적도가 급격히 증가하게 되었다. 그 대표적인 예로서, 이동통신 분야의 휴대용 단말기는 초기에 음성 통화, 단문 메시지 전송 등의 서비스에 한정되었으나, 최근 게임, 데이터 전송, 디지털 카메라, 음악 / 동영상 파일 재생 등 기본적인 통신기능으로부터 멀티미디어 서 비스 영역으로 점차 확대되고 있다. 한편, 이동통신의 기능을 수행하는 휴대용 단말기의 휴대성을 고려할 때 단말기의 소형, 경량화는 필수적으로 요구된다. 이동통신 서비스가 확대되고 있는 현실과 그에 따르는 요구사항들에 부응하기 위해서는 단말기 회로 장치들의 집적도 향상이 절실하게 필요하다.
회로 장치들의 집적도 향상을 위한 기술로서 BGA 방식의 패키징 기술과 LGA 방식의 패키징 기술이 있다. BGA 방식의 패키징 기술은 솔더 볼(solder ball)을 융착시켜 반도체 집적회로가 몰딩된 칩을 기판에 결합시키는 기술로서, 융착된 솔더 볼은 반도체 집적회로의 입출력 단자로 이용된다. 이때, 솔더 볼을 융착시키지 않고 기판 상에 제공되는 솔더 패드로 반도체 집적회로의 입출력 단자로 구성하는 기술이 LGA 방식의 패키징 기술이다.
이러한 반도체 집적회로 패키징 기술들은 당업자라면 용이하게 이해할 수 있을 것이다.
그러나, 종래의 반도체 집적회로 패키징 기술들은 기판의 단면에 반도체 집적회로를 실장하는 방식에 한정되어 있기 때문에 회로 장치의 집적도를 향상시키는데에 한계가 있는 실정이다.
상기와 같은 문제점을 해결하기 위하여, 본 발명의 목적은 반도체 집적회로를 패키징함에 있어서 회로 장치의 집적도를 향상시킬 수 있는 랜드 그리드 어레이 모듈을 제공함에 있다.
상기와 같은 목적을 달성하기 위하여, 본 발명은 랜드 그리드 어레이 모듈(Land Grid Array module)에 있어서,
기판;
상기 기판의 양면에 각각 실장되는 다수의 수동 및 능동 소자들; 및
상기 수동 및 능동 소자들이 실장된 기판의 양면을 몰딩시키는 몰딩 컴파운드(molding compound)를 포함하여 구성되는 랜드 그리드 어레이 모듈을 개시한다.
이하 본 발명의 바람직한 실시 예를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다. 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 1은 본 발명의 바람직한 실시 예에 따른 랜드 그리드 모듈(100)을 나타내는 도면이다. 도 1에 도시된 바와 같이, 본 발명의 바람직한 실시 예에 따른 랜드 그리드 어레이 모듈(100)은 기판(101), 수동 소자(102) 및 능동 소자(103a, 103b)들, 다수의 솔더 볼(solder ball)들(104, 015) 및 몰딩 컴파운드(molding compound)(106)로 구성된다.
상기 기판(101)은 그의 상면 또는 하면에 상기 수동 및 능동 소자들(102, 103a, 103b)이 실장되며, 실장된 상기 능동 및 수동 소자들(102, 103a, 103b)의 입출력 단자를 구성하기 위한 회로 패턴(미도시)이 인쇄된다. 이러한 기판(101)으로 는 일반적인 인쇄회로 기판을 사용할 수 있으며, 본 발명에서는 상기 랜드 그리드 어레이 모듈(100)을 소형화, 박형화시키기 위하여, 강성을 갖는 박막형 인쇄회로 기판 또는 가요성 인쇄회로 기판을 사용한다.
상기 기판(101) 상에 상기 수동 및 능동 소자들(102, 103a, 103b)을 실장한 후 상기 몰딩 컴파운드(106)로 상기 기판(101)의 양면을 도포함으로써 기계적, 물리적 강성을 충분히 확보할 수 있으므로, 상기 기판(101)에는 가요성 인쇄회로 기판이 이용될 수 있는 것이다.
상기 수동 및 능동 소자들(102, 103a, 103b)은 상기 기판(101)의 상면 또는 하면에 적절하게 배치된다. 이때, 상기 능동 소자들(103a, 103b)은 와이어 본딩(wire bonding) 기법 또는 플립-칩 본딩(flip-chip bonding) 기법에 의해 상기 기판(101) 상에 실장된다. 상기 기판(101) 상에 각종 소자들을 실장하는 기법은 당업자라면 용이하게 이해할 수 있을 것이다.
상기 다수의 솔더 볼들(104, 105)은 상기 기판(101)의 적어도 일면에 배치되며, 상기 기판(101) 상의 인쇄회로 패턴을 구성하는 신호라인들의 일단에 연결된다. 상기 인쇄회로 패턴의 신호라인들은 상기 수동 및 능동 소자들(102, 103a, 103b)의 입출력단에 연결된다. 결과적으로 상기 솔더 볼들(104, 105)은 상기 랜드 그리드 어레이 모듈(100)의 입출력 단자 역할을 수행하게 되는 것이다.
상기 기판(101)의 양면에 각각 상기 수동 및 능동 소자들(102, 103a, 103b)과 솔더 볼들(104, 105)의 배치가 완료되면, 에폭시 수지 등 상기 몰딩 컴파운드(106)로 상기 기판(101)의 양면을 몰딩하게 된다. 상기 기판(101)의 양면이 상기 몰딩 컴파운드(106)에 의해 몰딩됨으로써, 상기 기판(101)의 양면에 각각 실장된 수동 및 능동 소자들(102, 103a, 103b)과 솔더 볼들(104, 105)이 보호됨과 동시에, 상기 기판(101)의 기계적, 물리적 강성이 확보된다.
이때, 상기 기판(101)의 양면을 몰딩시킴에 있어서, 상기 솔더 볼들(104, 105)은 상기 몰딩 컴파운드(106)에 감싸지면서 동시에 그의 일부분(104a)은 상기 몰딩 컴파운드(106)의 외부로 노출된다.
상기 몰딩 컴파운드(106)의 외부로 노출된 상기 솔더 볼들(104)의 일부분(104)은 연마 공정을 통해 평탄화된 후, 도금 처리를 실시 함으로써 접속 패드 형태로 제작된다. 즉, 상기 솔더 볼들(104, 105)은 상기 몰딩 컴파운드(106) 내에서는 그의 원형을 유지하면서, 상기 몰딩 컴파운드(106)의 외부에서는 상기 랜드 그리드 어레이 모듈(100)의 접속 패드 역할을 수행하게 되는 것이다. 결과적으로 상기 랜드 그리드 어레이 모듈(100)은 상기 몰딩 컴파운드(106) 내부에서 BGA 모듈 형태를 유지하면서, 외형 상으로는 상기 몰딩 컴파운드(106) 외측면 상으로 접속 패드들이 구성되어 랜드 그리드 어레이 모듈의 형태를 유지하게 된다.
이때, 상기 기판(101)의 양면에 상기 수동 및 능동 소자들(102, 103a, 103b)을 배치하고, 몰딩을 실시함으로써 상기 랜드 그리드 어레이 모듈(100)의 전체 두께가 종래의 모듈보다 두꺼워 질 수 있으나, 이는 상기 기판(101)을 박막형 인쇄회로 기판 또는 가요성 인쇄회로 기판을 사용함으로써 상기 랜드 그리드 어레이 모듈(100)의 두께가 증가하는 것을 최소화 할 수 있다.
이상, 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해서 설명하였으 나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 당해 분야에서 통상의 지식을 가진 자에게 있어서 자명하다 할 것이다.
상술한 바와 같이, 본 발명에 따른 랜드 그리드 어레이 모듈은 기판의 양면에 상기 수동 및 능동 소자들을 실장함으로써 회로 장치의 집적도를 향상시키게 되었다. 또한, 기판을 구성함에 있어서 강성을 갖는 박막형 인쇄회로 기판 또는 가요성 인쇄회로 기판을 사용함으로써 랜드 그리드 어레이 모듈의 두께를 줄이는 데 기여하게 되었다.
Claims (6)
- 랜드 그리드 어레이 모듈(Land Grid Array module)에 있어서,기판;상기 기판의 양면에 각각 실장되는 다수의 수동 및 능동 소자들; 및상기 수동 및 능동 소자들이 실장된 기판의 양면을 몰딩시키는 몰딩 컴파운드(molding compound)를 포함하여 구성됨을 특징으로 하는 랜드 그리드 어레이 모듈.
- 제1 항에 있어서,상기 기판은 강성을 갖는 박막형 인쇄회로 기판 또는 가요성 인쇄회로 기판으로 구성됨을 특징으로 하는 랜드 그리드 어레이 모듈.
- 제1 항에 있어서,상기 능동 소자들은 와이어 본딩(wire bonding) 기법 또는 플립-칩 본딩(flip-chip bonding) 기법에 의해 상기 기판 상에 실장됨을 특징으로 하는 랜드 그리드 어레이 모듈.
- 제1 항에 있어서,상기 기판의 일면에 설치되는 다수의 솔더 볼(solder ball)들을 더 구비함을 특징으로 하는 랜드 그리드 어레이 모듈.
- 제4 항에 있어서,상기 솔더 볼은 상기 몰딩 컴파운드에 의해 감싸지면서 동시에 그의 일부분은 상기 몰딩 컴파운드의 외부로 노출됨을 특징으로 하는 랜드 그리이 어레이 모듈.
- 제5 항에 있어서,상기 몰딩 컴파운드의 외부로 노출된 상기 솔더 볼의 일부분은 연마 및 도금 처리되어짐을 특징으로 하는 랜드 그리드 어레이 모듈.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040086568A KR100640335B1 (ko) | 2004-10-28 | 2004-10-28 | 랜드 그리드 어레이 모듈 |
US11/100,151 US7208824B2 (en) | 2004-10-28 | 2005-04-06 | Land grid array module |
JP2005145685A JP2006128610A (ja) | 2004-10-28 | 2005-05-18 | ランドグリッドアレイモジュール及びその製作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040086568A KR100640335B1 (ko) | 2004-10-28 | 2004-10-28 | 랜드 그리드 어레이 모듈 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060037571A true KR20060037571A (ko) | 2006-05-03 |
KR100640335B1 KR100640335B1 (ko) | 2006-10-30 |
Family
ID=36260883
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040086568A KR100640335B1 (ko) | 2004-10-28 | 2004-10-28 | 랜드 그리드 어레이 모듈 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7208824B2 (ko) |
JP (1) | JP2006128610A (ko) |
KR (1) | KR100640335B1 (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6949822B2 (en) * | 2000-03-17 | 2005-09-27 | International Rectifier Corporation | Semiconductor multichip module package with improved thermal performance; reduced size and improved moisture resistance |
US8350382B2 (en) | 2007-09-21 | 2013-01-08 | Infineon Technologies Ag | Semiconductor device including electronic component coupled to a backside of a chip |
CN101657896B (zh) * | 2008-02-03 | 2011-12-28 | 香港应用科技研究院有限公司 | 电子电路封装 |
JP5605222B2 (ja) * | 2008-05-09 | 2014-10-15 | 国立大学法人九州工業大学 | 3次元実装半導体装置及びその製造方法 |
US9164404B2 (en) | 2008-09-19 | 2015-10-20 | Intel Corporation | System and process for fabricating semiconductor packages |
US9165841B2 (en) | 2008-09-19 | 2015-10-20 | Intel Corporation | System and process for fabricating semiconductor packages |
US8378477B2 (en) * | 2010-09-14 | 2013-02-19 | Stats Chippac Ltd. | Integrated circuit packaging system with film encapsulation and method of manufacture thereof |
KR20120104896A (ko) * | 2011-03-14 | 2012-09-24 | 삼성전자주식회사 | 초고주파 패키지 모듈 |
JP6210533B2 (ja) * | 2013-07-11 | 2017-10-11 | 株式会社伸光製作所 | プリント基板およびその製造方法 |
US9053972B1 (en) | 2013-11-21 | 2015-06-09 | Freescale Semiconductor, Inc. | Pillar bump formed using spot-laser |
US9474162B2 (en) | 2014-01-10 | 2016-10-18 | Freescale Semiocnductor, Inc. | Circuit substrate and method of manufacturing same |
KR102287396B1 (ko) | 2014-10-21 | 2021-08-06 | 삼성전자주식회사 | 시스템 온 패키지 모듈과 이를 포함하는 모바일 컴퓨팅 장치 |
US10319674B2 (en) * | 2014-10-29 | 2019-06-11 | Infineon Technologies Americas Corp. | Packaged assembly for high density power applications |
US10256173B2 (en) | 2016-02-22 | 2019-04-09 | Advanced Semiconductor Engineering, Inc. | Semiconductor device and method for manufacturing the same |
US10163771B2 (en) * | 2016-08-08 | 2018-12-25 | Qualcomm Incorporated | Interposer device including at least one transistor and at least one through-substrate via |
US10950529B2 (en) | 2018-08-30 | 2021-03-16 | Advanced Semiconductor Engineering Korea, Inc. | Semiconductor device package |
TWI668811B (zh) * | 2018-10-17 | 2019-08-11 | 矽品精密工業股份有限公司 | 電子封裝件及承載結構 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2541487B2 (ja) * | 1993-11-29 | 1996-10-09 | 日本電気株式会社 | 半導体装置パッケ―ジ |
JPH0846136A (ja) * | 1994-07-26 | 1996-02-16 | Fujitsu Ltd | 半導体装置 |
EP0732107A3 (en) * | 1995-03-16 | 1997-05-07 | Toshiba Kk | Screen device for circuit substrate |
JP2725637B2 (ja) * | 1995-05-31 | 1998-03-11 | 日本電気株式会社 | 電子回路装置およびその製造方法 |
WO1996042107A1 (en) * | 1995-06-13 | 1996-12-27 | Hitachi Chemical Company, Ltd. | Semiconductor device, wiring board for mounting semiconductor and method of production of semiconductor device |
US5844315A (en) * | 1996-03-26 | 1998-12-01 | Motorola Corporation | Low-profile microelectronic package |
US6049467A (en) * | 1998-08-31 | 2000-04-11 | Unisys Corporation | Stackable high density RAM modules |
US6424034B1 (en) * | 1998-08-31 | 2002-07-23 | Micron Technology, Inc. | High performance packaging for microprocessors and DRAM chips which minimizes timing skews |
JP3171172B2 (ja) * | 1998-09-25 | 2001-05-28 | 日本電気株式会社 | 混成集積回路 |
US6597062B1 (en) * | 2002-08-05 | 2003-07-22 | High Connection Density, Inc. | Short channel, memory module with stacked printed circuit boards |
US6919620B1 (en) * | 2002-09-17 | 2005-07-19 | Amkor Technology, Inc. | Compact flash memory card with clamshell leadframe |
US6700196B1 (en) * | 2002-09-23 | 2004-03-02 | Honeywell Federal Manufacturing & Technologies | Programmable multi-chip module |
US6833628B2 (en) * | 2002-12-17 | 2004-12-21 | Delphi Technologies, Inc. | Mutli-chip module |
-
2004
- 2004-10-28 KR KR1020040086568A patent/KR100640335B1/ko not_active IP Right Cessation
-
2005
- 2005-04-06 US US11/100,151 patent/US7208824B2/en not_active Expired - Fee Related
- 2005-05-18 JP JP2005145685A patent/JP2006128610A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
US20060091543A1 (en) | 2006-05-04 |
JP2006128610A (ja) | 2006-05-18 |
KR100640335B1 (ko) | 2006-10-30 |
US7208824B2 (en) | 2007-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100640335B1 (ko) | 랜드 그리드 어레이 모듈 | |
US20190229144A1 (en) | Image sensor semiconductor packages and related methods | |
US7872335B2 (en) | Lead frame-BGA package with enhanced thermal performance and I/O counts | |
US8241968B2 (en) | Printed circuit board (PCB) including a wire pattern, semiconductor package including the PCB, electrical and electronic apparatus including the semiconductor package, method of fabricating the PCB, and method of fabricating the semiconductor package | |
US20080246133A1 (en) | Flip-chip image sensor packages and methods of fabricating the same | |
TW201029147A (en) | Module having stacked chip scale semiconductor packages | |
JP2002043503A (ja) | 半導体装置 | |
JP2002057241A (ja) | 移植性導電パターンを含む半導体パッケージ及びその製造方法 | |
TWI495080B (zh) | 具有無黏性封裝件固接之積體電路封裝件內封裝件系統及其形成方法 | |
JP2005093551A (ja) | 半導体装置のパッケージ構造およびパッケージ化方法 | |
JP2001007472A (ja) | 電子回路装置およびその製造方法 | |
JP4449258B2 (ja) | 電子回路装置およびその製造方法 | |
JP2016514367A (ja) | ファインピッチトレース上にテスト用パッドを有するパッケージ基板 | |
KR100434201B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
KR100809254B1 (ko) | 칩 스케일의 sip 모듈. | |
KR100784103B1 (ko) | 반도체 패키지 | |
TW200531235A (en) | Multi-chip package structure | |
WO2004034476A2 (en) | Flip chip imaging sensor | |
KR100400826B1 (ko) | 반도체패키지 | |
KR20080068299A (ko) | 반도체 모듈 및 그 제조방법 | |
KR20010025861A (ko) | 적층형 칩 스케일 반도체 패키지 | |
KR100537835B1 (ko) | 반도체 패키지 제조방법 | |
KR100508261B1 (ko) | 반도체 패키지 및 그 제조방법 | |
KR100546285B1 (ko) | 칩 스케일 패키지 및 그 제조방법 | |
JPH10214934A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120927 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130927 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140929 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150925 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |