KR20060001706A - 반도체 소자의 제조 방법 및 이 방법에 의하여 제조되는반도체 소자 - Google Patents
반도체 소자의 제조 방법 및 이 방법에 의하여 제조되는반도체 소자 Download PDFInfo
- Publication number
- KR20060001706A KR20060001706A KR1020040050863A KR20040050863A KR20060001706A KR 20060001706 A KR20060001706 A KR 20060001706A KR 1020040050863 A KR1020040050863 A KR 1020040050863A KR 20040050863 A KR20040050863 A KR 20040050863A KR 20060001706 A KR20060001706 A KR 20060001706A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor device
- manufacturing
- silicon film
- temperature
- substrate
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 69
- 239000004065 semiconductor Substances 0.000 title claims abstract description 57
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 38
- 239000010408 film Substances 0.000 claims abstract description 78
- 239000000758 substrate Substances 0.000 claims abstract description 56
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 43
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 42
- 239000010703 silicon Substances 0.000 claims abstract description 42
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 40
- 229910021417 amorphous silicon Inorganic materials 0.000 claims abstract description 34
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 claims abstract description 28
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims abstract description 26
- 239000012535 impurity Substances 0.000 claims abstract description 20
- 239000010409 thin film Substances 0.000 claims abstract description 19
- 238000000151 deposition Methods 0.000 claims abstract description 17
- 230000003213 activating effect Effects 0.000 claims abstract description 5
- 229920002120 photoresistant polymer Polymers 0.000 claims description 7
- 238000000059 patterning Methods 0.000 claims description 3
- 239000004973 liquid crystal related substance Substances 0.000 claims description 2
- 238000010438 heat treatment Methods 0.000 abstract description 59
- 238000002425 crystallisation Methods 0.000 description 23
- 230000008025 crystallization Effects 0.000 description 17
- 239000010410 layer Substances 0.000 description 16
- 238000004151 rapid thermal annealing Methods 0.000 description 12
- 239000011521 glass Substances 0.000 description 9
- 229910004205 SiNX Inorganic materials 0.000 description 7
- 229910004298 SiO 2 Inorganic materials 0.000 description 7
- 238000005452 bending Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 230000007547 defect Effects 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 238000005224 laser annealing Methods 0.000 description 4
- 239000000356 contaminant Substances 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000004880 explosion Methods 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- 238000001069 Raman spectroscopy Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 239000007790 solid phase Substances 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- 238000001237 Raman spectrum Methods 0.000 description 1
- 239000012159 carrier gas Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
- H01L29/6675—Amorphous silicon or polysilicon transistors
- H01L29/66765—Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02675—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
- H01L29/6675—Amorphous silicon or polysilicon transistors
- H01L29/66757—Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Description
Claims (25)
- 기판 위에 비정질 실리콘을 포함하는 실리콘 필름을 PECVD 법 또는 LPCVD법에 의하여 증착하는 단계;상기 실리콘 필름을 H2O 분위기, 일정 온도 하에서 열처리하여 다결정 실리콘막을 형성하는 단계;상기 다결정 실리콘막 상부에 게이트 절연막을 형성하는 단계;상기 다결정 실리콘막에 불순물 영역을 형성하여 소스/드레인 영역을 정의하는 단계; 및상기 불순물 영역을 활성화하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제 1항에 있어서,상기 일정 온도는 550 내지 750 ℃인 반도체 장치의 제조 방법.
- 제 2항에 있어서,상기 온도는 600 내지 710 ℃인 반도체 장치의 제조 방법.
- 제 1항에 있어서,상기 H2O의 압력은 10,000 Pa 내지 2 MPa인 반도체 장치의 제조 방법.
- 제 1항에 있어서,상기 실리콘 필름의 두께는 2,000 Å 이하인 반도체 장치의 제조 방법.
- 제 5항에 있어서,상기 실리콘 필름의 두께는 300 내지 1,000 Å인 반도체 장치의 제조 방법.
- 제 1항에 있어서,상기 불순물 영역을 활성화하는 단계는 레이저 열 조사하여 상기 다결정 실리콘 막 중 결정화되지 않은 비정질 실리콘을 결정화함과 동시에 상기 불순물 영역이 활성화하는 단계인 반도체 장치의 제조 방법.
- 제 1항에 있어서,상기 PECVD(Plasma Enhanced Chemical Vapor Deposition)는 330 ℃ 내지 430 ℃에서 1 내지 1.5 Torr의 압력으로 SiH4 + Ar 및/또는 H2를 사용하여 수행되고, 상기 LPCVD(Low Pressure Chemical Vapor Deposition)는 400 내지 500 ℃ 내외의 온도에서 0.2~0.4 Torr으로 Si2H6 + Ar를 사용하여 수행되는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 기판 위에 비정질 실리콘을 포함하는 실리콘 필름을 LPCVD 법 또는 PECVD 법으로 증착하는 단계;상기 실리콘 필름을 불순물로 도핑하여 소스/드레인 영역을 정의하는 단계;상기 비정질 실리콘을 패터닝하여 반도체 층을 형성하는 단계;상기 반도체 층에 상부에 기판 전면에 걸쳐 게이트 절연막을 형성하는 단계;상기 게이트 절연막 상부에 상기 반도체 층의 채널 영역에 대응하는 게이트 전극을 형성하는 단계; 및H2O 분위기, 일정 온도 하에서 열처리하여 상기 비정질 실리콘을 결정화함과 동시에 불순물을 활성화하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제 9항에 있어서,상기 온도는 550 내지 750 ℃인 반도체 소자의 제조 방법.
- 제 10항에 있어서,상기 온도는 600 내지 710 ℃인 반도체 소자의 제조 방법.
- 제 9항에 있어서,상기 H2O의 압력은 10,000 Pa 내지 2 MPa인 반도체 소자의 제조 방법.
- 제 9항에 있어서,상기 실리콘 필름의 두께는 2,000 Å 이하인 반도체 소자의 제조 방법.
- 제 13항에 있어서,상기 실리콘 필름의 두께는 300 내지 1,000 Å인 반도체 소자의 제조 방법.
- 제 9항에 있어서,상기 PECVD(Plasma Enhanced Chemical Vapor Deposition)는 330 ℃ 내지 430 ℃에서 1 내지 1.5 Torr의 압력으로 SiH4 + Ar 및/또는 H2를 사용하여 수행되고, 상기 LPCVD(Low Pressure Chemical Vapor Deposition)는 400 내지 500 ℃ 내외의 온도에서 0.2~0.4 Torr으로 Si2H6 + Ar를 사용하여 수행되는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 기판 위에 게이트 전극을 형성하는 단계;상기 게이트 전극 상부에 기판 전면에 걸쳐 게이트 절연막을 형성하는 단계;상기 게이트 절연막 상부에 비정질 실리콘을 포함하는 실리콘 필름을 LPCVD 법 또는 PECVD 법으로 증착하는 단계;포토레지스트를 사용하여 불순물을 상기 실리콘 필름에 침투시켜 소스/드레인 영역을 정의하는 단계;포토레지스트를 제거한 후 H2O 분위기, 일정 온도 하에서 열처리하여 상기 비정질 실리콘을 결정화함과 동시에 불순물을 활성화하는 단계; 및소스/드레인 영역에 소스/드레인 전극을 패턴하여 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제 16항에 있어서,상기 온도는 550 내지 750 ℃인 반도체 소자의 제조 방법.
- 제 17항에 있어서,상기 온도는 600 내지 710 ℃인 반도체 소자의 제조 방법.
- 제 16항에 있어서,상기 H2O의 압력은 10,000 Pa 내지 2 MPa인 반도체 소자의 제조 방법.
- 제 16항에 있어서,상기 실리콘 필름의 두께는 2,000 Å 이하인 반도체 소자의 제조 방법.
- 제 20항에 있어서,상기 실리콘 필름의 두께는 300 내지 1,000 Å인 반도체 소자의 제조 방법.
- 제 16항에 있어서,상기 PECVD(Plasma Enhanced Chemical Vapor Deposition)는 330 ℃ 내지 430 ℃에서 1 내지 1.5 Torr의 압력으로 SiH4 + Ar 및/또는 H2를 사용하여 수행되고, 상기 LPCVD(Low Pressure Chemical Vapor Deposition)는 400 내지 500 ℃ 내외의 온도에서 0.2~0.4 Torr으로 Si2H6 + Ar를 사용하여 수행되는 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제 1항의 방법에 의하여 제조되는 반도체 소자는 박막 트랜지스터인 반도체 장치.
- 제 23항에 있어서,상기 박막 트랜지스터의 반도체 층을 구성하는 다결정 실리콘 박막의 FWHM은 4.5 내지 7.5 ㎝-1인 반도체 장치.
- 제 23항에 있어서,상기 박막 트랜지스터는 유기 전계 발광 소자 또는 액정 표시 소자에 사용되 는 것인 반도체 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040050863A KR100666552B1 (ko) | 2004-06-30 | 2004-06-30 | 반도체 소자의 제조 방법 및 이 방법에 의하여 제조되는반도체 소자 |
US11/082,982 US7696030B2 (en) | 2004-06-30 | 2005-03-18 | Method of fabricating semiconductor device and semiconductor fabricated by the same method |
JP2005079277A JP4188330B2 (ja) | 2004-06-30 | 2005-03-18 | 半導体素子の製造方法 |
CNB2005100640649A CN100487878C (zh) | 2004-06-30 | 2005-04-06 | 半导体器件的制造方法及通过该方法制造的半导体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040050863A KR100666552B1 (ko) | 2004-06-30 | 2004-06-30 | 반도체 소자의 제조 방법 및 이 방법에 의하여 제조되는반도체 소자 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060001706A true KR20060001706A (ko) | 2006-01-06 |
KR100666552B1 KR100666552B1 (ko) | 2007-01-09 |
Family
ID=35514519
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040050863A KR100666552B1 (ko) | 2004-06-30 | 2004-06-30 | 반도체 소자의 제조 방법 및 이 방법에 의하여 제조되는반도체 소자 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7696030B2 (ko) |
JP (1) | JP4188330B2 (ko) |
KR (1) | KR100666552B1 (ko) |
CN (1) | CN100487878C (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8673697B2 (en) | 2008-01-18 | 2014-03-18 | Samsung Display Co., Ltd. | Thin film transistor, method of fabricating the same and organic light emitting diode display device having the same |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070042536A1 (en) * | 2005-08-17 | 2007-02-22 | Chi-Wen Chen | Thin film transistor and method for manufacturing the same |
KR100810638B1 (ko) * | 2006-12-06 | 2008-03-07 | 삼성에스디아이 주식회사 | 박막트랜지스터와 그 제조방법 및 이를 구비한유기전계발광표시장치 |
KR20080067158A (ko) * | 2007-01-15 | 2008-07-18 | 삼성전자주식회사 | 표시장치 |
KR101097318B1 (ko) * | 2009-11-25 | 2011-12-21 | 삼성모바일디스플레이주식회사 | 유기 발광 소자 및 이의 제조 방법 |
US10319872B2 (en) | 2012-05-10 | 2019-06-11 | International Business Machines Corporation | Cost-efficient high power PECVD deposition for solar cells |
CN103320855B (zh) * | 2013-05-27 | 2016-08-10 | 上海华虹宏力半导体制造有限公司 | 多晶硅薄膜层淀积方法 |
CN103390592B (zh) | 2013-07-17 | 2016-02-24 | 京东方科技集团股份有限公司 | 阵列基板制备方法、阵列基板以及显示装置 |
CN107910378B (zh) * | 2017-11-14 | 2021-01-26 | 京东方科技集团股份有限公司 | Ltps薄膜晶体管、阵列基板及其制作方法、显示装置 |
JP2019110185A (ja) * | 2017-12-18 | 2019-07-04 | 株式会社アルバック | 太陽電池の製造方法 |
CN111725297B (zh) * | 2020-06-08 | 2023-06-02 | 武汉华星光电半导体显示技术有限公司 | 有源层结构及其制作方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63304670A (ja) | 1987-06-04 | 1988-12-12 | Hitachi Ltd | 薄膜半導体装置の製造方法 |
JP3143967B2 (ja) | 1991-07-09 | 2001-03-07 | カシオ計算機株式会社 | 薄膜トランジスタの製造方法 |
US6013565A (en) * | 1991-12-16 | 2000-01-11 | Penn State Research Foundation | High conductivity thin film material for semiconductor device |
JPH05182919A (ja) | 1992-01-07 | 1993-07-23 | Fujitsu Ltd | 多結晶シリコン薄膜の製造方法 |
US5466641A (en) * | 1992-06-15 | 1995-11-14 | Kawasaki Steel Corporation | Process for forming polycrystalline silicon film |
KR100203982B1 (ko) | 1993-03-12 | 1999-06-15 | 야마자끼 순페이 | 반도체장치 및 그의 제작방법 |
KR100299292B1 (ko) | 1993-11-02 | 2001-12-01 | 이데이 노부유끼 | 다결정실리콘박막형성방법및그표면처리장치 |
JP3477836B2 (ja) | 1994-08-05 | 2003-12-10 | カシオ計算機株式会社 | 薄膜トランジスタの製造方法 |
JP3306258B2 (ja) | 1995-03-27 | 2002-07-24 | 三洋電機株式会社 | 半導体装置の製造方法 |
JPH09107102A (ja) | 1995-10-09 | 1997-04-22 | Sharp Corp | 薄膜トランジスタ及びその製造方法 |
US6146905A (en) * | 1996-12-12 | 2000-11-14 | Nortell Networks Limited | Ferroelectric dielectric for integrated circuit applications at microwave frequencies |
JP3924828B2 (ja) | 1996-12-26 | 2007-06-06 | セイコーエプソン株式会社 | 結晶性半導体膜の製造方法、および薄膜トランジスタの製造方法 |
JPH10275913A (ja) * | 1997-03-28 | 1998-10-13 | Sanyo Electric Co Ltd | 半導体装置、半導体装置の製造方法及び薄膜トランジスタの製造方法 |
JPH11261078A (ja) | 1999-01-08 | 1999-09-24 | Seiko Epson Corp | 半導体装置の製造方法 |
JP2000315794A (ja) | 1999-04-28 | 2000-11-14 | Ishikawajima Harima Heavy Ind Co Ltd | 薄膜トランジスタの製造方法。 |
JP2001210726A (ja) * | 2000-01-24 | 2001-08-03 | Hitachi Ltd | 半導体装置及びその製造方法 |
JP4201239B2 (ja) | 2001-11-30 | 2008-12-24 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP2004241397A (ja) * | 2003-01-23 | 2004-08-26 | Dainippon Printing Co Ltd | 薄膜トランジスタおよびその製造方法 |
KR100623251B1 (ko) * | 2004-02-19 | 2006-09-18 | 삼성에스디아이 주식회사 | 다결정 실리콘 박막의 제조 방법 및 이를 사용하여제조되는 다결정 실리콘을 사용하는 박막 트랜지스터 |
-
2004
- 2004-06-30 KR KR1020040050863A patent/KR100666552B1/ko active IP Right Grant
-
2005
- 2005-03-18 JP JP2005079277A patent/JP4188330B2/ja active Active
- 2005-03-18 US US11/082,982 patent/US7696030B2/en active Active
- 2005-04-06 CN CNB2005100640649A patent/CN100487878C/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8673697B2 (en) | 2008-01-18 | 2014-03-18 | Samsung Display Co., Ltd. | Thin film transistor, method of fabricating the same and organic light emitting diode display device having the same |
Also Published As
Publication number | Publication date |
---|---|
KR100666552B1 (ko) | 2007-01-09 |
CN100487878C (zh) | 2009-05-13 |
CN1716552A (zh) | 2006-01-04 |
US7696030B2 (en) | 2010-04-13 |
JP4188330B2 (ja) | 2008-11-26 |
JP2006019698A (ja) | 2006-01-19 |
US20060003501A1 (en) | 2006-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4188330B2 (ja) | 半導体素子の製造方法 | |
US7413966B2 (en) | Method of fabricating polysilicon thin film transistor with catalyst | |
US7465614B2 (en) | Method of fabricating semiconductor device and semiconductor fabricated by the same method | |
US7544550B2 (en) | Method of fabricating semiconductor device and semiconductor fabricated by the same method | |
KR100470274B1 (ko) | 덮개층을 이용한 비정질 물질의 상 변화 방법 | |
KR20020057382A (ko) | 반도체 소자 제조 방법 및 장치 | |
KR20060062139A (ko) | 이중 열처리에 의한 다결정 박막트랜지스터 제조방법 | |
US20060088961A1 (en) | Method of fabricating poly crystalline silicon TFT | |
KR100623251B1 (ko) | 다결정 실리콘 박막의 제조 방법 및 이를 사용하여제조되는 다결정 실리콘을 사용하는 박막 트랜지스터 | |
KR20050110345A (ko) | 박막 트랜지스터와 그의 제조방법 및 박막 트랜지스터를포함하는 평판 표시 장치 | |
KR100452444B1 (ko) | 다결정 실리콘 박막트랜지스터 제조방법 | |
KR100447893B1 (ko) | 박막 트랜지스터 제조방법 | |
KR100751315B1 (ko) | 박막 트랜지스터, 박막 트랜지스터 제조 방법 및 이를구비한 평판 디스플레이 소자 | |
KR100841370B1 (ko) | 박막 트랜지스터 제조방법 | |
KR100709282B1 (ko) | 박막 트랜지스터 및 제조 방법 | |
KR100685409B1 (ko) | 박막트랜지스터 및 그 제조 방법 | |
KR100615202B1 (ko) | 박막 트랜지스터, 박막 트랜지스터를 제조하는 방법 및이를 구비한 평판 디스플레이 소자 | |
KR20130056500A (ko) | 다결정 실리콘층의 제조방법 및 이를 이용한 박막트랜지스터의 제조방법 | |
KR100719690B1 (ko) | 박막트랜지스터 제조방법 | |
KR100683664B1 (ko) | 박막 트랜지스터, 박막 트랜지스터를 제조하는 방법 및이를 구비한 평판 디스플레이 소자 | |
KR100611750B1 (ko) | 박막 트랜지스터의 제조방법 및 박막 트랜지스터를포함하는 평판 표시 장치 | |
KR20050103815A (ko) | 반도체 소자 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130102 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140102 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141231 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151230 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170102 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20180102 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20190102 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20191223 Year of fee payment: 14 |