KR20050025098A - 액정 표시 제어 장치 - Google Patents

액정 표시 제어 장치 Download PDF

Info

Publication number
KR20050025098A
KR20050025098A KR1020040070884A KR20040070884A KR20050025098A KR 20050025098 A KR20050025098 A KR 20050025098A KR 1020040070884 A KR1020040070884 A KR 1020040070884A KR 20040070884 A KR20040070884 A KR 20040070884A KR 20050025098 A KR20050025098 A KR 20050025098A
Authority
KR
South Korea
Prior art keywords
period
signal
input
timing
sync
Prior art date
Application number
KR1020040070884A
Other languages
English (en)
Other versions
KR100637821B1 (ko
Inventor
지다가즈노리
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20050025098A publication Critical patent/KR20050025098A/ko
Application granted granted Critical
Publication of KR100637821B1 publication Critical patent/KR100637821B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Synchronizing For Television (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

액정 텔레비전에서, 동기 신호의 흐트러짐에 의한 액정 패널의 소부를 방지한다. 액정 표시 제어 장치(15)의 카운터(15a)는, 수평 동기 신호 및 수직 동기 신호의 주기를 검출한다. 비교기(15b)는, 카운트값을 소정의 최소값 Min값 및 최대값 Max값과 비교한다. 카운트값이 범위 외에 있는 경우, 동기 펄스 생성부(15c)는 소정 범위 내로 되는 타이밍에서 동기 펄스를 생성한다. 셀렉터(15e)는, 주기가 범위 내인 경우에는 입력 동기 신호를 출력하고, 범위 외인 경우에는 동기 펄스 생성기(15c)로부터의 동기 펄스를 출력한다.

Description

액정 표시 제어 장치{LIQUID DISPLAY CONTROL DEVICE}
본 발명은 액정 표시 제어 장치, 특히 동기 신호 이상시의 처리에 관한 것이다.
종래, 액정 패널(LCD 패널)은 퍼스널 컴퓨터(PC)용의 모니터로서 이용되고 있었지만, 최근, 박형, 경량인 특성을 살려 액정 텔레비전으로서 이용되는 경우도 많아지고 있다. PC의 모니터로서 사용되고 있는 한, LCD 패널에 입력되는 신호는 비교적 안정적이지만, 액정 텔레비전으로서 사용되는 경우, 채널의 전환이나 VTR 재생, 앞으로 감기, 되감기 시에 입력 신호는 비안정 상태로 된다.
도 8에는, 일반적인 액정 텔레비전의 구성이 도시되어 있다. 액정 텔레비전은, TV 영상 신호를 수신하는 TV 튜너(10), 수신한 TV 영상 신호로부터 R 신호, G 신호, B 신호를 추출하는 RGB 디코더(12), TV 영상 신호의 수평 화소 수 혹은 주사선 수를 변환하기 위한 스케일러(14) 및 패널 모듈(16)을 포함하여 구성된다. 패널 모듈(16)에는 LCD 패널 및 이 LCD 패널을 구동하기 위한 LCD 컨트롤러가 포함된다. LCD 컨트롤러는 타이밍을 제어하는 컨트롤러 및 드라이버 IC를 포함하며, 수평 및 수직 동기 신호에 동기하여 LCD 패널을 주사한다. 드라이버 IC는, 타이밍 컨트롤러로부터의 래치 신호 STB에 기초하여 1수평 기간 내의 디지털 영상 신호를 래치 회로에 래치하고, D/A 컨버터에 의해 아날로그 신호로 변환한 후 LCD 패널의 각 화소를 구동하는 구동 소자로 출력한다. 예를 들면, 래치 신호 STB의 상승 타이밍에서 데이터 레지스터에 기억되어 있는 R, G, B 각 디지털 영상 신호 데이터를 래치 회로에 전송하여 래치하고, STB의 하강 타이밍에서 아날로그 출력을 LCD 패널로 출력하고 표시한다.
PC 등으로부터 안정된 신호가 공급되고 있는 경우에는 타이밍 컨트롤러나 드라이버 IC는 정상적으로 동작하지만, 채널의 전환이나 VTR 재생시 등과 같이 비안정된 신호가 공급되는 경우, 타이밍 컨트롤러는 정상적으로 기능하지 않고, LCD 패널을 정상적으로 구동할 수 없어서 화면이 새하얗게(노멀 화이트인 경우) 혹은 새까맣게(노멀 블랙인 경우) 되는 상태가 출현한다. 본원 명세서에서는, 이와 같이 비안정적인 신호, 특히 수평 및 수직 동기 신호의 주기가 이상한 신호가 공급된 경우에 LCD 패널이 새하얗게 혹은 새까맣게 되는 상태를 특히 「소부(燒付)」라고 칭한다.
물론, 이러한 「소부」를 방지하기 위해서는, LCD 컨트롤러에 공급되는 수평 및 수직 동기 신호의 주기를 검출하여, 주기가 통상의 주기와 상이한 경우에 이것을 수정하는 회로를 부가하면 된다.
후술하는 종래 기술에서는, 수직 동기 신호의 주기가 소정 주기보다도 짧은 경우에, 새롭게 입력된 수직 동기 신호를 마스크하는 기술이 기재되어 있다. 또한, 수직 동기 신호가 입력되고나서 소정 시간 이상 새로운 수직 동기 신호가 입력되지 않는 경우에 1프레임전의 수직 동기 신호와 동일한 주기로 의사 펄스를 발생시키고, 의사 펄스와 그 직후에 입력되는 수직 동기 신호의 주기가 소정의 주기보다도 짧은 경우에 새롭게 입력되는 수직 동기 신호를 마스크하는 기술이 기재되어 있다.
도 9에는, 종래의 수직 카운트다운 회로의 구성이 도시되어 있고, 도 10에는 타이밍차트가 도시되어 있다. 수직 동기 신호로서, 도 10의 (A)에 도시한 바와 같은 통상보다도 주기가 짧은 부분을 포함하는 신호가 도 9에 도시하는 논리곱 회로(70)에 입력된 것으로 한다. 수직 동기 신호의 도 9의 제1번째의 펄스에 의해, 논리합 회로(73)의 출력이 "L"의 상태로 되었다고 하면, 카운터(74)는, 그 시점에서의 카운트값을 지연 반전부(77)로 출력함과 함께, 카운트값을 "0"으로 재설정하고, 카운트업 동작을 개시한다. 또한, 지연 반전부(77)는, 카운터(74)로부터 출력된 카운트값의 부호를 반전함과 함께, 1프레임분 지연하여, 카운터(75)로 출력한다. 카운터(75)는, 지연 반전부(77)로부터 출력된 데이터를 초기값으로 하여 카운트업 동작을 개시한다. 카운터(74)의 카운트값이 "480"이상으로 되면, 카운터(74)로부터 논리곱 회로(70)로 출력되는 노이즈 제거용 윈도우 신호(도 10의 (B))는, "H"의 상태로 된다. 그리고, 수직 동기 신호의 제2번째의 펄스가 입력되면, 펄스의 하강에 동기하여, 카운터(74, 75)가 리세트된다. 수직 동기 신호의 주기가 정규의 주기라고 하면, 리세트 직전의 카운터(74)의 카운트값은, "525"이다. 이 값은, 지연 반전부(77)로 출력되어, 1프레임분 지연된 후, 부호가 반전되어 "-525"로 되어, 카운터(75)에 공급된다. 카운터(75)는, 지연 반전부(77)로부터 공급된 값을 초기값으로 하여, 카운트업을 행하고, 카운트값이 "-2" 이상(-2, -1)으로 된 경우에는, 논리합 회로(78)에 대한 출력 신호(도 10의 (C))를 "L"의 상태로 한다. 또한, 카운트값이 "-1"로 된 경우에는, 카운터(76)에 대한 출력 신호를 "L"의 상태로 하고, 카운트 동작을 종료한다. 카운터(76)는, 카운터(75)의 출력 신호가 하강하는 타이밍에서, 도 10의 (D)에 도시한 바와 같이, 출력 신호를 "H"의 상태로 함과 함께, 초기값 "0"으로부터 카운트업을 행한다. 그리고, 카운트값이 "480"으로 되면, 출력 신호를 "L"로 함과 함께, 카운트 동작을 종료한다. 논리합 회로(78)의 출력 신호는, 도 10의 (E)에 도시한 바와 같이, 카운터(75)의 출력과 카운터(76)의 출력이 모두 "L"의 상태로 된 경우에, "L"의 상태로 된다. 지금, 도 10의 (A)에 도시하는 수직 동기 신호의 제4번째의 펄스가 입력된 것으로 한다. 이 제4번째의 펄스는, 제3번째의 펄스와의 간격이 통상보다도 짧아져 있기 때문에, 카운터(74)의 카운트값이 "480"으로 되기 전에, 논리곱 회로(70)에 입력되게 된다. 즉, 카운터(74)의 출력이 "L"의 상태로 되어 있는 경우에, 제4번째의 펄스가 입력되기 때문에, 논리곱 회로(70)는, 이 제4번째의 펄스를 마스크하게 된다. 따라서, 논리합 회로(78)로부터는, 이 펄스에 대응하는 신호는 출력되지 않는다. 카운터(76)는, 수직 동기 신호의 제3번째의 펄스에 의해 리세트된 후, 카운트업 동작을 실행하여, 카운트값이 "480"으로 되면, 그 출력 신호(도 10의 (D))를 "L"의 상태로 한다. 또한, 카운터(75)는, 초기값으로서 판독한, 1개 전의 프레임의 카운트값 "-525"를 카운트업하여, 값 "-2"로 되는 타이밍에서, 논리합 회로(78)에 대한 출력을 "L"의 상태로 한다. 그 때, 카운터(76)의 출력 신호(도 10의 (D))는, 이미 "L"의 상태로 되어 있기 때문에, 논리합 회로(78)의 출력(도 10의 (E))은, "L"의 상태로 된다(제4번째의 펄스가 출력된다). 계속해서, 수직 동기 신호의 제5번째의 펄스가 입력되면, 그 때 카운터(74)의 논리곱 회로(70)에 대한 출력은 "H"의 상태로 되어 있기 때문에, 논리곱 회로(70)로부터 펄스가 출력되어, 그 결과, 미분 회로의 출력은 "L"의 상태로 되어, 카운터(74, 75)가 리세트된다. 카운터(75)의 출력(도 10의 (C))은, 그 순간 "L"의 상태로 되지만, 카운터(76)의 출력이 "H"의 상태이기(카운트값이 "480" 미만이기) 때문에, 논리합 회로(78)의 출력 신호(도 10의 (E))는, 변화하지 않는다("H"의 상태를 유지한다). 다음으로, 수직 동기 신호의 제6번째의 펄스가 입력되면, 카운터(74)의 출력(도 10의 (B))은 이미 "H"의 상태로 되어 있기 때문에, 논리합 회로(73)의 출력이 "L"의 상태로 되어, 그 결과, 카운터(74, 75)가 리세트된다. 이 때, 카운터(76)의 출력(도 10의 (D))은, 이미 " L"의 상태로 되어 있기 때문에, 카운터(75)가 리세트되는 타이밍에서, 논리합 회로(78)의 출력이 "L"의 상태로 된다(제5번째의 펄스가 출력된다).
이와 같이, 통상보다도 주기가 짧은 부분을 포함하는 신호가 입력된 경우에는, 카운터(74)와 논리곱 회로(70)에 의해 마스크되어, 이상한 동기 신호가 공급되는 것을 방지할 수 있게 하고 있다.
<특허 문헌1>
일본 특개평10-49057호 공보(도 8, 도 11)
상기 종래 기술에서는, 카운트다운 출력의 직후에 오리지널의 동기 신호가 출력되는 것을 방지하기 위해서 마스킹을 이용하고 있지만, 마스킹 기간을 넘은 후에 입력된 오리지널 동기 신호는 그대로 인입하여 출력되기 때문에, 최종적인 수직 동기 신호의 주기는 본래의 주기와 서로 다른 것으로 되어, LCD 패널을 정상적으로 구동하는 것이 곤란하게 된다.
본 발명의 목적은, 동기 신호의 주기를 보정하여, LCD 패널을 정상적으로 구동할 수 있는 액정 표시 제어 장치를 제공하는 것에 있다.
본 발명은, 수평 및 수직 동기 신호에 동기하여 화면을 조작하는 액정 표시 제어 장치로서, 상기 동기 신호를 입력받는 입력부와, 입력 동기 신호의 주기가 소정의 최소값 및 최대값의 범위 내에 있는지의 여부를 판정하여, 입력 동기 신호의 주기가 상기 범위 내에 있지 않은 경우에, 상기 주기가 상기 범위 내로 되는 타이밍에서 동기 펄스 신호를 생성하여 상기 입력 동기 신호에 대신하여 출력하고, 또한, 생성한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 타이밍과 동일하거나 혹은 상이한 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하는 동기 펄스 신호 생성부를 갖는다.
본 발명에서는, 입력 동기 신호가 소정의 범위 내의 주기를 갖고 있지 않은 경우, 소정의 범위 내로 되도록 동기 펄스를 생성하여 대체 출력한다. 그리고, 입력 동기 신호로 복귀하는 경우에도, 동기 펄스와의 주기가 소정의 범위 내로 되는 경우에 한정하여, 복귀 시에 이상 주기로 되는 것을 방지한다. 동기 펄스와 입력 동기 신호와의 주기가 소정의 범위 내에 있지 않은 경우에는 입력 동기 신호로 복귀하지 않고, 동기 펄스를 대체 출력했을 때와 동일하거나 혹은 상이한 타이밍에서 동기 펄스를 다시 생성하여 대체 출력한다. 동기 펄스를 생성하여 출력하는 타이밍에서는, 예를 들면 소정 범위의 하한인 최소값 Min값의 타이밍에서 출력하는 경우나 소정 범위의 상한인 최대값 Max값에서 출력하는 경우가 있다.
본 발명에 있어서, 상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 범위 내에 있지 않은 경우에, 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 상기 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력해도 된다.
또한, 본 발명에 있어서, 상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력해도 된다.
상기 동기 펄스 신호 생성부는, 생성한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력한 연속 횟수가 소정 횟수에 도달한 경우에, 상기 주기가 최소값으로 되는 타이밍으로 변경하여 상기 동기 펄스 신호를 생성하여 출력할 수도 있다.
또한, 본 발명에 있어서, 상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력하고, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력해도 된다.
<실시예>
이하, 도면에 기초하여 본 발명의 실시예에 대하여 설명한다.
도 1에는, 본 실시예에 있어서의 액정 표시 제어 장치(15)의 회로 구성이 도시되어 있다. 이 회로는, 도 10에 도시된 액정 텔레비전의 전체 구성에 있어서, 스케일러(14)와 패널 모듈(16)과의 사이, 즉 스케일러(14)의 후단에 설치된다.
액정 표시 제어 장치(15)는, 카운터(15a), 비교기(15b), 동기 펄스(혹은 자주(自走) 펄스) 생성기(15c), 카운터(15d) 및 셀렉터(15e)를 포함하여 구성된다.
카운터(15a)는, 전단의 구성 블록으로부터의 수평 동기 신호 및 수직 동기 신호를 입력하여, 각각의 주기를 카운트한다. 수평 동기 신호의 주기는 수평 화소 수에 대응하고, 수직 동기 신호의 주기는 수직 라인 수에 대응한다. 카운터(15a)에서의 카운트값은 비교기(15b)에 공급된다. 또한, 카운터(15a)는, 후술하는 동기 펄스 생성기(15c)에서 동기 펄스가 생성된 후에 새롭게 동기 신호가 입력되기까지의 주기도 카운트하고, 카운트값을 비교기(15b)에 공급한다.
비교기(15b)는, 카운터(15a)로부터의 카운트값, 즉 동기 신호의 주기가 소정의 범위 내에 있는지의 여부를 판정한다. 즉, 동기 신호의 주기를 소정의 최소값 Min값과 대소 비교함과 함께, 동기 신호의 주기를 소정의 최대값 Max값과 대소 비교한다. 비교기(15b)는, 동기 신호의 주기와 소정의 최소값 Min값, Max값과의 비교 결과에 따라 전환 신호를 셀렉터(15e)로 출력한다. 또한, 동기 신호의 주기가 소정의 범위 내에 있지 않은 경우, 즉, 주기가 최소값 Min보다 작거나, 혹은 주기가 최대값 Max값보다 큰 경우에는, 동기 펄스 생성기(15c)에 펄스 발생 신호를 출력한다. 최소값 Min값, 최대값 Max값은 표시 해상도에 따라 설정되지만, 예를 들면 수평 동기 신호의 최소값 Min값은 1050, 최대값 Max값은 1800, 수직 동기 신호의 최소값 Min값은 780, 최대값 Max값은 900으로 설정된다.
동기 펄스(혹은 자주 펄스) 생성기(15c)는 비교기(15b)로부터의 펄스 발생 신호를 입력하여 동기 펄스(혹은 자주 펄스)를 생성하여 셀렉터(15e)로 출력한다. 또한, 자주 펄스란, 본래의 동기 신호와는 별개로 장치(15) 내부에서 생성(자주)한 펄스인 것에 주목한 것이다. 또한, 동기 펄스 생성기(15c)에서 동기 펄스를 생성한 경우, 카운터(15d)를 순차 인크리먼트해 간다. 또한, 동기 펄스 생성기(15c)는 동기 펄스를 생성한 경우에 카운터(15a)의 카운트값을 리세트하여, 동기 펄스가 생성되고나서 새롭게 동기 신호가 입력되기까지의 주기를 카운트시킨다.
카운터(15d)는, 동기 펄스 생성기(15c)에서의 동기 펄스 생성의 횟수를 카운트한다. 그리고, 동기 펄스 생성이 연속하여 소정 횟수에 도달한 경우, 비교기(15b)에서의 대소 비교의 임계값을 변화시킨다. 예를 들면, 동기 펄스가 생성되고나서 새로운 동기 신호가 입력되기까지의 주기가 소정의 범위 내에 있지 않은 경우, 비교기(15b)는 최대값 Max로 되는 타이밍에서 동기 펄스 생성기(15c)로부터 동기 펄스를 출력시키는데, 이 출력 타이밍을 Max값으로부터 Min값으로 변화시킨다.
셀렉터(15e)는, 동기 신호(오리지널 동기 신호) 및 동기 펄스 생성기(15c)로부터의 동기 펄스를 입력하여, 어느 하나의 신호를 비교기(15b)로부터의 전환 신호에 기초하여 선택적으로 출력한다. 구체적으로 설명하면, 동기 신호의 주기가 소정의 범위 내에 있을 때, 및 동기 펄스 생성으로부터 다음의 동기 신호 입력까지의 주기가 소정의 범위 내에 있을 때에는 셀렉터(15e)는 동기 신호(오리지널 동기 신호)를 선택하여 출력하고, 동기 신호의 주기가 소정의 범위 내에 있지 않을 때, 및 동기 펄스 생성으로부터 다음의 동기 신호 입력까지의 주기가 소정의 범위 내에 있지 않을 때에는 셀렉터(15e)는 동기 펄스(혹은 자주 펄스)를 선택하여 출력한다.
이러한 구성에 있어서, 통상의 주기를 갖는 동기 신호가 장치(15)에 입력된 경우, 동기 펄스 생성기(15c)는 동기 펄스를 생성하지 않고, 셀렉터(15e)는 항상 동기 신호를 선택하여 출력하기 때문에, 장치(15)로부터는 입력 동기 신호가 원래대로의 파형으로 출력된다.
한편, 통상의 주기를 갖지 않는, 즉 동기 신호의 주기가 소정의 범위 내에 있지 않은 동기 신호가 장치(15)에 입력된 경우, 동기 펄스 생성기(15c)가 동작하여 동기 펄스를 생성하고, 셀렉터(15e)는 동기 신호 대신에 생성 동기 펄스를 출력한다. 생성 동기 펄스의 출력은, 생성 동기 펄스와 입력 동기 신호와의 주기가 소정의 범위 내로 될 때까지 연속적으로 출력된다. 따라서, 셀렉터(15e)로부터는, 항상 그 주기가 소정의 범위 내에 있는 동기 신호가 출력되게 되어, 후단의 패널 모듈(16)에 공급된다.
도 2에는, 장치(15)의 기본적인 동작 흐름도가 도시되어 있다. 우선, 비교기(15b)에서 동기 신호의 주기가 소정의 범위 내인지의 여부, 즉 최소값 Min값 이상이고 최대값 Max값 이하인지를 판정한다(S101). 만약, 주기가 범위 내이면 이 동기 신호를 그대로 출력한다(S106).
한편, 동기 신호의 주기가 범위 내가 아닌 경우, 즉 최소값 Min값보다 작거나, 혹은 최대값 Max값보다 큰 경우, 동기 펄스 생성기(15c)로부터 동기 펄스(혹은 자주 펄스)를 생성하여 출력한다(S102). 동기 펄스를 생성하여 출력한 후, 입력 동기 신호(오리지널 동기 신호)로 복귀 가능한지의 여부를 판정하고(S103), 이 판정은, 동기 펄스와 새롭게 입력한 동기 신호와의 주기가 범위 내에 있는지의 여부로 판정되어, 주기가 범위 내에 있으면 복귀할 수 있다고 판정되어 입력 동기 신호를 그대로 출력한다(S106). 주기가 범위 내에 있지 않은 경우, 입력 동기 신호로 복귀할 수 없다고 판정되어, 동기 펄스를 소정의 타이밍에서 계속 출력한다. 이 타이밍은, 주기가 소정의 범위 내로 되는 타이밍으로서, 즉, 주기가 최소값 Min값과 최대값 Max값의 사이에 있는 타이밍이다. 그 하나의 예는, 주기가 최대값 Max값으로 되는 타이밍이다. 이 경우, 동기 펄스는 그 주기가 최대값 Max값으로 되도록 출력된다. 또한, 입력 동기 신호로 복귀할 수 없고, 동기 펄스를 출력하는 경우, 소정 횟수만큼 연속하여 동기 펄스를 출력하였는지의 여부를 판정한다(S104). 소정 횟수 연속하여 동기 펄스를 출력하지 않은 경우, 동일 타이밍, 즉 주기가 최대값 Max로 되는 타이밍에서 동기 펄스를 계속 출력한다. 한편, 동기 펄스의 생성 및 출력이 소정 횟수에 도달한 경우, 동기 펄스를 생성하여 출력하는 타이밍, 상기의 예에서는 최대값 Max값으로 되는 타이밍을 최소값 Min값으로 되는 타이밍으로 변경한 뒤에 동기 펄스를 생성하여 출력한다(S105). 타이밍을 변경하는 것은, 동기 펄스를 동일한 타이밍에서 계속 생성한 경우에 입력 동기 신호에의 복귀가 지연되는 것을 방지하기 위해서이다. 즉, 입력 동기 신호의 주기가 정상 주기로 되돌아가더라도, 동기 펄스와 입력 동기 신호와의 주기가 범위 내에 있지 않은 경우에는 계속하여 동기 펄스가 출력되어, 입력 동기 신호가 계속 차단되는 것을 방지하기 위해서이다.
또한, 주기가 범위 내에 있지 않은 경우에 동기 펄스(혹은 자주 펄스)를 출력하는 타이밍으로서는 2 종류 존재한다. 즉, 입력 동기 신호에 대신하여 처음으로 동기 펄스를 출력하는 타이밍과, 동기 펄스로부터 입력 동기 신호로 복귀할 수 없기 때문에 동기 펄스를 계속하여 출력하는 타이밍이다. 양 타이밍은 동일하여도 되고, 상이해도 된다. 전자의 예에서는, 항상 Max값으로 되는 타이밍에서 출력하는 것이고, 후자의 예에서는 입력 동기 신호에 대신하여 처음으로 동기 펄스를 출력하는 타이밍으로서 주기의 대소에 따라 Min값 혹은 Max값으로 하는 타이밍으로 하고, 동기 펄스로부터 입력 동기 신호로 복귀할 수 없기 때문에 동기 펄스를 계속하여 출력하는 타이밍으로서 항상 Max값으로 되는 타이밍이다. 주기의 대소에 따라 Min값 혹은 Max값으로 하는 타이밍이란, 주기가 Min값보다 작은 경우에는 Min값으로 되는 타이밍에서 동기 펄스를 출력하고, 주기가 Max값보다 큰 경우에는 Max값으로 되는 타이밍에서 동기 펄스를 출력하는 것이다.
도 3에는, 본 실시예에 있어서의 장치(15)의 상세한 동작 흐름도가 도시되어 있다. 또한, 이 동작은, 입력 동기 신호에 대신하여 처음으로 동기 펄스를 출력하는 타이밍으로서 주기의 대소에 따라 Min값 혹은 Max값으로 하는 타이밍으로 하여, 동기 펄스로부터 입력 동기 신호로 복귀할 수 없기 때문에 동기 펄스를 계속하여 출력하는 타이밍으로서 항상 Max값으로 되는 타이밍으로 한 것이다.
우선, 장치(15)에 동기 신호를 입력한다(S201). 그리고, 장치(15)의 카운터(15a)에서 동기 신호의 주기를 카운트한다. 즉, 수직 라인 수 CntLine1 및 수평 화소 수 CntDot1을 검출한다(S202).
주기, 즉 수평 화소 수와 수직 라인 수를 검출한 후, 비교기(15b)에서 카운트값과 최소값 Min값을 대소 비교한다(S203). 상기한 바와 같이, 수평 화소 수의 최소값 Min값은 예를 들면 1050이고, 수직 라인 수의 최소값 Min은 예를 들면 780이다. 카운트값이 최소값 Min값 이상인 경우에는, 비교기(15b)는 다음으로 카운트값과 최대값 Max값을 대소 비교한다(S204). 수평 화소 수의 최대값 Max값은 예를 들면 1800이고, 수직 라인 수의 최대값 Max값은 예를 들면 900이다.
비교기(15b)에서 비교한 결과, 카운트값이 최소값 Min값과 최대값 Max값의 범위 내에 있는 경우, S203 및 S204에서 어느 것이나 아니오라고 판정되고, 입력 동기 신호를 그대로 출력한다(S205). 그리고, 다시 동기 신호의 주기를 카운트하여, 비교기(15b)에서 비교한다.
한편, S203에서 카운트값이 최소값 Min값보다 작다고 판정된 경우, 동기 펄스 생성기(15c)는 주기가 Min값으로 되는 타이밍에서 동기 펄스(혹은 자주 펄스)를 생성한다(S206). 또한, S204에서 카운트값이 최대값 Max값보다 크다고 판정된 경우, 동기 펄스 생성기(15c)는 주기가 Max값으로 되는 타이밍에서 동기 펄스(혹은 자주 펄스)를 생성한다(S207). 주기의 대소에 따라 동기 펄스를 생성한 후, 셀렉터(15e)는 이들의 동기 펄스를 출력한다(S208).
동기 펄스(혹은 자주 펄스)를 출력한 후, 카운터(15a)는 다시 카운트를 개시하여, 새롭게 동기 신호가 입력되기까지의 주기를 카운트한다. 이 때의 카운트값을 수직 라인 수 CntLine2, 수평 화소 수 CntDot2로 한다(S209). 그리고, 비교기(15b)는, 카운트값을 다시 최소값 Min값 및 최대값 Max값과 대소 비교한다. 즉, Min값과 카운트값을 대소 비교하여(S210), 카운트값이 최소값 Min값 이상인 경우에는 다음으로 최대값 Max값과 카운트값을 대소 비교한다(S211). S210 및 S211에서 아니오, 즉 동기 펄스 출력으로부터 다음으로 동기 신호가 입력되기까지의 주기가 최소값 Min값과 최대값 Max값의 범위 내인 경우에는, 동기 신호로 복귀하는 것이 가능한 것을 의미하므로, 동기 펄스 생성기(15c)에서의 동기 펄스 생성 및 출력을 중지하고(이것을 자주 모드의 OFF라고 칭함)(S212), 셀렉터(15e)는 입력한 동기 신호를 출력한다(S213).
또한, S210 혹은 S211에서 예, 즉 동기 펄스 출력으로부터 다음으로 동기 신호가 입력되기까지의 주기가 최소값 Min값보다 작거나, 혹은 최대값 Max값보다도 큰 경우, 동기 신호로 복귀했다면 그 주기가 소정의 범위 외로 되어 LCD 패널에 소부가 발생할 우려가 있기 때문에 자주 모드를 유지한다. 즉, 동기 펄스 생성기(15c)는 계속해서 동기 펄스를 생성하고, 셀렉터(15e)는 동기 펄스를 출력한다. 이 때, 동기 펄스 생성기(15b)는, 주기의 대소에 상관없이 일률적으로 주기가 Max값으로 되는 타이밍에서 동기 펄스를 생성하여 출력한다(S214).
동기 펄스 생성기(15c)에서 동기 펄스를 생성하여 출력한 경우, 그 횟수는 카운터(15d)에서 카운트된다. 그 횟수가 3회에 도달한 경우, 보다 특정적으로는, 입력 동기 신호의 카운트값 CntLine1 혹은 CntDot1이 Max값과 거의 동일한 경우가 연속하여 3 필드 계속된 경우에는, 자주 모드에 있어서 동기 펄스를 생성하여 출력하는 타이밍을 Max값으로부터 Min값으로 변경한다(S216). Max값이 CntLine1 혹은 CntDot1과 거의 동일한 경우, 입력 동기 신호는 거의 정상적인 주기이더라도 동기 펄스와 다음으로 입력되는 동기 신호와의 주기는 항상 거의 일정하고 소정의 범위 외가 되어, 항상 자주 모드가 유지되어 동기 신호로 복귀할 수 없는 사태로 된다. 그래서, 동기 펄스를 생성하여 출력하는 타이밍을 Max값으로부터 Min값으로 변경하여, 동기 펄스와 다음으로 입력되는 동기 신호와의 주기를 변화시켜, 해당 주기가 소정의 범위 내로 되도록 하여 동기 신호에의 복귀를 촉진한다. Max값을 Min값으로 변경한 후, 주기를 카운트하여(S209), 주기가 범위 내이면(S210 및 S211에서 아니오), 자주 모드가 OFF로 되고(S212), 동기 신호로 복귀한다(S213).
도 4에는, 이상 진술한 처리에 의한 출력 동기 신호의 타이밍차트가 도시되어 있다. 도 4의 (a)는 입력 동기 신호의 타이밍차트, 도 4의 (b)는 장치(15)로부터 출력되는 동기 신호의 타이밍차트이다. 입력 동기 신호의 주기가 최소값 Min값과 최대값 Max값과의 사이에 있는 경우에는, 장치(15)는 그대로 입력 동기 신호를 출력한다. 도면에 있어서, 장치(15)에 의해 그대로 출력되는 동기 신호는 「OK」로 나타나 있다. 한편, 도면에 있어서 입력 동기 신호(100)는 그 주기가 최소값 Min값보다 작아져 있고, 도 4에서는 범위 내에 있지 않은 것을 나타내는 「NG」로 도시되어 있다. 이러한 주기의 이상은, 채널 전환이나 VTR의 되감기, 앞으로 감기 등에 있어서 생길 수 있다. 이 시점에서 장치(15)는 입력 동기 신호(100) 대신에, 장치(15) 내부의 동기 펄스 생성기(15c)에서 생성한 동기 펄스를 출력한다. 동기 펄스의 출력 타이밍이, 주기가 최소값 Min으로 되는 타이밍이다. 도 4에서는, 동기 펄스(200)로서 도시되어 있다.
동기 펄스(200)를 생성하여 출력한 후, 새롭게 동기 신호(102)가 입력되는데, 동기 펄스(200)와의 주기는 최소값 Min보다 작기 때문에, 이 입력 동기 신호(102)를 그대로 출력하는 것은 할 수 없다. 그래서, 장치(15)는 자주 모드를 계속하여, 장치(15) 내부의 동기 펄스 생성기(15c)에서 동기 펄스를 생성하여 출력한다. 도 4에서는, 동기 펄스(202)로서 도시되어 있다. 동기 펄스(202)의 출력 타이밍은, 동기 펄스(200)로부터의 주기가 최대값 Max값으로 되는 타이밍이다.
동기 펄스(202)를 생성하여 출력한 후, 새롭게 동기 신호(104)가 입력되는데, 동기 펄스(202)와 입력 동기 신호(104)와의 주기는 최소값 Min값과 최대값 Max값과의 사이에 있기 때문에 「OK」로 되고, 장치(15)는 자주 모드를 OFF로 하여 입력 동기 신호(104)를 그대로 출력한다. 이상과 같이 하여, 도 4의 (b)에 도시된 바와 같은 동기 신호가 최종적으로 출력된다. 출력되는 동기 신호의 주기는 최소값 Min값과 최대값 Max값의 범위 내에 있는 정상적인 주기를 갖는다.
도 4의 타이밍차트에서는 자주 모드가 ON되고나서 동기 펄스(200, 202)를 생성하여 출력한 후에 자주 모드를 OFF로 하여 입력 동기 신호로 복귀하고 있다. 한편, 입력 동기 신호(104)의 타이밍에 따라서는 동기 펄스(202)로부터의 주기가 범위 외로 되어, 다시 동기 펄스 생성기(15c)로부터 동기 펄스가 생성되어 출력되게 된다. 자주 모드가 소정 횟수만큼 연속한 경우, 자주 모드로부터의 복귀를 도모하도록 동기 펄스의 출력 타이밍은 Max값으로부터 Min값으로 변경된다.
도 5에는, 동기 펄스의 출력 타이밍의 변경이 모식적으로 도시되어 있다. 동기 신호의 주기가 최소값 Min값보다 작기 때문에 자주 모드가 ON 되어 최소값 Min값으로 되는 타이밍에서 동기 펄스가 출력된다. 그 후, 동기 펄스는 주기가 Max값으로 되는 타이밍에서 순차 동기 펄스 생성기(15c)로부터 출력되고, 3회(3 필드) 연속하여 출력된 경우에는, 동기 펄스를 출력하는 타이밍을 Max값으로부터 Min값으로 변경한다. Max값으로부터 Min값으로의 변경은, 도 1에 도시한 바와 같이 카운터(15d)로부터의 변경 신호에 기초하여 실행된다. Min값의 타이밍에서 출력하는 것에 의해, 동기 펄스와 입력 동기 신호와의 주기가 변화하여, 입력 동기 신호에의 빠른 복귀가 도모된다. 즉, 입력 동기 신호 자체의 주기가 정상치이더라도, 동기 펄스의 출력 타이밍을 Max값으로 고정화하고 있으면, 동기 펄스와 입력 동기 신호와의 주기도 고정화되어, 항상 그 주기는 범위 외로 되게 된다. 동기 펄스의 출력 타이밍을 Min값으로 변경함으로써, 동기 펄스와 입력 동기 신호와의 주기도 변경(증대)되기 때문에, 주기가 범위 내로 되어 입력 동기 신호에의 복귀가 도모된다.
도 6에는, 입력 동기 신호의 주기가 Max값을 넘은 경우의 타이밍차트가 도시되어 있다. 입력 동기 신호(100)의 주기는 최대값 Max값을 넘은 경우, 즉, 최대값 Max값으로 되더라도 동기 신호가 입력되지 않은 경우, 장치(15) 내부의 동기 펄스 생성기(15c)는 최대값 Max값의 타이밍에서 동기 펄스(200)를 생성하여 출력한다. 자주 모드에 있어서는 도 4와 같이 동기 펄스(200)와 입력 동기 신호의 주기가 범위 내이면 자주 모드를 OFF로 하고 입력 동기 신호로 복귀하여, 동기 펄스(200)와 입력 동기 신호의 주기가 범위 외에 있으면 Max값으로 되는 타이밍에서 동기 펄스(202)를 출력한다.
이상 설명한 바와 같이, 본 실시예에서는, 입력 동기 신호의 주기, 즉 수평 화소 수나 수직 라인 수가 소정의 Min값과 Max값의 범위 내에 있는 경우에는 그대로 출력하고, 범위 내에 있지 않은 경우에는 장치(15) 내부에서 동기 펄스를 생성하여 동기 신호의 주기를 소정의 범위 내로 유지함과 함께, 입력 동기 신호로 복귀하는 경우에도 그 주기가 범위 내로 되도록 조정하기 때문에, LCD 패널의 소부를 방지할 수 있다.
또한, 본 발명은 상기의 실시예에 한정되는 것이 아니라 여러가지의 변경이 가능하다.
예를 들면, 본 실시예에서는 입력 동기 신호의 주기가 Min값보다 작은 경우에는 Min값의 타이밍에서 동기 펄스를 출력하고, 입력 동기 신호의 주기가 Max값보다 큰 경우에는 Max값의 타이밍에서 동기 펄스를 출력하여 자주 모드에 들어가고, 자주 모드 중에는 Max값의 타이밍에서 동기 펄스를 출력하고 있지만, 입력 동기 신호의 주기가 범위 외일 때에는 항상 Max값의 타이밍에서 동기 펄스를 출력하고, 자주 모드 중에 있더라도 Max값의 타이밍으로 출력해도 된다.
도 7에는 이 경우의 타이밍차트가 도시되어 있다. 입력 동기 신호(100)의 주기가 Min값보다 작은 경우, 장치(15) 내부의 동기 펄스 생성기(15c)는 주기가 Max값으로 되는 타이밍에서 동기 펄스(200)를 생성하여 출력한다. 그 후에는 도 4와 같이, 자주 모드 중에는 Max값으로 되는 타이밍에서 동기 펄스(202)를 출력하고, 그 후 Min값에 출력 타이밍을 변경하여 입력 동기 신호에의 복귀를 도모한다.
또한, 상기의 실시예에서는 자주 모드 중에 있어서는 동기 펄스와 입력 동기 신호의 주기가 범위 외인 경우에는 항상 Max값으로 되는 타이밍에서 동기 펄스를 생성하여 출력하고 있지만, 자주 모드 중이더라도 동기 펄스와 입력 동기 신호의 주기가 Min값보다 작기 때문에 범위 외로 되는 경우에는 Min값으로 되는 타이밍에서 동기 펄스를 생성하여 출력하고, 주기가 최대값 Max값을 넘기 때문에 범위 외로 되는 경우에는 Max값으로 되는 타이밍에서 동기 펄스를 생성해도 된다. 이 경우, 도 3의 흐름도에서는, S210에서 예이면 Min값으로 동기 펄스를 생성하고, S211에서 예이면 Max값으로 동기 펄스를 생성하여 S215의 처리로 이행하게 된다.
또한, 본 실시예에서는, 입력 동기 신호의 주기가 Min값보다 작은 경우에는 Min값으로 되는 타이밍에서 동기 펄스를 생성하여 출력하지만, 입력 동기 신호의 주기가 Min값보다 작은 경우에는 Min값과 Max값의 중간의 타이밍, 혹은 Min값과 Max값의 사이의 임의의 타이밍에서 동기 펄스를 생성하여 출력할 수도 있다. 자주 모드 중이더라도 마찬가지이다.
본 발명에 따르면, 동기 신호의 주기를 보정하여, LCD 패널을 정상적으로 구동할 수 있는 액정 표시 제어 장치를 제공할 수 있다.
도 1은 액정 표시 제어 장치의 구성 블록도.
도 2는 실시예의 기본 처리 흐름도.
도 3은 실시예의 상세 흐름도.
도 4는 실시예의 타이밍차트(그 1).
도 5는 실시예의 동기 펄스 출력 타이밍의 변경 설명도.
도 6은 실시예의 타이밍차트(그 2).
도 7은 실시예의 다른 타이밍차트.
도 8은 액정 텔레비전의 전체 구성도.
도 9는 종래 기술의 회로도.
도 10은 종래 기술의 타이밍차트.
<도면의 주요 부분에 대한 부호의 설명>
10 : 튜너
12 : 디코더
14 : 스케일러
15 : 액정 표시 제어 장치
16 : 패널 모듈

Claims (5)

  1. 수평 및 수직 동기 신호에 동기하여 화면을 조작하는 액정 표시 제어 장치로서,
    상기 동기 신호를 입력받는 입력부와,
    입력 동기 신호의 주기가 소정의 최소값 및 최대값의 범위 내에 있는지의 여부를 판정하여, 입력 동기 신호의 주기가 상기 범위 내에 있지 않은 경우에, 상기 주기가 상기 범위 내로 되는 타이밍에서 동기 펄스 신호를 생성하여 상기 입력 동기 신호에 대신하여 출력하고, 또한, 생성한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 타이밍과 동일하거나 혹은 상이한 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하는 동기 펄스 신호 생성부
    를 포함하는 것을 특징으로 하는 액정 표시 제어 장치.
  2. 제1항에 있어서,
    상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 범위 내에 있지 않은 경우에, 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 상기 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력하는 것을 특징으로 하는 액정 표시 제어 장치.
  3. 제1항에 있어서,
    상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 범위 내에 있지 않을 때에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력하는 것을 특징으로 하는 액정 표시 제어 장치.
  4. 제2항 또는 제3항에 있어서,
    상기 동기 펄스 신호 생성부는, 생성한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력한 연속 횟수가 소정 횟수에 도달한 경우에, 상기 주기가 최소값으로 되는 타이밍으로 변경하여 상기 동기 펄스 신호를 생성하여 출력하는 것을 특징으로 하는 액정 표시 제어 장치.
  5. 제1항에 있어서,
    상기 동기 펄스 신호 생성부는, 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 생성하여 출력하고, 또한, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최소값보다 작기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최소값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력하고, 생성하여 출력한 동기 펄스 신호와 새롭게 입력된 입력 동기 신호의 주기가 상기 최대값보다 크기 때문에 상기 범위 내에 있지 않은 경우에 상기 주기가 상기 최대값으로 되는 타이밍에서 상기 동기 펄스 신호를 다시 생성하여 출력하는 것을 특징으로 하는 액정 표시 제어 장치.
KR1020040070884A 2003-09-05 2004-09-06 액정 표시 제어 장치 KR100637821B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003313637A JP4508583B2 (ja) 2003-09-05 2003-09-05 液晶表示制御装置
JPJP-P-2003-00313637 2003-09-05

Publications (2)

Publication Number Publication Date
KR20050025098A true KR20050025098A (ko) 2005-03-11
KR100637821B1 KR100637821B1 (ko) 2006-10-25

Family

ID=34225143

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040070884A KR100637821B1 (ko) 2003-09-05 2004-09-06 액정 표시 제어 장치

Country Status (5)

Country Link
US (1) US7312793B2 (ko)
JP (1) JP4508583B2 (ko)
KR (1) KR100637821B1 (ko)
CN (1) CN100336378C (ko)
TW (1) TWI247534B (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4672323B2 (ja) * 2004-09-30 2011-04-20 東芝モバイルディスプレイ株式会社 平面型表示装置
TWI268473B (en) * 2004-11-04 2006-12-11 Realtek Semiconductor Corp Display controlling device and controlling method
US8346726B2 (en) * 2005-06-24 2013-01-01 Peter Chi-Hsiung Liu System and method for virtualizing backup images
US9378099B2 (en) 2005-06-24 2016-06-28 Catalogic Software, Inc. Instant data center recovery
JP4572144B2 (ja) * 2005-07-06 2010-10-27 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
JP4894183B2 (ja) * 2005-07-25 2012-03-14 三菱電機株式会社 ノイズ除去回路およびこれを用いたマトリックス表示装置、ならびに解像度弁別回路
US20070040789A1 (en) * 2005-08-17 2007-02-22 Samsung Electronics Co., Ltd. Protection device for gate integrated circuit, gate driver, liquid crystal display including the same and method of protecting a gate IC in a display
JP5020754B2 (ja) * 2007-09-19 2012-09-05 キヤノン株式会社 映像処理装置およびその制御方法
CN101499256B (zh) * 2008-02-03 2013-02-06 深圳艾科创新微电子有限公司 一种同步信号的跟踪方法及系统
JP4956483B2 (ja) * 2008-05-19 2012-06-20 株式会社東芝 同期信号制御回路
KR101418017B1 (ko) 2008-06-27 2014-07-09 삼성전자주식회사 파워 온 리셋 신호를 이용한 셀프 마스킹 기능을 갖는 액정패널 구동 장치 및 방법
JP4675992B2 (ja) * 2008-08-20 2011-04-27 株式会社東芝 映像信号用同期信号生成装置
JP5338478B2 (ja) * 2009-05-25 2013-11-13 ソニー株式会社 受信装置、シャッタメガネ、および送受信システム
JP4729124B2 (ja) * 2010-07-12 2011-07-20 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
JP2012037594A (ja) * 2010-08-04 2012-02-23 Seiko Epson Corp 画像処理装置、画像表示装置及び画像処理方法
KR101814799B1 (ko) * 2011-02-07 2018-01-04 매그나칩 반도체 유한회사 소스 드라이버, 콘트롤러 및 소스 드라이버 구동방법
KR102000040B1 (ko) * 2011-12-01 2019-07-16 엘지디스플레이 주식회사 입출력 동기 신호의 동기화 회로와, 그를 이용한 백라이트 드라이버 및 액정 표시 장치
CN102447940B (zh) * 2011-12-19 2013-11-06 四川长虹电器股份有限公司 基于pwm实现3d同步信号时序和编码控制系统及方法
EP2765392B1 (de) * 2013-02-06 2015-09-02 Siemens Aktiengesellschaft Verfahren und Auswerteeinrichtung für eine Plausibilitätsprüfung eines Inkrementalzählers
JP6772914B2 (ja) * 2017-03-16 2020-10-21 セイコーエプソン株式会社 画像処理装置、表示装置および画像処理方法
TWI619106B (zh) * 2017-08-30 2018-03-21 友達光電股份有限公司 電源電壓同步電路及其顯示裝置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4769704A (en) * 1985-06-04 1988-09-06 Matsushita Electric Industrial Co., Ltd. Synchronization signal generator
US5426633A (en) * 1992-06-02 1995-06-20 Nec Corporation System for processing synchronization signals with phase synchronization in a mobile communication network
US5418573A (en) * 1993-07-22 1995-05-23 Philips Electronics North America Corporation Apparatus and method for producing periodic synchronization references forming a synchronization signal
TW475079B (en) * 1994-05-24 2002-02-01 Semiconductor Energy Lab Liquid crystal display device
US6215467B1 (en) * 1995-04-27 2001-04-10 Canon Kabushiki Kaisha Display control apparatus and method and display apparatus
KR0136285Y1 (ko) * 1996-07-05 1999-03-30 김광호 신호펄스간의 시간측정기능을 갖는 카운터 제어장치
JPH1049057A (ja) * 1996-08-06 1998-02-20 Sony Corp 液晶表示装置および液晶表示方法
JPH1165530A (ja) * 1997-08-15 1999-03-09 Sony Corp 液晶表示装置
JP2000122621A (ja) * 1998-10-15 2000-04-28 Harness Syst Tech Res Ltd 表示装置
KR100365497B1 (ko) * 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
US6907472B2 (en) * 2001-03-30 2005-06-14 Yitran Communications Ltd. Distributed synchronization mechanism for shared communications media based networks
JP2003015579A (ja) * 2001-07-03 2003-01-17 Pioneer Electronic Corp 表示位置制御装置
US6876358B2 (en) * 2001-12-25 2005-04-05 Nec-Mitsubishi Electric Visual Systems Corporation Multi-sync display apparatus

Also Published As

Publication number Publication date
TW200511836A (en) 2005-03-16
JP4508583B2 (ja) 2010-07-21
KR100637821B1 (ko) 2006-10-25
CN100336378C (zh) 2007-09-05
TWI247534B (en) 2006-01-11
US7312793B2 (en) 2007-12-25
JP2005086302A (ja) 2005-03-31
US20050052397A1 (en) 2005-03-10
CN1592355A (zh) 2005-03-09

Similar Documents

Publication Publication Date Title
KR100637821B1 (ko) 액정 표시 제어 장치
US5917461A (en) Video adapter and digital image display apparatus
US5057928A (en) Drive apparatus for liquid crystal display device utilizing a field discriminating apparatus
KR100339898B1 (ko) 영상표시장치
JP2616652B2 (ja) 液晶駆動方法及び液晶表示装置
JP2003167545A (ja) 画像表示用信号の異常検出方法および画像表示装置
KR20080049397A (ko) 평판 패널용 화상 모드 제어기 및 그를 포함한 평판 표시장치
CN112562597B (zh) 具有动态背光调整机制的显示器控制装置及方法
KR100318979B1 (ko) 액정디스플레이패널의제어기와제어방법및액정디스플레이장치
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
JPH1063234A (ja) デジタル画像表示装置
KR100620519B1 (ko) 비월 방식 비디오 신호 보상 방법 및 장치
KR100503941B1 (ko) 액정구동장치
KR100226814B1 (ko) 액정 표시장치의 구동방법
TWI748798B (zh) 顯示裝置、顯示驅動電路及顯示驅動方法
JP3091293B2 (ja) 映像再生速度変換装置
JP2001147674A (ja) ドットマトリックス表示装置及びその制御方法
JP2003216112A (ja) 液晶駆動回路
KR100697385B1 (ko) 화면 위치 조정 회로
KR100244870B1 (ko) Lcd판넬의구동제어회로
KR100598411B1 (ko) 액정 디스플레이 장치의 수평동기신호 보상장치
JPH11338406A (ja) サンプリング位相調整装置
KR0128090Y1 (ko) 온스크린 디스플레이 구동회로
JP2000020009A (ja) クロック調整回路及びそれを用いた画像表示装置
KR20000004450A (ko) 디지탈 회로를 이용한 수평동기신호 발생장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120927

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130927

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee