TWI748798B - 顯示裝置、顯示驅動電路及顯示驅動方法 - Google Patents

顯示裝置、顯示驅動電路及顯示驅動方法 Download PDF

Info

Publication number
TWI748798B
TWI748798B TW109144321A TW109144321A TWI748798B TW I748798 B TWI748798 B TW I748798B TW 109144321 A TW109144321 A TW 109144321A TW 109144321 A TW109144321 A TW 109144321A TW I748798 B TWI748798 B TW I748798B
Authority
TW
Taiwan
Prior art keywords
signal
period
time
gate
image frame
Prior art date
Application number
TW109144321A
Other languages
English (en)
Other versions
TW202125470A (zh
Inventor
趙億智
李茂南
陳英烈
Original Assignee
瑞鼎科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞鼎科技股份有限公司 filed Critical 瑞鼎科技股份有限公司
Publication of TW202125470A publication Critical patent/TW202125470A/zh
Application granted granted Critical
Publication of TWI748798B publication Critical patent/TWI748798B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Abstract

本發明揭露一種顯示裝置及其顯示驅動電路與顯示驅動方法。顯示驅動電路包含控制電路及閘極驅動電路。閘極驅動電路耦接控制電路。控制電路接收多個依時間排列的影像幀訊號。每個影像幀訊號包含輸入致能訊號。控制電路對應每個影像幀訊號輸出第一訊號至閘極驅動電路。控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段。第一訊號在第二時段時維持原本電位。第一訊號在第三時段時與輸入致能訊號同步。

Description

顯示裝置、顯示驅動電路及顯示驅動方法
本發明係與顯示裝置有關,尤其是關於一種可應用於面板內閘極驅動器(Gate driver In Panel, GIP)架構的顯示裝置、顯示驅動電路及顯示驅動方法。
傳統上,在面板內閘極驅動器(GIP)架構下,為了讓閘極驅動器(Gate driver)能在正確的時間產生閘極脈衝(Gate pulse)訊號,通常會傳送每個影像幀的起始訊號STV及時脈訊號CKV等脈衝訊號至閘極驅動器,藉以使閘極驅動器能得知開啟及切換閘極線(Gate line)的時間。
在需要於正確資料(Valid data)之前預先開始輸出正確的起始訊號STV與時脈訊號CKV等脈衝訊號的情況(例如假脈衝Dummy pulse或交錯式閘極驅動器Interlaced gate driver)下,於資料致能(Data enable, DE)模式中,垂直空白區間(Vertical blanking)VBK位於每兩個影像幀之間。
雖然每次的垂直空白區間VBK的條數可被偵測到,但若直接使用此數值,則很可能會因為水平空白區間(Horizontal blanking)HBK或垂直空白區間VBK的變動而輸出錯誤的起始訊號STV及時脈訊號CKV,因而導致顯示畫面之異常,故亟待進一步加以解決。
有鑑於此,本發明提出一種顯示裝置、顯示驅動電路及顯示驅動方法,以有效解決先前技術所遭遇到之上述問題。
根據本發明之一具體實施例為一種顯示驅動電路。於此實施例中,顯示驅動電路包含閘極驅動電路及控制電路。控制電路耦接閘極驅動電路,用以接收依時間排列的複數個影像幀訊號並對應於每個影像幀訊號而輸出第一訊號至閘極驅動電路,其中每個影像幀訊號包含輸入致能訊號。控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段。於第二時段內,第一訊號維持原本電位。於第三時段內,第一訊號與輸入致能訊號同步。
於一實施例中,控制電路包含閘極控制電路,用以輸出第一訊號。閘極控制電路包含垂直空白區間學習單元、參數設定單元及閘極訊號產生單元。垂直空白區間學習單元與參數設定單元分別耦接閘極訊號產生單元。垂直空白區間學習單元根據該複數個影像幀訊號之間的時間差提供間隔訊號至閘極訊號產生單元。參數設定單元提供參數訊號至閘極訊號產生單元。閘極訊號產生單元根據間隔訊號決定第一時段的開始時間,並根據參數訊號決定第二時段的時間長度。
於一實施例中,閘極訊號產生單元包含作動區控制單元,用以輸出作動區控制訊號,且作動區控制訊號的訊號邊緣決定第一時段、第二時段及第三時段的切換時間。
於一實施例中,第一訊號對應每個影像幀訊號包含第一起始訊號及至少一第一時脈訊號。閘極驅動電路根據第一起始訊號決定開始發出複數個掃描訊號的起始時間。閘極驅動電路根據該至少一第一時脈訊號決定每個掃描訊號的時間長度及發出時間。
於一實施例中,第一起始訊號於第一時段發出。
於一實施例中,第一起始訊號於第一時段發出並於第三時段結束。
根據本發明之另一具體實施例為一種顯示裝置。於此實施例中,顯示裝置包含顯示面板、閘極驅動電路及控制電路。閘極驅動電路設置於顯示面板。控制電路耦接閘極驅動電路,用以接收依時間排列的複數個影像幀訊號並對應於每個影像幀訊號而輸出第一訊號至閘極驅動電路,其中每個影像幀訊號包含輸入致能訊號。其中,控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段;於第二時段內,第一訊號維持原本電位;於第三時段內,第一訊號與輸入致能訊號同步。
根據本發明之又一具體實施例為一種顯示驅動方法。於此實施例中,顯示驅動方法包含下列步驟:
以控制電路接收依時間排列的複數個影像幀訊號,其中每個影像幀訊號包含輸入致能訊號;
以控制電路對應於每個影像幀訊號而輸出第一訊號至閘極驅動電路;以及
當控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段時,第一訊號於第二時段內維持原本電位且第一訊號於第三時段內與輸入致能訊號同步。
相較於先前技術,根據本發明之顯示驅動電路及顯示驅動方法係應用於顯示面板的源極驅動IC或時序控制器IC,可適用於面板內閘極驅動器(GIP)架構,其特點在於:提前開始輸出起始訊號STV及/或時脈訊號CKV後,先暫時停止改變輸出起始訊號STV及/或時脈訊號CKV一段時間,直至正確資料(Valid data)開始(亦即輸入致能訊號DE啟動)後,再繼續輸出起始訊號STV及/或時脈訊號CKV。
藉此,暫時停止改變輸出起始訊號STV及/或時脈訊號CKV的此段時間即可用以克服變動的水平空白區間HBK或垂直空白區間VBK所造成的影響,故能有效避免受到水平空白區間HBK或垂直空白區間VBK的變動而輸出錯誤的起始訊號STV及/或時脈訊號CKV,使得顯示裝置所顯示的畫面不會出現異常。
關於本發明之優點與精神可以藉由以下的發明詳述及所附圖式得到進一步的瞭解。
根據本發明之一具體實施例為一種顯示驅動電路。於此實施例中,顯示驅動電路係應用於顯示裝置且可具有面板內閘極驅動器(Gate In Panel, GIP)架構,但不以此為限。
請參照圖1,圖1係繪示此實施例中之顯示驅動電路的功能方塊圖。如圖1所示,顯示驅動電路1可包含彼此耦接的控制電路10及閘極驅動電路12。控制電路10接收依時間排列的複數個影像幀訊號FR。其中,每個影像幀訊號FR可分別包含輸入致能訊號DE及輸入資料DAT,但不以此為限。
接著,控制電路10會對應於每個影像幀訊號FR而輸出第一訊號S1至閘極驅動電路12。其中,第一訊號S1可包含影像幀的起始訊號STV及/或時脈訊號CKV,但不以此為限。
需說明的是,於資料致能(DE)模式下,位於每兩個影像幀之間的垂直空白區間(Vertical blanking)的條數是可以被偵測到的。然而,若是直接使用偵測到的數值,則控制電路10很可能會因為水平空白區間(Horizontal blanking)或垂直空白區間的變動而輸出錯誤的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV),因而導致顯示畫面出現異常。
因此,於資料致能(DE)模式下,本發明的顯示驅動電路1中之控制電路10可根據偵測到的垂直空白區間的條數,再額外提前幾條線開始輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)。當控制電路10已輸出一個或多個第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)後,控制電路10可先行停止輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)。等到輸入致能訊號DE開始啟動後,控制電路10再繼續輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)。藉此,控制電路10即可利用此段停止(Stop)期間來克服變動的水平空白區間/垂直空白區間所造成的影響,故能有效避免輸出錯誤的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)導致顯示畫面異常之情事發生。
舉例而言,如圖2所示,於資料致能(DE)模式下,假設控制電路10輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的期間T依序包含第一時段T1、第二時段T2及第三時段T3。
於第一時段T1內,垂直空白區間VBK尚未結束,輸入致能訊號DE尚未啟動,控制電路10可以趁著輸入致能訊號DE尚未啟動之前提早開始輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)至閘極驅動電路12。
於第二時段T2內,垂直空白區間VBK尚未結束,輸入致能訊號DE尚未啟動,由於第二時段T2為停止期間,故控制電路10輸出的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)會維持於原本電位不變。換言之,控制電路10輸出的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)在第二時段T2(亦即停止期間)不會有任何電位上之變化。
於第三時段T3內,垂直空白區間VBK結束且輸入致能訊號DE啟動,則第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)會與輸入致能訊號DE同步。舉例而言,第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的上升邊緣(Rising edge)與輸入致能訊號DE的上升邊緣對齊,或是第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的下降邊緣(Falling edge)與輸入致能訊號DE的下降邊緣對齊,但不以此為限。
於一實施例中,如圖3所示,控制電路10可包含閘極控制電路100,例如面板內閘極驅動器(GIP)控制電路,但不以此為限。
閘極控制電路100可包含垂直空白區間(VBK)學習單元VLU、參數設定單元CFU及閘極訊號產生單元GSU。垂直空白區間學習單元VLU與參數設定單元CFU分別耦接至閘極訊號產生單元GSU。
垂直空白區間學習單元VLU用以根據該複數個影像幀訊號FR之間的時間差提供間隔訊號SG至閘極訊號產生單元GSU。參數設定單元CFU用以提供參數訊號SP至閘極訊號產生單元GSU。
需說明的是,由於控制電路10無法直接得知前端系統在資料致能(DE)模式下的垂直空白區間(VBK)資訊,因此,控制電路10可透過垂直空白區間學習單元VLU採用學習機制將前一個或數個垂直空白區間的資訊套用於目前畫面上,以決定開始輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的時間。
當閘極訊號產生單元GSU分別接收到間隔訊號SG及參數訊號SP時,閘極訊號產生單元GSU可根據間隔訊號SG決定第一時段T1的開始時間,並根據參數訊號SP決定第二時段T2(亦即停止期間)的時間長度,但不以此為限。
此外,由於本發明欲透過電路設定方式將開始輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的時間點再提早數條線的時間,並於輸出固定數量的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)後停止輸出一段時間,直至輸入致能訊號DE開始啟動後再繼續輸出第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)。
因此,如圖3所示,閘極訊號產生單元GSU可包含作動區(Action area)控制單元AAU,用以透過間隔訊號SG及參數訊號SP判斷出作動區的範圍並輸出作動區控制訊號SAA,藉以透過此範圍啟動閘極訊號產生單元GSU輸出預期的第一訊號S1(影像幀的起始訊號STV及/或時脈訊號CKV)的波形。
舉例而言,如圖2所示,作動區控制單元AAU所輸出的作動區控制訊號SAA係於第一時段T1維持於高電位、於第二時段T2維持於低電位且於第三時段T3維持於高電位,換言之,第一時段T1、第二時段T2及第三時段T3的切換時間可由作動區控制訊號SAA的訊號邊緣(例如上升邊緣或下降邊緣)所決定,但不以此為限。
需說明的是,當作動區控制訊號SAA從第二時段T2進入第三時段T3時,其上升邊緣除了如同圖2所示對齊輸入致能訊號DE的上升邊緣之外,於另一實施例中亦可對齊輸入致能訊號DE的下降邊緣,並無特定之限制。
於一實施例中,於資料致能(DE)模式下,假設對應於影像幀訊號FR的第一訊號S1包含起始訊號STV及至少一時脈訊號CKV。當閘極驅動電路12接收到起始訊號STV及該至少一時脈訊號CKV時,閘極驅動電路12會根據起始訊號STV決定其開始輸出複數個掃描訊號GOUT1~GOUTN的起始時間TS並根據該至少一第一時脈訊號CKV決定每個掃描訊號GOUT1~GOUTN的時間長度及輸出時間。實際上,起始訊號STV係於第一時段T1啟動且起始訊號STV可於第一時段T1或第三時段T3結束,但不以此為限。
接下來,將分別透過運作於資料致能(DE)模式下的兩個實施例來進行說明。
於一實施例中,如圖4所示,於資料致能(DE)模式下,假設對應於影像幀訊號FR的第一訊號S1包含起始訊號STV及時脈訊號CKV1~CKV4。當起始訊號STV於第一時段T1內啟動後,時脈訊號CKV1~CKV2亦跟著依序於第一時段T1內啟動。於此實施例中,起始訊號STV亦於第一時段T1結束。
接著,於第二時段T2(亦即停止期間)內,起始訊號STV及時脈訊號CKV1~CKV4均維持原本電位不變。當第三時段T3開始後,尚未啟動的時脈訊號CKV3~CKV4會依序啟動,然後又輪回時脈訊號CKV1~CKV2依序啟動,依此類推。
需說明的是,當停止期間結束於輸入致能訊號DE的下降邊緣時,第二時段係為T2;當停止期間結束於輸入致能訊號DE的上升邊緣時,第二時段係為T2’,但不以此為限。
於第三時段T3內,閘極驅動電路12會根據起始訊號STV決定其開始輸出複數個掃描訊號GOUT1~GOUT9的起始時間ts。此外,閘極驅動電路12亦根據於第三時段T3內依序啟動的時脈訊號CKV3、CKV4、CKV1、CKV2相對應決定該些掃描訊號GOUT1~GOUT9的時間長度及輸出時間。
舉例而言,掃描訊號GOUT1係對應於時脈訊號CKV3;掃描訊號GOUT2係對應於時脈訊號CKV4;掃描訊號GOUT3係對應於時脈訊號CKV1;掃描訊號GOUT4係對應於時脈訊號CKV2;掃描訊號GOUT5係對應於時脈訊號CKV3;掃描訊號GOUT6係對應於時脈訊號CKV4;掃描訊號GOUT7係對應於時脈訊號CKV1;掃描訊號GOUT8係對應於時脈訊號CKV2;掃描訊號GOUT9係對應於時脈訊號CKV3,依此類推。
於另一實施例中,如圖5所示,於資料致能(DE)模式下,假設對應於影像幀訊號FR的第一訊號S1包含起始訊號STV及時脈訊號CKV1~CKV4。當起始訊號STV於第一時段T1內啟動後,時脈訊號CKV1~CKV2亦跟著依序於第一時段T1內啟動。於此實施例中,起始訊號STV持續啟動至第三時段T3才結束。
接著,於第二時段T2(亦即停止期間)內,起始訊號STV及時脈訊號CKV1~CKV4均維持原本電位不變。於第三時段T3內,當起始訊號STV結束時,尚未啟動的時脈訊號CKV3~CKV4會依序啟動,然後又輪回時脈訊號CKV1~CKV2依序啟動,依此類推。
需說明的是,當停止期間結束於輸入致能訊號DE的下降邊緣時,第二時段係為T2;當停止期間結束於輸入致能訊號DE的上升邊緣時,第二時段係為T2’,但不以此為限。
於第三時段T3內,閘極驅動電路12會根據起始訊號STV決定其開始輸出複數個掃描訊號GOUT1~GOUT9的起始時間TS。此外,閘極驅動電路12亦根據於第三時段T3內依序啟動的時脈訊號CKV3、CKV4、CKV1、CKV2相對應決定該些掃描訊號GOUT1~GOUT9的時間長度及輸出時間。
舉例而言,掃描訊號GOUT1係對應於時脈訊號CKV3;掃描訊號GOUT2係對應於時脈訊號CKV4;掃描訊號GOUT3係對應於時脈訊號CKV1;掃描訊號GOUT4係對應於時脈訊號CKV2;掃描訊號GOUT5係對應於時脈訊號CKV3;掃描訊號GOUT6係對應於時脈訊號CKV4;掃描訊號GOUT7係對應於時脈訊號CKV1;掃描訊號GOUT8係對應於時脈訊號CKV2;掃描訊號GOUT9係對應於時脈訊號CKV3,依此類推。
根據本發明之另一具體實施例為一種顯示裝置。於此實施例中,顯示裝置包含顯示面板、閘極驅動電路及控制電路。閘極驅動電路設置於顯示面板。控制電路耦接閘極驅動電路,用以接收依時間排列的複數個影像幀訊號並對應於每個影像幀訊號而輸出第一訊號至閘極驅動電路,其中每個影像幀訊號包含輸入致能訊號。其中,控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段;於第二時段內,第一訊號維持原本電位;於第三時段內,第一訊號與輸入致能訊號同步。
至於此實施例中之顯示裝置的詳細說明請參照前述實施例之內容及圖1至圖5,於此不另行贅述。
根據本發明之又一具體實施例為一種顯示驅動方法。於此實施例中,顯示驅動方法係應用於顯示裝置中之顯示驅動電路,顯示驅動電路可包含彼此耦接的控制電路及閘極驅動電路且顯示驅動電路可具有面板內閘極驅動器(GIP)架構,但不以此為限。
請參照圖6,圖6係繪示此實施例中之顯示驅動方法的流程圖。如圖6所示,顯示驅動方法可包含下列步驟:
步驟S10:以控制電路接收依時間排列的複數個影像幀訊號,其中每個影像幀訊號包含輸入致能訊號;
步驟S12:以控制電路對應於每個影像幀訊號而輸出第一訊號至閘極驅動電路;以及
步驟S14:當控制電路輸出第一訊號的期間依序包含第一時段、第二時段及第三時段時,第一訊號於第二時段內維持原本電位且第一訊號於第三時段內與輸入致能訊號同步。
相較於先前技術,根據本發明之顯示驅動電路及顯示驅動方法係應用於顯示面板的源極驅動IC或時序控制器IC,可適用於面板內閘極驅動器(GIP)架構,其特點在於:提前開始輸出起始訊號STV及/或時脈訊號CKV後,先暫時停止改變輸出起始訊號STV及/或時脈訊號CKV一段時間,直至正確資料(Valid data)開始(亦即輸入致能訊號DE啟動)後,再繼續輸出起始訊號STV及/或時脈訊號CKV。
藉此,暫時停止改變輸出起始訊號STV及/或時脈訊號CKV的此段時間即可用以克服變動的水平空白區間HBK或垂直空白區間VBK所造成的影響,故能有效避免受到水平空白區間HBK或垂直空白區間VBK的變動而輸出錯誤的起始訊號STV及/或時脈訊號CKV,使得顯示裝置所顯示的畫面不會出現異常。
藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
1:顯示驅動電路 10:控制電路 12:閘極驅動電路 FR:影像幀訊號 DE:輸入致能訊號 DAT:輸入資料 S1:第一訊號 STV:影像幀的起始訊號 CKV、CKV1~CKV4:時脈訊號 T1:第一時段 T2:第二時段 T3:第三時段 VBK:垂直空白區間 DE:輸入致能訊號 100:閘極控制電路 VLU:垂直空白區間學習單元 CFU:參數設定單元 GSU:閘極訊號產生單元 SG:間隔訊號 SP:參數訊號 AAU:作動區控制單元 SAA:作動區控制訊號 GOUT1~GOUTN:掃描訊號 GOUT1~GOUT9:掃描訊號 T2’:第二時段 ts:起始時間
本發明所附圖式說明如下: 圖1係繪示根據本發明之一實施例中之顯示驅動電路的功能方塊圖。 圖2係繪示控制電路輸出第一訊號的期間依序包含第一時段至第三時段的時序圖。 圖3係繪示控制電路中之閘極控制電路的功能方塊圖。 圖4係繪示起始訊號於第一時段內啟動且結束之時序圖。 圖5係繪示起始訊號於第一時段內啟動且於第三時段內結束之時序圖。 圖6係繪示根據本發明之另一實施例中之顯示驅動方法的流程圖。
S10~S14:步驟

Claims (19)

  1. 一種顯示驅動電路,包含:一閘極驅動電路;以及一控制電路,耦接該閘極驅動電路,用以接收依時間排列的複數個影像幀訊號並對應於每個影像幀訊號而輸出一第一訊號至該閘極驅動電路,其中每個影像幀訊號包含一輸入致能訊號;其中,該控制電路輸出該第一訊號的期間依序包含一第一時段、一第二時段及一第三時段;於該第二時段內,該第一訊號維持原本電位;於該第三時段內,該第一訊號與該輸入致能訊號同步。
  2. 如請求項1所述的顯示驅動電路,其中該控制電路包含一閘極控制電路,用以輸出該第一訊號;該閘極控制電路包含一垂直空白區間學習單元、一參數設定單元及一閘極訊號產生單元;該垂直空白區間學習單元與該參數設定單元分別耦接該閘極訊號產生單元;該垂直空白區間學習單元根據該複數個影像幀訊號之間的時間差提供一間隔訊號至該閘極訊號產生單元,該參數設定單元提供一參數訊號至該閘極訊號產生單元;該閘極訊號產生單元根據該間隔訊號決定該第一時段的開始時間,並根據該參數訊號決定該第二時段的時間長度。
  3. 如請求項2所述的顯示驅動電路,其中該閘極訊號產生單元包含一作動區控制單元,用以輸出一作動區控制訊號,且該作動區控制訊號的訊號邊緣決定該第一時段、該第二時段及該第三時段的切換時間。
  4. 如請求項1所述的顯示驅動電路,其中該第一訊號對應每個該影像幀訊號包含一第一起始訊號及至少一第一時脈訊號;該閘極驅動電路根據該第一起始訊號決定開始發出複數個掃描訊號的起始時間;該閘極 驅動電路根據該至少一第一時脈訊號決定每個掃描訊號的時間長度及發出時間。
  5. 如請求項4所述的顯示驅動電路,其中該第一起始訊號於該第一時段發出。
  6. 如請求項4所述的顯示驅動電路,其中該第一起始訊號於該第一時段發出並於該第三時段結束。
  7. 一種顯示裝置,包含:一顯示面板;一閘極驅動電路,設置於該顯示面板;以及一控制電路,耦接該閘極驅動電路,用以接收依時間排列的複數個影像幀訊號並對應於每個影像幀訊號而輸出一第一訊號至該閘極驅動電路,其中每個影像幀訊號包含一輸入致能訊號;其中,該控制電路輸出該第一訊號的期間依序包含一第一時段、一第二時段及一第三時段;於該第二時段內,該第一訊號維持原本電位;於該第三時段內,該第一訊號與該輸入致能訊號同步。
  8. 如請求項7所述的顯示裝置,其中該閘極驅動電路係以面板內閘極驅動器(Gate In Panel,GIP)型式設置於該顯示面板。
  9. 如請求項7所述的顯示裝置,其中該控制電路包含一閘極控制電路,用以輸出該第一訊號;該閘極控制電路包含一垂直空白區間學習單元、一參數設定單元及一閘極訊號產生單元;該垂直空白區間學習單元與該參數設定單元分別耦接該閘極訊號產生單元;該垂直空白區間學習單元根據該複數個影像幀訊號之間的時間差提供一間隔訊號至該閘極訊號產生單元,該參數設定單元提供一參數訊號至該閘極訊號產生單元;該閘極訊號產生單元根據該間隔訊號決定該第一時段的開始時間,並根據該參數訊號決定該第二時段的時間長度。
  10. 如請求項9所述的顯示裝置,其中該閘極訊號產生單元包含一作動區控制單元,用以輸出一作動區控制訊號,且該作動區控制訊號的訊號邊緣決定該第一時段、該第二時段及該第三時段的切換時間。
  11. 如請求項7所述的顯示裝置,其中該第一訊號對應每個該影像幀訊號包含一第一起始訊號及至少一第一時脈訊號;該閘極驅動電路根據該第一起始訊號決定開始發出複數個掃描訊號的起始時間;該閘極驅動電路根據該至少一第一時脈訊號決定每個掃描訊號的時間長度及發出時間。
  12. 如請求項11所述的顯示裝置,其中該第一起始訊號於該第一時段發出。
  13. 如請求項11所述的顯示裝置,其中該第一起始訊號於該第一時段發出且於該第三時段結束。
  14. 一種顯示驅動方法,包含下列步驟:以一控制電路接收依時間排列的複數個影像幀訊號,其中每個影像幀訊號包含一輸入致能訊號;以該控制電路對應於每個影像幀訊號而輸出一第一訊號至一閘極驅動電路;以及當該控制電路輸出該第一訊號的期間依序包含一第一時段、一第二時段及一第三時段時,該第一訊號於該第二時段內維持原本電位且該第一訊號於該第三時段內與該輸入致能訊號同步。
  15. 如請求項14所述的顯示驅動方法,還包含下列步驟:根據該複數個影像幀訊號之間的時間差決定該第一時段的開始時間;以及根據一參數訊號決定該第二時段的時間長度。
  16. 如請求項14所述的顯示驅動方法,還包含下列步驟:根據該第一時段的開始時間及該第二時段的時間長度輸出一作動區控制訊號,其中該作動區控制訊號的訊號邊緣決定該第一時段、該第二時段及該第三時段的切換時間。
  17. 如請求項14所述的顯示驅動方法,其中該第一訊號對應每個該影像幀訊號包含一第一起始訊號及至少一第一時脈訊號;該閘極驅動電路根據該第一起始訊號決定開始發出複數個掃描訊號的起始時間;以及該閘極驅動電路根據該至少一第一時脈訊號決定每個掃描訊號的時間長度及發出時間。
  18. 如請求項17所述的顯示驅動方法,其中該第一起始訊號於該第一時段發出。
  19. 如請求項17所述的顯示驅動方法,其中該第一起始訊號於該第一時段發出且於該第三時段結束。
TW109144321A 2019-12-20 2020-12-15 顯示裝置、顯示驅動電路及顯示驅動方法 TWI748798B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962951135P 2019-12-20 2019-12-20
US62/951,135 2019-12-20

Publications (2)

Publication Number Publication Date
TW202125470A TW202125470A (zh) 2021-07-01
TWI748798B true TWI748798B (zh) 2021-12-01

Family

ID=76383538

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109144321A TWI748798B (zh) 2019-12-20 2020-12-15 顯示裝置、顯示驅動電路及顯示驅動方法

Country Status (2)

Country Link
CN (1) CN113012617B (zh)
TW (1) TWI748798B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101329832A (zh) * 2008-07-29 2008-12-24 友达光电股份有限公司 信号产生方法及应用其的显示装置与时钟脉冲控制器
CN101971242A (zh) * 2008-03-19 2011-02-09 夏普株式会社 显示面板驱动电路、液晶显示装置、移位寄存器、液晶面板、以及显示装置的驱动方法
JP2011048031A (ja) * 2009-08-25 2011-03-10 Toshiba Corp ディスプレイ信号出力装置および表示装置
TW201409438A (zh) * 2012-08-31 2014-03-01 Raydium Semiconductor Corp 時序控制器、顯示裝置及其驅動方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050116310A (ko) * 2004-06-07 2005-12-12 삼성전자주식회사 액정 표시 장치
KR101404542B1 (ko) * 2006-05-25 2014-06-09 삼성디스플레이 주식회사 액정 표시 장치
KR101354269B1 (ko) * 2006-06-30 2014-01-22 엘지디스플레이 주식회사 액정 표시 장치
CN100543831C (zh) * 2007-03-01 2009-09-23 友达光电股份有限公司 多重扫描的液晶显示器以及其驱动方法
JP5317442B2 (ja) * 2007-07-18 2013-10-16 三菱電機株式会社 画像表示装置及び画像表示装置の駆動方法
KR101528750B1 (ko) * 2009-01-07 2015-06-15 삼성전자주식회사 표시 장치 및 표시 장치의 구동 회로
CN104700808B (zh) * 2013-06-06 2017-08-25 青岛海信电器股份有限公司 显示装置、时序控制器及图像显示方法
CN105528118B (zh) * 2016-02-17 2018-05-18 京东方科技集团股份有限公司 触控显示面板及其驱动方法、感应信号的侦测方法
CN106205460B (zh) * 2016-09-29 2018-11-23 京东方科技集团股份有限公司 显示装置的驱动方法、时序控制器和显示装置
TWI658450B (zh) * 2017-02-21 2019-05-01 聯詠科技股份有限公司 發光二極體顯示裝置的驅動設備

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101971242A (zh) * 2008-03-19 2011-02-09 夏普株式会社 显示面板驱动电路、液晶显示装置、移位寄存器、液晶面板、以及显示装置的驱动方法
CN101329832A (zh) * 2008-07-29 2008-12-24 友达光电股份有限公司 信号产生方法及应用其的显示装置与时钟脉冲控制器
JP2011048031A (ja) * 2009-08-25 2011-03-10 Toshiba Corp ディスプレイ信号出力装置および表示装置
TW201409438A (zh) * 2012-08-31 2014-03-01 Raydium Semiconductor Corp 時序控制器、顯示裝置及其驅動方法

Also Published As

Publication number Publication date
TW202125470A (zh) 2021-07-01
CN113012617A (zh) 2021-06-22
CN113012617B (zh) 2024-04-12

Similar Documents

Publication Publication Date Title
JP2680090B2 (ja) フィールド判別装置
US8390613B2 (en) Display driver integrated circuits, and systems and methods using display driver integrated circuits
RU2104589C1 (ru) Способ работы контроллера жидкокристаллического дисплея
KR100637821B1 (ko) 액정 표시 제어 장치
JP2004233580A (ja) 表示装置
US7224340B2 (en) Method of processing signal of LCM timing controller
KR20160091518A (ko) 표시장치
US9344607B2 (en) Method and device for synchronizing an image display in a motor vehicle
WO1993015498A1 (en) Circuit for controlling phase of video signal
TWI748798B (zh) 顯示裝置、顯示驅動電路及顯示驅動方法
KR102589904B1 (ko) 표시장치
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
JP2005164705A (ja) 信号回路およびこれを用いた表示装置、並びにデータラインの駆動方法
CN109144326B (zh) 触控显示装置及其控制方法
JP2007093695A (ja) 表示駆動装置及びその駆動制御方法
US7639243B2 (en) Asymmetric display panel and image inversion method thereof
US11227561B2 (en) Display driver circuit suitable for applications of variable refresh rate
KR100503941B1 (ko) 액정구동장치
US20110007066A1 (en) Data transmitting method for transmitting data between timing controller and source driver of display and display using the same
TWI764459B (zh) 源極驅動電路
US7382362B2 (en) Apparatus and method for processing synch signals in graphic controllers
US6339452B1 (en) Image display device and image displaying method
JP2009237058A (ja) 画像表示装置およびその駆動方法
JP2001285669A (ja) 同期信号処理回路および表示装置
JP2008058856A (ja) 表示装置