CN113012617A - 显示装置、显示驱动电路及显示驱动方法 - Google Patents

显示装置、显示驱动电路及显示驱动方法 Download PDF

Info

Publication number
CN113012617A
CN113012617A CN202011500603.XA CN202011500603A CN113012617A CN 113012617 A CN113012617 A CN 113012617A CN 202011500603 A CN202011500603 A CN 202011500603A CN 113012617 A CN113012617 A CN 113012617A
Authority
CN
China
Prior art keywords
signal
period
time
driving circuit
interval
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011500603.XA
Other languages
English (en)
Other versions
CN113012617B (zh
Inventor
赵亿智
李茂南
陈英烈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raydium Semiconductor Corp
Original Assignee
Raydium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raydium Semiconductor Corp filed Critical Raydium Semiconductor Corp
Publication of CN113012617A publication Critical patent/CN113012617A/zh
Application granted granted Critical
Publication of CN113012617B publication Critical patent/CN113012617B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种显示装置及其显示驱动电路与显示驱动方法。显示驱动电路包含控制电路及栅极驱动电路。栅极驱动电路耦接控制电路。控制电路接收多个依时间排列的影像帧信号。每个影像帧信号包含输入致能信号。控制电路对应每个影像帧信号输出第一信号至栅极驱动电路。控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段。第一信号在第二时段时维持原本电位。第一信号在第三时段时与输入致能信号同步。

Description

显示装置、显示驱动电路及显示驱动方法
技术领域
本发明与显示装置有关,尤其是关于一种可应用于面板内栅极驱动器(Gatedriver In Panel,GIP)架构的显示装置、显示驱动电路及显示驱动方法。
背景技术
传统上,在面板内栅极驱动器(GIP)架构下,为了让栅极驱动器(Gate driver)能在正确的时间产生栅极脉冲(Gate pulse)信号,通常会传送每个影像帧的起始信号STV及时脉信号CKV等脉冲信号至栅极驱动器,由以使栅极驱动器能得知开启及切换栅极线(Gateline)的时间。
在需要于正确数据(Valid data)之前预先开始输出正确的STV与CKV脉冲信号的情况(例如假脉冲Dummy pulse或交错式栅极驱动器Interlaced gate driver)下,于数据致能(Data enable,DE)模式中,垂直空白区间(Vertical blanking)VBK位于每两个影像帧之间。
虽然每次的垂直空白区间VBK的条数可被侦测到,但若直接使用此数值,则很可能会因为水平空白区间(Horizontal blanking)HBK或垂直空白区间VBK的变动而输出错误的起始信号STV及时脉信号CKV,因而导致显示画面的异常,故亟待进一步加以解决。
发明内容
有鉴于此,本发明提出一种显示装置、显示驱动电路及显示驱动方法,以有效解决现有技术所遭遇到的上述问题。
根据本发明的一具体实施例为一种显示驱动电路。于此实施例中,显示驱动电路包含栅极驱动电路及控制电路。控制电路耦接栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出第一信号至栅极驱动电路,其中每个影像帧信号包含输入致能信号。控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段。于第二时段内,第一信号维持原本电位。于第三时段内,第一信号与输入致能信号同步。
于一实施例中,控制电路包含栅极控制电路,用以输出第一信号。栅极控制电路包含垂直空白区间学习单元、参数设定单元及栅极信号产生单元。垂直空白区间学习单元与参数设定单元分别耦接栅极信号产生单元。垂直空白区间学习单元根据该多个影像帧信号之间的时间差提供间隔信号至栅极信号产生单元。参数设定单元提供参数信号至栅极信号产生单元。栅极信号产生单元根据间隔信号决定第一时段的开始时间,并根据参数信号决定第二时段的时间长度。
于一实施例中,栅极信号产生单元包含作动区控制单元,用以输出作动区控制信号,且作动区控制信号的信号边缘决定第一时段、第二时段及第三时段的切换时间。
于一实施例中,第一信号对应每个影像帧信号包含第一起始信号及至少一第一时脉信号。栅极驱动电路根据第一起始信号决定开始发出多个扫描信号的起始时间。栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。
于一实施例中,第一起始信号于第一时段发出。
于一实施例中,第一起始信号于第一时段发出并于第三时段结束。
根据本发明的另一具体实施例为一种显示装置。于此实施例中,显示装置包含显示面板、栅极驱动电路及控制电路。栅极驱动电路设置于显示面板。控制电路耦接栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出第一信号至栅极驱动电路,其中每个影像帧信号包含输入致能信号。其中,控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段;于第二时段内,第一信号维持原本电位;于第三时段内,第一信号与输入致能信号同步。
根据本发明的又一具体实施例为一种显示驱动方法。于此实施例中,显示驱动方法包含下列步骤:
以控制电路接收依时间排列的多个影像帧信号,其中每个影像帧信号包含输入致能信号;
以控制电路对应于每个影像帧信号而输出第一信号至栅极驱动电路;以及
当控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段时,第一信号于第二时段内维持原本电位且第一信号于第三时段内与输入致能信号同步。
相较于现有技术,根据本发明的显示驱动电路及显示驱动方法是应用于显示面板的源极驱动IC或时序控制器IC,可适用于面板内栅极驱动器GIP(Gate driver In Panel)架构,其特点在于:提前开始输出起始信号STV及/或时脉信号CKV后,先暂时停止改变输出起始信号STV及/或时脉信号CKV一段时间,直至正确数据(Valid data)开始(亦即输入致能信号DE启动)后,再继续输出起始信号STV及/或时脉信号CKV。
由此,暂时停止改变输出起始信号STV及/或时脉信号CKV的此段时间即可用以克服变动的水平空白区间HBK或垂直空白区间VBK所造成的影响,故能有效避免受到水平空白区间HBK或垂直空白区间VBK的变动而输出错误的起始信号STV及/或时脉信号CKV,使得显示装置所显示的画面不会出现异常。
关于本发明的优点与精神可以通过以下的发明详述及附图得到进一步的了解。
附图说明
图1为根据本发明的一实施例中的显示驱动电路的功能方块图。
图2为控制电路输出第一信号的期间依序包含第一时段至第三时段的时序图。
图3为控制电路中的栅极控制电路的功能方块图。
图4为起始信号于第一时段内启动且结束的时序图。
图5为起始信号于第一时段内启动且于第三时段内结束的时序图。
图6为根据本发明的另一实施例中的显示驱动方法的流程图。
主要元件符号说明:
1...显示驱动电路
10...控制电路
12...栅极驱动电路
FR...影像帧信号
DE...输入致能信号
DAT...输入数据
S1...第一信号
STV...影像帧的起始信号
CKV、CKV1~CKV4...时脉信号
T1...第一时段
T2...第二时段
T3...第三时段
VBK...垂直空白区间
DE...输入致能信号
100...栅极控制电路
VLU...垂直空白区间学习单元
CFU...参数设定单元
GSU...栅极信号产生单元
SG...间隔信号
SP...参数信号
AAU...作动区控制单元
SAA...作动区控制信号
GOUT1~GOUTN...扫描信号
GOUT1~GOUT9...扫描信号
T2’...第二时段
ts...起始时间
具体实施方式
根据本发明的一具体实施例为一种显示驱动电路。于此实施例中,显示驱动电路是应用于显示装置且可具有面板内栅极驱动器(Gate In Panel,GIP)架构,但不以此为限。
请参照图1,图1为此实施例中的显示驱动电路的功能方块图。如图1所示,显示驱动电路1可包含彼此耦接的控制电路10及栅极驱动电路12。控制电路10接收依时间排列的多个影像帧信号FR。其中,每个影像帧信号FR可分别包含输入致能信号DE及输入数据DAT,但不以此为限。
接着,控制电路10会对应于每个影像帧信号FR而输出第一信号S1至栅极驱动电路12。其中,第一信号S1可包含影像帧的起始信号STV及/或时脉信号CKV,但不以此为限。
需说明的是,于数据致能(DE)模式下,位于每两个影像帧之间的垂直空白区间(Vertical blanking)的条数是可以被侦测到的。然而,若是直接使用侦测到的数值,则控制电路10很可能会因为水平空白区间(Horizontal blanking)或垂直空白区间的变动而输出错误的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV),因而导致显示画面出现异常。
因此,于数据致能(DE)模式下,本发明的显示驱动电路1中的控制电路10可根据侦测到的垂直空白区间的条数,再额外提前几条线开始输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)。当控制电路10已输出一个或多个第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)后,控制电路10可先行停止输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)。等到输入致能信号DE开始启动后,控制电路10再继续输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)。由此,控制电路10即可利用此段停止(Stop)期间来克服变动的水平空白区间/垂直空白区间所造成的影响,故能有效避免输出错误的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)导致显示画面异常的情况发生。
举例而言,如图2所示,于数据致能(DE)模式下,假设控制电路10输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的期间T依序包含第一时段T1、第二时段T2及第三时段T3。
于第一时段T1内,垂直空白区间VBK尚未结束,输入致能信号DE尚未启动,控制电路10可以趁着输入致能信号DE尚未启动之前提早开始输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)至栅极驱动电路12。
于第二时段T2内,垂直空白区间VBK尚未结束,输入致能信号DE尚未启动,由于第二时段T2为停止期间,故控制电路10输出的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)会维持于原本电位不变。换言之,控制电路10输出的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)在第二时段T2(亦即停止期间)不会有任何电位上的变化。
于第三时段T3内,垂直空白区间VBK结束且输入致能信号DE启动,则第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)会与输入致能信号DE同步。举例而言,第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的上升边缘(Rising edge)与输入致能信号DE的上升边缘对齐,或是第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的下降边缘(Falling edge)与输入致能信号DE的下降边缘对齐,但不以此为限。
于一实施例中,如图3所示,控制电路10可包含栅极控制电路100,例如面板内栅极驱动器(GIP)控制电路,但不以此为限。
栅极控制电路100可包含垂直空白区间(VBK)学习单元VLU、参数设定单元CFU及栅极信号产生单元GSU。垂直空白区间学习单元VLU与参数设定单元CFU分别耦接至栅极信号产生单元GSU。
垂直空白区间学习单元VLU用以根据该多个影像帧信号FR之间的时间差提供间隔信号SG至栅极信号产生单元GSU。参数设定单元CFU用以提供参数信号SP至栅极信号产生单元GSU。
需说明的是,由于控制电路10无法直接得知前端系统在数据致能(DE)模式下的垂直空白区间(VBK)信息,因此,控制电路10可通过垂直空白区间学习单元VLU采用学习机制将前一个或数个垂直空白区间的信息套用于目前画面上,以决定开始输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的时间。
当栅极信号产生单元GSU分别接收到间隔信号SG及参数信号SP时,栅极信号产生单元GSU可根据间隔信号SG决定第一时段T1的开始时间,并根据参数信号SP决定第二时段T2(亦即停止期间)的时间长度,但不以此为限。
此外,由于本发明欲通过电路设定方式将开始输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的时间点再提早数条线的时间,并于输出固定数量的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)后停止输出一段时间,直至输入致能信号DE开始启动后再继续输出第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)。
因此,如图3所示,栅极信号产生单元GSU可包含作动区(Action area)控制单元AAU,用以通过间隔信号SG及参数信号SP判断出作动区的范围并输出作动区控制信号SAA,由以通过此范围启动栅极信号产生单元GSU输出预期的第一信号S1(影像帧的起始信号STV及/或时脉信号CKV)的波形。
举例而言,如图2所示,作动区控制单元AAU所输出的作动区控制信号SAA是于第一时段T1维持于高电位、于第二时段T2维持于低电位且于第三时段T3维持于高电位,换言之,第一时段T1、第二时段T2及第三时段T3的切换时间可由作动区控制信号SAA的信号边缘(例如上升边缘或下降边缘)所决定,但不以此为限。
需说明的是,当作动区控制信号SAA从第二时段T2进入第三时段T3时,其上升边缘除了如同图2所示对齐输入致能信号DE的上升边缘之外,于另一实施例中亦可对齐输入致能信号DE的下降边缘,并无特定的限制。
于一实施例中,于数据致能(DE)模式下,假设对应于影像帧信号FR的第一信号S1包含起始信号STV及至少一时脉信号CKV。当栅极驱动电路12接收到起始信号STV及该至少一时脉信号CKV时,栅极驱动电路12会根据起始信号STV决定其开始输出多个扫描信号GOUT1~GOUTN的起始时间TS并根据该至少一第一时脉信号CKV决定每个扫描信号GOUT1~GOUTN的时间长度及输出时间。实际上,起始信号STV是于第一时段T1启动且起始信号STV可于第一时段T1或第三时段T3结束,但不以此为限。
接下来,将分别通过运作于数据致能(DE)模式下的两个实施例来进行说明。
于一实施例中,如图4所示,于数据致能(DE)模式下,假设对应于影像帧信号FR的第一信号S1包含起始信号STV及时脉信号CKV1~CKV4。当起始信号STV于第一时段T1内启动后,时脉信号CKV1~CKV2亦跟着依序于第一时段T1内启动。于此实施例中,起始信号STV亦于第一时段T1结束。
接着,于第二时段T2(亦即停止期间)内,起始信号STV及时脉信号CKV1~CKV4均维持原本电位不变。当第三时段T3开始后,尚未启动的时脉信号CKV3~CKV4会依序启动,然后又轮回时脉信号CKV1~CKV2依序启动,依此类推。
需说明的是,当停止期间结束于输入致能信号DE的下降边缘时,第二时段为T2;当停止期间结束于输入致能信号DE的上升边缘时,第二时段为T2’,但不以此为限。
于第三时段T3内,栅极驱动电路12会根据起始信号STV决定其开始输出多个扫描信号GOUT1~GOUT9的起始时间ts。此外,栅极驱动电路12亦根据于第三时段T3内依序启动的时脉信号CKV3、CKV4、CKV1、CKV2相对应决定该些扫描信号GOUT1~GOUT9的时间长度及输出时间。
举例而言,扫描信号GOUT1是对应于时脉信号CKV3;扫描信号GOUT2是对应于时脉信号CKV4;扫描信号GOUT3是对应于时脉信号CKV1;扫描信号GOUT4是对应于时脉信号CKV2;扫描信号GOUT5是对应于时脉信号CKV3;扫描信号GOUT6是对应于时脉信号CKV4;扫描信号GOUT7是对应于时脉信号CKV1;扫描信号GOUT8是对应于时脉信号CKV2;扫描信号GOUT9是对应于时脉信号CKV3,依此类推。
于另一实施例中,如图5所示,于数据致能(DE)模式下,假设对应于影像帧信号FR的第一信号S1包含起始信号STV及时脉信号CKV1~CKV4。当起始信号STV于第一时段T1内启动后,时脉信号CKV1~CKV2亦跟着依序于第一时段T1内启动。于此实施例中,起始信号STV持续启动至第三时段T3才结束。
接着,于第二时段T2(亦即停止期间)内,起始信号STV及时脉信号CKV1~CKV4均维持原本电位不变。于第三时段T3内,当起始信号STV结束时,尚未启动的时脉信号CKV3~CKV4会依序启动,然后又轮回时脉信号CKV1~CKV2依序启动,依此类推。
需说明的是,当停止期间结束于输入致能信号DE的下降边缘时,第二时段为T2;当停止期间结束于输入致能信号DE的上升边缘时,第二时段为T2’,但不以此为限。
于第三时段T3内,栅极驱动电路12会根据起始信号STV决定其开始输出多个扫描信号GOUT1~GOUT9的起始时间TS。此外,栅极驱动电路12亦根据于第三时段T3内依序启动的时脉信号CKV3、CKV4、CKV1、CKV2相对应决定该些扫描信号GOUT1~GOUT9的时间长度及输出时间。
举例而言,扫描信号GOUT1是对应于时脉信号CKV3;扫描信号GOUT2是对应于时脉信号CKV4;扫描信号GOUT3是对应于时脉信号CKV1;扫描信号GOUT4是对应于时脉信号CKV2;扫描信号GOUT5是对应于时脉信号CKV3;扫描信号GOUT6是对应于时脉信号CKV4;扫描信号GOUT7是对应于时脉信号CKV1;扫描信号GOUT8是对应于时脉信号CKV2;扫描信号GOUT9是对应于时脉信号CKV3,依此类推。
根据本发明的另一具体实施例为一种显示装置。于此实施例中,显示装置包含显示面板、栅极驱动电路及控制电路。栅极驱动电路设置于显示面板。控制电路耦接栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出第一信号至栅极驱动电路,其中每个影像帧信号包含输入致能信号。其中,控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段;于第二时段内,第一信号维持原本电位;于第三时段内,第一信号与输入致能信号同步。
至于此实施例中的显示装置的详细说明请参照前述实施例的内容及图1至图5,于此不另行赘述。
根据本发明的又一具体实施例为一种显示驱动方法。于此实施例中,显示驱动方法是应用于显示装置中的显示驱动电路,显示驱动电路可包含彼此耦接的控制电路及栅极驱动电路且显示驱动电路可具有面板内栅极驱动器(GIP)架构,但不以此为限。
请参照图6,图6为此实施例中的显示驱动方法的流程图。如图6所示,显示驱动方法可包含下列步骤:
步骤S10:以控制电路接收依时间排列的多个影像帧信号,其中每个影像帧信号包含输入致能信号;
步骤S12:以控制电路对应于每个影像帧信号而输出第一信号至栅极驱动电路;以及
步骤S14:当控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段时,第一信号于第二时段内维持原本电位且第一信号于第三时段内与输入致能信号同步。
相较于现有技术,根据本发明的显示驱动电路及显示驱动方法是应用于显示面板的源极驱动IC或时序控制器IC,可适用于面板内栅极驱动器(GIP)架构,其特点在于:提前开始输出起始信号STV及/或时脉信号CKV后,先暂时停止改变输出起始信号STV及/或时脉信号CKV一段时间,直至正确数据(Valid data)开始(亦即输入致能信号DE启动)后,再继续输出起始信号STV及/或时脉信号CKV。
由此,暂时停止改变输出起始信号STV及/或时脉信号CKV的此段时间即可用以克服变动的水平空白区间HBK或垂直空白区间VBK所造成的影响,故能有效避免受到水平空白区间HBK或垂直空白区间VBK的变动而输出错误的起始信号STV及/或时脉信号CKV,使得显示装置所显示的画面不会出现异常。
通过以上较佳具体实施例的详述,是希望能更加清楚描述本发明的特征与精神,而并非以上述所公开的较佳具体实施例来对本发明的范畴加以限制。相反地,其目的是希望能涵盖各种改变及具相等性的安排于本发明所欲申请的专利范围的范畴内。

Claims (19)

1.一种显示驱动电路,其特征在于,包含:
一栅极驱动电路;以及
一控制电路,耦接该栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出一第一信号至该栅极驱动电路,其中每个影像帧信号包含一输入致能信号;
其中,该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段;于该第二时段内,该第一信号维持原本电位;于该第三时段内,该第一信号与该输入致能信号同步。
2.根据权利要求1所述的显示驱动电路,其特征在于,该控制电路包含一栅极控制电路,用以输出该第一信号;该栅极控制电路包含一垂直空白区间学习单元、一参数设定单元及一栅极信号产生单元;该垂直空白区间学习单元与该参数设定单元分别耦接该栅极信号产生单元;该垂直空白区间学习单元根据该多个影像帧信号之间的时间差提供一间隔信号至该栅极信号产生单元,该参数设定单元提供一参数信号至该栅极信号产生单元;该栅极信号产生单元根据该间隔信号决定该第一时段的开始时间,并根据该参数信号决定该第二时段的时间长度。
3.根据权利要求2所述的显示驱动电路,其特征在于,该栅极信号产生单元包含一作动区控制单元,用以输出一作动区控制信号,且该作动区控制信号的信号边缘决定该第一时段、该第二时段及该第三时段的切换时间。
4.根据权利要求1所述的显示驱动电路,其特征在于,该第一信号对应每个该影像帧信号包含一第一起始信号及至少一第一时脉信号;该栅极驱动电路根据该第一起始信号决定开始发出多个扫描信号的起始时间;该栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。
5.根据权利要求4所述的显示驱动电路,其特征在于,该第一起始信号于该第一时段发出。
6.根据权利要求4所述的显示驱动电路,其特征在于,该第一起始信号于该第一时段发出并于该第三时段结束。
7.一种显示装置,其特征在于,包含:
一显示面板;
一栅极驱动电路,设置于该显示面板;以及
一控制电路,耦接该栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出一第一信号至该栅极驱动电路,其中每个影像帧信号包含一输入致能信号;
其中,该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段;于该第二时段内,该第一信号维持原本电位;于该第三时段内,该第一信号与该输入致能信号同步。
8.根据权利要求7所述的显示装置,其特征在于,该栅极驱动电路是以GIP方式设置于该显示面板。
9.根据权利要求7所述的显示装置,其特征在于,该控制电路包含一栅极控制电路,用以输出该第一信号;该栅极控制电路包含一垂直空白区间学习单元、一参数设定单元及一栅极信号产生单元;该垂直空白区间学习单元与该参数设定单元分别耦接该栅极信号产生单元;该垂直空白区间学习单元根据该多个影像帧信号之间的时间差提供一间隔信号至该栅极信号产生单元,该参数设定单元提供一参数信号至该栅极信号产生单元;该栅极信号产生单元根据该间隔信号决定该第一时段的开始时间,并根据该参数信号决定该第二时段的时间长度。
10.根据权利要求9所述的显示装置,其特征在于,该栅极信号产生单元包含一作动区控制单元,用以输出一作动区控制信号,且该作动区控制信号的信号边缘决定该第一时段、该第二时段及该第三时段的切换时间。
11.根据权利要求7所述的显示装置,其特征在于,该第一信号对应每个该影像帧信号包含一第一起始信号及至少一第一时脉信号;该栅极驱动电路根据该第一起始信号决定开始发出多个扫描信号的起始时间;该栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。
12.根据权利要求11所述的显示装置,其特征在于,该第一起始信号于该第一时段发出。
13.根据权利要求11所述的显示装置,其特征在于,该第一起始信号于该第一时段发出且于该第三时段结束。
14.一种显示驱动方法,其特征在于,包含下列步骤:
以一控制电路接收依时间排列的多个影像帧信号,其中每个影像帧信号包含一输入致能信号;
以该控制电路对应于每个影像帧信号而输出一第一信号至一栅极驱动电路;以及
当该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段时,该第一信号于该第二时段内维持原本电位且该第一信号于该第三时段内与该输入致能信号同步。
15.根据权利要求14所述的显示驱动方法,其特征在于,还包含下列步骤:
根据该多个影像帧信号之间的时间差决定该第一时段的开始时间;以及
根据一参数信号决定该第二时段的时间长度。
16.根据权利要求14所述的显示驱动方法,其特征在于,还包含下列步骤:
根据该第一时段的开始时间及该第二时段的时间长度输出一作动区控制信号,其中该作动区控制信号的信号边缘决定该第一时段、该第二时段及该第三时段的切换时间。
17.根据权利要求14所述的显示驱动方法,其特征在于,该第一信号对应每个该影像帧信号包含一第一起始信号及至少一第一时脉信号;该栅极驱动电路根据该第一起始信号决定开始发出多个扫描信号的起始时间;以及该栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。
18.根据权利要求14所述的显示驱动方法,其特征在于,该第一起始信号于该第一时段发出。
19.根据权利要求14所述的显示驱动方法,其特征在于,该第一起始信号于该第一时段发出且于该第三时段结束。
CN202011500603.XA 2019-12-20 2020-12-18 显示装置、显示驱动电路及显示驱动方法 Active CN113012617B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962951135P 2019-12-20 2019-12-20
US62/951,135 2019-12-20

Publications (2)

Publication Number Publication Date
CN113012617A true CN113012617A (zh) 2021-06-22
CN113012617B CN113012617B (zh) 2024-04-12

Family

ID=76383538

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011500603.XA Active CN113012617B (zh) 2019-12-20 2020-12-18 显示装置、显示驱动电路及显示驱动方法

Country Status (2)

Country Link
CN (1) CN113012617B (zh)
TW (1) TWI748798B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050116310A (ko) * 2004-06-07 2005-12-12 삼성전자주식회사 액정 표시 장치
CN101013566A (zh) * 2007-03-01 2007-08-08 友达光电股份有限公司 多重扫描的液晶显示器以及其驱动方法
US20080001880A1 (en) * 2006-06-30 2008-01-03 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method of driving the same
US20080067511A1 (en) * 2006-05-25 2008-03-20 Duk-Sung Kim Liquid crystal display
JP2009025428A (ja) * 2007-07-18 2009-02-05 Mitsubishi Electric Corp 画像表示装置及び画像表示装置の駆動方法
KR20100081760A (ko) * 2009-01-07 2010-07-15 삼성전자주식회사 표시 장치 및 표시 장치의 구동 회로
CN104700808A (zh) * 2013-06-06 2015-06-10 青岛海信电器股份有限公司 显示装置、时序控制器及图像显示方法
CN105528118A (zh) * 2016-02-17 2016-04-27 京东方科技集团股份有限公司 触控显示面板及其驱动方法、感应信号的侦测方法
CN106205460A (zh) * 2016-09-29 2016-12-07 京东方科技集团股份有限公司 显示装置的驱动方法、时序控制器和显示装置
US20180240399A1 (en) * 2017-02-21 2018-08-23 Novatek Microelectronics Corp. Driving apparatus of light emitting diode display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BRPI0822355A2 (pt) * 2008-03-19 2015-06-16 Sharp Kk Circuito de excitação de painel de display, dispositivo de display de cristal líquido, registro de deslocamento, painel de cristal líquido, e método de excitação de dispositivo de display.
CN101329832B (zh) * 2008-07-29 2010-08-04 友达光电股份有限公司 信号产生方法及应用其的显示装置与时钟脉冲控制器
JP2011048031A (ja) * 2009-08-25 2011-03-10 Toshiba Corp ディスプレイ信号出力装置および表示装置
TWI469115B (zh) * 2012-08-31 2015-01-11 Raydium Semiconductor Corp 時序控制器、顯示裝置及其驅動方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050116310A (ko) * 2004-06-07 2005-12-12 삼성전자주식회사 액정 표시 장치
US20080067511A1 (en) * 2006-05-25 2008-03-20 Duk-Sung Kim Liquid crystal display
US20080001880A1 (en) * 2006-06-30 2008-01-03 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method of driving the same
CN101013566A (zh) * 2007-03-01 2007-08-08 友达光电股份有限公司 多重扫描的液晶显示器以及其驱动方法
JP2009025428A (ja) * 2007-07-18 2009-02-05 Mitsubishi Electric Corp 画像表示装置及び画像表示装置の駆動方法
KR20100081760A (ko) * 2009-01-07 2010-07-15 삼성전자주식회사 표시 장치 및 표시 장치의 구동 회로
CN104700808A (zh) * 2013-06-06 2015-06-10 青岛海信电器股份有限公司 显示装置、时序控制器及图像显示方法
CN105528118A (zh) * 2016-02-17 2016-04-27 京东方科技集团股份有限公司 触控显示面板及其驱动方法、感应信号的侦测方法
CN106205460A (zh) * 2016-09-29 2016-12-07 京东方科技集团股份有限公司 显示装置的驱动方法、时序控制器和显示装置
US20180240399A1 (en) * 2017-02-21 2018-08-23 Novatek Microelectronics Corp. Driving apparatus of light emitting diode display device

Also Published As

Publication number Publication date
TWI748798B (zh) 2021-12-01
CN113012617B (zh) 2024-04-12
TW202125470A (zh) 2021-07-01

Similar Documents

Publication Publication Date Title
KR100477624B1 (ko) 액정 표시 제어 회로
US5742269A (en) LCD controller, LCD apparatus, information processing apparatus and method of operating same
US8390613B2 (en) Display driver integrated circuits, and systems and methods using display driver integrated circuits
JP6436961B2 (ja) ゲートドライバ、表示装置及びゲートドライバの駆動方法
JP2008176269A (ja) 表示装置及びこの駆動方法
US9691316B2 (en) Display device capable of clock synchronization recovery
JP2004233580A (ja) 表示装置
US20170256221A1 (en) Gate driver on array substrate and liquid crystal display adopting the same
US7224340B2 (en) Method of processing signal of LCM timing controller
CN102129830B (zh) 显示装置的驱动电路和驱动方法
KR102416885B1 (ko) 타이밍 컨트롤러 및 그 구동 방법과, 그를 이용한 표시 장치
JP2009109955A (ja) マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置
CN101097691A (zh) 液晶显示器驱动装置及其方法
CN113012617B (zh) 显示装置、显示驱动电路及显示驱动方法
JP2005164705A (ja) 信号回路およびこれを用いた表示装置、並びにデータラインの駆動方法
US11328681B2 (en) Display device and drive method thereof
JP2007093695A (ja) 表示駆動装置及びその駆動制御方法
KR20080017917A (ko) 디스플레이장치
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
CN102034409A (zh) 用于传输数据的方法和应用此方法的显示器
US20110007066A1 (en) Data transmitting method for transmitting data between timing controller and source driver of display and display using the same
JP2001228827A (ja) 信号制御回路
US7639243B2 (en) Asymmetric display panel and image inversion method thereof
KR20180079596A (ko) 게이트드라이버, 그를 이용한 표시장치 및 그의 구동방법
CN113053330B (zh) 源极驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant