CN104700808B - 显示装置、时序控制器及图像显示方法 - Google Patents

显示装置、时序控制器及图像显示方法 Download PDF

Info

Publication number
CN104700808B
CN104700808B CN201510138751.4A CN201510138751A CN104700808B CN 104700808 B CN104700808 B CN 104700808B CN 201510138751 A CN201510138751 A CN 201510138751A CN 104700808 B CN104700808 B CN 104700808B
Authority
CN
China
Prior art keywords
signal
line
data
clock pulses
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510138751.4A
Other languages
English (en)
Other versions
CN104700808A (zh
Inventor
黄顺明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hisense Visual Technology Co Ltd
Original Assignee
Qingdao Hisense Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qingdao Hisense Electronics Co Ltd filed Critical Qingdao Hisense Electronics Co Ltd
Priority to CN201510138751.4A priority Critical patent/CN104700808B/zh
Priority claimed from CN201310223124.1A external-priority patent/CN103280205B/zh
Publication of CN104700808A publication Critical patent/CN104700808A/zh
Application granted granted Critical
Publication of CN104700808B publication Critical patent/CN104700808B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种显示装置、时序控制器和图像显示方法,采取接收一帧包括奇数场和偶数场的图像信号时,时序控制器按照隔行扫描方式输出栅极扫描时钟信号(GCK)和输出使能信号(OE),分别实时隔行扫描奇数场和偶数场图像,本发明对隔行信号采取隔行扫描方式,避免现有技术中转换器配备存储器。

Description

显示装置、时序控制器及图像显示方法
本申请是2013年06月06日提出的发明名称为 “显示装置、时序控制器及图像显示方法”的中国发明专利申请201310223124.1的分案申请。
技术领域
本发明涉及显示技术领域,尤其涉及显示装置、时序控制器及图像显示方法。
背景技术
现有视频格式包括逐行视频格式和隔行视频格式,其中,如图1示,1080i隔行扫描示意图,隔行视频信号分别包含显示图像奇数行和偶数行,其中,第一场视频信号扫描1,3,5,7,9等奇数行图像,第二场视频信号扫描2,4,6,8,10等偶数行图像,或者,第一场视频信号先扫描偶数行,第二场视频信号扫描奇数行,这样,在同一帧图像时,包含有奇数行和偶数行的扫描信号,如:接收第一场奇数行视频信号时,在显示屏上扫描奇数行,偶数行则保持原上一场信号扫描图像,然后,接收第二场偶数行视频信号,在显示屏扫描偶数行,奇数行则保持上一场扫描图像,两场隔行扫描信号完成一帧图像显示。
如图2示,1080P逐行扫描示意图,逐行扫描方式与隔行扫描方式不同,逐行扫描方式采用顺序扫描方式,接收一场逐行视频信号,在显示屏的第1行、第2行,第3行等顺序扫描,其中,一帧图像由一场视频信号完成扫描,这样,与隔行扫描不同的是,逐行扫描的帧频为隔行扫描的两倍,闪烁感较逐行扫描轻。
在现有技术中,显示屏多采用逐行扫描方式,为了兼容显示隔行格式信号,需要在显示处理的前端上设置隔行转逐行格式转换器,可以设置在显示屏时序控制电路中,也可以设置显示设备的主板电路中,如图3示,格式转换器10包括隔行和逐行判断单元130、数据存储控制单元110、数据存储单元120、数据隔行转逐行单元140,其中,隔行和逐行判断单元130预先对接收的视频数据信号进行隔行和逐行格式判断,且输出控制信号给数据存储控制单元110,若视频数据信号格式为隔行格式,隔行和逐行判断单元130则输出第一控制信号给数据存储控制单元110,数据存储控制单元110控制视频数据信号在数据存储单元120进行缓存,然后,将一帧画面中两场连续的视频数据信号同时输出给数据隔行转逐行单元140进行合并处理,如图4示,显示一帧1920*1080/60Hz图像时,需接收第一场1920*540的奇数场On隔行视频信号和第二场1920*540偶数场En的隔行视频信号,至少将第一场的隔行数据信号在数据存储单元120中进行缓存,然后,将缓存的第一场隔行数据信号与第二场隔行数据信号一起输入到数据隔行转逐行单元140进行格式转化,数据隔行转逐行单元140则两场数据信号进行合并成一场逐行数据信号,此逐行数据信号中奇数场On在奇数行和偶数场En在偶数行,为使该逐行数据信号场频与显示屏的刷新频率保持一致,再将合并的逐行数据信号倍频处理,如:重复一下该逐行数据信号,形成两场相同的1920*1080P/60Hz的逐行数据信号,输出这两场合并的逐行数据信号进行刷新扫描。
但是,发明人在实现本发明的过程中,发现现有技术中采用隔行和逐行转换器至少存在如下缺陷:
现有技术中采用逐行扫描方式的显示屏,为了兼容隔行扫描信号的显示,需要在显示处理的前端设置隔行和逐行转换器,预先将隔行扫描信号转换为逐行信号,再由显示设备端进行显示扫描处理,实现逐行与隔行格式信号的兼容显示,其中,至少需要设置用于缓存接收的数据信号的数据存储单元120,数据存储单元120由存储器及外围辅助电路的硬件部分组成。
因此,需提供一种新型隔行扫描的驱动技术,可减少现有技术中格式转换器中存储器和外围辅助电路的硬件。
发明内容
考虑上述背景技术的缺陷,本发明提供一种新型隔行扫描驱动技术,可实现在接收隔行信号时进行隔行扫描显示,减少现有技术采用格式转换器中配备存储器和外围辅助电路。
一方面,本发明提供一种显示装置,包括:液晶面板;栅极驱动电路用于向所述液晶面板提供栅极驱动信号,及数据驱动电路用于向所述液晶面板提供数据驱动信号;时序控制器,用于接收包括奇数场和偶数场的输入信号,向所述数据驱动电路提供数据控制信号和数据信号,及向所述栅极驱动电路提供包括输出使能信号(OE)和栅极扫描时钟信号(GCK)的栅极控制信号,其中,在一行所述数据信号周期内,所述栅极扫描时钟信号(GCK)包含两个时钟脉冲,及所述输出使能信号(OE)包含一个脉冲信号;其中,若扫描奇数场时,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻,所述栅极驱动电路输出高电位的所述栅极驱动信号驱动一奇数行栅极总线,在所述两个时钟中的第二个时钟脉冲对应时刻,输出低电位的所述栅极驱动信号驱动一偶数行栅极总线;若扫描偶数场时,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻,所述栅极驱动电路输出低电位的所述栅极驱动信号驱动一奇数行栅极总线,在所述两个时钟中的第二个时钟脉冲对应时刻,输出高电位的所述栅极驱动信号驱动一偶数行栅极总线。
本技术方案中,在接收奇数场图像时,在每一行数据周期中,时序控制器产生栅极扫描时钟信号(GCK)中包括两个时钟脉冲,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲的第一个时钟脉冲对应时刻输出高电位栅极驱动信号,开启一奇数行的栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出低电位的栅极驱动信号,关闭一偶数行栅极总线,这样,数据驱动电路可在一奇数行写入一行数据,实现接收奇数场图像刷新显示屏上奇数行图像,在接收偶数场图像时,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲中的第一时钟脉冲对应时刻输出低电位栅极驱动信号,关闭一奇数行栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出高电位的栅极驱动信号,开启一偶数行的栅极总线,这样,数据驱动电路可在偶数行写入一行数据,实现接收偶数场图像刷新显示屏上偶数行图像。在接收隔行图像信号时,在显示屏上实现隔行图像扫描显示,可减少现有技术中在转换器中配备存储器和外围辅助电路。
另一方面,本发明提供一种显示装置,包括:液晶面板;
栅极驱动电路用于向所述液晶面板提供栅极驱动信号,及数据驱动电路用于向所述液晶面板提供数据驱动信号;隔行和逐行判断单元,用于判断输入信号为包括奇数场和偶数场的隔行图像信号时,输出第一控制信号,判断为逐行图像信号时,输出第二控制信号;时序控制器,用于接收输入信号,向所述数据驱动电路提供数据控制信号和数据信号,及向所述栅极驱动电路提供包括输出使能信号(OE)和栅极扫描时钟信号(GCK)的栅极控制信号;其中,所述时序控制器若接收所述第一控制信号时,在一行所述数据信号周期内,生成包括包含两个时钟脉冲的所述栅极扫描时钟信号(GCK),及生成包括一个脉冲信号的所述输出使能信号(OE),其中,若扫描奇数场时,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻,所述栅极驱动电路输出高电位的所述栅极驱动信号驱动一奇数行栅极总线,在所述两个时钟中的第二个时钟脉冲对应时刻,输出低电位的所述栅极驱动信号驱动一偶数行栅极总线,若扫描偶数场时,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻,所述栅极驱动电路输出低电位的所述栅极驱动信号驱动一奇数行栅极总线,在所述两个时钟中的第二个时钟脉冲对应时刻,输出高电位的所述栅极驱动信号驱动一偶数行栅极总线;所述时序处理单元若接收所述第二控制信号,在一行所述数据信号周期内,输出包含一个时钟脉冲的所述栅极扫描时钟信号(GCK),及第一电位的所述输出使能信号(OE)。
本技术方案中,一方面,接收隔行图像信号,在扫描奇数场图像时,在每一行数据周期中,时序控制器产生栅极扫描时钟信号(GCK)中包括两个时钟脉冲,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲的第一个时钟脉冲对应时刻输出高电位栅极驱动信号,开启一奇数行的栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出低电位的栅极驱动信号,关闭一偶数行栅极总线,这样,数据驱动电路可在奇数行写入一行数据,实现接收奇数场图像刷新显示屏上奇数行图像,在扫描偶数场图像时,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲中的第一时钟脉冲对应时刻输出低电位栅极驱动信号,关闭一奇数行栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出高电位的栅极驱动信号,开启一偶数行的栅极总线,这样,数据驱动电路可在偶数行写入一行数据,实现接收偶数场图像刷新显示屏上偶数行图像;另一方面,接收逐行图像时,时序控制器在一行数据周期内,输出一个栅极扫描时钟信号(GCK))和第一电位输出使能信号(OE),这样,栅极驱动电路在每个栅极扫描时钟信号(GCK)输出相应栅极驱动信号,在每个栅极扫描时钟信号(GCK)对应时刻,分别输出高电位栅极驱动信号开启每一行栅极总线,这样,数据驱动电路可相应写入每一行数据,可实现接收逐行图像在显示屏上逐行刷新图像。因此,本技术方案可实现兼容隔行扫描和逐行扫描方式。
再一方面,本发明提供一种图像显示方法,应用在由栅极驱动信号和数据驱动信号驱动的显示设备上,该方法步骤包括:S200:时序控制器接收包括奇数场和偶数场的输入信号;S400:生成栅极控制信号、数据控制信号及数据信号,其中,所述栅极控制信号包括输出使能信号(OE)和栅极扫描时钟信号(GCK),在一行所述数据信号周期内,所述栅极扫描时钟信号(GCK)包含两个时钟脉冲,及所述输出使能信号(OE)包含一个脉冲信号;S600:所述栅极驱动电路对所述输出使能信号(OE)和所述栅极扫描时钟信号(GCK)处理,生成所述栅极驱动信号;其中,若扫描奇数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为高电位,开启一奇数行栅极总线,写入一行数据驱动信号,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为低电位,关闭一偶数行栅极总线;若扫描偶数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为低电位,关闭一奇数行栅极总线,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为高电位,开启一偶数行栅极总线,写入一行数据驱动信号。
本技术方案中,在接收奇数场图像时,在每一行数据周期中,时序控制器产生栅极扫描时钟信号(GCK)中包括两个时钟脉冲,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲的第一个时钟脉冲对应时刻输出高电位栅极驱动信号,开启奇数行的栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出低电位的栅极驱动信号,关闭一偶数行栅极总线,数据驱动电路在奇数行写入一行数据,实现接收奇数场图像刷新显示屏上奇数行图像,在接收偶数场图像时,栅极驱动电路在扫描奇数行栅极总线时,两个时钟脉冲中的第一时钟脉冲对应时刻输出低电位栅极驱动信号,关闭一奇数行栅极总线,在扫描偶数行栅极总线时,第二时钟脉冲对应时刻输出高电位的栅极驱动信号,开启一偶数行的栅极总线,数据驱动电路在偶数行写入一行数据,实现接收偶数场图像刷新显示屏上偶数行图像。在接收隔行图像信号时,在显示屏上实现隔行图像扫描显示,可减少现有技术中在转换器中配备存储器和外围辅助电路。。
还一方面,本发明还提供一种时序控制器,应用在由栅极驱动器和数据驱动器驱动液晶面板的显示设备上,所述时序控制器为所述数据驱动电路提供数据控制信号和数据信号,及为所述栅极驱动电路提供栅极控制信号,所述时序控制器包括:时序处理单元,根据接收包括奇数场和偶数场的输入信号,输出包括输出使能信号(OE)和栅极扫描时钟信号(GCK)的栅极控制信号,其中,在一行所述数据信号周期内,所述栅极扫描时钟信号(GCK)包含两个时钟脉冲,及所述输出使能信号(OE)包含一个脉冲信号。
附图说明
图1现有技术中1080i隔行扫描示意图;
图2现有技术中1080P逐行扫描示意图;
图3现有技术中隔行转逐行的格式转换器的框架图;
图4现有技术中隔行转逐行的示意图;
图5本发明的实施例的液晶显示装置的整体结构的框图;
图6本发明的时序控制器的结构框图;
图7实施例一中时序处理单元生成栅极控制信号的时序示意图一;
图8实施例一中时序处理单元生成栅极控制信号的时序示意图二;
图9本发明的栅极驱动电路的第一种结构框架图;
图10实施例一中奇数场信号的栅极驱动电路信号处理示意图一;
图11实施例一偶数场信号的栅极驱动电路信号处理示意图一;
图12本发明中栅极驱动电路的第二种结构框架图;
图13实施例一中奇数场信号的栅极驱动电路信号处理示意图二;
图14实施例一中偶数场信号的栅极驱动电路信号处理示意图二;
图15本实施例一中时序处理单元生成栅极控制信号的时序示意图三;
图16实施例一中逐行信号的栅极驱动电路信号处理示意图一;
图17实施例一中逐行信号的栅极驱动电路信号处理示意图二;
图18本发明隔行信号的图像显示方法;
图19本发明逐行信号的图像显示方法;
图20实施二的时序处理单元生成栅极控制信号的时序示意图一
图21实施例二中奇数场信号的栅极驱动电路信号处理过程示意图一;
图22实施例二中偶数场信号的栅极驱动电路信号处理示意图一;
图23实施二的时序处理单元生成栅极控制信号的时序示意图二;
图24实施例二中奇数场信号的栅极驱动电路信号处理示意图二;
图25实施例二中偶数场信号的栅极驱动电路信号处理示意图二。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,在以下配合参考图式的较佳实施例的详细说明中将可清楚呈现。通过具体实施方式的说明,当可对本发明为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所列附图仅是提供参考与说明之用,并非用来对本发明加以限制。
实施例一:
(一)本实施例的整体结构及工作方法:
图5本发明的实施例的液晶显示装置的整体结构的框图。如图5示,该液晶显示装置1包括电源电路(图中未示出)、背光源(图中未示出),液晶面板10、数据驱动电路20、栅极驱动电路30和时序控制器40,电源电路为显示装置1提供电源供电,背光源为显示装置1的液晶面板上显示图像的光源,栅极驱动电路30用于向所述液晶面板10提供栅极驱动信号,用于驱动液晶面板10的每一行栅极总线的顺序开启,及数据驱动电路20用于向所述液晶面板10提供数据驱动信号,用于在对应行栅极总线开启时刻,输出数据驱动信号给液晶面板10,提供显示图像数据。
其中,时序控制器40接收主板(SOC)解码视频信号后的视频数据输入信号,该视频数据输入信号包括图像信号(RGB)、数据使能信号(DE)、行同步信号(Hsync)、场同步信号(Vsync)、及时钟信号,经时序控制器40一部分生成数据控制信号和数据信号(DV)输出给数据驱动电路20,其中,数据控制信号包括源数据起始信号(SSP)、源时钟信号(SCK)、锁存信号(LS)及数据使能信号(SOE),另一部分生成栅极控制信号给栅极驱动电路30,其中,栅极控制信号包括扫描帧起始信号(GSP)、输出使能信号(OE)、栅极扫描时钟信号(GCK)。
在显示面板10有像素电路,其像素电路包括有多条(m条)源数据总线(即视频信号线)SL1~SLm,和多条(n条)栅极总线(行扫描信号线)GL1~GLn,其中,在这些源数据总线SL1~SLm与栅极总线GL1~GLn之间的交叉点处设置多个(m×n个)像素组成部,上述像素组成部呈矩阵状设置,构成像素阵列。在每个像素组成部包括薄膜晶体管101,第i×j个薄膜晶体管101是设置在栅极端子与栅极总线GL1~GLn中第i个总线与源数据总线SL1~SLm中第j个总线的交叉点上,该薄膜晶体管101的栅极端子与栅极总线GL1~GLn中第i个总线连接,其源数据极端子与源数据总线SL1~SLm中第j个总线连接,其中,栅极总线GL1~GLn中第i个总线为该薄膜晶体管101提供开启信号,源数据总线SL1~SLm中第j个总线为该薄膜晶体管101提供数据信号。与该薄膜晶体管101的漏极端子连接一个像素电极。
数据驱动电路20接收从时序控制器40输出的数据信号(DV)、源数据起始信号(SSP)、源时钟信号(SCK)、锁存信号(LS)及数据使能信号(SOE),输出给各路源数据总线SL1~SLm施加数据驱动信号D(1) ~D(m),驱动图像信号在液晶面板10上显示图像。
栅极驱动电路30接收时序控制器40输出包括扫描帧起始信号(GSP)、输出使能信号(OE)、栅极扫描时钟信号(GCK),输出以在垂直方向上顺序驱动栅极总线GL1~GLn的栅极驱动信号GOUT(1) ~GOUT(n),以使顺序开启液晶面板10每一根栅极总线。
(二)隔行和逐行判断单元工作方法
隔行和逐行判断单元用于根据输入信号判断为包括奇数场和偶数场的隔行图像信号,输出第一控制信号,当判断为逐行图像信号时,输出第二控制信号。
具体说明的是,所述奇数场为包括奇数行图像数据的图像信号,所述偶数场为包括偶数行图像数据的图像信号,隔行图像信号中的一帧图像由一奇数场和一偶数场构成。
隔行和逐行判断单元可以集成在时序控制芯片中,也可以设置在时序控制器的电路板上,还可集成在主芯片上或设置在主板上,输出的第一控制信号或第二控制信号给时序控制器40。
时序控制器40接收第一控制信号以隔行处理模式,在隔行处理模式下,时序控制器40在一行所述数据信号周期内,输出包括栅极扫描时钟信号(GCK)包含两个时钟脉冲,及一个输出使能信号(OE)包含一个脉冲信号,若扫描奇数场时,栅极驱动信号由输出使能信号(OE)包含一个脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲,若扫描偶数场时,输出使能信号(OE)包含一个脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中第一时钟脉冲。
若所述时序控制器40接收所述第二控制信号,以逐行模式进行处理下,在一行所述数据信号周期内,所述栅极扫描时钟信号(GCK)包含一个时钟脉冲及第一电位所述输出使能信号(OE)。
(三)时序控制器的结构及工作方法
图6是本发明的时序控制器的结构框图。如图6示,时序控制器40包括接收单元41、图像数据处理单元42、数据输出44、时序处理单元43及控制信号输出45。其中,时序控制器40可以集成芯片,也可是由多个电路组件构成,还可是有集成芯片与辅助电路一起构成。
接收单元41,可以接收主板电路输出包括图像信号(RGB)、数据使能信号(DE)、行同步信号(Hsync)、场同步信号(Vsync)、及时钟信号的视频数的LVDS输入信号,其中,主板输出信号格式还可以其他数据格式,本领域技术人员可知,根据主板与时序控制器配合需要,输出与时序控制器适合的数据格式,接收数据格式不对本发明构成限制。
图像数据处理单元42,根据接收至少包括图像信号(RGB)进行数据处理,向数据驱动电路提供适应于显示面板10的像素显示的数据格式的数据信号(DV),且在一行所述数据信号周期内,对应输出一行图像数据信号,如:显示面板10的像素矩阵为1920*1080,生成每行1920个单位像素数据,每个单位像素数据包括R、G、B三个像素组成单元,数据输出44将生成的数据信号进行输出给数据驱动电路20。
时序处理单元43,用于接收包括同步信号(Hsync)、场同步信号(Vsync)和时钟信号,进行时序处理生成控制信号输出给栅极驱动电路30和数据驱动电路20,其中,向栅极驱动电路30提供包括输出使能信号(OE)、栅极扫描时钟信号(GCK)和栅极扫描帧起始信号(GSP)的栅极控制信号,同时,向数据驱动电路提供包括源数据起始信号(SSP)、源时钟信号(SCK)、锁存信号(LS)及数据使能信号(SOE)的数据控制信号,其中,根据同步信号(Hsync)和场同步信号(Vsync)产生扫描帧起始信号(GSP)。
其中,若时序控制器40接收到第一控制信号时,以隔行处理模式工作,接收到第二控制信号时,以逐行处理模式工作。
(1)时序控制器以隔行处理模式工作:
接收单元41接收视频数据输入信号,其为一帧隔行格式的视频信号时,其中,一帧隔行格式的视频信号中包括奇数场和偶数场的图像数据,时序控制器40根据包括同步信号(Hsync)、场同步信号(Vsync)、及时钟信号的输入信号,经过时序处理,输出包括输出使能信号(OE)、栅极扫描时钟信号(GCK)和栅极扫描帧起始信号(GSP)的栅极控制信号,其中,在一行数据信号周期内,栅极扫描时钟信号(GCK)包含两个时钟脉冲,及输出使能信号(OE)包含一个脉冲信号。
第一种实施情况:
图7是实施例一中时序处理单元生成栅极控制信号的时序示意图一。如图7示,液晶面板10的像素分辨率为1920*1080及刷新频率为120Hz的液晶屏,接收一帧视频信号,包括1920*540/240Hz的一奇数场图像数据和一偶数场图像数据的视频数据信号,每一行图像数据周期为1/240*540=7.6*10-6s,在一行图像数据发送周期1/240*540=7.6*10-6s内,生成栅极扫描时钟信号(GCK)中包含有两个时钟脉冲,及同一行图像数据发送周期1/240*540=7.6*10-6s内,生成输出使能信号(OE)中包含一个脉冲。
具体说明的是,输入信号的第一场信号为奇数场1920*540/240Hz的视频数据,每一行图像数据的发送周期为1/240*540=7.6*10-6s,时序处理单元43经过时序处理,生成栅极扫描时钟信号(GCK)时,在一行图像数据的发送周期7.6*10-6s内,生成两个时钟脉冲,这样,在一奇数场的540行图像数据输入时,生成1080个栅极扫描时钟信号(GCK)的升压脉冲输入到栅极驱动电路中,输入至栅极驱动电路产生1080个移位输出信号。在一行图像数据输入周期内,输出栅极扫描时钟信号(GCK)的两个时钟脉冲,且对应在同一行图像数据周期内,还输出一个输出使能信号(OE)的升压脉冲,且输出使能信号(OE)升压脉冲宽度遮住栅极扫描时钟信号(GCK)的两个时钟脉冲的第二个时钟脉冲,这样,产生540个输出使能信号(OE)脉冲,其中,“遮住”为输出使能信号(OE)中升压脉冲宽度稍大于栅极扫描时钟信号(GCK)的两个时钟脉冲的第二个时钟脉冲。在该奇数场输入信号周期内的起始时刻,时序处理单元43还生成一个栅极扫描帧起始信号(GSP),用于该场信号扫描开启信号。
在输入信号第二场信号为偶数场1920*540/240Hz的视频数据,每一行图像数据的发送周期为1/240*540=7.6*10-6s,时序处理单元43经时序处理,输出栅极扫描时钟信号(GCK)时,在一个7.6*10-6s周期内,生成两个时钟脉冲,这样,在一场中540行图像数据输入时,产生1080个栅极扫描时钟信号(GCK)的升压脉冲输入到栅极驱动电路中,栅极驱动电路产生1080个移位输出信号,同时,在一行图像数据输入周期内,输出栅极扫描时钟信号(GCK)的两个时钟脉冲,且对应在同一行图像数据周期内,还输出一个输出使能信号(OE)的升压脉冲,且输出使能信号(OE)升压脉冲宽度遮住栅极扫描时钟信号(GCK)的两个时钟脉冲的第一个时钟脉冲,这样,产生540个输出使能信号(OE)脉冲。在该奇数场输入信号周期内,时序处理单元43还生成一个栅极扫描帧起始信号(GSP),用于该场信号扫描开启信号。
第二实施情况:
图8是本实施例一中时序处理单元生成栅极控制信号的时序示意图二,如图8示,与第一实施情况不同的是,在一行同步信号周期内,生成栅极扫描时钟信号(GCK)中包含两个时钟脉冲,及对应在同一个同步信号周期1/240*540=7.6*10-6s内,生成输出使能信号(OE)包含一个脉冲。
与第一实施情况类似,输入信号第一场信号为奇数场1920*540/240Hz的视频数据,每一行图像信号的发送周期为1/240*540=7.6*10-6s,时序处理单元43处理输出栅极扫描时钟信号(GCK)时,在一个7.6*10-6s周期内,生成两个时钟脉冲,这样,在同一行图像信号发送周期内,产生1080个栅极扫描时钟信号(GCK)的升压脉冲,对应输入到栅极驱动电路中可产生1080个移位输出脉冲信号,且在同一行图像发生周期内,还输出一个输出使能信号(OE)的降压脉冲,且输出使能信号(OE)降压脉冲宽度遮住栅极扫描时钟信号(GCK)的两个时钟脉冲中第二个时钟脉冲,这样,产生540个输出使能信号(OE)降压脉冲。在该奇数场输入信号周期内的起始时刻,时序处理单元43还生成一个栅极扫描帧起始信号(GSP),用于该场信号扫描开启信号。
输入信号第二场信号为偶数场1920*540/240Hz的视频数据,每一行图像信号的发送周期为1/240*540=7.6*10-6s,时序处理单元43处理输出栅极扫描时钟信号(GCK)时,在一个7.6*10-6s周期内,生成两个时钟脉冲,这样,在同一行图像信号发送周期内,产生1080个栅极扫描时钟信号(GCK)的升压脉冲,对应输入到栅极驱动电路中可产生1080个移位输出脉冲信号,且在同一行图像发生周期内,还输出一个输出使能信号(OE)的降压脉冲,且输出使能信号(OE)降压脉冲宽度遮住栅极扫描时钟信号(GCK)的两个时钟脉冲中第一个时钟脉冲,这样,产生540个输出使能信号(OE)降压脉冲。在该奇数场输入信号周期内,时序处理单元43还生成一个栅极扫描帧起始信号(GSP),用于该场信号扫描开启信号。
(2)时序控制器以逐行处理模式工作:
若时序控制器40接收第二控制信号时,时序控制器40则以逐行处理模式工作。在逐行处理模式下,时序控制器40根据接收逐行格式的视频数据,经过时序处理,输出包括输出使能信号(OE)、栅极扫描时钟信号(GCK)和栅极扫描帧起始信号(GSP)的栅极控制信号。
图15是本实施例一中时序处理单元生成栅极控制信号的时序示意图三,如图15示,接收输入信号包括1920*1080/120Hz的逐行格式的视频数据信号,每行数据同步1/120*1080=7.6*10-6s周期内,对应生成一个栅极扫描时钟信号(GCK),同时生成第一电位的输出使能信号(OE),其中,第一电位可以是低电位,也可以是高电位。
(四)栅极驱动电路的结构及工作方法
栅极驱动电路30,接收时序控制器40输出包括输出使能信号(OE)、栅极扫描时钟信号(GCK)和栅极扫描帧起始信号(GSP)的栅极控制信号,其中,若扫描奇数场时,在栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第一个时钟脉冲对应时刻,栅极驱动电路30输出高电位的栅极驱动信号驱动一奇数行栅极总线,在两个时钟中的第二个时钟脉冲对应时刻,输出低电位的栅极驱动信号驱动一偶数行栅极总线;若扫描偶数场时,在两个时钟脉冲中的第一个时钟脉冲对应时刻,栅极驱动电路30输出低电位的栅极驱动信号驱动一奇数行栅极总线,在两个时钟中的第二个时钟脉冲对应时刻,输出高电位的栅极驱动信号驱动一偶数行栅极总线。
其中,时钟脉冲对应时刻,为一个时钟脉冲的周期,由一个升压脉冲和一个降压脉冲组成,参照图20示,图中t1和t2分别为一个时钟脉冲对应时刻。
进一步说明,若扫描奇数场时,在栅极驱动信号中,输出使能信号(OE)包含的一个脉冲信号抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲,使扫描偶数行栅极总线的栅极驱动信号中第二个时钟脉冲对应时刻为低电位;若扫描偶数场时,在栅极驱动信号中,所述一个脉冲信号抵消所述两个时钟脉冲中的第一个时钟脉冲,使扫描奇数行栅极总线的栅极驱动信号中所述第一个时钟脉冲对应时刻为低电位。
其中,“抵消”定义为时钟脉冲产生高电位输出移位信号与对应时序的升压脉冲经栅极驱动电路中逻辑电路运算处理,输出为低电位栅极驱动信号。
具体说明的是,在现有技术中,当接收到接收包括奇数场和偶数场的隔行信号,先将隔行信号转化为逐行信号,然后,按逐行扫描方式进行扫描显示,参照图15示,进行逐行扫描时,时序控制器输出的栅极扫描时钟信号(GCK)中每一个时钟脉冲信号对应生成一个栅极总线开启信号,若在1080行液晶面板中,需要产生1080个时钟脉冲,输出使能信号(OE)输出为高电位(高电位有效,栅极驱动电路接收OE直接与移位输出信号与逻辑运算)或低电位(低电位有效,栅极驱动电路接收OE经反向与移位输出信号与逻辑运算)。再继续结合图16和图17所示,其中,图16为OE低电位有效,图17为OE高电位有效,在顺序扫描每一行栅极总线过程中,第一个时钟脉冲对应时刻,对应在第一行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第一行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位;第二时钟脉冲对应时刻,对应在第二行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第二行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位;依次类推,第n时钟脉冲对应时刻,对应在第n行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第n行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位。
而在本发明技术方案中,若扫描奇数场时,在栅极驱动信号中,输出使能信号(OE)包含的一个脉冲信号抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲,使扫描偶数行栅极总线的栅极驱动信号中第二个时钟脉冲对应时刻为低电位,这样,扫描奇数行栅极总线上的栅极驱动信号与第一个时钟脉冲对应时刻,产生高电位脉冲,驱动对应的一奇数行栅极总线开启,扫描偶数行栅极总线上的栅极驱动信号与第二个时钟脉冲对应时刻,产生低电位脉冲,对应的一偶数行栅极总线关闭,因此,在顺序扫描每一行栅极总线过程中,第一个时钟脉冲对应时刻,对应在第一行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第一行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位;第二时钟脉冲对应时刻,对应在第二行栅极总线上栅极驱动信号产生一个低电位脉冲,该低电位脉冲使第二行栅极总线关闭,其他栅极总线上栅极驱动信号均为低电位;依次类推,第n-1(奇数)钟脉冲对应时刻,对应在第n-1行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第n-1行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位,第n(偶数)钟脉冲对应时刻,对应在第n行栅极总线上栅极驱动信号产生一个低电位脉冲,该低电位脉冲使第n行栅极总线关闭,其他栅极总线上栅极驱动信号均为低电位。
若扫描偶数场时,在栅极驱动信号中,所述一个脉冲信号抵消所述两个时钟脉冲中的第一个时钟脉冲,使扫描奇数行栅极总线的栅极驱动信号中所述第一个时钟脉冲对应时刻为低电位,这样,扫描奇数行栅极总线上的栅极驱动信号与第一个时钟脉冲对应时刻,产生低电位脉冲,使其一奇数行栅极总线关闭,扫描偶数行栅极总线上的栅极驱动信号与第二个时钟脉冲对应时刻,产生高电位脉冲,驱动其一偶数行栅极总线开启,因此,在顺序扫描每一行栅极总线过程中,第一个时钟脉冲对应时刻,对应在第一行栅极总线上栅极驱动信号产生一个低电位脉冲,该低电位脉冲使第一行栅极总线关闭,其他栅极总线上栅极驱动信号均为低电位;第二时钟脉冲对应时刻,对应在第二行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第二行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位;依次类推,第n-1(奇数)钟脉冲对应时刻,对应在第n-1行栅极总线上栅极驱动信号产生一个低电位脉冲,该低电位脉冲使第n-1行栅极总线关闭,其他栅极总线上栅极驱动信号均为低电位,第n(偶数)钟脉冲对应时刻,对应在第n行栅极总线上栅极驱动信号产生一个高电位脉冲,该高电位脉冲驱动第n行栅极总线开启,其他栅极总线上栅极驱动信号均为低电位。
栅极驱动电路30的第一种实施例:
(1)栅极驱动电路30的第一种实施例在隔行模式下工作
图9是本发明的栅极驱动电路的第一种结构框架图。如图9示,栅极驱动电路30包括移位寄存器和与门电路,其中,栅极扫描时钟信号(GCK)为移位寄存器提供移位时钟信号,扫描帧起始信号(GSP)移位寄存器提供移位触发信号,扫描帧起始信号(GSP)连接移位寄存器的D端,栅极扫描时钟信号(GCK)连接移位寄存器的CK端,移位寄存器的输出Q端连接与门电路的一输入端,输出使能信号(OE)经过一反相器连接与门电路的另一输入端上,这样,与门电路的一输入端连接移位寄存器的移位输出信号,另一输入端连接输出使能信号(OE)的反相信号。
具体说明的是,图10是实施例一中奇数场信号的栅极驱动电路信号处理示意图一。如图10示,再结合图7和图9示,在扫描奇数场的过程中,在一行图像数据周期内,在栅极驱动电路输出的栅极驱动信号中,由输出使能信号(OE)包含一个脉冲的升压脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲。
继续说明的是,结合图9和图10示,栅极扫描时钟信号(GCK)的第一时钟脉冲与扫描帧起始信号(GSP)经过移位寄存器处理,输出第一个高电位的移位输出信号,与对应在输出使能信号(OE)为低电位,经反相器反相处理变为高电位,经与门电路处理输出高电位GOUT1,高电位GOUT1对应驱动开启第一根栅极总线,在第一行图像数据,紧接着,输出使能信号(OE)第一个高电位升压脉冲经过反相器反相处理为低电位,再与栅极扫描时钟信号(GCK)第二个时钟信号对应输出第二个高电位的移位输出信号,输出使能信号(OE)反相的低电位与第二个高电位的移位输出信号,经与门电路处理,输出低电位GOUT2,低电位GOUT2跳过扫描第二根栅极总线,第二根栅极总线关闭,即:输出使能信号(OE)第一个高电位升压脉冲抵消栅极扫描时钟信号(GCK)第二个时钟信号对应输出第二个高电位的移位输出信号,使其输出低电位的GOUT2,依序类推,输出高电位的GOUT3,第三根栅极总线开启,写入第二行图像数据,低电位的GOUT4,跳过扫描第四根栅极总线,输出的栅极驱动信号GOUTn在奇数行上输出高电位,在偶数上输出低电位,对应在奇数行栅极总线上输出GOUT信号为高电位,奇数行的栅极总线开启,相应写入一行图像数据,对应在偶数行栅极总线上,输出GOUT信号为低电位,偶数行的栅极总线关闭,保持在上一场图像数据。
在本实施例一中的第一种实施例的奇数场扫描时,在为液晶面板提供每一行图像数据输出周期中,其奇数行输出高电位的GOUT信号,偶数行输出低电位的GOUT,这样,在扫描奇数行时,输出高电位的GOUT信号,对应的奇数行的栅极线开启,相应的,写入一行数据信号,扫描偶数行时,输出低电位的GOUT信号,对应偶数行的栅极线关闭,保持上一场的数据信号,实现将奇数场的数据信号刷新显示奇数行图像。
图11是实施例一偶数场信号的栅极驱动电路信号处理示意图一。如图11示,再结合图7和图9示,在扫描偶数场的过程中,在每一行同步信号脉冲周期内,栅极驱动信号由输出使能信号(OE)第一电位脉冲的升压脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第一个时钟脉冲。
继续说明的是,如图11示,栅极扫描时钟信号(GCK)的第一时钟脉冲与扫描帧起始信号(GSP)经过移位寄存器处理,输出第一个高电位移位输出信号,与对应的输出使能信号(OE)高电位脉冲,经反相器倒相处理变为低电位,这样,第一个高电位移位输出脉冲与倒相后输出使能信号(OE)的低电位经与门电路处理输出低电位的GOUT1,低电位的GOUT1跳过第一条栅极总线,第一根栅极总线关闭,紧接着,栅极扫描时钟信号(GCK)第二个时钟脉冲输出第二个高电位移位输出脉冲,对应的输出使能信号(OE)低电位经过反相器后倒相处理变为高电位,第二个高电位移位输出信号与倒相后为高电位的输出使能信号(OE),经过与门电路处理,输出高电位GOUT2,高电位GOUT2驱动开启第二根栅极总线,写入第一行图像数据,依序类推,输出低电位的GOUT3,高电位的GOUT4,对应在奇数行栅极总线上,栅极驱动电路30输出GOUT信号为低电位,奇数行的栅极总线关闭,保持上一场图像数据,对应在偶数行栅极总线上,栅极驱动电路30输出GOUT信号为高电位,偶数行的栅极总线开启,写入一行图像数据。
在本实施例一中的第一种实施例的偶数场扫描时,每一行数据输出周期中,偶数行输出高电位的GOUT信号,奇数行输出低电位的GOUT,这样,在扫描偶数行时,输出高电位的GOUT信号,偶数行的栅极线开启,相应的,写入一行数据信号,扫描奇数行时,输出低电位的GOUT信号,奇数行的栅极线关闭,保持上一奇数场的数据信号,实现将偶数场的数据信号刷新显示偶数行图像。
(2)栅极驱动电路的第一种实施例在逐行模式下工作
图16实施例一中逐行信号的栅极驱动电路信号处理示意图一。如图16示,再结合图9和图15示,在逐行扫描的过程中,每一行数据信号周期内,栅极驱动信号由输出使能信号(OE)一直保持低电位,如图9中反相器作用下变为高电位信号,与每一个时钟脉冲输出的高电位移位信号与门逻辑运算,输出高电位的栅极驱动信号GOUTn,这样,栅极驱动电路在逐行扫描模式下,逐行输出高电位栅极驱动信号GOUTn,实现逐行驱动每一根栅极线,相应写入每一行图像数据。如图16示,GOUT1至GOUTn逐行顺序输出高电位驱动信号,实现逐行信号逐行刷新显示图像。
本实施例一中第一实施情况中的技术方案,在接收奇数场信号,可实现将奇数场的数据信号刷新显示奇数行图像,在接收偶数场信号,可实现将偶数场的数据信号刷新显示偶数行图像,在接收逐行图像信号时,可实现逐行刷新显示图像,这样,本实施例技术方案的显示装置,可兼容逐行与隔行扫描显示,可减少现有技术中采用格式转化器中存储器和外围辅助电路。
栅极驱动电路的第二种实施例:
图12是本发明中栅极驱动电路的第二种结构框架图,如图12示,栅极驱动电路30包括移位寄存器和与门电路,其中,栅极扫描时钟信号(GCK)为移位寄存器提供移位时钟信号,扫描帧起始信号(GSP)移位寄存器提供移位触发信号,扫描帧起始信号(GSP)连接移位寄存器的D端,栅极扫描时钟信号(GCK)连接移位寄存器的CK端,移位寄存器的输出Q端连接与门电路的一输入端,输出使能信号(OE)连接在门电路的另一输入端上,这样,与门电路的一输入端连接移位寄存器的移位输出信号,另一输入端连接输出使能信号(OE)。
(3)栅极驱动电路的第二种实施例在隔行模式下工作
具体说明的是,图13是实施例一中奇数场信号的栅极驱动电路信号处理示意图二。如图13示,再结合图8和图10示,在扫描奇数场的过程中,在一行图像数据发送周期内,在栅极驱动电路输出的栅极驱动信号中,由输出使能信号(OE)包含一个脉冲的降压脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲。
继续说明的是,如图13示,栅极扫描时钟信号(GCK)的第一时钟脉冲经过移位寄存器处理,输出第一个高电位移位输出脉冲,与对应的输出使能信号(OE)为高电位,第一个移位输出高电位脉冲与输出使能信号(OE)为高电位经与门电路处理输出高电位GOUT1,高电位GOUT1驱动第一根栅极总线开启,写入第一行图像数据,紧接着,输出使能信号(OE)第一个降压脉冲,与栅极扫描时钟信号(GCK)第二个脉冲经移位输出高电位经过与门电路处理,输出低电位GOUT2,低电位GOUT2使得跳过第二根栅极总线,第二根栅极总线关闭,保持上一场图像数据,依序类推,输出高电位的GOUT3,低电位的GOUT4,对应在奇数行栅极总线上,栅极驱动电路30输出GOUT信号为高电位,奇数行的栅极总线开启,写入一行图像数据,对应在偶数行栅极总线上,栅极驱动电路30输出GOUT信号为低电位,偶数行的栅极总线关闭,保持上一场图像数据。
在本实施例一中的第二种实施例的奇数场扫描时,每一行图像数据周期中,奇数行输出高电位的GOUT信号,偶数行输出低电位的GOUT,这样,在扫描奇数行时,输出高电位的GOUT信号,奇数行的栅极线开启,相应的,写入一行数据信号,扫描偶数行时,输出低电位的GOUT信号,偶数行的栅极线关闭,保持上一场的数据信号,实现将奇数场的数据信号刷新显示奇数行图像。
图14是实施例一中偶数场信号的栅极驱动电路信号处理示意图二。如图14示,再结合图8和图10示,在扫描偶数场的过程中,在一行图像数据周期内,栅极驱动信号由输出使能信号(OE)包含一个脉冲的降压脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲产生的第一个时钟脉冲。
继续说明的是,如图14示,栅极扫描时钟信号(GCK)的第一时钟脉冲经过移位寄存器处理,输出第一个高电位移位输出脉冲,与对应的输出使能信号(OE)为降压脉冲,第一个高电位移位输出脉冲与输出使能信号(OE)降压脉冲,经与门电路处理输出低电位的GOUT1,低电位的GOUT1使得跳过第一根栅极总线,闭关第一根栅极总线,紧接着,栅极扫描时钟信号(GCK)对应产生第二个高电位移位输出信号,对应的栅极输出使能信号输出为高电位,栅极扫描时钟信号(GCK)第二个高电位移位输出脉冲与高电位的输出使能信号(OE),经过与门电路处理,输出高电位GOUT2,高电位GOUT2驱动开启第二根栅极总线,写入一行图像数据,依序类推,输出低电位的GOUT3,高电位的GOUT4,对应在奇数行栅极总线上,栅极驱动电路30输出GOUT信号为低电位,奇数行的栅极总线关闭,保持上一场图像数据,对应在偶数行栅极总线上,栅极驱动电路30输出GOUT信号为高电位,偶数行的栅极总线开启,写入一行图像数据。
在本实施例一中的第二种实施例的偶数场扫描时,每一行数据周期中,偶数行输出高电位的GOUT信号,奇数行输出低电位的GOUT,这样,在扫描偶数行时,输出高电位的GOUT信号,偶数行的栅极线开启,相应的,写入一行数据信号,扫描奇数行时,输出低电位的GOUT信号,奇数行的栅极线关闭,保持上一奇数场的数据信号,实现将偶数场的数据信号刷新显示偶数行图像。
(4)栅极驱动电路的第二种实施例在逐行模式下工作
图17是实施例一中逐行模式下栅极驱动电路信号处理示意图二。如图17示,再结合图12和图15示,在逐行扫描的过程中,在每一行图像数据周期内,栅极驱动信号由栅极输出使能信号(GOE为高电位,与移位寄存器输出的高电位移位信号与门逻辑运算,输出高电位的脉冲信号,这样,栅极驱动电路在逐行扫描模式下,逐行输出栅极驱动信号,实现逐行驱动每一根栅极线。如图17示,GOUT1至GOUTn逐行顺序输出高电位驱动信号,写入每一行图像数据。
本实施例一中第二实施情况中的技术方案,在接收奇数场信号,可实现将奇数场的数据信号刷新显示奇数行图像,在接收偶数场信号,可实现将偶数场的数据信号刷新显示偶数行图像,在接收逐行图像信号时,可实现逐行刷新显示图像,这样,本实施例技术方案的显示装置,可兼容逐行与隔行扫描显示。
本实施例中,还提供一种图像显示方法,其应用在由栅极驱动信号和数据驱动信号驱动的显示设备上。
S10:判断输入信号为隔行信号还是逐行信号,若为隔行信号,则执行步骤S20;若为逐行信号,则执行步骤S30。
其中,图18是本发明隔行信号的图像显示方法,如图18示,步骤S20包括:
S200:时序控制器接收包括奇数场和偶数场的输入信号,其中,输入信号包括图像信号、行同步信号、场同步信号、数据使能信号(DE)和时钟信号。
S400:生成栅极控制信号、数据控制信号及数据信号,其中,栅极控制信号包括输出使能信号(OE)和栅极扫描时钟信号(GCK)的栅极控制信号,且在一个行同步信号周期内,栅极扫描时钟信号(GCK)包含两个时钟脉冲及输出使能信号(OE)包含一个第一电位脉冲。
S600:所述栅极驱动电路对所述输出使能信号(OE)和所述栅极扫描时钟信号(GCK)处理,生成所述栅极驱动信号;
其中,若扫描奇数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为高电位,开启一奇数行栅极总线,写入一行数据驱动信号,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为低电位,关闭一偶数行栅极总线;
若扫描偶数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为低电位,关闭一奇数行栅极总线,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为高电位,开启一偶数行栅极总线,写入一行数据驱动信号。
其中,图19是逐行信号的图像显示方法,如图19示,步骤S30包括:
S100:接收逐行格式输入信号,其中,输入信号包括图像信号、行同步信号、场同步信号、数据使能信号(DE)和时钟信号;
S300:生成栅极控制信号、数据控制信号及数据信号,其中,栅极控制信号包括输出使能信号(OE)和栅极扫描时钟信号(GCK)的栅极控制信号,且在一个行同步信号周期内,栅极扫描时钟信号(GCK)包含一个时钟脉冲及输出使能信号(OE)包含一个第一电位脉冲;
S500:对输出使能信号(OE)和栅极扫描时钟信号(GCK)处理,生成栅极驱动信号。
实施例二:
实施二与实施一不同的地方在于,时序控制器的接收隔行信号的工作方法。
接收单元41接收的视频数据输入信号为隔行格式的视频数据时,其中,隔行格式的视频数据包括奇数场和偶数场,时序处理单元43根据包括同步信号(Hsync)、场同步信号(Vsync)、及时钟信号的输入信号,进行处理输出包括输出使能信号(OE)、栅极扫描时钟信号(GCK)和栅极扫描帧起始信号(GSP)的栅极控制信号。
若扫描奇数场时,栅极驱动信号由输出使能信号(OE)第一电位脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第二个时钟脉冲,栅极扫描时钟信号(GCK)包含两个时钟中的第一个时钟脉冲的宽度大于第二个时钟脉冲。
若扫描偶数场时,由输出使能信号(OE)第一电位脉冲抵消栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第一个时钟脉冲,栅极扫描时钟信号(GCK)包含两个时钟脉冲中的第一个时钟脉冲的宽度小于第二个时钟脉冲。
本实施例二为本发明的优选方案,在本发明中在对隔行信号进行隔行扫描显示时,在一行数据信号周期内,产生两个栅极扫描时钟信号,需扫描两行栅极线,如: 1920*540/240Hz的隔行图像数据,时序处理单元43同时产生两个栅极扫描时钟信号(GCK),即:这样,显示装置进行逐行扫描时的帧频的两倍,本领域技术人员可知,扫描频率越高的显示屏对液晶分子响应时间越高,但是,液晶分子响应时间是由液晶屏本身特性决定的,提高了扫描频率的情况下,为了减少液晶分子响应时间的影响,本实施例二中的技术方案中,在扫描奇数行图像时,在一行数据扫描周期内,将奇数行的栅极线开启对应时钟脉冲宽度大于偶数行栅极线对应的时钟脉冲宽度,在扫描偶数行图像时,在一行数据扫描周期内,偶数行的栅极线开启对应时钟脉冲宽度大于奇数行栅极线对应的时钟脉冲宽度,这样,相对于实施例一的技术方案,在隔行扫描模式下,图像扫描行下栅极线开启时间延长,图像扫描行的液晶分子开启达到稳态的时间更加充裕,减少液晶分子响应时间带来拖尾等影响。
第一种实施情况:
图20是本实施二的时序处理单元生成栅极控制信号的时序示意图一。如20示,接收输入信号包括1920*540/240Hz的奇数场和偶数场的视频数据信号,每行数据同步周期为1/240*540=7.6*10-6s,在一个行同步信号周期1/240*540=7.6*10-6s内,生成栅极扫描时钟信号(GCK)中包含有两个时钟脉冲,及对应在一个同步信号周期1/240*540=7.6*10-6s内,生成输出使能信号(OE)中包含一个第一电位脉冲为高电位。
具体说明的是,再结合图20和图21示,接收一1920*540/240Hz的奇数场信号时,每一行数据周期1/240*540=7.6*10-6s,在周期1/240*540=7.6*10-6s内,时序处理单元43输出两个栅极扫描时钟信号(GCK)脉冲,包括前面第一个大时钟信号CLK1,脉冲周期为t1,及后面第二个小时钟信号CLK2,脉冲周期为t2,且t1>t2,其中,t1+t2=7.6*10-6s,相应的,在每一行数据周期1/240*540=7.6*10-6内,在对应的第二个小时钟信号CLK2时序上产生一个高电位的输出使能信号(OE),使高电位的输出使能信号(OE)遮住第二个小时钟信号CLK2。再继续结合图9示,在第一行数据信号周期内,由栅极扫描帧起始信号(GSP)产生移位寄存器的触发信号和第一个大时钟脉冲CLK1,输出一个高电位移位输出信号到与门电路的一输入端,与门电路的另一输入端上输入低电位的输出使能信号(OE)的反相信号为高电位,与门电路输出为高电位,经过电位转换为高电位的GOUT1,高电位的GOUT1驱动第一根栅极总线开启,在第二个小时钟脉冲CLK2时,经移位寄存器输出一个高电位的移位输出信号,与对应产生一个高电位的输出使能信号(OE)的反相信号为低电位经与门电路的逻辑运算,且由于输出使能信号(OE)遮住第二个小时钟信号CLK2,故与门电路输出为低电位GOUT2,依序类推,每一行数据周期中奇数行输出高电位的GOUT信号,偶数行输出低电位的GOUT,这样,在扫描奇数行时,输出高电位的GOUT信号,奇数行的栅极线开启,相应的,写入一行数据信号,扫描偶数行时,输出低电位的GOUT信号,偶数行的栅极线关闭,保持上一场的数据信号,实现将奇数场的数据信号刷新显示奇数行图像。
再结合图20和图22示,接收一1920*540/240Hz的偶数场信号时,每一行数据周期1/240*540=7.6*10-6s,在周期1/240*540=7.6*10-6s内,时序处理单元43输出两个栅极扫描时钟信号(GCK)脉冲,包括前面第一个小时钟信号CLK2,脉冲周期为t2,及后面第二个大时钟信号CLK1,脉冲周期为t1,且t1>t2,其中,t1+t2=7.6*10-6s,相应的,在每一行数据周期1/240*540=7.6*10-6内,在对应的第一个小时钟信号CLK2时序上产生一个高电位的输出使能信号(OE),使高电位的输出使能信号(OE)遮住第一个小时钟信号CLK2。再继续结合图9示,在第一行数据信号周期内,由栅极扫描帧起始信号(GSP)产生移位寄存器的触发信号和第一个小时钟脉冲CLK2,输出一个高电位移位输出信号到与门电路的一输入端,与门电路的另一输入端上输入高电位的输出使能信号(OE)的反相信号为低电位,且由于输出使能信号(OE)遮住第二个小时钟信号CLK2,与门电路输出为低电位,经过电位转换为低电位的GOUT1,在第二个大时钟脉冲CLK1时,经移位寄存器输出一个高电位的移位输出信号,与对应产生一个低电位的输出使能信号(OE)的反相信号为高电位经与门电路的逻辑运算,故与门电路输出为高电位GOUT2,依序类推,每一行数据周期中奇数行输出低电位的GOUT信号,偶数行输出高电位的GOUT,这样,在扫描奇数行时,输出低电位的GOUT信号,奇数行的栅极线关闭,保持上一场的数据信号,扫描偶数行时,输出高电位的GOUT信号,偶数行的栅极线开启,写入数据信号,实现将偶数场的数据信号刷新显示偶数行图像。
在本实施例二中第一种实施情况的技术方案中,在接收奇数场信号时,可实现将奇数场的数据信号刷新显示奇数行图像,偶数行上保持上一偶数场图像,在接收偶数场信号时,可实现将偶数场的数据信号刷新显示偶数行图像,奇数行上继续保持上一场的奇数场的图像信号。
第二种实施情况:
图23是本实施二的时序处理单元生成栅极控制信号的时序示意图二,如23示,接收输入信号包括1920*540/240Hz的奇数场和偶数场的视频数据信号,每行数据同步周期为1/240*540=7.6*10-6s,在一个行同步信号周期1/240*540=7.6*10-6s内,生成栅极扫描时钟信号(GCK)中包含有两个高电位脉冲,及对应在一个同步信号周期1/240*540=7.6*10-6s内,生成输出使能信号(OE)中包含一个第一电位脉冲为低电位。
具体说明的是,再结合图23和图24示,接收一1920*540/240Hz的奇数场信号时,每一行数据周期1/240*540=7.6*10-6s,在周期1/240*540=7.6*10-6s内,时序处理单元43输出两个栅极扫描时钟信号(GCK)脉冲,包括前面第一个大时钟信号CLK1,脉冲周期为t1,及后面第二个小时钟信号CLK2,脉冲周期为t2,且t1>t2,其中,t1+t2=7.6*10-6s,相应的,在每一行数据周期1/240*540=7.6*10-6内,在对应的第二个小时钟信号CLK2时序上产生一个低电位的输出使能信号(OE),使低电位的输出使能信号(OE)遮住第二个小时钟信号CLK2。再继续结合图12示,在第一行数据信号周期内,由栅极扫描帧起始信号(GSP)产生移位寄存器的触发信号和第一个大时钟脉冲CLK1,输出一个高电位移位输出信号到与门电路的一输入端,与门电路的另一输入端上输入高电位的输出使能信号(OE),与门电路输出为高电位,经过电位转换为高电位的GOUT1,在第二个小时钟脉冲CLK2时,经移位寄存器输出一个高电位的移位输出信号,与对应产生一个低电位的输出使能信号(OE)经与门电路的逻辑运算,且由于输出使能信号(OE)遮住第二个小时钟信号CLK2,故与门电路输出为低电位GOUT2,依序类推,每一行数据周期中奇数行输出高电位的GOUT信号,偶数行输出低电位的GOUT,这样,在扫描奇数行时,输出高电位的GOUT信号,奇数行的栅极线开启,相应的,写入一行数据信号,扫描偶数行时,输出低电位的GOUT信号,偶数行的栅极线关闭,保持上一场的数据信号,实现将奇数场的数据信号刷新显示奇数行图像。
再结合图23和图25示,接收一1920*540/240Hz的偶数场信号时,每一行数据周期1/240*540=7.6*10-6s,在周期1/240*540=7.6*10-6s内,时序处理单元43输出两个栅极扫描时钟信号(GCK)脉冲,包括前面第一个小时钟信号CLK2,脉冲周期为t2,及后面第二个大时钟信号CLK1,脉冲周期为t1,且t1>t2,其中,t1+t2=7.6*10-6s,相应的,在每一行数据周期1/240*540=7.6*10-6内,在对应的第一个小时钟信号CLK2时序上产生一个低电位的输出使能信号(OE),使低电位的输出使能信号(OE)遮住第一个小时钟信号CLK2。再继续结合图12示,在第一行数据信号周期内,由栅极扫描帧起始信号(GSP)产生移位寄存器的触发信号和第一个小时钟脉冲CLK2,输出一个高电位移位输出信号到与门电路的一输入端,与门电路的另一输入端上输入低电位的输出使能信号(OE)低电位,且由于输出使能信号(OE)遮住第二个小时钟信号CLK2,与门电路输出为低电位,经过电位转换为低电位的GOUT1,在第二个大时钟脉冲CLK1时,经移位寄存器输出一个高电位的移位输出信号,与对应产生一个高电位的输出使能信号(OE)经与门电路的逻辑运算,故与门电路输出为高电位GOUT2,依序类推,每一行数据周期中奇数行输出低电位的GOUT信号,偶数行输出高电位的GOUT,这样,在扫描奇数行时,输出低电位的GOUT信号,奇数行的栅极线关闭,保持上一场的数据信号,扫描偶数行时,输出高电位的GOUT信号,偶数行的栅极线开启,写入数据信号,实现将偶数场的数据信号刷新显示偶数行图像。
在本实施例二中第一种实施情况的技术方案中,在接收奇数场信号时,可实现将奇数场的数据信号刷新显示奇数行图像,偶数行上保持上一偶数场图像,在接收偶数场信号时,可实现将偶数场的数据信号刷新显示偶数行图像,奇数行上继续保持上一场的奇数场的图像信号。

Claims (2)

1.一种图像显示方法,应用在由栅极驱动信号和数据驱动信号驱动的液晶显示设备上,其特征在于,该方法步骤包括:
S10:判断输入信号为隔行信号还是逐行信号,若为所述隔行信号,则执行步骤S20;若为所述逐行信号,则执行步骤S30;
其中,步骤S30包括:
S100:接收逐行格式输入信号;
S300:生成栅极控制信号、数据控制信号及数据信号,其中,在一行所述数据信号周期内,所述栅极控制信号包括输出包含一个时钟脉冲的所述栅极扫描时钟信号(GCK),及第一电位的所述输出使能信号(OE);
S500:对所述输出使能信号(OE)和所述栅极扫描时钟信号(GCK)处理,生成所述栅极驱动信号;
其中步骤S20包括:
S200:时序控制器接收包括奇数场和偶数场的输入信号;
S400:生成栅极控制信号、数据控制信号及数据信号,其中,所述栅极控制信号包括输出使能信号(OE)和栅极扫描时钟信号(GCK),在一行所述数据信号周期内,所述栅极扫描时钟信号(GCK)包含两个时钟脉冲,及所述输出使能信号(OE)包含一个脉冲信号,若扫描奇数场时,所述两个时钟脉冲中第一个时钟脉冲的宽度大于第二个时钟脉冲,若扫描偶数场时,所述两个时钟脉冲中第一个时钟脉冲的宽度小于第二个时钟脉冲;
S600:所述栅极驱动电路对所述输出使能信号(OE)和所述栅极扫描时钟信号(GCK)处理,生成所述栅极驱动信号;
其中,若扫描奇数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为高电位,开启一奇数行栅极总线,写入一行数据驱动信号,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为低电位,关闭一偶数行栅极总线;
若扫描偶数场时,扫描奇数行栅极总线的所述栅极驱动信号中,在所述两个时钟脉冲中的第一个时钟脉冲对应时刻为低电位,关闭一奇数行栅极总线,扫描偶数行栅极总线的所述栅极驱动信号中,所述两个时钟脉冲中的第二个时钟脉冲对应时刻为高电位,开启一偶数行栅极总线,写入一行数据驱动信号。
2.根据权利要求1中所述图像显示方法,其特征在于,
若扫描奇数场时,在所述栅极驱动信号中,所述输出使能信号(OE)中的所述一个脉冲信号抵消所述两个时钟脉冲中的第二个时钟脉冲,使扫描偶数行栅极总线的所述栅极驱动信号中所述第二个时钟脉冲对应时刻为低电位;
若扫描偶数场时,在所述栅极驱动信号中,所述输出使能信号(OE)中的所述一个脉冲信号抵消所述两个时钟脉冲中的第一个时钟脉冲,使扫描奇数行栅极总线的所述栅极驱动信号中所述第一个时钟脉冲对应时刻为低电位。
CN201510138751.4A 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法 Active CN104700808B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510138751.4A CN104700808B (zh) 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201510138751.4A CN104700808B (zh) 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法
CN201310223124.1A CN103280205B (zh) 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201310223124.1A Division CN103280205B (zh) 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法

Publications (2)

Publication Number Publication Date
CN104700808A CN104700808A (zh) 2015-06-10
CN104700808B true CN104700808B (zh) 2017-08-25

Family

ID=53347867

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510138751.4A Active CN104700808B (zh) 2013-06-06 2013-06-06 显示装置、时序控制器及图像显示方法

Country Status (1)

Country Link
CN (1) CN104700808B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI748798B (zh) * 2019-12-20 2021-12-01 瑞鼎科技股份有限公司 顯示裝置、顯示驅動電路及顯示驅動方法
CN116908212B (zh) * 2023-09-12 2023-12-08 厦门微亚智能科技股份有限公司 一种基于特征提取的电芯蓝膜外观缺陷检测方法及系统

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4196924B2 (ja) * 2004-10-07 2008-12-17 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
KR100601379B1 (ko) * 2004-11-26 2006-07-13 삼성에스디아이 주식회사 순차 주사 및 비월 주사 겸용 스캔 드라이버 및 이를이용하는 유기 전계 발광 장치
JP4915195B2 (ja) * 2006-09-27 2012-04-11 ソニー株式会社 表示装置
KR101375863B1 (ko) * 2007-03-08 2014-03-17 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
EP2157565A4 (en) * 2007-06-12 2012-01-04 Sharp Kk Liquid crystal display device, scanning signal driving device, driving method for a liquid crystal display device, scanning signal driving method and television receiver
JP2009103914A (ja) * 2007-10-23 2009-05-14 Sanyo Electric Co Ltd 液晶表示装置の駆動回路
CN101221717B (zh) * 2008-01-24 2010-06-02 友达光电股份有限公司 平面显示器及其驱动方法
WO2013047363A1 (ja) * 2011-09-27 2013-04-04 シャープ株式会社 走査信号線駆動回路およびそれを備える表示装置

Also Published As

Publication number Publication date
CN104700808A (zh) 2015-06-10

Similar Documents

Publication Publication Date Title
CN103280205B (zh) 显示装置、时序控制器及图像显示方法
CN104751758B (zh) 能够以低速驱动的显示设备
CN100476524C (zh) 包含栅极驱动器的液晶显示器面板
CN101751885B (zh) 液晶显示设备及其驱动方法
CN100385323C (zh) 液晶显示面板及其液晶显示器与驱动方法
CN101572064B (zh) 液晶显示器及其驱动方法
CN107919098A (zh) 可改变帧率的显示装置
CN101681607B (zh) 显示装置、显示面板及显示装置的驱动方法
CN106097947B (zh) 能够低速驱动的显示装置及其驱动方法
CN101520993B (zh) 液晶显示器及其驱动方法
CN100378558C (zh) 液晶显示装置及其驱动方法
CN106023928B (zh) 源极驱动模块以及液晶显示装置
CN103262148A (zh) 扫描信号线驱动电路及具备其的显示装置
CN202210402U (zh) 一种驱动单元、显示面板和液晶显示器
CN102460553A (zh) 显示驱动电路、显示装置和显示驱动方法
CN107195278A (zh) 一种显示面板的显示方法、显示面板及显示装置
CN100359555C (zh) 液晶显示器的驱动装置
CN104810001A (zh) 一种液晶显示面板的驱动电路及驱动方法
CN108630139A (zh) 图像显示处理方法及装置、显示装置及存储介质
CN101714322A (zh) 电光学装置、其驱动方法、及电子设备
CN106782386A (zh) 栅极驱动电路
CN105096892B (zh) 一种图像显示方法及液晶显示装置
KR101174162B1 (ko) 액정표시장치
CN104700808B (zh) 显示装置、时序控制器及图像显示方法
CN107068108B (zh) 显示面板的驱动方法及装置、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 266100 Zhuzhou Road, Laoshan District, Shandong, No. 151, No.

Patentee after: Hisense Video Technology Co., Ltd

Address before: 266100 Zhuzhou Road, Laoshan District, Shandong, No. 151, No.

Patentee before: HISENSE ELECTRIC Co.,Ltd.