JP5020754B2 - 映像処理装置およびその制御方法 - Google Patents
映像処理装置およびその制御方法 Download PDFInfo
- Publication number
- JP5020754B2 JP5020754B2 JP2007242553A JP2007242553A JP5020754B2 JP 5020754 B2 JP5020754 B2 JP 5020754B2 JP 2007242553 A JP2007242553 A JP 2007242553A JP 2007242553 A JP2007242553 A JP 2007242553A JP 5020754 B2 JP5020754 B2 JP 5020754B2
- Authority
- JP
- Japan
- Prior art keywords
- synchronization signal
- output
- signal
- delay
- processing apparatus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Synchronizing For Television (AREA)
- Controls And Circuits For Display Device (AREA)
Description
期信号のうちのユーザにより選択された映像信号の垂直同期信号を出力する第2スイッチ202(SW2)が設けられている。
すなわち、表示乱れを生じない程度の許容範囲が駆動するディスプレイに依存しているため、許容範囲が小さい場合には切り換え動作に時間がかかってしまう。そして、切り換え動作に時間がかかると表示乱れが発生する可能性が増加する。この様子について、図8を用いて以下に説明する。
ユーザによる切り換え操作に応じて、第1の映像信号からフレームレートの異なる第2の映像信号へ切り換える際に、前記第1の映像信号に対応する第1の同期信号と前記第2の映像信号に対応する第2の同期信号に基づいて、出力映像信号に対応する出力同期信号を生成して出力する映像処理装置において、
前記第1の同期信号と前記第2の同期信号とを前記切り換え操作に応じて切り換えて出力する第1の切り換え手段と、
前記第1の切り換え手段から出力された同期信号の間隔を計測する計測手段と、
前記第1の切り換え手段から出力された同期信号を少なくとも1周期分遅延するために、前記計測手段の計測値を一時的に保持する保持手段と、
1つ前の出力同期信号から前記保持手段に保持された前記計測値に対応する時間が経過したタイミングで、遅延同期信号を出力する遅延同期信号生成部と、
1つ前の出力同期信号から所定の時間が経過したタイミングで、内部同期信号を出力する内部同期信号生成部と、
前記第1の同期信号に基づく遅延同期信号と前記第2の同期信号に基づく遅延同期信号との間に前記内部同期信号が挿入されるように、前記出力同期信号として出力する信号を、前記遅延同期信号と前記内部同期信号との間で切り換える第2の切り換え手段とを有し、
前記第2の切り換え手段は、
前記第1の同期信号に基づく遅延同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が所定の範囲から外れた場合に、前記出力同期信号として出力する信号を前記内部同期信号へと切り換え、
前記内部同期信号を前記出力同期信号として出力している状態において、前記計測手
段の計測値が前記所定の範囲に含まれるようになった場合に、前記出力同期信号として出力する信号を前記遅延同期信号へと切り換える
ことを特徴とする映像処理装置である。
この発明はまた、以下の構成を取る。すなわち、
ユーザによる切り換え操作に応じて、第1の映像信号からフレームレートの異なる第2の映像信号へ切り換える際に、前記第1の映像信号に対応する第1の同期信号と前記第2の映像信号に対応する第2の同期信号に基づいて、出力映像信号に対応する出力同期信号を生成して出力する映像処理装置の制御方法において、
第1の切り換え手段が、前記第1の同期信号と前記第2の同期信号とを前記切り換え操作に応じて切り換えて出力するプロセスと、
計測手段が、前記第1の切り換え手段から出力された同期信号の間隔を計測するプロセスと、
保持手段が、前記第1の切り換え手段から出力された同期信号を少なくとも1周期分遅延するために、前記計測手段の計測値を一時的に保持するプロセスと、
遅延同期信号生成部が、1つ前の出力同期信号から前記保持手段に保持された前記計測値に対応する時間が経過したタイミングで、遅延同期信号を出力するプロセスと、
内部同期信号生成部が、1つ前の出力同期信号から所定の時間が経過したタイミングで、内部同期信号を出力するプロセスと、
第2の切り換え手段が、前記第1の同期信号に基づく遅延同期信号と前記第2の同期信号に基づく遅延同期信号との間に前記内部同期信号が挿入されるように、前記出力同期信号として出力する信号を、前記遅延同期信号と前記内部同期信号との間で切り換えるプロセスとを有し、
前記第2の切り換え手段は、
前記第1の同期信号に基づく遅延同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が所定の範囲から外れた場合に、前記出力同期信号として出力する信号を前記内部同期信号へと切り換え、
前記内部同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が前記所定の範囲に含まれるようになった場合に、前記出力同期信号として出力する信号を前記遅延同期信号へと切り換える
ことを特徴とする映像処理装置の制御方法である。
以下、この発明の第1の実施形態について図面を用いて説明する。図1に、この発明の第1の実施形態による同期信号生成装置の構成を示す。図1に示す同期信号生成装置は、ディスプレイ(図示せず)を駆動する垂直同期信号を生成するためのものであり、ディスプレイには、放送の映像信号や外部機器が出力する映像信号、またはGUIと合成された映像信号が表示される。
力される。なお予め決められた値である所定値VOmaxは、基準クロックを用いて映像信号
1の垂直同期信号の間隔を数えた場合のクロック数と、映像信号2の垂直同期信号の間隔
を数えた場合のクロック数とのいずれのクロック数よりも大きい値にする。
ロックを用いて映像信号1の垂直同期信号の間隔を数えた場合のクロック数と、映像信号2の垂直同期信号の間隔を数えた場合のクロック数とのいずれのクロック数より大きい値にする。同様に、VIminは、基準クロックを用いて、映像信号1の垂直同期信号の間隔を
数えた場合のクロック数と、映像信号2の垂直同期信号の間隔を数えた場合のクロック数とのいずれのクロック数よりも小さい値にする。
)においては、内部生成垂直同期信号”l1”が選択されるため、遅延垂直同期信号は出力されない。
0は、内部同期信号としての内部生成垂直同期信号を生成する。第3スイッチ113(SW3)が、内部生成垂直同期信号”l1”を選択しているため、この垂直同期信号”l1”が出力される。
部生成同期信号を生成する。第3スイッチ113(SW3)は、内部生成同期信号を選択しているため、垂直同期信号を出力する。この垂直同期信号が出力されると、前フレームのクロック数B4がVIminとVImaxの範囲内なので、判別部112は”0”を選択する。これにより第3スイッチ113(SW3)は、遅延垂直同期信号を選択する。
ら遅延同期信号生成部111が出力する遅延垂直同期信号に切り換える際に、遅延同期信号生成部111は、遅延量を調節して間隔が乱れないように同期信号を生成する。したがって、表示乱れは起こらない。
次に、この発明の第2の実施形態による映像処理装置としての同期信号生成装置について説明する。図3に、この第2の実施形態による同期信号生成装置を示す。この第2の実施形態においては、第1の実施形態と異なり、基準クロック発生部107の後段に水平同期信号生成部150が設けられている。その他の構成については、第1の実施形態におけると同様である。
次に、この発明の第3の実施形態による映像処理装置としての同期信号生成装置について説明する。図4に、この第3の実施形態による同期信号生成装置の構成を示すブロック図を示す。この第3の実施形態においては、第1の実施形態とは異なり、位相比較部160が設けられている。
との間)であれば、「位相差無し」を出力する。他方、第2スイッチ102(SW2)が出力する垂直同期信号と出力垂直同期信号との位相差が所定の範囲外(-VdとVdとの間で
ない)であれば、位相比較部160は「位相差有り」を出力する。
が出力される。
信号との位相差が-VdからVdまでの範囲より範囲外になるため、位相比較部160からは
「位相差有り」が出力される。
号との位相差が-VdからVdまでの範囲内となるので、位相比較部160から「位相差無し
」が出力される。これにより、遅延同期信号生成部111は、保持クロック数と同じ間隔となるような垂直同期信号を生成する。
同期信号の位相を近づけるように動作するので、時刻t10以降は映像信号2の垂直同期信
号と出力垂直同期信号との位相差の大きさはVd以下となる。
102,202 第2スイッチ(SW2)
103,204 メモリ書き込み制御部
104,205 メモリ読み出し制御部
105,203 メモリ
106 自走カウンタ部
107 基準クロック発生部
108 入力カウンタ部
109 保持部
110 内部同期信号生成部
111 遅延同期信号生成部
112 判別部
113,208 第3スイッチ(SW3)
150 水平同期信号生成部
160 位相比較部
206 位相差検出部
207 位相補正部
Claims (12)
- ユーザによる切り換え操作に応じて、第1の映像信号からフレームレートの異なる第2の映像信号へ切り換える際に、前記第1の映像信号に対応する第1の同期信号と前記第2の映像信号に対応する第2の同期信号に基づいて、出力映像信号に対応する出力同期信号を生成して出力する映像処理装置において、
前記第1の同期信号と前記第2の同期信号とを前記切り換え操作に応じて切り換えて出力する第1の切り換え手段と、
前記第1の切り換え手段から出力された同期信号の間隔を計測する計測手段と、
前記第1の切り換え手段から出力された同期信号を少なくとも1周期分遅延するために、前記計測手段の計測値を一時的に保持する保持手段と、
1つ前の出力同期信号から前記保持手段に保持された前記計測値に対応する時間が経過したタイミングで、遅延同期信号を出力する遅延同期信号生成部と、
1つ前の出力同期信号から所定の時間が経過したタイミングで、内部同期信号を出力する内部同期信号生成部と、
前記第1の同期信号に基づく遅延同期信号と前記第2の同期信号に基づく遅延同期信号との間に前記内部同期信号が挿入されるように、前記出力同期信号として出力する信号を、前記遅延同期信号と前記内部同期信号との間で切り換える第2の切り換え手段とを有し、
前記第2の切り換え手段は、
前記第1の同期信号に基づく遅延同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が所定の範囲から外れた場合に、前記出力同期信号として出力する信号を前記内部同期信号へと切り換え、
前記内部同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が前記所定の範囲に含まれるようになった場合に、前記出力同期信号として出力する信号を前記遅延同期信号へと切り換える
ことを特徴とする映像処理装置。 - 前記所定の範囲は、少なくとも、前記第1の同期信号の間隔に相当する計測値および前記第2の同期信号の間隔に相当する計測値のうち、いずれか小さい側の値から、いずれか
大きい側の値までの範囲を含む
ことを特徴とする請求項1に記載の映像処理装置。 - 前記所定の時間は、前記第1の同期信号の間隔と前記第2の同期信号の間隔のいずれよりも長い時間である
ことを特徴とする請求項1または2に記載の映像処理装置。 - 前記計測手段の計測値は、基準クロックをカウントした値である
ことを特徴とする請求項1〜3のうちいずれか1項に記載の映像処理装置。 - 前記計測手段の計測値は、水平同期信号をカウントした値である
ことを特徴とする請求項1〜3のうちいずれか1項に記載の映像処理装置。 - 前記第1の切り換え手段から出力される同期信号と前記第2の切り換え手段から出力される出力同期信号との位相を比較して位相差情報を出力する位相比較部をさらに有し、
前記遅延同期信号生成部は、前記位相比較部による位相差情報に基づいて前記第1の切り換え手段から出力される同期信号と前記出力同期信号との位相差が許容範囲外であると判断した場合に、前記位相差を徐々に減少させるように遅延同期信号を出力するタイミングを調整する
ことを特徴とする請求項1〜5のうちいずれか1項に記載の映像処理装置。 - ユーザによる切り換え操作に応じて、第1の映像信号からフレームレートの異なる第2の映像信号へ切り換える際に、前記第1の映像信号に対応する第1の同期信号と前記第2の映像信号に対応する第2の同期信号に基づいて、出力映像信号に対応する出力同期信号を生成して出力する映像処理装置の制御方法において、
第1の切り換え手段が、前記第1の同期信号と前記第2の同期信号とを前記切り換え操作に応じて切り換えて出力するプロセスと、
計測手段が、前記第1の切り換え手段から出力された同期信号の間隔を計測するプロセスと、
保持手段が、前記第1の切り換え手段から出力された同期信号を少なくとも1周期分遅延するために、前記計測手段の計測値を一時的に保持するプロセスと、
遅延同期信号生成部が、1つ前の出力同期信号から前記保持手段に保持された前記計測値に対応する時間が経過したタイミングで、遅延同期信号を出力するプロセスと、
内部同期信号生成部が、1つ前の出力同期信号から所定の時間が経過したタイミングで、内部同期信号を出力するプロセスと、
第2の切り換え手段が、前記第1の同期信号に基づく遅延同期信号と前記第2の同期信号に基づく遅延同期信号との間に前記内部同期信号が挿入されるように、前記出力同期信号として出力する信号を、前記遅延同期信号と前記内部同期信号との間で切り換えるプロセスとを有し、
前記第2の切り換え手段は、
前記第1の同期信号に基づく遅延同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が所定の範囲から外れた場合に、前記出力同期信号として出力する信号を前記内部同期信号へと切り換え、
前記内部同期信号を前記出力同期信号として出力している状態において、前記計測手段の計測値が前記所定の範囲に含まれるようになった場合に、前記出力同期信号として出力する信号を前記遅延同期信号へと切り換える
ことを特徴とする映像処理装置の制御方法。 - 前記所定の範囲は、少なくとも、前記第1の同期信号の間隔に相当する計測値および前記第2の同期信号の間隔に相当する計測値のうち、いずれか小さい側の値から、いずれか
大きい側の値までの範囲を含む
ことを特徴とする請求項7に記載の映像処理装置の制御方法。 - 前記所定の時間は、前記第1の同期信号の間隔と前記第2の同期信号の間隔のいずれよりも長い時間である
ことを特徴とする請求項7または8に記載の映像処理装置の制御方法。 - 前記計測手段の計測値は、基準クロックをカウントした値である
ことを特徴とする請求項7〜9のうちいずれか1項に記載の映像処理装置の制御方法。 - 前記計測手段の計測値は、水平同期信号をカウントした値である
ことを特徴とする請求項7〜9のうちいずれか1項に記載の映像処理装置の制御方法。 - 位相比較部が、前記第1の切り換え手段から出力される同期信号と前記第2の切り換え手段から出力される出力同期信号との位相を比較して位相差情報を出力するプロセスをさらに有し、
前記遅延同期信号を生成するプロセスにおいて、前記遅延同期信号生成部は、前記位相比較部による位相差情報に基づいて前記第1の切り換え手段から出力される同期信号と前記出力同期信号との位相差が許容範囲外であると判断した場合に、前記位相差を徐々に減少させるように遅延同期信号を出力するタイミングを調整する
ことを特徴とする請求項7〜11のうちいずれか1項に記載の映像処理装置の制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007242553A JP5020754B2 (ja) | 2007-09-19 | 2007-09-19 | 映像処理装置およびその制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007242553A JP5020754B2 (ja) | 2007-09-19 | 2007-09-19 | 映像処理装置およびその制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009077042A JP2009077042A (ja) | 2009-04-09 |
JP2009077042A5 JP2009077042A5 (ja) | 2010-11-04 |
JP5020754B2 true JP5020754B2 (ja) | 2012-09-05 |
Family
ID=40611620
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007242553A Expired - Fee Related JP5020754B2 (ja) | 2007-09-19 | 2007-09-19 | 映像処理装置およびその制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5020754B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5375492B2 (ja) * | 2009-09-29 | 2013-12-25 | セイコーエプソン株式会社 | 表示コントローラ及び電子機器 |
JP5614977B2 (ja) * | 2009-11-27 | 2014-10-29 | 三菱電機株式会社 | 映像表示装置 |
JP5768383B2 (ja) * | 2011-01-24 | 2015-08-26 | セイコーエプソン株式会社 | 画像表示装置および画像表示方法 |
JP5630843B2 (ja) * | 2011-02-14 | 2014-11-26 | Necディスプレイソリューションズ株式会社 | 映像信号監視装置および映像表示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3676258B2 (ja) * | 2001-05-22 | 2005-07-27 | 松下電器産業株式会社 | 同期制御回路 |
JP2004235715A (ja) * | 2003-01-28 | 2004-08-19 | Matsushita Electric Ind Co Ltd | 映像信号切替装置 |
JP4508583B2 (ja) * | 2003-09-05 | 2010-07-21 | 三洋電機株式会社 | 液晶表示制御装置 |
-
2007
- 2007-09-19 JP JP2007242553A patent/JP5020754B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009077042A (ja) | 2009-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8482596B2 (en) | Image adjusting apparatus and associated method | |
US10699666B2 (en) | Display device and image signal processing method of the same | |
US10347171B2 (en) | Imaging device including timing generator that generates vertical synchronization signal after number of lines of valid image signal reaches number of valid lines of vertical scanning period | |
JPH11331638A (ja) | 同期制御回路 | |
JP5020754B2 (ja) | 映像処理装置およびその制御方法 | |
JP4691193B1 (ja) | 映像表示装置および映像処理方法 | |
TWI503807B (zh) | 運用於影像顯示的時序控制器及其控制方法 | |
JP2012182673A (ja) | 映像表示装置及び映像処理方法 | |
US9344607B2 (en) | Method and device for synchronizing an image display in a motor vehicle | |
CN106941591B (zh) | 半导体装置、视频显示系统以及视频信号的输出方法 | |
JP2007017604A (ja) | 表示パネル駆動装置および表示パネル駆動方法 | |
JP3532117B2 (ja) | 映像信号処理装置 | |
US10212316B2 (en) | Video processing apparatus | |
JP6788996B2 (ja) | 半導体装置、映像表示システムおよび映像信号出力方法 | |
JP2008276132A (ja) | ドットクロック発生回路、半導体装置及びドットクロック発生方法 | |
CN112954432A (zh) | 视频数据处理方法、装置、系统及可读存储介质 | |
JP2005275242A (ja) | 映像キャプチャ回路及び映像キャプチャ方法 | |
JP5259867B2 (ja) | 映像表示装置及び映像処理方法 | |
JP2001285669A (ja) | 同期信号処理回路および表示装置 | |
US20020075405A1 (en) | Video signal processing device | |
US7271844B2 (en) | Frame signal phase adjuster | |
JP2013070261A (ja) | 同期信号制御回路及び表示装置 | |
JP2010119026A (ja) | 画像表示装置および画像表示装置の垂直同期制御方法 | |
JPH1165511A (ja) | 垂直タイミング信号生成回路 | |
JP2005124089A (ja) | 映像信号処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100916 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100916 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120221 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120419 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120515 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120613 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5020754 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150622 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |