KR20040054506A - 듀플렉서 및 통신 장치 - Google Patents

듀플렉서 및 통신 장치 Download PDF

Info

Publication number
KR20040054506A
KR20040054506A KR1020030091192A KR20030091192A KR20040054506A KR 20040054506 A KR20040054506 A KR 20040054506A KR 1020030091192 A KR1020030091192 A KR 1020030091192A KR 20030091192 A KR20030091192 A KR 20030091192A KR 20040054506 A KR20040054506 A KR 20040054506A
Authority
KR
South Korea
Prior art keywords
filter
duplexer
matching circuit
duplexer according
parallel
Prior art date
Application number
KR1020030091192A
Other languages
English (en)
Other versions
KR100598433B1 (ko
Inventor
사카노기와무
Original Assignee
가부시키가이샤 무라타 세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 무라타 세이사쿠쇼 filed Critical 가부시키가이샤 무라타 세이사쿠쇼
Publication of KR20040054506A publication Critical patent/KR20040054506A/ko
Application granted granted Critical
Publication of KR100598433B1 publication Critical patent/KR100598433B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/70Multiple-port networks for connecting several sources or loads, working on different frequencies or frequency bands, to a common load or source
    • H03H9/72Networks using surface acoustic waves
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/0538Constructional combinations of supports or holders with electromechanical or other electronic elements
    • H03H9/0566Constructional combinations of supports or holders with electromechanical or other electronic elements for duplexers
    • H03H9/0576Constructional combinations of supports or holders with electromechanical or other electronic elements for duplexers including surface acoustic wave [SAW] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/213Frequency-selective devices, e.g. filters combining or separating two or more different frequencies
    • H01P1/2135Frequency-selective devices, e.g. filters combining or separating two or more different frequencies using strip line filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/50Circuits using different frequencies for the two directions of communication
    • H04B1/52Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/50Circuits using different frequencies for the two directions of communication
    • H04B1/52Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • H04B1/525Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H1/00Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
    • H03H2001/0021Constructional details
    • H03H2001/0078Constructional details comprising spiral inductor on a substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)
  • Transceivers (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

본 발명에 따른 듀플렉서는 안테나 단자에 병렬로 접속된 송신 필터 및 수신 필터를 포함하고, 그리고 안테나 단자와 송신 필터 및 수신 필터 중 적어도 하나 사이에 접속되는 정합 회로를 포함한다. 정합 회로의 일부는 고조파 억제용 트랩 회로를 구성한다.

Description

듀플렉서 및 통신 장치 { Duplexer and communication apparatus }
본 발명은 탄성 표면파(SAW; surface acoustic wave) 필터를 이용한 분파기(듀플렉서)에 관한 것이며, 보다 구체적으로는 구성부품의 개수 및 기기의 크기의 증가 없이 고조파 억제와 보다 높은 서지 저항을 제공하는 분파기에 관한 것이고, 또한 그러한 듀플렉서를 포함하는 통신 장치에 관한 것이다.
최근에, 휴대용 전화기와 같은 이동용 통신 기기가 대중화됨에 따라, 예컨대 고장율이 적어 안정적인 동작을 하는 보다 얇고 보다 작은 휴대용 전화기에 대한 요구가 증가하였다.
그러한 휴대용 전화기는 크기를 줄이기 위하여 송신기 및 수신기 사이에 안테나를 공유한다. 휴대용 전화기는 송신 고주파 신호와 송신 고주파 신호에 비하여 그 중심 주파수가 다른 수신 고주파 신호를 분리하기 위하여 분파기(이하, "듀플렉서" 또는 "DPX"라 한다)를 포함한다. 듀플렉서는 안테나에 연결되는 송신 필터 및 수신 필터를 포함한다.
도 11은 듀플렉서(50)를 보여준다. 예를 들어, 일본 무심사 특허출원 공개공보 평6-350307호에서 기술된 바와 같이, 듀플렉서(50)는 예컨대, 안테나(ANT)와 수신(Rx) 필터(52) 사이에, 송신(Tx)측 및 수신(Rx)측 사이의 간섭을 억제하는 정합 회로를 구성하는 저역 통과 필터를 포함한다. 저역 통과 필터는 병렬 커패시터들(57, 59) 및 직렬 커패시터(58)를 포함하는 3-분할 구조를 갖는다.
듀플렉서(50)의 정합 회로는 수신 필터(52)의 임피던스를 안테나의 다른 필터의 주파수에서, 즉 송신 필터(51)의 통과대역 주파수에서 무한하게 만든다. 정합 회로는 또한 필터들이 접속될 때 필터들 중 하나의 통과대역 주파수에서의 다른 필터의 임피던스의 변화를 최소화하여, 상호간섭을 억제한다.
듀플렉서는 또한 고조파, 특히 2차 및 3차 고조파를 억제하는 데 요구된다. 도 12는 종래의 휴대용 전화기의 회로 블록도이다. 휴대용 전화기에서, 파워 증폭기(61; PA; Power Amp)는 듀플렉서(50)의 송신 필터(51)의 입력 단자에 접속되고, 그리고 통신 신호 고조파는 PA(61)의 특성에 의해 야기된다. 그러한 고조파는 또한 노이즈를 일으키는 안테나로부터 방출된다. 이러한 문제를 해결하기 위하여, 종래기술에서는, 송신 필터(51)의 입력 단자 및 파워 증폭기(61) 사이에 점선의 원(63)이 가리키는 위치에 절연기가 접속된다.
휴대용 전화기에 이용되는 고주파의 통과대역 필터들을 지원하기 위하여, 소형의 탄성 표면파 필터들(이하 "SAW 필터들"이라 한다)의 이용이 고려되었다. SAW 필터들에서, 다수의 인터디지털 전극지들을 가자는 다수의 인터디지털 트랜스듀서들(이하, "IDT들"이라 한다)이 탄성 표면파의 전파 방향으로 압전 기판 위에 제공된다. 바람직하게는, SAW 필터들은 탄성 표면파의 전파 방향으로 각 IDT의 양측면(좌우면)에 반사기들을 포함한다.
그러나, SAW 필터를 이용한 듀플렉서들은 또한 통과대역 주파수에서의 고조파(2차, 3차, ... n차 고조파)가 그 자체의 구조 때문에 SAW 필터를 통하여 통과한다는 문제점을 갖는다. PA(61)로부터 입력된 고조파는 또한 노이즈를 이끌어내는SAW 필터를 통하여 통과한다.
다른 문제점은 SAW 필터의 전극 피치가 2 ㎛보다 작아지도록 매우 좁고, 결과적으로 낮은 서지 저항을 가져온다는 점이다. 휴대용 전화기의 사용 중에 안테나로부터 정전기의 침입은 SAW 필터를 파괴할 수 있고, 따라서 정전기 방전(ESD; electrostatic discharge) 보호가 필요하다.
일본 무심사 특허출원 공개공보 평6-350307호에 도시된 상술한 듀플렉서가 듀플렉서의 크기를 줄이기 위하여 송신 필터(51) 및 수신 필터(52)로써 SAW 필터를 이용하는 경우에, PA(61)로부터 송신 필터(51)로 입력되는 고조파를 억제하기 위하여 송신 필터(51) 및 PA(61) 사이에 부가의 절연기가 요구되거나, 또는 이러한 SAW 필터에서 고조파를 억제하기 위하여 안테나 및 송신 필터(51) 사이에 부가의 절연기가 요구된다. 만일 듀플렉서가 SAW 필터의 서지 저항을 향상시키기 위한 부가의 보호 회로를 포함한다면, 절연기 및 보호 회로와 같은 부품들의 개수가 증가하고 그리고 듀플렉서의 크기가 필연적으로 증가한다.
일본 무심사 특허출원 공개공보 평7-226607호는 다층 압전 기판의 내부 층에 제공되는 스트립 선로(정합 회로)가 비아홀을 통하여 그 기판의 주 표면에 제공된 SAW 필터에 접속되는 SAW 필터를 이용한 듀플렉서를 기술한다. 이 공보에 기술된 듀플렉서는 ESD 보호를 제공하지 않는다.
일본 무심사 특허출원 공개공보 2001-352271호는 이동용 통신 기기의 안테나에 접속되는 정전기 보호 회로를 기술한다. 이 공보에서, 병렬 접속된 송신 선로는 안테나로부터의 정전기 침입이 접지면으로 회피되고, 정전기 방전에 의해 야기되는 오류를 방지한다. 그러나, 이러한 정전기 보호 회로는 고조파 억제를 제공하지 않으며, 따라서 고조파 억제용 부가의 트랩 회로를 요구한다.
일본 무심사 특허출원 공개공보 2001-127663호는 병렬 인덕터 및 직렬 커패시터에 의해 구성되고 안테나 및 필터 사이에 접속되는 하나의 회로가 정전기 보호를 위해 고주파 스위칭 모듈에 부가된다는 점을 기술한다. 이 공보에서는, 부가 회로에 필요한 공간 때문에 회로의 크기가 증가함을 방지하기 위하여 다층 기판이 이용된다. 이러한 구조에서, 고조파 억제용 트랩 회로 및 정전기 보호용 회로는 구분되어 요구되며, 따라서 부품 개수의 증가를 가져온다.
상술한 문제점들을 해결하기 위하여, 본 발명의 바람직한 실시형태들은 부품의 개수 또는 크기의 증가 없이 고조파 억제 및 높은 서지 저항을 제공하는 듀플렉서를 제공한다.
도 1a는 본 발명의 바람직한 제 1 실시형태에 따른 듀플렉서의 회로 블록도이고;
도 1b는 도 1a의 듀플렉서의 개방 스터브의 평면도이고;
도 2a 내지 2c는 조립 절차를 보여주는 듀플렉서의 외관 사시도들이고;
도 3a는 본 발명의 바람직한 제 2 실시형태에 따른 듀플렉서의 회로 블록도이고;
도 3b는 도 3a의 듀플렉서의 개방 스터브 및 병렬 인덕터의 평면도이고;
도 4a 내지 4c는 조립 절차를 보여주는 듀플렉서의 외관 사시도들이고;
도 5는 종래기술의 듀플렉서와 비교하여 본 발명의 바람직한 실시형태들에 따른 듀플렉서에서 제2 및 제3 고조파들이 저감되는 것을 보여주는 그래프이고;
도 6은 바람직한 제 1 및 제 2 실시형태들의 듀플렉서들 및 종래기술의 듀플렉서의 서지 저항 검사를 보여주는 그래프이고;
도 7은 병렬 인덕터의 Q 지수가 변화하는 때에 바람직한 제 1 실시형태의 듀플렉서의 삽입손실의 변화를 보여주는 그래프이고;
도 8은 병렬 인덕터의 Q 지수가 변화하는 때에 바람직한 제 2 실시형태의 듀플렉서의 삽입손실의 변화를 보여주는 그래프이고;
도 9는 나선 패턴과 곡류 패턴에서 듀플렉서의 마이크로스트립 선로 길이 및 인덕턴스 사이의 관계를 보여주는 그래프이고;
도 10a는 곡류 마이크로스트립 선로의 평면도이고;
도 10b는 나선 마이크로스트립 선로의 평면도이고;
도 11은 종래기술의 듀플렉서의 회로 블록도이고; 그리고
도 12는 종래기술의 휴대용 전화기의 회로 블록도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
1: 송신 탄성 표면파 필터 2: 수신 탄성 표면파 필터
3: 안테나 단자 4: 입력 단자
5: 출력 단자 6: 제 1 커패시터
7: 제 2 병렬 커패시터 8: 직렬 인덕터
9, 10: 개방 스터브 (트랩 회로) 11: 병렬 인덕터
12: 다층 기판 14: 제 1 병렬 커패시터
15: 정합 회로
16: 마이크로스트립 선로 병렬 인덕터
18: 패키지 20, 22: 금속 커버
32: 곡류 마이크로스트립 선로 34: 나선 마이크로스트립 선로
50: 듀플렉서 51: 송신 필터
52: 수신 필터 57, 59: 병렬 커패시터
58: 직렬 인덕터 61: 파워 증폭기
본 발명의 바람직한 한 실시형태에서, 듀플렉서는 안테나 단자에 병렬로 접속되는 송신(Tx) 필터 및 수신(Rx) 필터, 및 송신 필터 및 수신 필터 중 적어도 하나와 안테나 단자 사이의 정합 회로를 포함하고, 이때 정합 회로의 한 부분이 고조파 억제용 트랩 회로로써 기능함을 특징으로 한다.
정합 회로는 안테나가 송신기 및 수신기 사이에서 공유될 때 송신(Tx) 필터 및 수신(Rx) 필터 사이의 상호 간섭을 방지한다. 그러므로, 듀플렉서를 포함하는 통신 장치는 안테나를 공유함에 의해 소형화되고, 그리고 안정적인 송신 및 수신특성을 성취한다.
정합 회로의 일 부분이 고조파 억제용 트랩 회로로써 기능하기 때문에, 종래기술의 절연기와 같은 부가의 구성요소에 대한 필요성 없이 고조파가 억제된다.
듀플렉서에서, 트랩 회로는 억제하고자 하는 고조파에 대응하는 적어도 하나의 개방 스터브를 포함하는 것이 바람직하다. 개방 스터브는 예를 들면, 다층 기판 내에 설치되어 듀플렉서의 크기를 줄이는 것이 바람직하다.
정합 회로는 안테나 단자 및 접지면 사이에 접속되는 병렬 인덕터를 포함하는 것이 바람직하다. 병렬 인덕터는 정합 회로의 용량을 제어하는 데 이용되며, 그에 따라 정합 회로의 바람직한 특성이 성취된다. 더욱이, 만일 정전기 방전과 같은 고전압 서지 전류가 안테나에 공급된다면, 병렬 인덕터는 그 서지 전류를 접지면으로 회피시키도록 하고, 수신(Rx) 필터는 그 서지 전류로부터 보호된다. 그러므로 서지 저항은 크게 향상된다.
송신(Rx) 필터 및 수신(Rx) 필터의 통과대역에서, 개방 스터브는 용량성이고 그리고 개방 스터브 및 병렬 인덕터의 합성 리액턴스는 용량성이다. 이는 정합 회로의 특성의 제어를 수월하게 한다.
바람직하게는, 병렬 인덕터는 대략 20 이상의 Q 지수를 갖는다. 그러한 높은 Q의 병렬 인덕터는 듀플렉서의 삽입손실과 같은 특성을 향상시킨다.
바람직하게는, 정합 회로는 안테나 단자에 접속된 제 1 병렬 커패시터, 직렬 인덕터, 및 제 2 병렬 커패시터를 포함하고, 그리고 제 1 병렬 커패시터는 트랩 회로를 포함한다.
듀플렉서는 송신(Tx) 필터 및 수신(Rx) 필터를 탑재하는 패키지 또는 송신(Tx) 필터 및 수신(Rx) 필터를 각각 탑재하는 패키지, 그리고 그 패키지 및 정합 회로의 일부가 그 위에 구비되는 다층 기판을 포함한다. 정합 회로의 일부가 다층 기판의 위에 구비되기 때문에, 유리하게는, 정합 회로는 용이하게 제어되고, 그리고 높은 Q의 인덕터가 정합 회로용으로 이용된다.
트랩 회로는 바람직하게는 다층 기판 내에 설치된다. 다층 기판 내에 설치된 트랩 회로는 듀플렉서의 크기를 더 줄인다.
정합 회로의 병렬 인덕터는 특성에 유리한 칩 코일 또는 높은 Q 인덕터인 것이 바람직하다.
정합 회로의 병렬 인덕터는 다층 기판 내에 설치된 단락 스터브인 것이 바람직하다. 이는 듀플렉서의 크기를 더 줄인다.
듀플렉서는 송신(Tx) 필터 및 수신(Rx) 필터를 탑재하는 패키지를 포함하는 것이 바람직하고, 이 패키지는 또한 정합 회로를 탑재하는 것이 바람직하다. 이는 도한 듀플렉서의 크기를 더 줄인다.
정합 회로의 병렬 인덕터는 나선 마이크로스트립 선로인 것이 바람직하다. 듀플렉서에서, 송신(Tx) 필터 및 수신(Rx) 필터 각각은 탄성 표면파(SAW) 필터인 것이 바람직하다. 듀플렉서에서, 송신(Tx) 필터는 안테나에 접속된 제 1 직렬 SAW 필터를 갖는 래더형 SAW 필터인 것이 바람직하다. 송신(Tx) 필터 및 수신(Rx) 필터 각각은 서지 저항을 향상시키는 SAW 필터이다.
본 발명의 바람직한 다른 실시형태에 따르면, 통신 장치는 상술한 구조를 갖는 듀플렉서를 포함한다.
본 발명의 상술한 그리고 다른 요소들, 특성들, 특징들, 단계들 및 이점들이 첨부된 도면과 결부되어 뒤따르는 바람직한 실시형태들의 기술로부터 명확해질 것이다.
( 본 발명의 바람직한 실시형태들 )
이제 본 발명의 바람직한 실시형태들이 도 1a 내지 10b를 참조하여 기술될 것이다.
바람직한 제 1 실시형태
도 1a는 본 발명의 바람직한 제 1 실시형태에 따른 듀플렉서의 회로도이고, 도 1b는 그 듀플렉서의 개방 스터브의 평면도이다. 도 2a 내지 2c는 바람직한 제 1 실시형태에 따른 듀플렉서의 조립 절차를 보여주는 외관 사시도들이다.
도 1a에 도시된 바와 같이, 듀플렉서는 송신(Tx) 신호가 입력되는 입력 단자(4), 수신(Rx) 신호가 출력되는 출력 단자(5), 및 송신 신호가 입력되고 수신 신호가 출력되는 공유 입/출력 단자를 구성하는 안테나(ANT) 단자(3)를 포함한다.
듀플렉서는 입력 및 출력 측에 각각 직렬 공진기들을 갖는 T형 래더 SAW 필터들에 의해 구성되는 Tx-신호 및 Rx-신호 대역통과 필터들(BPF들), 즉 송신(Tx) SAW 필터(1) 및 수신(Rx) SAW 필터(2)를 더 포함한다.
송신 SAW 필터(1)는 안테나 단자(3) 및 입력 단자(4) 사이에 접속된다. 수신 SAW 필터(2)는 안테나 단자(3) 및 출력 단자(5) 사이에 접속된다. 송신 SAW 필터(1) 및 수신 SAW 필터(2)는 도 2a 및 2b에 도시된 것처럼, 단일 패키지(18) 내에 탑재되는 것이 바람직하다.
도 1a에 도시된 것처럼, 듀플렉서는 안테나 단자(3) 및 송신 SAW 필터(1) 사이에 접속되는 커패시터(6)를 갖는 정합 회로(15)를 더 포함하고, 그리고 안테나 단자(3) 및 수신 SAW 필터(2) 사이에 접속되는 제 1 병렬 커패시터(14), 직렬 인덕터(8), 및 제 2 병렬 커패시터(7)를 더 포함한다.
제 1 커패시터(14)는 안테나 단자(3) 및 접지면 사이에 접속된다. 인덕터(8)는 안테나 단자(3) 및 수신 SAW 필터(2) 사이에 접속된다. 제 2 병렬 커패시터(7)는 수신 SAW 필터(2) 및 접지면 사이에 접속된다.
커패시터(6), 제 1 커패시터(14), 인덕터(8), 및 제 2 커패시터(7)는 임피던스 정합용 정합 회로(15)를 구성한다. 정합 회로(15)는 안테나 단자 조건에 임피던스를 정합하는 회로이다. 구체적으로, 임피던스 정합 회로(15)는, 수신 SAW 필터(2)의 통과대역 주파수에서, 송신 SAW 필터(1)의 임피던스는 가능한 한 개방되고 그리고 수신 SAW 필터(2)의 임피던스는 가능한 한 많이 안테나 단자 조건에 정합되도록 임피던스 정합을 수행한다.
정합 회로(15)는 또한, 송신 SAW 필터(1)의 통과대역 주파수에서, 수신 SAW 필터(2)의 임피던스가 가능한 한 개방되고 그리고 송신 SAW 필터(1)의 임피던스가 가능한 한 많이 안테나 단자 조건에 정합되도록, 임피던스 정합을 수행한다.
듀플렉서의 송신 SAW 필터(1)는 감쇠 폴들(attenuation poles)이 수신 SAW 필터(2)의 통과대역 내에 위치한다는 특성을 가져야 한다. 다른 한편으로는, 수신SAW 필터(2)는 감쇠 폴들(attenuation poles)이 송신 SAW 필터(1)의 통과대역 내에 위치한다는 특성을 가져야 한다. 고주파 영역에서의 감쇠 폴들은 수신 SAW 필터(2)의 통과대역 내의 감쇠에 이용된다.
그러므로, 듀플렉서의 송신 SAW 필터(1) 및 수신 SAW 필터(2)에서 고조파 억제용 감쇠 폴은 이용될 수 없다. 하나의 공지의 고조파 억제 접근은 트랩 회로를 부가하는 것이고, 그러나 이는 크기 감소 면에서 바람직하지 않다.
바람직한 제 1 실시형태에서, 제 1 커패시터(14)는 송신 대역의 제 2 및 제 3 고조파들이 발생하는 주파수에 감쇠 폴들을 제공하며, 마이크로스트립 선로들에 의해 구성된 개방 스터브들(9, 10; 트랩 회로들)을 각각 포함한다. 개방 스터브들(9, 10)은 각각 송신 대역의 제 2 및 제 3 고조파들의 억제를 제공한다.
개방 스터브(9)가 제 2 고조파를 억제하고 그리고 개방 스터브(10)가 제 3 고조파를 억제하기 때문에, 개방 스터브들(9, 10)은 다른 길이를, 즉 각각 제 2 및 제 3 고조파들의 1/4 파장(λ)을 갖는다.
일반적으로, 개방 스터브들은 공진점(resonance point)보다 낮은 주파수 영역에서 용량성을, 그리고 공진점보다 높은 주파수 영역에서 유도성을 갖는다. 그러므로, 고조파 억제용으로 이용되는 개방 스터브들(9, 10)은 통과대역 주파수에서 용량성이다.
하나의 스터브(또는, "스터브 공진기"라 한다)는 송신 선로를 λ/4의 짝수배와 같은 길이에서 단락시키고(단락 스터브) 또는 λ/4의 홀수배와 같은 길이에서 개방시키는(개방 스터브) 0의 임피던스를 갖는 직렬 공진기, 또는 송신 선로를λ/4의 홀수배와 실질적으로 같은 길이에서 단락시키고 또는 λ/4의 짝수배와 같은 길이에서 개방시키는 무한대의 임피던스를 갖는 병렬 공진기이며, 이때 λ는 소망하는 감쇠 폴의 주파수의 파장을 가리킨다.
도 1b에서 도시된 것처럼, 다층 기판(12) 내에 개방 스터브들(9, 10)이 제공된다. 개방 스터브들(9, 10)의 마이크로스트립 선로들이 다층 기판(12) 내에 제공되기 때문에, 개방 스터브들(9, 10)을 갖는 다층 기판(12)은 단지 약 50 ㎛ 두꺼워질 뿐이며, 그리고 그 평면 방향(즉, 점유 영역)에서 개방 스터브들(9, 10)을 구비하지 않은 다층 기판(12)과 대략적으로 동일한 단면 영역을 갖는다. 따라서, 다층 기판(12)의 크기는 실질적으로 증가하지 않는다.
개방 스터브들(9, 10)은 통과대역 내에서 병렬 커패시터로써 기능하고, 그리고 개방 스터브들(9, 10)의 길이는 각각 송신 대역의 제 2 및 제 3 고조파들을 억제하도록 조정된다. 개방 스터브들(9,10)의 용량은 그에 따라 고정된다.
듀플렉서에서, 용량 제어용 병렬 인덕터(11)는 제 1 커패시터(14)의 소망의 용량을 얻기 위하여 안테나 단자(3) 및 접지면 사이에 접속된다.
제 1 커패시터(6) 및 제 2 커패시터(7)에 의해 정의되는 두 개의 다층 커패시터들, 인덕터들(8, 11)에 의해 정의되는 두 개의 권선형 칩 코일들, 및 패키지(18)가 다층 기판(12) 위에 표면 장착된다. 구체적으로, 병렬 커패시터(11)는 적어도 약 20의 Q 지수를 구비한 권선형 칩 코일인 것이 바람직하다. 칩 부품들은 다층 기판(12)의 표면에 장착되기 이전에 제공된 신호 선로를 통하여 서로 접속된다. 부품들이 다층 기판(12)의 표면에 장착된 이후에, 장착된 부품들을 덮도록 다층 기판(12) 위에 금속 커버(20)가 장착되고, 그에 따라 바람직한 제 1 실시형태에 따른 듀플렉서를 제공한다.
듀플렉서는 SAW 필터들, 즉, 송신 SAW 필터(1) 및 수신 SAW 필터(2)를 포함하고, 따라서 크기의 소형화를 이룬다. 정합 회로(15)는 제 1 병렬 커패시터(14), 직렬 인덕터(8), 및 제 2 병렬 커패시터(7)에 의해 구성되고, 제 1 병렬 커패시터(14)는 개방 스터브들(9, 10) 및 병렬 인덕터(11)에 의해 구성되며, 따라서 고조파 억제 및 정전기 방전(ESD) 보호 모두를 이룰 수 있다.
바람직한 제 2 실시형태
본 발명의 바람직한 제 2 실시형태에 따른 듀플렉서가 도 3a 내지 4c를 참조하여 이하에 기술된다. 바람직한 제 2 실시형태에서, 바람직한 제 1 실시형태의 경우와 유사한 기능을 갖는 부품들은 동일한 참조번호를 부여받으며, 그 기술은 생략된다.
바람직한 제 2 실시형태에 따른 듀플렉서는 도 3a에 도시된 바와 같이 바람직한 제 1 실시형태에서 권선형 칩 코일에 의해 정의되는 병렬 인덕터(11) 대신에, 마이크로스트립 선로 병렬 인덕터(16)를 포함한다.
접지면에 단락된 마이크로스트립 선로 병렬 인덕터(16)는 또한 단락 스터브, 반-파장 선로, 또는 단락-회로 스터브로 불리며, 그리고 고유하게는 임의의 특성 주파수를 감쇠한다. 그러나, 바람직한 제 2 실시형태에서, 병렬 인덕터(16)는 오직 인덕터로써만 기능한다.
일반적으로, 단락 스터브들은 반공진점(antiresonance point)보다 낮은 주파수에서 유도성이고, 반공진점에서 공진점까지의 주파수에서 용량성이며, 그리고 공진점보다 높은 주파수에서 유도성이다. 바람직한 제 2 실시형태에서, 단락 스터브인 병렬 인덕터(16)의 길이는 수신 SAW 필터(2)의 통과대역 내에서 유도성이 되도록 정렬되는 것이 바람직하다.
도 3b에 도시된 바와 같이, 병렬 인덕터(16)의 마이크로스트립 선로가 예를 들면, 개방 스터브들(9, 10)이 제공되는 층과 동일한 다층 기판(12)의 층에 제공된다.
병렬 인덕터(16)의 마이크로스트립 선로는 곡류 패턴 또는 나선 패턴을 가질 수 있으며, 그러나 바람직하게는 그 크기를 줄이기 위하여 나선 패턴을 갖는 것이 바람직하다. 그러한 패턴의 마이크로스트립 선로의 일 단부는 다층 기판(12)의 두께 방향에서 제공된 비아홀(도시되지 않음)을 통하여 다층 기판(12)의 반대면 위에 제공된 접지 패턴과 접속된다. 병렬 인덕터(16)의 마이크로스트립 선로는 통과대역 보다 높은 주파수 영역에서 공진점을 갖는다. 따라서, 병렬 인덕터(16)는 통과대역 내 인덕턴스 성분을 갖는다.
바람직한 제 2 실시형태에서, 고조파 억제 및 높은 서지 저항은 장착된 부품들의 개수를 줄이면서 이루어질 수 있다. 용량을 제어하는 병렬 인덕터(16)가 마이크로스트립 선로에 의해 정의되기 때문에, 마이크로스트립 선로는 다층 기판(12)의 층간 구조에 설치될 수 있고, 그리고 병렬 인덕터(16)는 다층 기판(12)의 표면에 장착된 바람직한 제 1 실시형태의 병렬 인덕터(11)와 유사한 이점을 이룰 수 있다. 더욱이, 병렬 인덕터(16)의 마이크로스트립 선로는 보다 적은 공간을 필요로 하며, 듀플렉서의 크기를 줄인다.
도 4a 및 4b에 도시된 것처럼, 바람직한 제 2 실시형태의 듀플렉서에서, 커패시터(6), 제 2 커패시터(7) 인덕터(8), 송신 SAW 필터(1), 및 수신 SAW 필터(2)가 다층 기판(12) 위에 표면 장착된다. 이들 칩 부품들은 다층 기판(12)의 표면에 장착되기 이전에 형성된 신호 선로들을 통하여 서로 접속된다. 부품들이 다층 기판(12)의 표면에 장착된 이후에, 장착된 부품들을 덮도록 다층 기판(12)의 표면에 금속 커버(22)가 장착되고, 그에 따라 바람직한 제 2 실시형태의 듀플렉서를 제공한다.
바람직한 제 2 실시형태에서, 송신 SAW 필터(1) 및 수신 SAW 필터(2)는 개별 패키지들 내에 탑재된다. 그러나, SAW 필터들(1, 2)은 단일 패키지 내에 탑재될 수도 있다. 제 1 및 제 2 바람직한 실시형태들에서, 대역통과 필터(BPF)들인 송신 SAW 필터(1) 및 수신 SAW 필터(2) 각각은 입력 및 출력 측면 위에 직렬 공진기들을 갖는 T-형 래더 SAW 필터인 것이 바람직하다. 그러나, 필터들(1, 2) 각각은 병렬 공진기로부터 시작되는 π-형 래더 필터일 수도 있다.
상술한 듀플렉서를 포함하는 휴대용 전화기와 같은 통신 장치는 개방 스터브들(9, 10)을 통하여 송신 SAW 필터(1)로부터의 고조파를 억제하고, 따라서 장치의 노이즈 성능을 크게 향상시킨다.
개방 스터브들(9, 10)을 이용한 고조파 억제 능력을 테스트하기 위하여, 바람직한 제 1 실시형태의 듀플렉서의 삽입손실 및 , 비교예로써 제 1 커패시터 대신에 표준의 다층 커패시터를 포함하는 종래기술의 듀플렉서의 삽입손실이 주파수를 고려하여 측정된다. 그 결과가 도 5에 도시되며, 여기서 바람직한 제 1 실시형태의 듀플렉서는 굵은선으로 가리켜지고 그리고 비교예의 듀플렉서는 점선으로 가리켜지며, 그리고 표 1은 다음과 같다.
제 2 고조파(dB) 제 3 고조파(dB)
개방 스터브를 구비한 듀플렉서 13.16 4.59
개방 스터브를 구비하지 않은 듀플렉서 38.71 37.12
도 5 및 표 1에 도시된 바와 같이, 개방 스터브들(9, 10)의 공진점들은 실질적으로 각각 제 2 및 제 3 고조파들의 파장에 대해 조정되며, 그에 따라 파워 증폭기 또는 SAW 필터로부터의 스퓨리어스 성분 및 고조파를 억제한다.
본 발명의 바람직한 제 1 및 제 2 실시형태들에 따른 듀플렉서들 및 비교예의 듀플렉서에 대하여 서지 저항 테스트가 수행되었다. 그 테스트 결과는 도 6에 도시되어 있다. 공급된 전압을 고려하여 정전기에 의해 야기되는 고장률을 가리키는 도 6에 표시된 작업 곡선은 다음과 같다.
비교예: x-x, 고장/일::30/30, γ=0.0
m(1)=4.56, μ(1)=2.33e+002
제 2 실시형태: +-+, 고장/일::30/30, γ=0.0
m(1)=3.36, μ(1)=3.79e+003
제 1 실시형태: *-*, 고장/일::30/30, γ=0.0
m(1)=3.28, μ(1)=3.95e+003
여기서, m은 직선의 경사를 가리키고 그리고 μ는 63% 확률에서의 인가 전압을 가리킨다. m과 μ가 크면 클 수록, 서지 저항이 높아진다.
도 6에 도시된 바와 같이, 본 발명의 바람직한 제 1 및 제 2 실시형태들에 따른 듀플렉서는 비교예의 듀플렉서보다 높은 서지 저항을 가지며, 그리고 휴대용 전화기와 같은 장치의 보다 높은 전기적 내구성을 제공한다. 본 발명의 바람직한 실시형태들에서, 병렬 인덕터(11 또는 16)는 안테나 및 송신(또는 수신) 측 사이에 접속되는 것이 바람직하며, 따라서 안테나로부터의 정전기 서지 전류의 침입을 병렬 인덕터(11 또는 16)를 통하여 접지면으로 회피시키는 것을 허용한다. 서지 전류는 SAW 필터에 도달하는 것이 방지되며, 그리고 서지 저항은 크게 향상된다.
T-형 래더 SAW 필터들이 바람직한 제 1 및 제 2 실시형태들에서 이용되는 것이 바람직하기 때문에, 한 공진기에 공급되는 전압이 분산되고, 따라서 서지 저항이 향상된다.
상술한 이점들, 즉 고조파 억제 및 높은 서지 저항은 듀플렉서의 크기 증가 없이 이루어질 수 있으며, 이는 개방 스터브들(9, 10)이 다층 기판(12)의 층 구조 내에 제공되는 마이크로스트립 선로에 의해 정의되고 그러한 마이크로스트립 선로들에 필요한 공간이 다층 기판(12) 내에 설치되어 듀플렉서의 표면 영역을 증가시키는 요구를 줄이기 때문이다.
본 발명의 바람직한 실시형태들의 듀플렉서는 정합 회로의 모든 커패시터들 및 인덕터들이 칩들에 의해 정의되는 듀플렉서보다 보다 적은 부품을 요구하며, 이는 개방 스터브들(9, 10)이 통과대역에서 병렬 커패시터로써 기능하기 때문이고,따라서 다층 커패시터와 같이 칩에 의해 정의되는 통상의 병렬 커패시터에 대한 요구를 삭제한다.
본 발명의 바람직한 실시형태들의 듀플렉서의 삽입손실이 병렬 인덕터의 Q 지수가 대략 1 내지 100의 범위에서 변화할 때 측정된다. 그 결과들이 도 7 및 8에 도시된다. 병렬 인덕터의 Q 지수는 대략 적어도 20 이상인 것이 바람직하다는 점이 발견되었다. 일반적으로, 권선형 칩 코일 부품은 마이크로스트립 선로 인덕터들보다 높은 Q 지수를 갖는다. 그러므로, 듀플렉서의 삽입손실의 최소화 저하시킨다는 관점에서 병렬 인덕터가 권선형 칩 코일 부품에 의해 구성되는 것이 더욱 유리하다.
도 9는 듀플렉서의 마이크로스트립 선로가 도 10a에 도시된 곡류 마이크로스트립 선로(32)이고 듀플렉서의 마이크로스트립 선로가 도 10b에 도시된 나선 마이크로스트립 선로(34)인 경우에 인덕턴스 및 마이크로스트립 선로 길이 사이의 관계를 보여준다. 나선 마이크로스트립 선로(34)는 곡류 마이크로스트립 선로(32)보다 짧은 패턴 길이를 가지며, 따라서 보다 적은 공간을 필요로 한다.
나선 마이크로스트립 선로(34)에서, 신호는 인접한 선로 부분에서 동일한 방향으로 흐르며, 따라서 전류에 의해 생성되는 자기장을 무시하는 것을 어렵게 한다. 이와 반대로, 곡류 마이크로스트립 선로(32)에서, 신호는 인접한 선로 부분에서 반대 방향으로 흐르며, 따라서 전류에 의해 생성되는 자기장을 용이하게 무시하는 것이 가능하다. 나선 마이크로스트립 선로(34)는 보다 적은 자기 결합을 생성하며, 그리고 자기 결합에 의해 야기되는 보다 적은 인덕턴스 손실을 갖는다. 그러므로, 나선 마이크로스트립 선로(34)는 보다 짧은 패턴 길이를 갖는다.
일본 무심사 특허출원 공개공보 평7-226607호에 기술된 듀플렉서의 바람직한 실시형태에서, 감쇠 폴은 개방 스터브에 의해 정의된다. 그러나, 이 공보에 기술된 듀플렉서는 본 발명의 경우와 다른 구조를 갖는 정합 회로를 포함한다.
본 발명은 상술한 바람직한 실시형태들 각각에 한정되지 않으며, 특허청구범위에 기술된 범위 내에서 다양한 수정이 가능하다. 다른 바람직한 실시형태들 각각에 기술된 기술적 특징들을 적절하게 결합함으로써 얻어진 실시형태는 본 발명의 기술적 범위에 포함된다.
본 발명에 따른 듀플렉서 및 통신 장치는 부품의 개수 또는 크기의 증가 없이 고조파 억제 및 높은 서지 저항을 제공할 수 있다.

Claims (17)

  1. 안테나 단자에 평행하게 접속된 송신 필터 및 수신 필터; 및
    상기 안테나 단자와 상기 송신 필터 및 수신 필터 중 적어도 하나 사이에 제공되는 정합 회로를 포함하는 듀플렉서에 있어서,
    상기 정합 회로의 일부는 고조파 억제용 트랩 회로를 구성함을 특징으로 하는 듀플렉서.
  2. 제 1 항에 있어서, 상기 트랩 회로는 억제하고자 하는 고조파에 대응되는 적어도 하나의 개방 스터브를 포함하는 것을 특징으로 하는 듀플렉서.
  3. 제 2 항에 있어서, 상기 정합 회로는 상기 안테나 단자와 접지면 사이에 접속되는 병렬 인덕터를 포함하는 것을 특징으로 하는 듀플렉서.
  4. 제 3 항에 있어서, 상기 송신 필터 및 수신 필터의 통과대역 내에서, 상기 개방 스터브는 용량성이고 그리고 상기 개방 스터브 및 상기 병렬 인덕터의 합성 리액턴스는 용량성인 것을 특징으로 하는 듀플렉서.
  5. 제 3 항에 있어서, 상기 병렬 인덕터는 적어도 약 20의 Q 지수를 갖는 것을 특징으로 하는 듀플렉서.
  6. 제 1 항에 있어서, 상기 정합 회로는 상기 안테나 단자에 접속된 제 1 병렬 커패시터, 직렬 인덕터 및 제 2 병렬 커패시터를 포함하고, 그리고 상기 제 1 병렬 커패시터는 상기 트랩 회로를 포함하는 것을 특징으로 하는 듀플렉서.
  7. 제 1 항에 있어서,
    상기 송신 필터 및 수신 필터 중 적어도 하나를 탑재하는 적어도 하나의 패키지; 및
    상기 패키지 및 상기 정합 회로의 일부가 구비된 다층 기판을 더 포함하는 것을 특징으로 하는 듀플렉서.
  8. 제 7 항에 있어서, 상기 트랩 회로는 상기 다층 기판에 제공되는 것을 특징으로 하는 듀플렉서.
  9. 제 7 항에 있어서, 상기 정합 회로의 병렬 인덕터는 칩 코일을 포함하는 것을 특징으로 하는 듀플렉서.
  10. 제 7 항에 있어서, 상기 정합 회로의 병렬 인덕터는 상기 다층 기판 내에 제공되는 단락 스터브를 포함하는 것을 특징으로 하는 듀플렉서.
  11. 제 1 항에 있어서, 상기 송신 필터 및 수신 필터를 탑재하는 패키지를 더 포함하고, 상기 패키지는 또한 상기 정합 회로를 탑재하는 것을 특징으로 하는 듀플렉서.
  12. 제 10 항에 있어서, 상기 정합 회로의 병렬 인덕터는 나선형 마이크로스트립 선로를 포함하는 것을 특징으로 하는 듀플렉서.
  13. 제 1 항에 있어서, 상기 송신 필터 및 수신 필터 각각은 탄성 표면파 필터를 포함하는 것을 특징으로 하는 듀플렉서.
  14. 제 1 항에 있어서, 상기 송신 필터는 상기 안테나 측에 접속된 제 1 직렬 탄성 표면파 공진기를 갖는 래더형 탄성 표면파 필터를 포함하는 것을 특징으로 하는 듀플렉서.
  15. 제 3 항에 있어서, 상기 병렬 인덕터는 권선형 칩 코일인 것을 특징으로 하는 듀플렉서.
  16. 제 14 항에 있어서, 상기 래더형 탄성 표면파 필터는 T-형 래더 탄성 표면파 필터인 것을 특징으로 하는 듀플렉서.
  17. 제 1 항에 따른 듀플렉서를 포함하는 것을 특징으로 하는 통신 장치.
KR1020030091192A 2002-12-18 2003-12-15 듀플렉서 및 통신 장치 KR100598433B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2002-00365968 2002-12-18
JP2002365968A JP3972810B2 (ja) 2002-12-18 2002-12-18 分波器、および通信機

Publications (2)

Publication Number Publication Date
KR20040054506A true KR20040054506A (ko) 2004-06-25
KR100598433B1 KR100598433B1 (ko) 2006-07-11

Family

ID=32376253

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030091192A KR100598433B1 (ko) 2002-12-18 2003-12-15 듀플렉서 및 통신 장치

Country Status (7)

Country Link
US (1) US6982612B2 (ko)
EP (1) EP1432133B1 (ko)
JP (1) JP3972810B2 (ko)
KR (1) KR100598433B1 (ko)
CN (1) CN1317793C (ko)
AT (1) ATE475226T1 (ko)
DE (1) DE60333431D1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100617138B1 (ko) * 2004-12-02 2006-08-31 엘지전자 주식회사 모바일 스위치가 내장된 듀플렉서 모듈 및 이를 이용한이동 통신 단말기
KR101040398B1 (ko) * 2008-12-26 2011-06-09 다이요 유덴 가부시키가이샤 분파기, 분파기용 기판 및 전자 장치
KR20190013559A (ko) * 2017-07-31 2019-02-11 가부시키가이샤 무라타 세이사쿠쇼 분파기 및 프론트엔드 회로

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4096845B2 (ja) * 2002-11-08 2008-06-04 株式会社村田製作所 分波器および通信装置
JP3839001B2 (ja) * 2003-07-28 2006-11-01 埼玉日本電気株式会社 携帯無線機
JP2005268878A (ja) * 2004-03-16 2005-09-29 Matsushita Electric Ind Co Ltd アンテナ共用器
DE602004021557D1 (de) * 2004-03-30 2009-07-30 Tdk Corp Diplexer- und Anpass-Schaltung
US7720173B2 (en) * 2005-10-17 2010-05-18 Samsung Electronics Co., Ltd Apparatus and method for transmitting/receiving data in multi-user multi-antenna communication system
CN100574004C (zh) * 2005-11-11 2009-12-23 中国科学院上海微系统与信息技术研究所 补偿型螺旋微带谐振单元及其构成的环形耦合器
DE102006005298B4 (de) * 2006-02-06 2017-05-24 Epcos Ag Duplexer
JP4720908B2 (ja) * 2006-06-12 2011-07-13 株式会社村田製作所 弾性波分波器
DE102006031548A1 (de) * 2006-07-07 2008-01-17 Epcos Ag Sendeempfangsschaltung
WO2008029641A1 (fr) * 2006-08-30 2008-03-13 Kyocera Corporation Carte de circuit pour dispositif séparateur d'onde, séparateur d'onde et dispositif de communication
JP4345850B2 (ja) 2006-09-11 2009-10-14 ソニー株式会社 通信システム及び通信装置
EP1926223B1 (en) 2006-11-21 2018-02-28 Sony Corporation Communication system and communication apparatus
JP4843467B2 (ja) * 2006-11-22 2011-12-21 Necトーキン株式会社 高表面インピーダンス構造体、アンテナ装置、及びrfidタグ
JP5038740B2 (ja) * 2007-02-23 2012-10-03 パナソニック株式会社 帯域通過フィルタおよびその製造方法
JP4823943B2 (ja) * 2007-03-06 2011-11-24 均 北吉 無線タグ、無線タグリーダ及びパルス符号化鍵検出回路とそれらを用いた無線タグシステム
US8289910B2 (en) * 2009-04-24 2012-10-16 Kathrein-Werke Kg Device for receiving and transmitting mobile telephony signals with multiple transmit-receive branches
KR101714040B1 (ko) * 2010-07-06 2017-03-08 엘지이노텍 주식회사 안테나 임피던스 모니터링 시스템
US9356678B2 (en) 2011-01-14 2016-05-31 Koninklijke Philips N.V. Diverse radio receiver system
US9391650B2 (en) * 2011-02-11 2016-07-12 Qualcomm Incorporated Front-end RF filters with embedded impedance transformation
TWI474633B (zh) 2011-12-16 2015-02-21 Richwave Technology Corp 具靜電保護機制之整合被動元件
KR101447075B1 (ko) 2012-12-21 2014-10-06 전자부품연구원 다이플렉서와 정합회로를 이용한 듀플렉서
JP6380400B2 (ja) * 2013-09-26 2018-08-29 株式会社村田製作所 周波数可変フィルタ
JP6395638B2 (ja) * 2015-02-24 2018-09-26 古河電気工業株式会社 無線装置
JP5999295B1 (ja) * 2015-04-01 2016-09-28 株式会社村田製作所 デュプレクサ
JP6222406B2 (ja) * 2015-06-24 2017-11-01 株式会社村田製作所 マルチプレクサ、送信装置、受信装置、高周波フロントエンド回路、通信装置、およびマルチプレクサのインピーダンス整合方法
JP6635193B2 (ja) * 2016-05-19 2020-01-22 株式会社村田製作所 フィルタ装置
JP6690608B2 (ja) * 2017-07-20 2020-04-28 株式会社村田製作所 マルチプレクサ、高周波フロントエンド回路および通信装置
CN107483073B (zh) * 2017-09-08 2021-04-23 台州市吉吉知识产权运营有限公司 一种射频匹配电路和射频系统
JP7055006B2 (ja) * 2017-11-29 2022-04-15 キヤノン株式会社 分岐回路
DE102018102832B4 (de) * 2018-02-08 2023-01-05 RF360 Europe GmbH Filterschaltung mit einem Notchfilter
JP6930463B2 (ja) * 2018-03-08 2021-09-01 株式会社村田製作所 マルチプレクサ、および、通信装置
TWI834691B (zh) 2018-07-18 2024-03-11 美商天工方案公司 並聯混合式聲音被動濾波器
CN111602288B (zh) 2018-08-06 2021-04-16 株式会社村田制作所 电路基板、电路基板模块以及天线模块
US20200112920A1 (en) * 2018-10-05 2020-04-09 California Eastern Laboratories, Inc. Compliant radio and method of use
WO2020142766A1 (en) 2019-01-04 2020-07-09 Hodges John W Apparatus for in vivo dielectric spectroscopy
JP6919664B2 (ja) * 2019-01-31 2021-08-18 株式会社村田製作所 マルチプレクサおよび通信装置
CN110350272A (zh) * 2019-07-02 2019-10-18 湖南赛博诺格电子科技有限公司 一种传输型小型化90°移相器
CN110600839B (zh) 2019-09-18 2021-09-21 京东方科技集团股份有限公司 控制基板、液晶移相器及控制基板的制作方法
US11818836B2 (en) 2020-02-03 2023-11-14 Commscope Technologies Llc Systems for electrostatic discharge protection
US11309860B1 (en) * 2020-10-09 2022-04-19 Apple Inc. Single ladder duplexer with impedance gradient
DE102021202319A1 (de) 2021-03-04 2022-09-08 Continental Automotive Technologies GmbH Antennenanordnung für einen elektronischen Fahrzeugschlüssel

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023866A (en) 1987-02-27 1991-06-11 Motorola, Inc. Duplexer filter having harmonic rejection to control flyback
US5095285A (en) * 1990-08-31 1992-03-10 Texas Instruments Incorporated Monolithically realizable harmonic trapping circuit
JPH066111A (ja) 1992-06-18 1994-01-14 Mitsubishi Electric Corp 複合デュプレックスフィルタ
GB2271487B (en) 1992-10-09 1995-08-02 Maxon Systems Inc Single antenna transmitter/receiver
JPH06350307A (ja) 1993-06-03 1994-12-22 Fuji Elelctrochem Co Ltd 分波器
JPH07226607A (ja) 1994-02-10 1995-08-22 Hitachi Ltd 分波器、分波器モジュールおよび無線通信装置
JPH11312907A (ja) * 1997-12-18 1999-11-09 Matsushita Electric Ind Co Ltd 整合回路チップ、整合回路付きフィルタ、共用器、及び移動体通信機器
US5939939A (en) * 1998-02-27 1999-08-17 Motorola, Inc. Power combiner with harmonic selectivity
JP2001127663A (ja) 1999-10-29 2001-05-11 Ngk Spark Plug Co Ltd 静電気保護回路
JP2001313542A (ja) * 2000-04-28 2001-11-09 Oki Electric Ind Co Ltd 分波器
JP2001352271A (ja) 2000-06-09 2001-12-21 Hitachi Metals Ltd 高周波スイッチモジュール
US6577199B2 (en) * 2000-12-07 2003-06-10 Ericsson, Inc. Harmonic matching network for a saturated amplifier
TW486861B (en) 2001-07-04 2002-05-11 Ind Tech Res Inst Impedance matching circuit for a multi-band power amplifier
JP3900013B2 (ja) * 2001-07-30 2007-04-04 株式会社村田製作所 弾性表面波分波器、通信装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100617138B1 (ko) * 2004-12-02 2006-08-31 엘지전자 주식회사 모바일 스위치가 내장된 듀플렉서 모듈 및 이를 이용한이동 통신 단말기
KR101040398B1 (ko) * 2008-12-26 2011-06-09 다이요 유덴 가부시키가이샤 분파기, 분파기용 기판 및 전자 장치
KR20190013559A (ko) * 2017-07-31 2019-02-11 가부시키가이샤 무라타 세이사쿠쇼 분파기 및 프론트엔드 회로

Also Published As

Publication number Publication date
KR100598433B1 (ko) 2006-07-11
EP1432133B1 (en) 2010-07-21
CN1317793C (zh) 2007-05-23
ATE475226T1 (de) 2010-08-15
JP2004200941A (ja) 2004-07-15
EP1432133A1 (en) 2004-06-23
US20040119562A1 (en) 2004-06-24
DE60333431D1 (de) 2010-09-02
US6982612B2 (en) 2006-01-03
JP3972810B2 (ja) 2007-09-05
CN1508903A (zh) 2004-06-30

Similar Documents

Publication Publication Date Title
KR100598433B1 (ko) 듀플렉서 및 통신 장치
TWI420834B (zh) 分頻電路、高頻電路及高頻模組
US9503051B2 (en) High-frequency module having a matching element coupled to a connection unit
JP4000960B2 (ja) 分波器、通信装置
KR100906356B1 (ko) 하이 패스 필터
EP1675262B1 (en) Duplexer
EP1758247A2 (en) Duplexer having matching circuit
KR100482670B1 (ko) 탄성 표면파 분파기, 통신장치
US9602078B2 (en) High-frequency module having a matching element coupled to a connection unit
SG195523A1 (en) Filter module and duplexer module
JPH06350307A (ja) 分波器
WO2002054591A1 (fr) Filtre passe-bas haute frequence
KR100759737B1 (ko) 분파 필터 패키지
JP2003152590A (ja) アンテナスイッチモジュール
US20060164182A1 (en) Surface acoustic wave filter
JP4140033B2 (ja) 高周波部品
KR20220131671A (ko) 필터 장치 및 saw 필터
JP2001292075A (ja) 高周波スイッチ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130603

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150619

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160628

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170623

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190620

Year of fee payment: 14