KR20010067440A - 셀이 독립적으로 배치될 수 있는 컴퓨터 이용 설계 지원시스템 - Google Patents
셀이 독립적으로 배치될 수 있는 컴퓨터 이용 설계 지원시스템 Download PDFInfo
- Publication number
- KR20010067440A KR20010067440A KR1020000078499A KR20000078499A KR20010067440A KR 20010067440 A KR20010067440 A KR 20010067440A KR 1020000078499 A KR1020000078499 A KR 1020000078499A KR 20000078499 A KR20000078499 A KR 20000078499A KR 20010067440 A KR20010067440 A KR 20010067440A
- Authority
- KR
- South Korea
- Prior art keywords
- cell
- pattern
- logic
- ground
- patterns
- Prior art date
Links
- 238000011960 computer-aided design Methods 0.000 title description 34
- 238000000034 method Methods 0.000 claims description 33
- 239000004065 semiconductor Substances 0.000 claims description 18
- 238000013461 design Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000008707 rearrangement Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/90—Masterslice integrated circuits
- H10D84/903—Masterslice integrated circuits comprising field effect technology
- H10D84/907—CMOS gate arrays
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
Claims (20)
- 다수의 논리셀 패턴, 다수의 전원셀 패턴 및 다수의 접지셀 패턴을 저장하는 셀 라이브러리와,상기 다수의 논리셀 패턴 중에서 선택된 패턴과, 상기 다수의 전원셀 패턴 중에서 선택된 패턴 및 상기 다수의 접지셀 패턴 중에서 선택된 패턴을 배치 명령에 따라 개별적이며 독립적으로 셀 트랙상에 배치하는 배치 툴과,반도체 장치의 패턴을 형성하라는 배선 명령에 따라 상기 셀 트랙상에 배치된 상기 선택된 논리셀 패턴의 사이, 상기 선택된 전원셀 패턴의 사이 및 상기 선택된 접지셀 패턴의 사이를 접속하는 배선 툴을 포함하고,상기 반도체 장치의 논리 장치패턴은 상기 다수의 논리셀 패턴 중의 하나의 패턴, 상기 다수의 전원셀 패턴 중의 하나의 패턴 및 상기 다수의 접지셀 패턴 중의 하나의 패턴을 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 1항에 있어서,특정 논리 장치의 패턴은 상기 선택된 논리셀 패턴 중의 특정한 하나의 패턴, 상기 선택된 전원셀 패턴 중의 특정한 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 특정한 하나의 패턴을 포함하고,상기 특정한 논리셀 패턴, 상기 특정한 전원셀 패턴 및 상기 특정한 접지셀 패턴 중의 하나의 패턴이 상기 배치 툴에 의해 배치된 후, 다른 패턴이 상기 하나의 셀 패턴에 대해 상기 배치 툴에 의해 배치되고,상기 하나의 셀 패턴 및 상기 다른 셀 패턴은 자동적으로 접속되는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 1항에 있어서,상기 다수의 전원셀 패턴은 다수의 군으로 분류되고, 상기 다수의 접지셀 패턴은 다수의 군으로 분류되는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 3항에 있어서,상기 다수의 전원셀 패턴에 대한 상기 다수의 군은 셀 패턴의 높이, 전원선의 수 및 허용 전류치 중 적어도 하나가 서로 다르고,상기 다수의 접지셀 패턴에 대한 상기 다수의 군은 셀 패턴의 높이, 전원선의 수 및 허용 전류치 중 적어도 하나가 서로 다른 것을 특징을 하는 반도체 장치용 CAD 지원 시스템.
- 제 1 내지 제 4항 중 어느 한 항에 있어서, 상기 배치 툴은,논리셀 배치 명령에 따라 상기 셀 트랙의 어느 한쪽상에 상기 선택된 논리셀 패턴 각각을 배치하는 논리셀 툴과,전원셀 배치 명령에 따라 상기 셀 트랙의 어느 한쪽상에 상기 선택된 전원셀 패턴 각각을 배치하는 전원셀 툴과,접지셀 배치 명령에 따라 상기 셀 트랙의 어느 한쪽상에 상기 선택된 접지셀 패턴 각각을 배치하는 접지셀 툴을 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 5항에 있어서,소정의 논리 장치는 상기 선택된 논리셀 패턴 중의 소정의 하나의 패턴, 상기 선택된 전원셀 패턴 중의 소정의 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 소정의 하나의 패턴을 포함하고,상기 배치 툴은 상기 소정의 논리셀 패턴 및 상기 소정의 전원셀 패턴과 상기 소정의 접지셀 패턴 중의 하나가 유닛으로서 자동적으로 이동되도록 상기 셀 패턴 사이의 접속을 유지하는 동안에, 이동 명령에 따라 상기 소정의 논리장치 패턴을 변형시키는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 6항에 있어서,상기 이동 명령은 상기 소정의 논리셀 패턴 및 상기 소정의 전원셀 패턴에 관련되고,상기 논리셀 툴은 상기 소정의 논리셀 패턴을 상기 이동 명령에 따라 이동시키고,상기 전원셀 툴은 상기 소정의 전원셀 패턴을 상기 이동 명령에 따라 이동시키고,상기 접지셀 툴은 상기 소정의 논리셀 패턴과 상기 소정의 접지셀 패턴 사이의 접속을 유지하는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 제 6항에 있어서,상기 이동 명령은 상기 소정의 논리셀 패턴과 상기 소정의 접지셀 패턴에 관련되고,상기 논리셀 툴은 상기 소정의 논리셀 패턴을 상기 이동 명령에 따라 이동시키고,상기 접지셀 툴은 상기 소정의 접지셀 패턴을 상기 이동 명령에 따라 이동시키고,상기 전원셀 툴은 상기 소정의 논리셀 패턴과 상기 소정의 전원셀 패턴 사이의 접속을 유지하는 것을 특징으로 하는 반도체 장치용 CAD 지원 시스템.
- 반도체 장치용 CAD 지원 방법에 있어서,다수의 논리셀 패턴, 다수의 전원셀 패턴 및 다수의 접지셀 패턴을 저장하는 셀 라이브러리를 제공하는 단계와,상기 다수의 논리셀 패턴 중에서 선택된 패턴, 상기 다수의 전원셀 패턴 중에서 선택된 패턴 및 상기 다수의 접지셀 패턴 중에서 선택된 패턴을 배치 명령에 따라 개별적이며 독립적으로 셀 트랙상에 배치하는 단계와,상기 반도체 장치의 패턴을 형성하라는 배선 명령에 따라 상기 셀 트랙상에배치된 상기 선택된 논리셀 패턴의 사이, 상기 선택된 전원셀 패턴의 사이 및 상기 선택된 접지셀 패턴의 사이를 접속하는 단계를 포함하고,상기 반도체 장치의 논리 장치는 상기 다수의 논리셀 패턴 중의 하나의 패턴, 상기 다수의 전원셀 패턴 중의 하나의 패턴 및 상기 다수의 접지셀 패턴 중의 하나의 패턴을 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 9항에 있어서,특정 논리 장치의 패턴은 상기 선택된 논리셀 패턴 중의 특정한 하나의 패턴, 상기 선택된 전원셀 패턴 중의 특정한 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 하나의 패턴을 포함하고,상기 특정한 논리셀 패턴, 상기 특정한 전원셀 패턴 및 상기 특정한 접지셀 패턴 중의 하나의 패턴이 상기 배치 툴에 의해 배치된 후, 상기 다른 패턴이 상기 하나의 셀 패턴에 대해 상기 배치 툴에 의해 배치되고,상기 배치단계는 상기 하나의 셀 패턴 및 다른 셀 패턴을 자동적으로 접속하는 단계를 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 9항에 있어서,상기 다수의 전원셀 패턴은 다수의 군으로 분류되고, 상기 다수의 접지셀 패턴은 다수의 군으로 분류되는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 11항에 있어서,상기 다수의 전원셀 패턴에 대한 상기 다수의 군은 셀 패턴의 높이, 전원선의 수 및 허용 전류치 중 적어도 하나가 서로 다르고,상기 다수의 접지셀 패턴에 대한 상기 다수의 군은 셀 패턴의 높이, 전원선의 수 및 허용 전류치 중 적어도 하나가 서로 다른 것을 특징을 하는 반도체 장치용 CAD 지원 방법.
- 제 9 내지 12항 중 어느 한 항에 있어서, 상기 배치단계는,논리셀 배치 명령에 따라 논리셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 논리셀 패턴 각각을 배치하는 단계와,전원셀 배치 명령에 따라 전원셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 전원셀 패턴 각각을 배치하는 단계와,접지셀 배치 명령에 따라 접지 셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 접지셀 패턴 각각을 배치하는 단계를 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 13항에 있어서,소정의 논리 장치는 상기 선택된 논리셀 패턴 중의 소정의 하나의 패턴, 상기 선택된 전원셀 패턴 중의 소정의 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 소정의 하나의 패턴을 포함하고,상기 방법은 상기 소정의 논리셀 패턴 및 상기 소정의 전원셀 패턴과 상기 소정의 접지셀 패턴 중의 하나가 유닛으로서 자동적으로 이동되도록 상기 셀 패턴 사이의 접속을 유지하는 동안에, 이동 명령에 따라 상기 소정의 논리장치 패턴을 변형시키는 단계를 더 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 14항에 있어서,상기 이동 명령은 상기 소정의 논리셀 패턴 및 상기 소정의 전원셀 패턴에 관련되고,상기 변형단계는,상기 소정의 논리셀 패턴을 상기 이동 명령에 따라 이동시키는 단계와,상기 소정의 전원셀 패턴을 상기 이동 명령에 따라 이동시키는 단계와,상기 소정의 논리셀 패턴과 상기 소정의 접지셀 패턴 사이의 접속을 유지하는 단계를 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 제 14항에 있어서,상기 이동 명령은 상기 소정의 논리셀 패턴과 상기 소정의 접지셀 패턴에 관련되고,상기 변형단계는,상기 소정의 논리셀 패턴을 상기 이동 명령에 따라 이동시키는 단계와,상기 소정의 접지셀 패턴을 상기 이동 명령에 따라 이동시키는 단계와,상기 소정의 논리셀 패턴과 상기 소정의 전원셀 패턴 사이의 접속을 유지하는 단계를 포함하는 것을 특징으로 하는 반도체 장치용 CAD 지원 방법.
- 다수의 논리셀 패턴, 다수의 전원셀 패턴 및 다수의 접지셀 패턴을 포함하는 셀 라이브러리를 저장하는 것으로서, 반도체 장치의 논리 장치 패턴이 상기 다수의 논리셀 패턴 중의 하나의 패턴, 상기 다수의 전원셀 패턴 중의 하나의 패턴 및 상기 다수의 접지셀 패턴 중의 하나의 패턴을 포함하며, 방법에 대한 프로그램이 저장되어 있는 기록매체에 있어서, 상기 방법은,상기 다수의 논리셀 패턴 중에서 선택된 패턴, 상기 다수의 전원셀 패턴 중에서 선택된 패턴 및 상기 다수의 접지셀 패턴 중에서 선택된 패턴을 배치 명령에 따라 개별적이며 독립적으로 셀 트랙상에 배치하는 단계와,상기 반도체 장치의 패턴을 형성하라는 배선 명령에 따라 상기 셀 트랙상에 배치된 상기 선택된 논리셀 패턴의 사이, 상기 선택된 전원셀 패턴의 사이 및 상기 선택된 접지셀 패턴의 사이를 접속하는 단계를 포함하는 것을 특징으로 하는 기록 매체.
- 제 17항에 있어서,특정 논리 장치의 패턴은 상기 선택된 논리셀 패턴 중의 특정한 하나의 패턴, 상기 선택된 전원셀 패턴 중의 특정한 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 하나의 패턴을 포함하고,상기 특정한 논리셀 패턴, 상기 특정한 전원셀 패턴 및 상기 특정한 접지셀 패턴 중의 하나의 패턴이 상기 배치 툴에 의해 배치된 후, 다른 패턴이 상기 하나의 셀 패턴에 대해 상기 배치 툴에 의해 배치되고,상기 배치방법은 상기 하나의 셀 패턴 및 상기 다른 셀 패턴을 자동적으로 접속하는 단계를 포함하는 것을 특징으로 하는 기록 매체.
- 제 17항 또는 제 18항에 있어서, 상기 배치방법은,논리셀 배치 명령에 따라 논리셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 논리셀 패턴 각각을 배치하는 단계와,전원셀 배치 명령에 따라 전원셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 전원셀 패턴 각각을 배치하는 단계와,접지셀 배치 명령에 따라 접지셀 툴에 의해 상기 셀 트랙의 어느 한쪽상에 상기 선택된 접지셀 패턴 각각을 배치하는 단계를 포함하는 것을 특징으로 하는 기록 매체.
- 제 17항 또는 18항에 있어서,소정의 논리 장치는 상기 선택된 논리셀 패턴 중의 소정의 하나의 패턴, 상기 선택된 전원셀 패턴 중의 소정의 하나의 패턴 및 상기 선택된 접지셀 패턴 중의 소정의 하나의 패턴을 포함하고,상기 방법은 상기 소정의 논리셀 패턴 및 상기 소정의 전원셀 패턴과 상기소정의 접지셀 패턴 중의 하나가 유닛으로서 자동적으로 이동되도록 상기 셀 패턴 사이의 접속을 유지하는 동안에, 이동 명령에 따라 상기 소정의 논리장치 패턴을 변형시키는 단계를 더 포함하는 것을 특징으로 하는 기록 매체.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP36334299A JP3372918B2 (ja) | 1999-12-21 | 1999-12-21 | 設計支援システム及びセル配置方法 |
JP?11-363342? | 1999-12-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010067440A true KR20010067440A (ko) | 2001-07-12 |
KR100436603B1 KR100436603B1 (ko) | 2004-06-22 |
Family
ID=18479092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0078499A KR100436603B1 (ko) | 1999-12-21 | 2000-12-19 | 셀이 독립적으로 배치될 수 있는 컴퓨터 이용 설계 지원시스템 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6643835B2 (ko) |
EP (1) | EP1111522A3 (ko) |
JP (1) | JP3372918B2 (ko) |
KR (1) | KR100436603B1 (ko) |
CN (1) | CN1300992A (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10159699A1 (de) * | 2001-12-05 | 2003-06-26 | Infineon Technologies Ag | Verfahren zur Herstellung einer integrierten Halbleiterschaltung |
JP4320413B2 (ja) * | 2002-09-11 | 2009-08-26 | 日本電気株式会社 | 半導体集積回路およびレイアウト設計装置 |
US7024649B2 (en) * | 2003-02-14 | 2006-04-04 | Iwatt | Multi-output power supply design system |
CN100365634C (zh) * | 2003-11-13 | 2008-01-30 | 英业达股份有限公司 | 布线资料转换辅助生成系统及其方法 |
JP4294647B2 (ja) * | 2004-02-05 | 2009-07-15 | パナソニック株式会社 | プリント基板設計装置とcadシステム |
CN100507924C (zh) * | 2004-06-09 | 2009-07-01 | 联华电子股份有限公司 | 具有可程序化输出入电路的芯片及在芯片上实现电路布局的方法 |
DE102004038063A1 (de) * | 2004-07-30 | 2006-03-23 | Infineon Technologies Ag | Verfahren zur Herstellung einer Standardzellenanordnung und eine Vorrichtung zur Durchführung des Verfahrens |
US7536664B2 (en) * | 2004-08-12 | 2009-05-19 | International Business Machines Corporation | Physical design system and method |
JP4983068B2 (ja) * | 2006-03-30 | 2012-07-25 | 富士通株式会社 | 半導体装置の設計支援装置、半導体装置の設計支援方法及び半導体装置の設計支援プログラム |
CN100590625C (zh) * | 2006-11-29 | 2010-02-17 | 上海华虹Nec电子有限公司 | 一种半导体器件模拟仿真中的预设模式建立方法 |
WO2009095034A1 (de) * | 2008-01-31 | 2009-08-06 | Siemens Aktiengesellschaft | Verfahren und system zur qualifizierung von cad objekten |
US8762904B2 (en) | 2012-03-28 | 2014-06-24 | Synopsys, Inc. | Optimizing logic synthesis for environmental insensitivity |
US9117052B1 (en) * | 2012-04-12 | 2015-08-25 | Cadence Design Systems, Inc. | Methods, systems, and articles of manufacture for interactively implementing physical electronic designs with track patterns |
WO2023286506A1 (ja) * | 2021-07-16 | 2023-01-19 | ローム株式会社 | I/o回路、半導体装置、セルライブラリ、半導体装置の回路設計方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02185056A (ja) * | 1989-01-12 | 1990-07-19 | Fujitsu Ltd | 半導体集積回路のセル自動配置方法 |
JPH0575019A (ja) * | 1991-09-18 | 1993-03-26 | Fujitsu Ltd | 半導体集積回路及びその設計方法 |
JPH0685062A (ja) | 1992-09-04 | 1994-03-25 | Fujitsu Ltd | セルベースレイアウト設計方法 |
US5483461A (en) * | 1993-06-10 | 1996-01-09 | Arcsys, Inc. | Routing algorithm method for standard-cell and gate-array integrated circuit design |
JPH0714926A (ja) * | 1993-06-17 | 1995-01-17 | Fujitsu Ltd | 半導体装置のセル配置方法 |
US5566080A (en) * | 1993-09-07 | 1996-10-15 | Fujitsu Limited | Method and apparatus for designing semiconductor device |
KR960011866A (ko) * | 1994-09-26 | 1996-04-20 | 이헌조 | 광디스크 재생기의 재생위치 기억 및 소거방법 |
US5623420A (en) * | 1994-11-16 | 1997-04-22 | Sun Microsystems, Inc. | Method and apparatus to distribute spare cells within a standard cell region of an integrated circuit |
JP2912174B2 (ja) | 1994-12-27 | 1999-06-28 | 日本電気株式会社 | ライブラリ群及びそれを用いた半導体集積回路 |
US5923569A (en) | 1995-10-17 | 1999-07-13 | Matsushita Electric Industrial Co., Ltd. | Method for designing layout of semiconductor integrated circuit semiconductor integrated circuit obtained by the same method and method for verifying timing thereof |
JP3369382B2 (ja) | 1995-12-11 | 2003-01-20 | 東芝マイクロエレクトロニクス株式会社 | 半導体装置 |
US5808900A (en) * | 1996-04-30 | 1998-09-15 | Lsi Logic Corporation | Memory having direct strap connection to power supply |
US6335640B1 (en) * | 1997-03-11 | 2002-01-01 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor integrated circuit device with its layout designed by the cell base method |
JP4014708B2 (ja) | 1997-08-21 | 2007-11-28 | 株式会社ルネサステクノロジ | 半導体集積回路装置の設計方法 |
KR100351019B1 (ko) | 1998-04-23 | 2002-08-30 | 마쯔시다덴기산교 가부시키가이샤 | 전원 공급 회로 및 반도체 칩 설계 방법 |
JP2000349161A (ja) * | 1999-06-08 | 2000-12-15 | Fujitsu Ltd | 電源配線設計方法、電源配線設計装置、及び、記録媒体 |
US6446245B1 (en) * | 2000-01-05 | 2002-09-03 | Sun Microsystems, Inc. | Method and apparatus for performing power routing in ASIC design |
-
1999
- 1999-12-21 JP JP36334299A patent/JP3372918B2/ja not_active Expired - Fee Related
-
2000
- 2000-12-05 US US09/729,198 patent/US6643835B2/en not_active Expired - Fee Related
- 2000-12-19 CN CN00135743A patent/CN1300992A/zh active Pending
- 2000-12-19 KR KR10-2000-0078499A patent/KR100436603B1/ko not_active IP Right Cessation
- 2000-12-21 EP EP00128107A patent/EP1111522A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
US20010004762A1 (en) | 2001-06-21 |
KR100436603B1 (ko) | 2004-06-22 |
US6643835B2 (en) | 2003-11-04 |
EP1111522A2 (en) | 2001-06-27 |
JP2001176980A (ja) | 2001-06-29 |
JP3372918B2 (ja) | 2003-02-04 |
EP1111522A3 (en) | 2003-05-21 |
CN1300992A (zh) | 2001-06-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100436603B1 (ko) | 셀이 독립적으로 배치될 수 있는 컴퓨터 이용 설계 지원시스템 | |
US4636965A (en) | Routing method in computer-aided-customization of universal arrays and resulting integrated circuit | |
US5418733A (en) | Floor-planning apparatus for hierarchical design of LSI | |
US5331572A (en) | Integrated circuit and layout system therefor | |
KR970008535B1 (ko) | 배치요소 배치설계 시스템 | |
US5200677A (en) | Method and apparatus for controlling positioning means | |
US6170079B1 (en) | Power supply circuit diagram design system | |
US7530038B2 (en) | Method and placement tool for designing the layout of an electronic circuit | |
JP2002190572A (ja) | 半導体装置、レイアウトデータ設計装置、及び記録媒体 | |
US7397256B2 (en) | Automatic design method for semiconductor device | |
US5576969A (en) | IC comprising functional blocks for which a mask pattern is patterned according to connection and placement data | |
JP3119631B2 (ja) | 半導体集積回路装置及びその設計方法 | |
JPH0794587A (ja) | 半導体装置、半導体設計方法及びその設計装置 | |
JP3071617B2 (ja) | 半導体設計方法及び半導体設計装置 | |
JP2569927B2 (ja) | 自動組立機の部品実装順序決定処理方法 | |
US6996795B2 (en) | Data processing in digital systems | |
JP2000207438A (ja) | プリント配線板設計支援装置 | |
EP1265163A1 (en) | Method and apparatus for logic layout with controlled placement of structured cells | |
JP2580982B2 (ja) | Lsi電源配線レイアウトシステム | |
JP2557368B2 (ja) | 配線基板設計支援方法 | |
US20040060027A1 (en) | Process layout of buffer modules in integrated circuits | |
JP2967796B2 (ja) | 半導体集積回路のレイアウト設計方法 | |
JPH0544706B2 (ko) | ||
JPH0877237A (ja) | Lsi設計装置及びlsi設計方法 | |
JPH0575019A (ja) | 半導体集積回路及びその設計方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20001219 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20030221 Patent event code: PE09021S01D |
|
N231 | Notification of change of applicant | ||
PN2301 | Change of applicant |
Patent event date: 20030222 Comment text: Notification of Change of Applicant Patent event code: PN23011R01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20031010 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20040409 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20040609 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20040610 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20080510 |