KR20000049103A - 디지탈 변조 방법, 디지탈 변조 회로, 디지탈 복조 방법 및 디지탈 복조 회로 - Google Patents
디지탈 변조 방법, 디지탈 변조 회로, 디지탈 복조 방법 및 디지탈 복조 회로 Download PDFInfo
- Publication number
- KR20000049103A KR20000049103A KR1019990703183A KR19997003183A KR20000049103A KR 20000049103 A KR20000049103 A KR 20000049103A KR 1019990703183 A KR1019990703183 A KR 1019990703183A KR 19997003183 A KR19997003183 A KR 19997003183A KR 20000049103 A KR20000049103 A KR 20000049103A
- Authority
- KR
- South Korea
- Prior art keywords
- bits
- data
- block
- conversion
- modulation
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/14—Conversion to or from non-weighted codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/31—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining coding for error detection or correction and efficient use of the spectrum
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
입력 블럭(변환 전)의 선두에 복수 종류의 t비트의 초기 데이타를 각각 다중하여 복수 종류의 다중화 블럭을 생성하고, 상기 다중화 블럭의 각각에 대해 선두의 t비트와 그 직후의 t비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t비트를 치환하고, 상기 치환 후의 t비트와 그 직후의 t비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t비트를 치환하고, 이하 마찬가지로 컨볼루션 처리를 실행하고, 상기 컨볼루션 처리에 따라 생성되는 복수 종류의 변환 후 블럭의 직류 성분을 각각 연산하여 각 직류 성분의 절대치의 크기를 상호 비교하여 최소의 변환 후 블럭을 선택하여 외부로 출력하는 디지탈 변조 방법.
Description
2치의 데이타 계열은, 적당한 기록 신호파형열로 변조되어 기록 매체에 기록된다. 예를 들면, 2치의 데이타 계열은 RLL 부호화되고, 또한 NRZI 변조되어 기록 매체에 기록된다. 이에 따라, 기록 밀도를 높일 수 있다. 2치의 데이타 계열은, 그대로 NRZ 변조 또는 NRZI 변조하여 기록 매체에 기록하는 경우도 있다.
RLL 부호화에서는, 입력된 데이타열로부터 m 비트의 데이타어가 순서대로 추출되고, 각 데이타어가 각각 n 비트의 부호어로 변환된다. 이 변환에서는, NRZl 변조 후의 기록 신호의 극성 반전 간격의 최소치 Tmin을 크게 하고, 또한 최대치 Tmax를 작게 하기 위한 제약이 부과된다. 즉, RLL 부호화 후의 코드열에서, 비트「1」과 비트 「1」사이에 존재하는 비트「0」의 갯수를, d 개이상으로 또는 k 개이하로 한다는 제약이 부과된다. 이 제약을 만족하도록 변환된 RLL 부호는 (d, k:m, n) RLL 부호라고 칭해진다.
NRZI 변조에서는, RLL 부호가 비트 「1」로 반전되고, 비트 「0」으로 반전하지 않은 변조가 행해진다. 이에 따라, NRZI 변조 후의 기록 신호에서의 비트 반전 간격은, NRZI 변조전의 RLL 부호에서의 비트 반전 간격보다도 커진다. 이 때문에, NRZI 변조전의 RLL 부호를 기록 매체에 기록하여 재생시키는 경우와 비교하여, NRZI 변조 후의 기록 신호를 기록 매체에 기록하여 재생하는 경우가, 재생 신호에서의 파형 왜곡이 저감되고, 그 결과 판독 에러가 저감된다. 또한, 같은 정도의 판독 에러가 허용되는 경우는, NRZI 변조 후의 기록 신호를 기록 매체에 기록하는 경우가, NRZI 변조 전의 기록 신호를 기록 매체에 기록하는 경우보다도, 기록 밀도를 높일 수 있다.
기록 신호 파형열에는, 하기의 점이 바람직하다.
(1) 기록 신호의 극성 반전 간격의 최소치 Tmin
Tmin은, 「d+1」과 검출창폭 Tw와의 곱으로 구한다. 기록 밀도를 높이면 기록 신호의 반전 간격이 작아져, 재생 신호가 파형 간섭에 의해 왜곡되기 쉬워진다. 또한, 그 결과, 판독 에러를 생기게 하기 쉬워진다. 기록 밀도가 높은 기록 매체를 판독할 때의 파형 왜곡을 저감시켜, 판독 에러를 저감하기 위해서는, Tmin은 큰 것이 바람직하다.
(2) 기록 신호의 극성 반전 간격의 최대치 Tmax
Tmax는, 「k+1」과 검출창폭 Tw와의 곱으로 구한다. 극성이 반전하지 않는 동안에는 재생 펄스를 얻을 수 없다. 이 때문에, 클럭을 재생 펄스로부터 직접적으로 발생시킬 수 없고, 클럭이 부정확하게 되기 쉽다. 또한, 극성 반전 간격이 길어지면, 직류 성분의 변동이 커지고, 따라서 Tmax는 작은 편이 바람직하다.
(3) 직류 성분 또는 정주파 성분
기록 장치 및 재생 장치는, 교류 결합 소자를 구비하고 있다. 이 때문에, 기록 신호가 직류 성분을 갖으면, 교류 결합 소자에서 기록 신호 파형이 왜곡되기 때문에, 바람직하지 못하다. 또한, 이 기록시에 없어진 직류 성분을, 재생시에 부활시킬 수 없다. 이 때문에, 직류 성분이나 저주파 성분은 적은 쪽이 바람직하다.
기록 신호중의 직류 성분이나 저주파 성분의 평가에는, DSV(Digital Sum Value)가 이용된다. DSV는, 비트 「1」의 값을 「+ 1」, 비트「0」의 값을 「-1」로 하여, 기록 신호의 파형열의 개시 시점으로부터의 누적치를 구한 것이다. 이 DSV의 절대치가 적으면, 직류 성분 또는 저주파 성분은 적다. 또한, 각 부호중의 직류 성분이나 저주파 성분의 평가에는, CDS(Codeword Digital Sum)가 이용된다. CDS는 각 부호어 내에서의 DSV이고, 이 CDS가 작으면, 상기 부호어의 직류 성분 또는 저주파 성분도 작다.
(4) 검출 창폭 Tw
검출 창폭 Tw는, (m/n)T로 주어지고, 재생 비트의 검출에 사용할 수 있는 시간, 즉 분해능을 나타낸다. 또한, 검출 창폭 Tw는 파형 간섭이나 잡음등에 기인하는 재생 신호의 위상 변동에 따른 허용 능력을 나타내고 있고, 큰 쪽이 바람직하다.
(5) 구속 길이 Lc.
Tmin, Tmax, DSV를 개선하기 위해, 전후의 부호어를 참조하여 부호화를 행하는 경우가 있다. 그 때에 참조되는 전후의 부호어의 길이를 구속 길이 Lc로 칭한다. 이 Lc가 클수록 에러의 전파가 커지고, 회로 구성도 복잡해지므로, Lc는 작은 쪽이 바람직하다.
그런데, 특개소52-128024호 공보에는, NRZI 변조 후의 기록 신호의 Tmin을 크게 하고, Tmax를 작게 하는 기술이 개시되고 있다. 이 공보에서는, 입력되는 데이타열로부터 2비트의 dataword를 순서대로 추출하여 각각 3비트의 codeword로 변환시키는 RLL 부호화에 의해, (1, 7 ; 2, 3) RLL 부호가 생성된다. 이 생성된 RLL 부호의 코드열이 NRZI 변조된다. 또한, d=1의 제약을 만족할 수 없는 경우에는, (1, 7 : 4, 6) RLL 부호가 생성된다.
또한, 특공평1-27510호 공보에는, NRZI 변조 후의 기록 신호의 직류 성분을 저감하도록 부호 변환(RLL 부호화)하는 기술로서, NRZI 변조 후의 기록 신호의 Tmin이 작아지지 않도록 부호 변환하는 기술이 개시되고 있다. 이 공보에서는, 부호 변환 후의 코드열로부터 n 비트씩의 블럭이 순서대로 추출되고, 인접하는 각 블럭사이에 각각 복수 비트의 용장 비트가 삽입된다. 이 용장 비트 삽입 후의 코드열이 NRZI 변조 회로로 공급된다. 여기서, 용장 비트는, 상기 용장 비트가 삽입되는 블럭사이에서의 부호 반전의 필요 여부와, 직전의 블럭의 말미 부분의 상태에 기초하여 선택된다. 즉, NRZI 변조 후의 기록 신호의 직류 성분이 저감되고, 또한 Tmin이 적어지지 않도록 선택된다.
또한, 특공평5-34747호 공보에는 데이타열을 RLL 부호로 변환하는 변환 규칙을 데이타 계열의 열에 따라 조정함으로써, Tmin이 1.5T, Tmax가 4.5T, Lc가 5T가 되는 부호 변환 방법이 개시되고 있다.
특공평4-77991호 공보에는, NRZI 변조 후의 기록 신호의 직류 성분을 저감시키고, 또한 Tmin을 크게 하는 기술이 개시되고 있다. 이 공보에서는, 입력되는 데이타열로부터 8비트의 dataword가 순서대로 추출되어, 각 dataword가 각각 14비트의 codeword로 변환된다. 이 변환은, 변환 후의 코드열에서, 비트 「1」과 비트「1」 사이에 존재하는 비트 「0」의 갯수가 하나이상이고 또한 8개이상이 되도록 행해진다. 또한, 8비트의 dataword를 14비트의 codeword로 변환하기 위한 테이블은 2개 준비되어 있고, 직전에 변환된 codeword의 말미에서의 DSV에 기초하여, 어느 한쪽 테이블의 codeword가 선택된다. 즉, NRZI 변조 후의 기록 신호의 직류 성분이 저감되도록 선택된다.
또한, 특개평6-311042호 공보에는, NRZI 변조 후의 기록 신호의 직류 성분을 충분히 저감시킴과 동시에, Tmin을 크게 함에 따라 기록 밀도 DR(Density Ratio)를 향상시키는 기술이 개시되고 있다. 이 공보에서는, 입력되는 데이타열로부터 8비트의 dataword가 순서대로 추출되어, 각 dataword는 각각 17비트의 codeword로 변환된다. 이 변환은, 변환 후의 코드열에서 비트 「1」과 비트「1」 사이에 존재하는 비트 「0」의 갯수가 2개이상이고 또한 9개이하가 되도록 행해진다.
상술된 17비트의 codeword는, 8비트의 dataword에 대응하는 15비트의 code에, 2비트의 용장 비트를 부가함으로써 얻을 수 있다. 상술된 특개평6-311042호 공보에서는, 8비트의 dataword를 15비트의 code에 대응시키는 테이블이 2종류 준비되어 있고, 또한 2비트의 용장 비트가 3종류 준비되어 있다. 이 2종류의 테이블과 3종류의 용장 비트를 조합하여 얻을 수 있는 6종류의 codeword 중에서, 직전에 변환된 데이타의 말미에서의 DSV에 기초하여 선택된 17비트의 codeword에 의해, 상기 8비트의 dataword가 치환된다. 즉, NRZI 변조 후의 기록 신호의 직류 성분이 저감되도록 선택된 17비트의 codeword에 의해, 상기 8비트의 dataword가 치환된다.
상술된 각 공보에 개시되는 기술에서는, 기록 신호의 직류 성분 또는 저주파성분을 억압하기 위해, 용장 비트를 부가하거나, 복수의 변환 테이블을 준비해 두어 입력 데이타어등에 따라 알맞은 변환 테이블을 선택하는 기법이 이용되고 있다. 이 때문에, 상기 「d」나 「k」에 관한 제한이 완화되어, 그 결과 Tmin이 작아지거나, Tmax가 커지기도 하는 결점이 생긴다. 또한, 부호어의 비트수가 커지는 결과, Tw는 작아져 최소 분해능이 작아진다는 결점도 생긴다.
그러므로, 본 발명의 주된 목적은, 기록 신호의 직류 성분이나 저주파 성분을 충분히 억압할 수 있는 디지탈 변조 회로, 디지탈 변조 방법, 디지탈 복조 회로 및 디지탈 복조 방법을 제공하는 것이다.
본 발명의 다른 목적은, Tmin이 작아지거나 Tmax가 커지거나 하지 않도록 하면서 기록 신호의 직류 성분이나 저주파 성분을 충분히 억압할 수 있는 디지탈 변조 회로, 디지탈 변조 방법, 디지탈 복조 회로 및 디지탈 복조 방법을 제공하는 것이다.
또한, 본 발명의 다른 목적은, 기록 신호의 직류 성분이나 저주파 성분을 충분히 억압하면서 Tw를 크게 하여 분해능을 향상시킬 수 있는 디지탈 변조 회로, 디지탈 변조 방법, 디지탈 복조 회로 및 디지탈 복조 방법을 제공하는 것이다.
또한, 본 발명의 또 다른 목적은, 재생 에러를 작게 하는 것, 또한 재생 에러의 전파를 작게 할 수 있는 디지탈 변조 회로, 디지탈 변조 방법, 디지탈 복조 회로 및 디지탈 복조 방법을 제공하는 것이다.
본 발명은 디지탈 변조 회로, 디지탈 변조 방법, 디지탈 복조 회로 및 디지탈 복조 방법에 관한 것이다. 보다 특정적으로는, 본 발명은 미지의 데이타열을 기록 매체에 기록하기 위해 기록 신호파형열로 변조하는 디지탈 변조 회로 및 디지탈 변조 방법과, 신호파형열을 데이타 계열로 복조하는 디지탈 복조 회로 및 디지탈 복조 방법에 관한 것이다.
도 1A 및 도 1B는 본 발명의 개념을 설명하기 위한 도면.
도 2A 및 도 2B는 도 1A 및 도 1B에 도시된 컨볼루션 처리에 따른 변환과 그 역변환을 설명하기 위한 도면.
도 3은 변환 테이블을 이용하여 데이타의 변환과 역변환을 하는 예를 나타내는 도면.
도 4A 및 도 4B는 본 발명의 일 실시 형태의 개략 블럭도.
도 5A 내지 도 5D는 컨볼루션 처리에 따른 초기 데이타를 입력 블럭 중에 분산하는 예를 나타내는 도면.
도 6은 본 발명의 다른 실시 형태의 변조기의 블럭도.
도 7은 변조기의 다른 구체예를 나타내는 블럭도.
도 8은 본 발명의 일실시 형태에서의 복조기의 블럭도.
도 9는 변조기의 다른 구체예를 나타내는 블럭도.
도 10은 변조기의 또 다른 구체예를 나타내는 블럭도.
도 11은 복조기의 다른 구체예를 나타내는 도면.
도 12는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D와 마찬가지로 분산시켜 80바이트의 입력 블럭에 부가한 경우에 대해, (2, 7 : 1, 2) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 13은 마찬가지로 (1, 7 : 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도.
제 14는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D와 마찬가지로 분산시켜 40바이트의 입력 블럭에 부가한 경우에 대해, (1, 7 : 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 15는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D와 마찬가지로 분산시켜 80바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 행하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 16은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D와 마찬가지로 분산시켜 160바이트의 입력 블럭에 부가한 경우에 대해, (2, 9 : 8, 15) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 17은 마찬가지로 (1, 7 ; 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 18은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 40바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 19는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 160바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 행하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도.
도 20은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 8비트인 초기 데이타 Tj를 80바이트의 입력 블럭에 부가하여 (2, 7 ; 1, 2) RLL 변조를 행한 경우와, (1, 7 ; 2, 3) RLL 변조를 행한 경우에 대해, 횡축을 데이타 비트 주파수 fb에서 규격화하여 고역 성분의 억압 효과를 나타내는 특성도.
<발명을 실시하기 위한 최량의 형태>
도 1A 및 도 1B는 본 발명의 개념을 설명하기 위한 도면이다.
본 발명에서는, 도 1A에 도시되는 j 종류 초기 데이타 다중기(1)에 의해 초기 교환 데이타가 다중된 변환전의 데이타 시퀀스 A가 도 1B에 도시되는 데이타 시퀀스 변환기(2)에 제공되어 컨볼루션 처리가 행해지고, 도 1A에 도시되는 변환 후의 데이타 시퀀스 B가 생성되고, 디지탈 인코더(3)에 의해 원하는 기록파형열이 생성된다. 그 때에는, 직류 성분 측정기(4)에 의해 미리 기록 파형열 중 DC 성분(DSV의 절대치)이 최소가 되는 초기 데이타의 선택 정보가 데이타 시퀀스 변환기(2)에 주어지고, 그러므로 직류 성분이 최소가 되는 기록 블럭이 출력된다.
도 2A 및 도 2B는 도 1A 및 도 1B에 도시된 컨볼루션 처리에 따른 변환과 그 역변환을 설명하기 위한 도면이다. 도 2A에서, 각 데이타 DO∼DU-1은 각각 t 비트로 이루어지는 데이타이다. 여기서, t 비트는 RLL 변조의 단위인 m 비트와 같아도 좋고, 같지 않아도 좋고, 또한 RLL 변조를 하지 않은 경우라도 좋다.
데이타 변환시에는, 각 1블럭의 데이타의 선두에, j 종류의 초기 데이타(변환번호 Tj)가 제1 대입 수단(31)에 의해 대입되어 다중되고, j 종류의 변환전 블럭 데이타가 생성된다. 이 j 종류의 변환전 블럭 데이타가 제2 대입 수단(32)에 의해서 제1 연산 수단(33)에 대입되고, 초기 데이타 Tj를 제외한 선두의 부호 변조 단위로부터 순서대로, 변환 대상의 전류 부호 변조 단위와 상기 전류 부호 변조 단위 직전의 부호 변조 단위(초기 데이타 또는 변환이 끝난 부호 변조 단위)와의 배타적 논리합이 제1 연산 수단(33)에 의해 연산되고, 제2 연산 수단(34)에 의해 상기 전류 부호 변조 단위로 치환된다(컨볼루션 처리). 그리고, 제2 연산 수단(34)은, 컨볼루션 연산 결과를 다음 컨볼루션 연산을 위한 선행 변수에 설정하는 처리도 실행한다.
이에 따라, j 종류의 변환 후 블럭 데이타가 생성된다. 즉, j 종류의 변환전 블럭 데이타(다중화 블럭)의 각각에 대해 우선, 선두의 부호 변조 단위 DO와 초기 데이타 Tj의 mod2의 연산에 의해, 초기 데이타를 제외한 선두의 부호 변조 단위의 변환 데이타 D'O가 생성되고, 이것이 DO로 치환된다. 이어서, 상술된 변환이 끝난 부호 변조 단위의 데이타 D'O와 다음 부호 변조 단위 D1의 mod2의 연산에 의해, 다음 변환 후 데이타 D'1이 마찬가지로 생성되어, 이것이 Di로 치환된다. 이하, 마찬가지로, 상기 블럭의 최종의 부호 변조 단위까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 반복된다.
바꾸어 말하면, j 종류의 변환전 블럭 데이타(다중화 블럭) 각각에 대해, 상기 변환전 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 상기 연산 결과에 따라 상기 직후의 t 비트가 치환되고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어, 상기 연산 결과에 따라 상기 직후의 t 비트가 치환되고, 이하 마찬가지로 함으로써 상기 변환전 블럭 데이타의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리가 실행됨에 따라 각 변환전 블럭 데이타(다중화 블럭)로부터 각각 변환 후 블럭 데이타가 생성된다.
데이타 역변환시에는, 도 2B에 도시된 바와 같이 역변환전 블럭 데이타의 선두의 복조 부호 단위(변환 번호 Tj)를 제외한 복조 부호 단위로부터 순서대로, 역변환 대상의 전류 복조 부호 단위와, 상기 전류 복조 부호 단위 직전의 복조 부호 단위(초기 데이타 또는 역변환전의 복조 부호 단위)와의 배타적 논리합이 연산되어, 상기 전류 복조 부호 단위로 치환된다(컨볼루션 처리). 이에 따라, 역변환 후 블럭 데이타가 생성된다. 즉, 우선 선두의 복조 부호 단위 D'O와 초기 데이타 Tj의 mod2의 연산에 따라 역변환 후 데이타 DO가 생성되고, 이것이 D'O로 치환된다. 이어서, 상기 D'O(역변환 전의 복조 부호 단위)와 다음 복조 부호 단위 D'1과의 mod2의 연산에 따라, 다음 역변환 후 데이타 D1이 마찬가지로 생성되고, 이것이 D'1로 치환된다. 이하, 마찬가지로 하여 상기 블럭의 최종의 복조 부호 단위까지 처리가 반복된다.
바꾸어 말하면, 데이타 역변환에 기여되는 입력 블럭(도 2B의 「역변환전」)의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어, 상기 연산 결과에 따라 선두의 t 비트가 치환되고, 상기 직후의 t 비트와 상기 직후의 t 비트 직후의 t 비트의 배타적 논리합이 연산되어 상기 연산 결과에 따라 상기 직후의 t 비트가 치환되고, 이하 마찬가지로 함으로써, 상기 입력 블럭의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리가 실행되어, 상기 입력 블럭의 역변환 후 블럭이 생성된다.
이와 같이, 데이타 역변환시에는, 직전의 역변환 전의 복조 부호 단위 하나를, 전류 복조 부호 단위의 역변환으로 이용하고 있기 때문에, 에러가 발생했다고 해도, 그 영향은 상기 복조 부호 단위에 그치고, 나중의 복조 부호 단위에는 전파하지 않는다. 예를 들면, 만약 역변환 전의 복조 부호 단위 D'1에 에러가 발생한 경우에는, 역변환 후의 복조 부호 단위 Di와 Di+1에만 에러가 영향을 준다.
도 3은 변환 테이블을 이용하여 데이타의 변환과 역변환을 하는 예를 나타내는 도면이다. 이 도 3은 2비트의 변환 테이블을 나타내고 있고, 최대 4종류의 TJ를 이용한 변환이 가능해진다. 즉, 도 3에 도시된 변환 테이블을 이용하여 직전의 변환이 끝난 복조 부호 단위 D'i-1또는 초기 데이타 번호 Tj와, 변환전의 복조 부호 단위 Di로부터, 변환 후의 복조 부호 단위 D'i를 구할 수 있다. 또, 변환 후에 RLL 부호화를 행하는 것이면 도 3의 복조 부호 단위 D'i의 열의 m 비트이면 일반적으로(d, k ; m, n) RLL 변조, 보다 구체적으로는 2비트 데이타를 대신하여 (a, k : 2, n) RLL 변조 후의 3비트 데이타를 이용하여 데이타의 변환·역변환을 행해도 좋다. 이 경우도 오류는 Di과 Di+1에만 전파하는 뿐이다.
도 4A 및 도 4B는 본 발명의 일 실시 형태의 개략 블럭도이다.
도 4A에 도시되는 기록계에서, 입력 데이타열에는 j 종류 초기 데이타 다중기(11)에 의해 j 종류 초기 데이타 Tj가 다중되고, 컨볼루션 연산기(12)에 의해 컨볼루션 연산이 행해지고, DSV 연산 비교기(13)에 의해 DSV의 절대치가 비교된다. 그리고, 비교된 절대치가 최소의 변환 후 블럭이 선택되어 기록 신호 파형화기(14)에 의해 NRZ 변조나 NRZI 변조되어 기록파형열로서 이용된다.
한편, 도 4B에 도시되는 재생계에서는, 재생 파형열이 재생 파형 데이타화기(21)에 의해 데이타화되고, 컨볼루션 연산기(22)에서 컨볼루션 연산이 행해져 출력데이타열로서 출력된다.
도 5A 내지 도 5D는 컨볼루션 처리에 따른 초기 데이타를 입력 블럭중으로 분산하는 예를 나타내는 도면이다. 도 1B에 도시되는 예에서는, 입력 블럭의 선두에 j 종류의 초기 데이타 Tj를 다중하고 있지만, 도 5A 내지 도 5D에 도시된 예에서는, 초기 데이타를 블럭 내에 분산하여 다중하는 것이다. 즉, 도 5A는 8비트의 초기 데이타를 입력 블럭의 선두에 다중하는 것으로, 도 5B는 4비트씩 2개소에서 분산하여 다중하는 것으로, 도 5C는 2비트씩 4개소에 다중하는 것으로, 도 5D는 1비트씩 8개소에 분산하여 다중하는 것이다. 어느 경우나 데이타 변환 효율은 동일하다.
단, 도 5A와 도 5B에서는, 직류 성분의 억압도는 거의 동등하지만, 도 5B의 경우의 연산량은 도 5A에 비교하여 적게 끝나고, 회로 구성도 간이해진다. 즉, 데이타 변환 효율이 도 5A와 동일한 도 5B를 채용함으로써, 비교적 간이한 회로에서 충분한 직류 성분 억압 효과를 얻을 수 있다.
또한, 상술된 도 5A ∼ 도 5D와 마찬가지로 초기 데이타를 z 개로 분할한 경우, 각 입력 분할 블럭의 비트수 P=p/z와, 각 입력 분할 블럭의 선두에 각각에 부가되는 분할 초기 데이타의 비트수 T=t/z는, 「0.003≤T/P≤0.015」의 범위에 설정하는 것이 타당하다.
도 6은 본 발명의 다른 실시 형태의 변조기의 블럭도이다. 도 6에서, 부호 변조 단위가 t 비트로 구성되는 입력 블럭 데이타가 입력 단자(90)로부터 입력되고, j 종류의 초기 데이타 다중기(91a)에 의해, 각 1블럭의 선두에 각각 j 종류의 t 비트의 초기 데이타(변환 번호 Tj)가 다중되어, j 종류의 다중화 블럭(변환전 블럭 데이타)이 생성된다. 여기서, 1블럭(p비트 = t비트×z)은 어느 한 소정수개의 부호 변조 단위(t 비트 데이타)로 구성되는 데이타율을 좋게, DSV의 절대치의 대소 비교의 단위가 된다.
j 종류의 초기 데이타(변환 번호 Tj)가 선두에 다중된 j 종류의 다중화 블럭 (변환전 블럭 데이타)의 각각에 대해 데이타 변환기(92a)에서, 상술된 도 2에서 설명한 컨볼루션 처리에 따른 데이타 변환이 행해지고, 이에 따라 j 종류의 변환 후 블럭 데이타가 생성된다. 이 데이타 변환기(92a)에는, 도 2에서 설명된 제1 및 제2 대입 수단(31, 32)과 제1 및 제2 연산 수단(33, 34)이 포함되어 있다.
j 종류의 변환 후 블럭 데이타는, 각각 1블럭 메모리(93a)에 저장됨과 동시에, j 종류 |DSV| 연산·비교기(94)에 입력된다. 이 j 종류 |DSV|연산. 비교기(94)에서는, j 종류의 변환 후 블럭 데이타를 각각 RLL 변조 및 NRZI 변조한 경우 의 DSV의 절대치가 서로 비교되어, 상기 DSV의 절대치가 최소가 되는 변환 후 블럭 데이타가 선택된다.
DSV의 절대치가 최소가 되는 변환 후 블럭 데이타가 선택되면, 그 선택 결과를 나타내는 정보가 셀렉터(95)로 이송된다. 셀렉터(95)는, 상기 1블럭 메모리(93a)로부터, 상기 선택 결과에 대응하는 변환 후 블럭 데이타(DSV의 절대치가 최소 변환 후 블럭 데이타)를 판독하여 RLL 변조기(96)에 입력한다. 이에 따라, RLL 변조기(96)에 의해 데이타열로부터 m 비트의 데이타어가 순서대로 추출되어, 각 데이타어가 각각 n 비트의 부호어로 변환되어 RLL 변조가 행해지고, 그 후 NRZI 변조기(97)에 의해 NRZI 변조가 행해진다.
또, 도 6은 입력 블럭을 RLL 변조 및 NRZI 변조에 따라 기록 파형열로 변조하는 회로이기 때문에, 비교 대상의 DSV의 절대치로서는 각 변환 후 블럭 데이타를 RLL 변조 및 NRZI 변조한 경우의 DSV의 절대치를 채용하고 있지만, 이것은 이 도 6에 도시된 회로에 특유의 조건이다. 예를 들면, 상술된 도 4A에 도시된 바와 같이, 컨볼루션 처리에 따라 생성된 변환 후 블럭을 그대로 기록하는 경우이면, j 종류의 변환 후 블럭의 DSV의 절대치를 비교하여, 상기 DSV의 절대치가 최소의 변환 후 블럭을 선택하여, 이것을 NRZ 변조나 NRZI 변조하여 기록 파형열로서 이용하면 된다. 이 경우에는, 검출 창폭 Tw를 크게 할 수 있고, 재생 분해능을 향상시킬 수 있는 효과가 있다. 이와 같이, 직류 성분의 억압을 위해 DSV를 연산하는 대상은, 원하는 기록 파형열에 따라 정하면 된다. 또, 통신계에 이용하는 경우도 마찬가지이다.
도 7은 변조기의 다른 구체예를 나타내는 블럭도이다.
이 실시 형태는, 1블럭 메모리의 수를 감하는 것을 목적으로 하여 구성된 것이다. 즉, 상술된 도 6에 도시되는 구체예에서는, j 종류의 초기 데이타(변환 번호 Tj)를 이용하여 변환한 j 종류의 변환 후 블럭 데이타를 1블럭 메모리(93a)에 저장하기 때문에, 1블럭 메모리(93a) 전체에서는 j 블럭분의 용량이 필요하였다. 이에 감안하여, 이 실시 형태에서는 다중화 블럭(변환전 블럭 데이타)를 기억함으로써, 1블럭 메모리(93b)의 필요 용량을 1블럭분에 맞족하도록 하고 있다. 또, 이하의 설명에서는 도 6의 구체예와 동일한 부분에 대해서는 설명을 간략화한다.
입력 단자(90)로부터 입력되는 입력 블럭 데이타는, 1블럭 메모리(93b)에 저장됨과 동시에, j 종류초기 데이타 다중기(91a)에 입력된다. j 종류 초기 데이타 다중기(91a)에서는, j 종류의 초기 데이타(변환 번호 Tj)가 각각 다중된다. 이에 따라, j 종류의 변환전 블럭 데이타(다중화 블럭)가 생성된다. 이 j 종류의 변환전 블럭 데이타가, 데이타 변환기(92a)에 입력되어 상술된 컨볼루션 처리가 실시되어 j 종류의 변환 후 블럭 데이타가 된 후, 그 RLL 변조 및 NRZI 변조 후의 DSV의 절대치가 j 종류 |DSV|연산·비교기(94)에 의해 서로 비교되고, DSV의 절대치가 최소가 되는 변환 후 블럭 데이타가 검출된다. 이 검출된 변환 후 블럭 데이타에 대응하는 초기 데이타(변환 번호 Tj)가 선택되어, 그 선택 결과가 초기 데이타 다중기(91b)에 제공된다.
선택 결과가 입력되면, 초기 데이타 다중기(91b)는, 1블럭 메모리(93b)에서 판독한 입력 블럭 데이타 선두에, 선택된 초기 데이타(변환 번호 Tj)를 다중하여 데이타 변환기(92b)에 부여한다. 이에 따라, 데이타 변환기(92b)에서는, 상술된 컨볼루션 처리에 따른 데이타 변환을 행하여, 변환 후의 블럭 데이타가 생성된다. 이 변환 후의 블럭 데이타가 RLL 변조기(96)에서 RLL 변조되고, 또한 NRZI 변조기(97)에서 NRZI 변조되어 출력된다.
또, RLL 변조 및 NRZI 변조에 따른 기록 파형열에의 변조를 행하지 않은 경우는, 채용된 기록 방식에 따라 DSV의 절대치의 비교 대상을 적절하게 변경하는 것은, 상술된 도 6의 실시 형태와 동일하다.
도 8은 본 발명의 일 실시 형태에서의 복조기의 블럭도이다. 도 8에 도시된 복조기에 입력되는 데이타는, 우선 NRZI 복조기(101)에 제공되어 NRZI 복조되고, 이어서 RLL 복조기(102)로 제공되어 RLL 복조된다. 이 RLL 복조된 데이타(역변환전의 데이타)는, 래치(103)에 제공되고 유지됨과 동시에, 데이타 역변환기(104)에 제공된다. 데이타 역변환기(104)에서는, 래치(103)로부터 입력되는 지연 데이타(직전의 복조 부호 단위)와, RLL 복조기(102)로부터 입력되는 역변환 대상의 데이타(전류 복조 부호 단위)로부터, 상술된 컨볼루션 처리에 따른 역변환이 행해진다. 이에 따라, 데이타는 원래의 기술 방식의 데이타로 복귀된다.
또, 기록 파형열이 RLL 변조 및 NRZI 변조된 것이 아닌 경우에는, 도 4B에 도시된 바와 같이 도 8에 도시된 NRZI 복조기(101)나 RLL 복조기(102)는 필요하지 않고, 기록 파형열에 따른 복조 회로가 적절하게 설치된다.
도 9는 변조기의 다른 구체예를 나타내는 도면이고, 도 6에 도시된 변형예이다. 즉, 도 6에 도시된 RLL 변조기(96)의 구체적인 예로서, (1, 7) RLL 변조기(96A)가 이용된다. 이 도 9에 도시된 실시 형태이면, (1, 7 ; 2, 3) RLL 변조 및 NRZI 변조한 경우의 DSV의 절대치가 서로 비교되어, 상기 DSV의 절대치가 최소가 되는 변환 후 블럭 데이타가 선택된다. 여기서, 비교되는 DSV의 절대치는, 예를 들면 변환 후 블럭 데이타의 최종 비트에서의 값이라도 좋고, 또는 변환 후 블럭 데이타 내에서의 최대 진폭의 절대치라도 좋다.
도 10은 변조기의 또 다른 구체예를 나타내는 도면이고, 도 7의 변형예이다. 즉, 도 7에 도시된 RLL 변조기(96)를 대신하여 RLL 변조기(96A)가 설치되고, (1, 7 ; 2, 3)RLL 변조 및 NRZI 변조 후의 DSV의 절대치가 j 종류 |DSV|연산·비교기(94)에 의해 서로 비교되고, DSV의 절대치가 최소가 되는 변환 후 블럭 데이타가 검출된다. 이 검출된 변환 후 블럭 데이타에 대한 초기 데이타(변환 번호 Tj)가 선택되어, 그 선택 결과가 초기 데이타 다중기(91b)에 제공된다.
도 11은 복조기의 다른 구체예를 나타내는 도면이고, 도 8에 도시된 복조기의 예이다. 즉, 도 8에 도시된 RLL 복조기(102)를 대신하여 (1, 7) RLL 복조기(102A)가 이용된다. 입력 데이타는, 우선 NRZI 복조기(101)에 제공되어 NRZI 복조되고, 이어서 (1, 7) RLL 복조기(102A)에 의해 RLL 복조된다. 이 RLL 복조된 데이타(역변환전의 데이타)는 래치(103)에 제공되고 유지됨과 동시에, 데이타 역변환기(104)로 제공된다.
데이타 역변환기(104)에서는, 래치(103)로부터 입력되는 지연 데이타(직전의 복조 부호 단위)와, (1, 7) RLL 복조기(102A)로부터 입력되는 역변환 대상의 데이타(전류 복조 부호 단위)로부터, 상술된 컨볼루션 처리에 따른 역변환이 행해진다. 이에 따라, 데이타는 원래의 기술 방식의 데이타로 복귀된다.
도 12는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 80바이트의 입력 블럭에 부가한 경우에 대해, (2, 7 : 1, 2) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도이고, 도 13은 마찬가지로 (1, 2 : 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 14는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 40바이트의 입력 블럭에 부가한 경우에 대해 (1, 7 : 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 15는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 80바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 행하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 16은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 160바이트의 입력 블럭에 부가한 경우에 대해, (2, 9 : 8, 15) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 17은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 160바이트의 입력 블럭에 부가한 경우에 대해 (1, 7 : 2, 3) RLL 변조를 행한 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 18은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 도 5A ∼ 도 5D에 도시된 바와 같이 40바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 행하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 19는 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 160바이트의 입력 블럭에 부가한 경우에 대해, RLL 변조를 행하지 않은 경우의 직류 성분의 억압 효과를 나타내는 특성도이다.
도 20은 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 각각 1, 2, 4, 8비트인 초기 데이타 Tj를 80바이트의 입력 블럭에 부가하여 (2, 7 : 1, 2) RLL 변조를 행한 경우(실선)와, (1, 7 : 2, 3) RLL 변조를 행한 경우(파선)에 대해, 횡축을 데이타 비트 주파수 fb에서 규격화하여 고역 성분의 억압 효과를 나타내는 특성도이다.
도 12 ∼ 도 19로부터 분명히 알 수 있듯이 각 실시 형태에 따르면, 컨볼루션 처리에서의 초기 데이타 Tj의 비트수 t가 1인 경우에 비교하여 비트수 t가 2 또는 4, 8이 직류 성분의 억압 효과를 크게 할 수 있는 것은 일목요연하다.
또한, 도 20도의 파선으로 나타낸 바와 같이, (1, 7 : 2, 3) RLL 변조보다도, 실선으로 나타내는 (2, 7 : 1, 2) RLL 변조가 직류 성분의 억압 효과를 크게 할 수 있는 것이 분명하다.
본 발명은, 임의의 m 비트 배열에 임의의 n 비트(단 n≥m) 배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트를 각각 n 비트의 변조 데이타에 m-n 변조하는 디지탈 변조 방법에서, 소정수의 데이타 변환 단위(t 비트)로 구성되는 p 비트 입력 블럭 데이타의 선두에, 복수 종류의 t 비트 데이타가 각각 초기 데이타로서 다중되도록 한 것으로, 이에 따라 복수 종류의 변환전 블럭 데이타가 생성된다. 복수 종류의 변환전 블럭 데이타의 각각에 대해, 변환전 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 직후의 t 비트가 치환되고, 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 직후의 t 비트가 치환된다. 이하 마찬가지로 상기 변환전 블럭 데이타의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행됨에 따라, 각 변환전 블럭 데이타로부터 각각 변환 후 블럭 데이타가 생성된다. 복수 종류의 각 변환 후 블럭 데이타를 각각 m-n 변조하여 얻을 수 있는 각 변조 블럭 데이타의 직류 성분이 서로 비교되고, 직류 성분의 절대치가 작은 변조 블럭 데이타에 대응하는 초기 데이타가 선택되고, 선택된 초기 데이타를 다중한 변환전 블럭 데이타에 대응하는 m-n 변조 블럭 데이타가 생성된다.
보다 바람직하게는, 상기 선택은, 변조 블럭 데이타의 최종 비트에서의 직류 성분의 누적치의 절대치가 최소의 변조 블럭 데이타를 특정하는 것에 기초하여 행해진다.
또한, 상기 선택은, 변조 블럭 데이타의 직류 성분의 누적치의 최대 진폭의 절대치가 최소의 변조 블럭 데이타를 특정하는 것에 기초하여 행해진다.
본 발명의 다른 국면은, 임의의 m 비트 배열에 의해 임의의 n 비트(단 n≥m) 배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트가 각각 n 비트의 변조 데이타에 m-n 변조하는 디지탈 변조 회로에서, 소정수의 데이타 변환 단위(t 비트)로 구성되는 p 비트의 입력 블럭 데이타의 선두에 복수 종류의 t 비트 데이타가 각각 초기 데이타로서 다중되고, 복수 종류의 변환전 블럭 데이타가 다중 회로에 의해 생성된다. 복수 종류의 변환전 블럭 데이타 각각에 대해 상기 변환전 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 그 직후의 t 비트가 치환된다. 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 그 직후의 t 비트가 치환되고, 이하 마찬가지로 다중화 블럭의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 데이타 변조 회로에 의해 행해져 각 변환전 블럭 데이타로부터 각각 변환 후 블럭 데이타가 생성된다. 복수 종류의 각 변환 후 블럭 데이타가 각각 m-n 변조하여 얻을 수 있는 각 변조 블럭 데이타의 직류 성분이 연산 회로에 의해 구해지고, 각 직류 성분의 절대치의 대소가 서로 비교 회로에 의해 비교되고, 직류 성분의 절대치가 작은 변조 블럭 데이타에 대응하는 초기 데이타가 선택 회로에 의해 선택되고, 선택된 초기 데이타를 다중한 변환전 블럭 데이타에 대응하는 m-n 변조 블럭 데이타가 변조 회로에 의해 생성된다.
보다 바람직하게는, 선택 회로는 변조 블럭 데이타의 최종 비트에서의 직류 성분의 누적치의 절대치가 최소의 변조 블럭 데이타에 대응하는 초기 데이타를 선택한다.
또한, 보다 바람직하게는 선택 회로는 변조 블럭 데이타의 최대 진폭의 절대치가 최소의 변조 블럭 데이타에 대응하는 초기 데이타를 선택한다.
또한, 각 변조 후 블럭 데이타를 기억하는 메모리가 설치되고, 변조 회로는 메모리로부터 선택 회로에 의해 선택된 초기 데이타에 대응하는 변환 후 블럭 데이타를 판독하여 m-n 변조한다.
또한, 입력 블럭 데이타가 메모리에 기억되고, 메모리로부터 입력 블럭 데이타가 판독되어, 선택 회로에 의해 선택된 초기 데이타가 제2 다중 회로에서 다중되고, 제2 다중 회로로부터 출력되는 변환전 블럭 데이타에 대해 선두의 t비트와 그 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 그 직후의 t 비트가 치환되고, 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 그 직후의 t 비트가 치환되고, 이하 마찬가지로 변환전 블럭 데이타의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행되어, 변환전 블럭 데이타로부터 변환 후 블럭 데이타가 제2 데이타 변환 회로에서 생성되고, 변조 회로는 제2 데이타 변환 회로로부터 출력되는 변환 후 블럭 데이타를 m-n 변조한다.
또한, 본 발명의 다른 국면은, 디지탈 복조 방법으로서, 입력되는 디지탈 데이타의 각 n 비트가 부호 복조 단위로 하여 각각 m 비트(단 n≥m)의 복조 데이타에 n-m 복조되고, 소정수의 데이타 역변환 단위(t 비트)로 이루어지는 복조 블럭 데이타가 차례로 생성되고, 복조 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 선두의 t 비트가 치환된다. 상기 직후의 t 비트와 그 직후의 t 비트 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 직후의 t 비트가 치환되고, 이하 마찬가지로 상기 복조 블럭 데이타의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행됨에 따라 역변환 후 블럭 데이타가 생성된다.
또한, 본 발명의 다른 국면은 디지탈 복조 회로에서, 입력되는 디지탈 데이타의 각 n 비트가 복조 회로에 의해 부호 복조 단위로서 각각 m 비트(단 n≥m)의 복조 데이타에 n-m 복조되고, 소정수의 데이타 역변환 단위(t 비트)로 이루어지는 복조 블럭 데이타가 차례로 생성되고, 각 데이타 역변환 단위가 래치 회로에 의해 그 데이타 역변환 단위의 치환 처리가 종료할 때까지 유지된다. 역변환 회로에 의해 복조 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 선두의 t 비트가 치환되고, 직후의 t 비트와 그 직후의 t 비트 직후의 t 비트의 배타적 논리합이 연산되어, 그 연산 결과에 따라 상기 직후의 t 비트가 치환되고, 이하 마찬가지로 상기 복조 블럭 데이타의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행되어 역변환 후 블럭 데이타가 생성된다.
또한, 본 발명의 다른 국면은, 임의의 m 비트 배열에 임의의 n 비트(단 n≥m)배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트를 각각 n 비트의 변조 데이타에 m-n 변조하는 디지탈 변조 방법에 있어서, 직전의 변환이 끝난 복조 부호 단위 또는 초기 데이타 번호와 변환전의 복조 부호 단위의 데이타로부터 변환 테이블을 이용하여 변환 후의 복조 부호 단위의 데이타로 변환하여 복수 종류의 블럭 데이타가 생성되고, 복수 종류의 블럭 데이타의 직류 성분이 서로 비교되어, 직류 성분의 절대치가 작은 블럭 데이타가 m-n 변조된다.
또한, 본 발명의 다른 국면은, 입력 비트 스트림으로부터 추출된 t 비트의 정수배의 p 비트의 입력 블럭 선두에, 다중 회로에 의해 복수 종류의 t 비트의 초기 데이타가 각각 다중됨에 따라, 복수 종류의 다중화 블럭이 생성되고, 복수 종류의 다중화 블럭의 각각에 대해 연산 회로에 의해 그 다중화 블럭의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 그 직후의 t 비트가 치환되고, 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어, 그 연산 결과에 따라 그 직후의 t 비트가 치환된다. 이하 마찬가지로 상기 다중화 블럭의 최종까지 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행된다. 컨볼루션 연산 회로의 처리에 의해 생성되는 복수 종류의 변환 후 블럭의 직류 성분이 직류 성분 연산 회로에 의해 연산되고, 각 직류 성분의 절대치의 크기가 서로 비교되어, 그 크기가 최소의 변환 후 블럭이 선택 회로에 의해 선택되어 외부로 출력된다.
또한, 본 발명의 다른 국면은, 디지탈 변조 회로에서 입력 비트 스트림으로부터 추출된 t 비트의 정수배의 비트수의 입력 블럭의 선두에, 다중 회로에 의해 복수종류의 t 비트의 초기 데이타가 각각 다중됨에 따라 복수 종류의 다중화 블럭이 생성된다. 제1 대입 회로에 의해, 선행 변수에 첫회는 초기 데이타가 대입되고, 2회째 이후는 순서대로 주어지는 t 비트의 변환 후 데이타가 대입되고, 제2 대입 회로에 의해 전류 변수에 다중화 블럭의 초기 데이타를 제외한 선두로부터 순서대로 t비트씩 판독하는 전류 데이타가 대입되고, 선행 변수와 전류 변수의 배타적 논리합이 제1 연산 회로에 의해 연산되어 변환 후 데이타가 생성된다. 변환 후 데이타가 제1 대입 회로로 주어짐과 동시에, 변환 후 데이타에 의해 다중화 블럭의 초기 데이타를 제외한 선두로부터 순서대로 판독하는 전류 데이타가 제2 연산 회로에 의해 치환되고, 제1 대입 회로와 제2 대입 회로와 제1 연산 회로와 제2 연산 회로의 처리에 의해, 복수 종류의 다중화 블럭에 의해 각각 생성되는 복수 종류의 변환 후 블럭의 직류 성분이 직류 성분 연산 회로에 의해 각각 연산되고, 각 직류 성분의 절대치의 크기가 서로 비교되고, 그 크기가 최소의 변환 후 블럭이 선택 회로에 의해 선택되어 외부로 출력된다.
또한, 본 발명의 다른 국면은, 디지탈 변조 회로에서 입력 비트 스트림으로부터 t 비트의 정수배의 비트수의 입력 블럭이 입력 블럭 생성 회로에 의해서 순서대로 추출되고, 초기 데이타 생성 회로에 의해 복수 종류의 t 비트의 초기 데이타가 생성되고, 제1 대입 회로에 의해 선행 변수로 첫회는 초기 데이타가 대입되고, 2회째 이후에는 순서대로 제공되는 t 비트의 변환 후 데이타가 대입되고, 제2 대입 회로에 의해 전류 변수에 입력 블럭의 선두로부터 순서대로 t 비트씩 판독하는 전류 데이타가 대입된다. 선행 변수와 전류 변수의 배타적 논리합이 제1 연산 회로에 의해 연산되어 변환 후 데이타가 생성되고, 변환 후 데이타가 제1 대입 회로로 제공되고, 그 변환 후 데이타에 의해 입력 블럭의 선두로부터 순서대로 판독한 전류 데이타가 제2 연산 회로에 의해 치환된다. 제1 대입 회로와 제2 대입 회로와 제1 연산 회로와 제2 연산 회로의 처리가 복수 종류의 초기 데이타에 대해 각각 실행 함으로써 생성되는 복수 종류의 변환 후 블럭의 직류 성분이 직류 성분 연산 회로에 의해 각각 연산되고, 각 직류 성분의 절대치의 크기가 서로 비교되어, 그 크기가 최소의 변환 후 블럭이 선택 회로에 의해 선택되어 외부로 출력된다.
또한, 보다 바람직하게는 변환 후 블럭이 변조 회로에 의해 소정의 방식의 기록 신호 블럭으로 변조되고, 직류 성분 연산 회로는, 복수 종류의 변환 후 블럭을 각각 기록 신호 블럭으로 변조한 경우의 직류 성분을 각각 연산하고, 선택 회로는 선택한 변환 후 블럭을 변조 회로로 출력한다.
또한, 보다 바람직하게는 직류 성분 연산 회로는, 변환 후 블럭의 최종 비트에서의 직류 성분의 누적치를 연산한다.
또한, 직류 성분 연산 회로는, 변환 후 블럭의 직류 성분의 누적치의 최대 진폭을 연산한다.
또한, 본 발명의 다른 국면은 디지탈 변조 방법으로서 입력 비트 스트림으로부터 추출된 t 비트의 정수배의 비트수의 입력 블럭의 선두에, 복수 종류의 t 비트의 초기 데이타를 각각 다중함으로써, 복수 종류의 다중화 블럭이 생성되고, 복수 종류의 다중화 블럭 각각에 대해, 다중화 블럭의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 그 직후의 t 비트가 치환되고, 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 직후의 t 비트가 치환된다. 이하 마찬가지로 상기 다중화 블럭의 최종까지, 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행되고, 컨볼루션 처리에 따라 생성되는 복수 종류의 변환 후 블럭의 직류 성분이 각각 연산되어 각직류 성분의 절대치의 크기가 서로 비교되고, 그 크기가 최소의 변환 후 블럭이 선택되어 외부로 출력된다.
보다 바람직하게는, 직류 성분의 비교는 컨볼루션 처리에 의해 생성되는 복수 종류의 변환 후 블럭을 소정의 기록 방식의 기록 신호 블럭으로 변조한 경우의 직류 성분에 기초하여 행해진다. 연산되는 직류 성분은, 변환 후 블럭의 최종 비트에서의 직류 성분의 누적치이다. 또한, 연산되는 직류 성분은, 변환 후 블럭의 직류 성분의 누적치의 최대 진폭이다.
또한, 본 발명의 다른 국면은 디지탈 복조 회로로서, 입력 비트 스트림으로부터 t 비트의 초기 데이타로 시작되는 소정 비트수의 입력 블럭이 추출 회로에 의해 추출되고, 입력 블럭 내의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 선두의 t 비트가 치환된다. 직후의 t 비트와 그 직후의 t 비트 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 직후의 t 비트가 치환되고, 이하 마찬가지로 상기 입력 블럭 최종까지, 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행되고, 상기 입력 블럭의 역변환 블럭이 생성된다.
본 발명의 다른 국면은 디지탈 복조 방법으로서, 입력 비트 스트림으로부터 t 비트의 초기 데이타로 시작되는 소정 비트수의 입력 블럭이 추출되고, 입력 블럭 내의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합이 연산되어 그 연산 결과에 따라 선두의 t 비트가 치환되고, 그 직후의 t 비트와 그 직후의 t 비트 직후의 t 비트의 배타적 논리합이 연산되고, 그 연산 결과에 따라 상기 직후의 t 비트가 치환되고, 이하 마찬가지로 상기 입력 블럭의 최종까지, 배타적 논리합의 연산 처리와 치환 처리로 이루어지는 컨볼루션 처리가 실행되어 입력 블럭의 역변환 블럭이 생성된다.
보다 바람직하게는, 초기 데이타의 비트수 t는, 입력 블럭의 데이타 길이를 80바이트로 한 경우에, 2비트≤t≤8비트의 범위로 선발된다.
또한, 초기 데이타의 비트수 t와, 그 비트수 t의 정수배의 비트수인 입력 블럭의 비트수 p는, 0.003≤t/p≤0.015의 관계식을 만족하는 범위로 선발된다.
입력 블럭의 선두에 복수 종류의 t비트 데이타를 부가하여 이루어지는 복수 종류의 다중화 블럭(변환전 블럭 데이타)이 컨볼루션 처리에 따라 복수 종류의 변환 후 블럭 데이타로 변환되고, 이들 직류 성분을 비교하여, 직류 성분이 최소가 되는 변환 후 블럭 데이타를 선택함으로써, 직류 성분을 충분히 억압할 수가 있고, 데이타 계열을 기록 매체에 기록할 때의 기록 밀도를 높일 수 있다.
Claims (33)
- 임의의 m 비트 배열에 임의의 n 비트(단 n≥m) 배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트를 각각 n 비트의 변조 데이타에 m-n 변환하는 디지탈 변조 방법에 있어서,소정수의 데이타 변환 단위(t 비트)로 구성되는 p 비트의 입력 블럭 데이타의 선두에, 복수 종류의 t 비트 데이타를 각각 초기 데이타로 하여 다중하고, 복수 종류의 변환전 블럭 데이타를 생성하고,상기 복수 종류의 변환전 블럭 데이타의 각각에 대해, 상기 변환전 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 그 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 변환전 블럭 데이타의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행함으로써 각 변환전 블럭 데이타로부터 각각 변환 후 블럭 데이타를 생성하고,상기 복수 종류의 각 변환 후 블럭 데이타를 각각 m-n 변조하여 얻을 수 있는 각 변조 블럭 데이타의 직류 성분을 서로 비교하고,상기 직류 성분의 절대치가 작은 변조 블럭 데이타에 대응하는 상기 초기 데이타를 선택하고,상기 선택한 초기 데이타를 다중한 변환전 블럭 데이타에 대응하는 m-n 변조 블럭 데이타를 생성하는 것을 특징으로 하는 디지탈 변조 방법.
- 제1항에 있어서,상기 선택은, 상기 변조 블럭 데이타의 최종 비트에서의 직류 성분의 누적치의 절대치가 최소의 변조 블럭 데이타를 특정하는 것에 기초하여 행하는 것을 특징으로 하는 디지탈 변조 방법.
- 제1항에 있어서,상기 선택은, 상기 변조 블럭 데이타의 직류 성분의 누적치의 최대 진폭의 절대치가 최소의 변조 블럭 데이타를 특정하는 것에 기초하여 행하는 것을 특징으로 하는 디지탈 변조 방법.
- 제1항 내지 제3항중 어느 한항에 있어서,상기 m-n 변조 방식은, (1, 7 ; m, n) RLL 변조 방식인 것을 특징으로 하는 디지탈 변조 방법.
- 임의의 m 비트 배열에 임의의 n 비트(단 n≥m) 배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트를 각각 n 비트의 변조 데이타로 m-n 변조하는 디지탈 변조 회로에 있어서,소정수의 데이타 변환 단위(t 비트)로 구성되는 t 비트의 입력 블럭 데이타의 선두에, 복수 종류의 t 비트 데이타를 각각 초기 데이타로 하여 다중하고, 복수 종류의 변환전 블럭 데이타를 생성하는 다중 수단,상기 복수 종류의 변환전 블럭 데이타의 각각에 대해, 상기 변환전 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트와의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여 그 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 다중화 블럭의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행함으로써, 각 변환전 블럭 데이타로부터 각각 변환 후 블럭 데이타를 생성하는 데이타 변환 수단,상기 데이타 변환 수단에 의해 변환된 복수 종류의 각 변환 후 블럭 데이타를 각각 m-n 변조하여 얻을 수 있는 각 변조 블럭 데이타의 직류 성분을 각각 요구하는 연산 수단,상기 연산 수단에 의해 구해진 각 직류 성분의 절대치의 대소를 서로 비교하는 비교 수단,상기 비교 수단에 의해 비교된 직류 성분의 절대치가 작은 변조 블럭 데이타에 대응하는 상기 초기 데이타를 선택하는 선택 수단, 및상기 선택 수단에 의해 선택된 초기 데이타를 다중한 변환전 블럭 데이타에 대응하는 m-n 변조 블럭 데이타를 생성하는 변조 수단을 구비한 것을 특징으로 하는 디지탈 변조 회로.
- 제5항에 있어서,상기 선택 수단은, 상기 변조 블럭 데이타의 최종 비트에서의 직류 성분의 누적치의 절대치가 최소의 변조 블럭 데이타에 대응하는 초기 데이타를 선택하는 것을 특징으로 하는 디지탈 변조 회로.
- 제5항에 있어서,상기 선택 수단은, 상기 변조 블럭 데이타의 직류 성분의 누적치의 최대 진폭의 절대치가 최소의 변조 블럭 데이타에 대응하는 초기 데이타를 선택하는 것을 특징으로 하는 디지탈 변조 회로.
- 제5항에 있어서,또한, 상기 각 변환 후 블럭 데이타를 각각 기억하는 메모리를 포함하고,상기 변조 수단은, 상기 메모리로부터 상기 선택 수단에 의해 선택된 초기 데이타에 대응하는 변환 후 블럭 데이타를 판독하여 m-n 변조하는 것을 특징으로 하는 디지탈 변조 회로.
- 제5항에 있어서,또한, 상기 입력 블럭 데이타를 기억하는 메모리,상기 메모리로부터 입력 블럭 데이타를 판독하여, 상기 선택 수단에 의해 선택된 초기 데이타를 다중하는 제2 다중 수단, 및상기 제2 다중 수단으로부터 출력되는 변환전 블럭 데이타에 대해, 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 변환전 블럭 데이타의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행함으로써, 상기 변환전 블럭 데이타로부터 변환 후 블럭 데이타를 생성하는 제2 데이타 변환 수단을 구비하고, 상기 변조 수단은 상기 제2 데이타 변환 수단으로부터 출력되는 변환 후 블럭 데이타를 m-n 변조하는 것을 특징으로 하는 디지탈 변조 회로.
- 제5항 내지 제9항중 어느 한 항에 있어서,상기 m-n 변조 방식은, (1, 7 : m, n) RLL 변조 방식인 것을 특징으로 하는 디지탈 변조 회로.
- 입력되는 디지탈 데이타의 각 n 비트를 부호 복조 단위로 하여 각각 m 비트(단 n≥m)의 복조 데이타에 n-m 복조하여, 소정수의 데이타 역변환 단위(t 비트)로 이루어지는 복조 블럭 데이타를 차례로 생성하고,상기 복조 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 선두의 t 비트를 치환하고, 상기 직후의 t 비트와 상기 직후의 t 비트 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 복조 블럭 데이타의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행함으로써 역변환 후 블럭 데이타를 생성하는 것을 특징으로 하는 디지탈 복조 방법.
- 입력되는 디지탈 데이타의 각 n 비트를 부호 복조 단위로 하여 각각 m비트(단 n≥m)의 복조 데이타에 n-m 복조하고, 소정수의 데이타 역변환 단위(t 비트)로 이루어지는 복조 블럭 데이타를 차례로 생성하는 복조 수단,상기 각 데이타 역변환 단위를 상기 데이타 역변환 단위의 치환 처리가 종료할 때까지 유지하는 래치 수단, 및상기 복조 수단에 의해 생성된 복조 블럭 데이타의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 의해 선두의 t 비트를 치환하고, 상기 직후의 t 비트와 상기 직후의 t 비트 직후의 t 비트의 배타적 논리합을 연산하여 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 복조 블럭 데이타의 최종까지 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행함으로써 역변환 후 블럭 데이타를 생성하는 역변환 수단을 구비하는 것을 특징으로 하는 디지탈 복조 회로.
- 임의의 m 비트 배열에 임의의 n 비트(단 n≥m) 배열을 1 대 1로 대응시켜 변환하는 m-n 변조 방식에 따라, 입력되는 디지탈 데이타의 각 m 비트를 부호 변조 단위로 하여, 각 m 비트를 각각 n 비트의 변조 데이타에 m-n 변조하는 디지탈 변조 방법에 있어서,직전의 변환 종료의 복조 부호 단위 또는 초기 데이타 번호와, 변환전의 복조 부호 단위의 데이타로부터 변환 테이블을 이용하여 변환 후의 복조 부호 단위의 데이타로 변환하여 복수 종류의 블럭 데이타를 생성하고,상기 복수 종류의 블럭 데이타의 직류 성분을 서로 비교하여, 상기 직류 성분의 절대치가 작은 블럭 데이타를 m-n 변조하는 것을 특징으로 하는 디지탈 변조 방법.
- 입력 비트 스트림으로부터 추출된 t 비트의 정수배의 p 비트의 입력 블럭의 선두에, 복수 종류의 t 비트의 초기 데이타를 각각 다중함으로써, 복수 종류의 다중화 블럭을 생성하는 다중화 수단,상기 다중화 수단에 의해 다중화된 복수 종류의 다중화 블럭의 각각에 대해, 상기 다중화 블럭의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 그 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 다중화 블럭의 최종까지, 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행하는 컨볼루션 연산 수단,상기 컨볼루션 연산 수단 처리에 의해 생성되는 복수 종류의 변환 후 블럭의 직류 성분을 각각 연산하는 직류 성분 연산 수단, 및상기 직류 성분 연산 수단에 의해 연산된 각각의 직류 성분의 절대치의 크기를 서로 비교하여, 그 크기가 최소의 상기 변환 후 블럭을 선택하여 외부로 출력하는 선택 수단을 구비하는 것을 특징으로 하는 디지탈 변조 회로.
- 입력 비트 스트림으로부터 추출된 t 비트의 정수배의 p 피트의 입력 블럭의 선두에, 복수 종류의 t 비트의 초기 데이타를 각각 다중함으로써, 복수 종류의 다중화 블럭을 생성하는 다중 수단,선행 변수에, 첫회는 상기 초기 데이타를 대입하고, 2회째 이후는 순서대로 제공되는 t 비트의 변환 후 데이타를 대입하는 제1 대입 수단,전류 변수에, 상기 다중화 블럭의 상기 초기 데이타를 제외하는 선두로부터 순서대로 t 비트씩 판독하는 전류 데이타를 대입하는 제2 대입 수단,상기 선행 변수와 상기 전류 변수의 배타적 논리합을 연산하여 변환 후 데이타를 생성하는 제1 연산 수단,상기 제1 연산 수단에 의해 생성된 변환 후 데이타를 상기 제1 대입 수단으로 부여함과 동시에, 상기 변환 후 데이타에 의해 상기 다중화 블럭의 상기 초기 데이타를 제외한 선두로부터 순서대로 판독한 상기 전류 데이타를 치환하는 제2 연산 수단,상기 제1 대입 수단, 상기 제2 대입 수단, 상기 제1 연산 수단 및 상기 제2 연산 수단의 처리에 의해, 상기 복수 종류의 다중화 블럭으로부터 각각 생성되는 복수 종류의 변환 후 블럭의 직류 성분을 각각의 연산하는 직류 성분 연산 수단, 및상기 직류 성분 연산 수단에 의해 연산된 각 직류 성분의 절대치의 크기를 서로 비교하고, 그 크기가 최소의 변환 후 블럭을 선택하여 외부로 출력하는 선택 수단을 구비하는 것을 특징으로 하는 디지탈 변조 회로.
- 입력 비트 스트림으로부터 t 비트의 정수배의 p 비트의 입력 블럭을 순서대로 추출하는 입력 블럭 생성 수단,복수 종류의 t 비트의 초기 데이타를 생성하는 초기 데이타 생성 수단,선행 변수에, 첫회는 상기 초기 데이타를 대입하고, 2회째 이후는 순서대로 제공되는 t 비트의 변환 후 데이타를 대입하는 제1 대입 수단,전류 변수에, 상기 입력 블럭 생성 수단에 의해 추출된 입력 블럭의 선두로부터 순서대로 t 비트씩 판독하는 전류 데이타를 대입하는 제2 대입 수단,상기 선행 변수와 상기 전류 변수의 배타적 논리합을 연산하여 변환 후 데이타를 생성하는 제1 연산 수단,상기 제1 연산 수단에 의해 생성된 변환 후 데이타를 상기 제1 대입 수단으로 부여함과 동시에, 상기 변환 후 데이타에 의해 상기 입력 블럭의 선두로부터 순서대로 판독한 상기 전류 데이타를 치환하는 제2 연산 수단,상기 제1 대입 수단, 상기 제2 대입 수단, 상기 제1 연산 수단 및 상기 제2 연산 수단의 처리를, 상기 복수 종류의 초기 데이타에 관해 각각 실행함으로써 생성되는 복수 종류의 변환 후 블럭의 직류 성분을 각각 연산하는 직류 성분 연산 수단, 및상기 직류 성분 연산 수단에 의해 연산된 각 직류 성분의 절대치의 크기를 서로 비교하고, 그 크기가 최소의 변환 후 블럭을 선택하여 외부로 출력하는 선택 수단을 구비하는 것을 특징으로 하는 디지탈 변조 회로.
- 제14항 내지 제16항 중 어느 한항에 있어서,또한, 상기 변환 후 블럭을 소정의 방식의 기록 신호 블럭으로 변조하는 변조 수단을 구비하고,상기 직류 성분 연산 수단은, 상기 복수 종류의 변환 후 블럭을 각각 상기 기록 신호 블럭으로 변조한 경우의 직류 성분을 각각 연산하고,상기 선택 수단은 선택한 상기 변환 후 블럭을 상기 변조 수단으로 출력하는 것을 특징으로 하는 디지탈 변조 회로.
- 제14항 내지 제16항중 어느 한항에 있어서,상기 직류 성분 연산 수단은, 상기 변환 후 블럭의 최종 비트에서의 직류 성분의 누적치를 연산하는 것을 특징으로 하는 디지탈 변조 회로.
- 제14항 내지 제16항중 어느 한항에 있어서,상기 직류 성분 연산 수단은, 상기 변환 후 블럭의 직류 성분의 누적치의 최대진폭을 연산하는 것을 특징으로 하는 디지탈 변조 회로.
- 제17항에 있어서,상기 소정의 방식은, (1, 7) RLL 변조 방식인 것을 특징으로 하는 디지탈 변조 회로.
- 입력 비트 스트림으로부터 추출한 t 비트의 정수배의 p 비트의 입력 블럭의 선두에, 복수 종류의 t 비트의 초기 데이타를 각각 다중함으로써, 복수 종류의 다중화 블럭을 생성하고,상기 복수 종류의 다중화 블럭의 각각에 대해, 상기 다중화 블럭의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 의해 상기 직후의 t 비트를 치환하고, 상기 치환 후의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 다중화 블럭의 최종까지, 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행하고,상기 컨볼루션 처리에 따라 생성되는 복수 종류의 변환 후 블럭의 직류 성분을 각각 연산하여 각 직류 성분의 절대치의 크기를 서로 비교하고, 그 크기가 최소의 상기 변환 후 블럭을 선택하여 외부로 출력하는 것을 특징으로 하는 디지탈 변조 방법.
- 제21항에 있어서,상기 직류 성분의 비교는, 상기 컨볼루션 처리에 따라 생성되는 복수 종류의 변환 후 블럭을 소정의 기록 방식의 기록 신호 블럭으로 변조한 경우의 직류 성분에 기초하여 행하는 것을 특징으로 하는 디지탈 변조 방법.
- 제21항에 있어서,상기 연산되는 직류 성분은, 상기 변환 후 블럭의 최종 비트에서의 직류 성분의 누적치인 것을 특징으로 하는 디지탈 변조 방법.
- 제21항에 있어서,상기 연산되는 직류 성분은, 상기 변환 후 블럭의 직류 성분의 누적치의 최대치인 것을 특징으로 하는 디지탈 변조 방법.
- 입력 비트 스트림으로부터 t 비트의 초기 데이타로 시작되는 소정 비트수의 입력 블럭을 추출하는 추출 수단, 및상기 추출 수단에 의해 추출된 입력 블럭 내의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 그 연산 결과에 따라 선두의 t 비트를 치환하고, 상기 직후의 t 비트와 상기 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 입력 블럭의 최종까지, 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행하고, 상기 입력 블럭의 역변환 블럭을 생성하는 역변환 수단을 구비하는 것을 특징으로 하는 디지탈 복조 회로.
- 입력 비트 스트림으로부터 t 비트의 초기 데이타로 시작되는 소정 비트수의 입력 블럭을 추출하고,상기 입력 블럭 내의 선두의 t 비트와 그 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 선두의 t 비트를 치환하고, 상기 직후의 t 비트와 상기 직후의 t 비트 직후의 t 비트의 배타적 논리합을 연산하여, 상기 연산 결과에 따라 상기 직후의 t 비트를 치환하고, 이하 마찬가지로 상기 입력 블럭의 최종까지, 상기 배타적 논리합의 연산 처리와 상기 치환 처리로 이루어지는 컨볼루션 처리를 실행하여 상기 입력 블럭의 역변환 블럭을 생성하는 것을 특징으로 하는 디지탈 복조 방법.
- 제5항 내지 제10항, 제14항 내지 제20항 중 어느 한항에 있어서,상기 초기 데이타의 비트수 t는, 입력 블럭의 데이타 길이를 80바이트로 한 경우에,2비트≤t≤8비트의 범위에 있는 것을 특징으로 하는 디지탈 변조 회로.
- 제5항 내지 제10항, 제14항 내지 제20항 중 어느 한항에 있어서,상기 초기 데이타의 비트수 t와, 상기 비트수 t의 정수배의 비트수인 입력 블럭의 비트수 p는,0.003≤t/p≤0.015의 관계식을 만족하는 범위에 있는 것을 특징으로 하는 디지탈 변조 회로.
- 제28항에 있어서,상기 p 비트의 입력 블럭을 정수치 z에서 제산하여 이루어지는 정수치 p/z=P 비트의 각 입력 분할 블럭의 선두에, 상기 t 비트의 초기 데이타를 정수치 z에서 제산하여 이루어지는 정수치 t/z=T 비트의 분할 초기 데이타를 각각 부가하여, 각각 다중화 분할 블럭을 생성하고, 각 다중화 분할 블럭을 마찬가지로 처리하는 구성에서,각 분할 초기 데이타의 비트수 T와, 상기 비트수 T의 정수배의 비트수인 입력 분할 블럭의 비트수 P는,0.003≤T/P≤0.015의 관계식을 만족하는 범위에 있는 것을 특징으로 하는 디지탈 변조 회로.
- 제1항 내지 제5항, 제21항 내지 제24항 중 어느 한항에 있어서,상기 초기 데이타의 비트수 t의 정수배의 비트수인 입력 블럭의 비트수 p는,160 비트≤p≤1600 비트의 범위에 있는 것을 특징으로 하는 디지탈 변조 방법.
- 제1항 내지 제5항, 제21항 내지 제24항, 제30항 중 어느 한항에 있어서,상기 초기 데이타의 비트수 t는,2비트≤t≤8비트의 범위에 있는 것을 특징으로 하는 디지탈 변조 방법.
- 제1항 내지 제5항, 제21항 내지 제24항, 제30항, 제31항 중 어느 한항에 있어서,상기 초기 데이타의 비트수 t와, 상기 비트수 t의 정수배의 비트수인 입력 블럭의 비트수 p는,0.003≤t/p≤0.015의 관계식을 만족하는 범위에 있는 것을 특징으로 하는 디지탈 변조 방법.
- 제32항에 있어서,상기 p 비트의 입력 블럭을 정수치 z에서 제산하여 이루어지는 정수치 p/z= P 비트의 각 입력 분할 블럭의 선두에, 상기 t 비트의 초기 데이타를 정수치 z에서 제산하여 이루어지는 정수치 t/z=T 비트의 분할 초기 데이타를 각각 부가하고, 각각 다중화 분할 블럭을 생성하고, 각 다중화 분할 블럭을 마찬가지로 처리하는 방법으로,각 분할 초기 데이타의 비트수 T와, 상기 비트수 T의 정수배의 비트수인 입력 분할 블럭의 비트수 P는,0.003≤T/P≤0.015의 관계식을 만족하는 범위에 있는 것을 특징으로 하는 디지탈 변조 방법.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29117196 | 1996-10-13 | ||
JP1996-291171 | 1996-10-13 | ||
JP1996-314306 | 1996-11-10 | ||
JP31430696 | 1996-11-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000049103A true KR20000049103A (ko) | 2000-07-25 |
KR100354632B1 KR100354632B1 (ko) | 2002-10-04 |
Family
ID=26558428
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019997003183A KR100354632B1 (ko) | 1996-10-13 | 1997-10-09 | 디지탈 변조 방법, 디지탈 변조 회로, 디지탈 복조 방법 및 디지탈 복조 회로 |
Country Status (8)
Country | Link |
---|---|
US (1) | US6654425B1 (ko) |
EP (2) | EP0932258B1 (ko) |
JP (1) | JP3091497B2 (ko) |
KR (1) | KR100354632B1 (ko) |
CN (1) | CN1157852C (ko) |
AU (1) | AU4472097A (ko) |
DE (2) | DE69732540T2 (ko) |
WO (1) | WO1998017005A1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001099288A1 (en) * | 2000-06-22 | 2001-12-27 | Lg Electronics Inc. | Method and apparatus of converting a series of data words into a modulated signal |
US7034719B2 (en) | 2002-09-27 | 2006-04-25 | Samsung Electronics Co., Ltd. | Data modulating method and apparatus, data demodulating method and apparatus, and code arranging method |
KR100909129B1 (ko) * | 2001-12-11 | 2009-07-23 | 소니 가부시끼 가이샤 | 변조 장치 및 방법, 및 dsv 제어 비트 생성 방법 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1114920C (zh) * | 1996-10-11 | 2003-07-16 | 三洋电机株式会社 | 数字记录方法、数字盘记录装置以及数字盘再生装置 |
KR100724354B1 (ko) * | 2001-03-24 | 2007-06-04 | 엘지전자 주식회사 | 디지털 데이터 변조 방법 및 그 장치 |
KR100917884B1 (ko) * | 2003-03-13 | 2009-09-16 | 삼성전자주식회사 | 동기 코드워드의 패리티 정보를 이용하여 dc 억압이가능한 데이터 변조 방법 및 장치 |
WO2005050649A2 (en) * | 2003-11-21 | 2005-06-02 | Koninklijke Philips Electronics N.V. | Detection of data in burst cutting area of optical disk |
US8611195B2 (en) | 2003-11-21 | 2013-12-17 | Koninklijke Philips N.V. | Detection of data in burst cutting area of optical disk |
JP2008004195A (ja) * | 2006-06-23 | 2008-01-10 | Toshiba Corp | ラン長制限装置及びラン長制限方法 |
JP2008010033A (ja) * | 2006-06-27 | 2008-01-17 | Toshiba Corp | ディスク装置 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52128024A (en) | 1976-04-20 | 1977-10-27 | Nec Corp | Binal data coding method |
JPS5665314A (en) * | 1979-11-02 | 1981-06-03 | Sony Corp | Encoder for binary signal |
JPS57132461A (en) * | 1981-02-09 | 1982-08-16 | Sony Corp | Converter for binary data code |
JPS5994214A (ja) | 1982-11-22 | 1984-05-30 | Hitachi Ltd | デイジタル信号記録装置 |
JPS59123343A (ja) | 1982-12-29 | 1984-07-17 | Sony Corp | 2値信号の符号化方法 |
JPS6069866A (ja) * | 1983-09-26 | 1985-04-20 | Sanyo Electric Co Ltd | 2進デ−タの符号変換方法 |
JPS6130818A (ja) * | 1984-07-23 | 1986-02-13 | Matsushita Electric Ind Co Ltd | デイジタル変調方法 |
EP0178813B1 (en) | 1984-10-01 | 1993-08-18 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for encoding binary data |
US4609907A (en) * | 1984-10-31 | 1986-09-02 | International Business Machines Corporation | Dual channel partial response system |
JPS61196469A (ja) | 1985-02-25 | 1986-08-30 | Matsushita Electric Ind Co Ltd | デイジタル変調方法 |
EP0193153B1 (en) | 1985-02-25 | 1991-11-13 | Matsushita Electric Industrial Co., Ltd. | Digital data recording and reproducing method |
JPH071873B2 (ja) * | 1985-05-15 | 1995-01-11 | 松下電器産業株式会社 | 復調装置 |
JPS63294133A (ja) * | 1987-05-27 | 1988-11-30 | Hitachi Ltd | ディジタル変復調方法および回路 |
JPS6427510A (en) | 1987-07-23 | 1989-01-30 | Kinsee Eng Kk | Parallel moving apparatus |
JP2666367B2 (ja) * | 1988-05-24 | 1997-10-22 | ソニー株式会社 | Mスクランブル回路 |
JP2636902B2 (ja) | 1988-09-30 | 1997-08-06 | 日本電気ホームエレクトロニクス株式会社 | 9/10nrzi符号変換方法 |
JP2870843B2 (ja) * | 1989-08-31 | 1999-03-17 | ソニー株式会社 | 情報伝送装置 |
JPH0468818A (ja) | 1990-07-06 | 1992-03-04 | Canon Inc | 符号化方法 |
JPH0771007B2 (ja) * | 1992-02-13 | 1995-07-31 | ソニー株式会社 | ディジタルデータの復調方法 |
DE69322054T2 (de) * | 1992-10-16 | 1999-04-01 | Matsushita Electric Industrial Co., Ltd., Kadoma, Osaka | Gerät zur Aufzeichnung von Datensignalen mittels Steuerung der Frequenzcharakteristiken der Datensignale |
US5408500A (en) | 1993-02-17 | 1995-04-18 | Digital Equipment Corporation | Method and apparatus for transmission of local area network signals over a single unshielded twisted pair |
JP3013651B2 (ja) * | 1993-04-27 | 2000-02-28 | 日本ビクター株式会社 | デジタル変調装置 |
JPH0846526A (ja) * | 1994-05-25 | 1996-02-16 | Sony Corp | ディジタル信号の符号化方法、装置、復号装置及び符号化復号化方法 |
US5657013A (en) * | 1994-05-25 | 1997-08-12 | Sony Corporation | Data recording apparatus |
JP3316313B2 (ja) * | 1994-09-28 | 2002-08-19 | 三洋電機株式会社 | 符号化装置 |
US5537382A (en) | 1994-11-22 | 1996-07-16 | Optex Corporation | Partial response coding for a multi-level optical recording channel |
US6079041A (en) * | 1995-08-04 | 2000-06-20 | Sanyo Electric Co., Ltd. | Digital modulation circuit and digital demodulation circuit |
KR100213032B1 (ko) * | 1995-10-24 | 1999-08-02 | 윤종용 | 자기기록 재생장치에서 디지탈 신호 검출 장치 |
CN1114920C (zh) * | 1996-10-11 | 2003-07-16 | 三洋电机株式会社 | 数字记录方法、数字盘记录装置以及数字盘再生装置 |
-
1997
- 1997-10-09 DE DE69732540T patent/DE69732540T2/de not_active Expired - Fee Related
- 1997-10-09 US US09/284,278 patent/US6654425B1/en not_active Expired - Fee Related
- 1997-10-09 EP EP97943166A patent/EP0932258B1/en not_active Expired - Lifetime
- 1997-10-09 JP JP10518178A patent/JP3091497B2/ja not_active Expired - Fee Related
- 1997-10-09 CN CNB971805059A patent/CN1157852C/zh not_active Expired - Fee Related
- 1997-10-09 DE DE69711410T patent/DE69711410T2/de not_active Expired - Fee Related
- 1997-10-09 AU AU44720/97A patent/AU4472097A/en not_active Abandoned
- 1997-10-09 WO PCT/JP1997/003632 patent/WO1998017005A1/ja active IP Right Grant
- 1997-10-09 KR KR1019997003183A patent/KR100354632B1/ko not_active IP Right Cessation
- 1997-10-09 EP EP00121443A patent/EP1087532B1/en not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001099288A1 (en) * | 2000-06-22 | 2001-12-27 | Lg Electronics Inc. | Method and apparatus of converting a series of data words into a modulated signal |
US7519119B2 (en) | 2000-06-22 | 2009-04-14 | Lg Electronics Inc. | Method and apparatus of converting a series of data words into a modulated signal |
KR100909129B1 (ko) * | 2001-12-11 | 2009-07-23 | 소니 가부시끼 가이샤 | 변조 장치 및 방법, 및 dsv 제어 비트 생성 방법 |
US7034719B2 (en) | 2002-09-27 | 2006-04-25 | Samsung Electronics Co., Ltd. | Data modulating method and apparatus, data demodulating method and apparatus, and code arranging method |
Also Published As
Publication number | Publication date |
---|---|
DE69711410D1 (de) | 2002-05-02 |
DE69732540D1 (de) | 2005-03-24 |
DE69711410T2 (de) | 2002-11-14 |
KR100354632B1 (ko) | 2002-10-04 |
WO1998017005A1 (fr) | 1998-04-23 |
EP0932258B1 (en) | 2002-03-27 |
EP1087532B1 (en) | 2005-02-16 |
DE69732540T2 (de) | 2006-03-30 |
AU4472097A (en) | 1998-05-11 |
EP1087532A1 (en) | 2001-03-28 |
US6654425B1 (en) | 2003-11-25 |
EP0932258A4 (en) | 1999-12-08 |
CN1157852C (zh) | 2004-07-14 |
CN1240065A (zh) | 1999-12-29 |
EP0932258A1 (en) | 1999-07-28 |
JP3091497B2 (ja) | 2000-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6141787A (en) | Digital modulation and demodulation | |
US6573848B2 (en) | Modulation system using encoding tables and method therefor | |
JP3985173B2 (ja) | 変調装置および方法、復調装置および方法、並びにデータ格納媒体 | |
KR100488634B1 (ko) | m-비트정보워드들의계열을변조신호로변환하는방법,기록캐리어를제조하는방법,부호화장치,장치,기록장치,신호,및기록캐리어 | |
KR100352353B1 (ko) | 신호변조방법,신호변조장치,신호복조방법및신호복조장치 | |
US7218262B2 (en) | Modulation system | |
US6127951A (en) | Modulating device, modulating device, demodulating device, demodulating device, and transmission medium run length limited coder/decoder with restricted repetition of minimum run of bit sequence | |
KR100354632B1 (ko) | 디지탈 변조 방법, 디지탈 변조 회로, 디지탈 복조 방법 및 디지탈 복조 회로 | |
KR20020020981A (ko) | 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치 | |
JP3167638B2 (ja) | ディジタル変調方法と復調方法及びディジタル変調回路と復調回路 | |
KR950006085B1 (ko) | 부호변조장치 | |
JP4559112B2 (ja) | データ変調装置及びデータ復調装置 | |
KR20020011981A (ko) | 정보 코딩을 위한 장치 및 방법과, 그 코딩된 정보를디코딩하기 위한 장치 및 방법과, 변조신호 및 기록매체제조방법 | |
KR100470026B1 (ko) | 정보를 코딩/디코딩하는 방법 및 장치 | |
JP4059211B2 (ja) | 復調方法、および復調装置 | |
JP2578754B2 (ja) | デイジタルデ−タ記録方法 | |
KR100752880B1 (ko) | 정보를 코딩/디코딩하는 방법 및 장치 | |
KR100407496B1 (ko) | 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치 | |
JP2001044842A (ja) | 符号化回路、及びその方法 | |
JPH0342914A (ja) | 情報変換器 | |
JP2004220767A (ja) | 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置 | |
JP2004220765A (ja) | 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080911 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |