KR20000023298A - 평면표시장치 - Google Patents

평면표시장치 Download PDF

Info

Publication number
KR20000023298A
KR20000023298A KR1019990040346A KR19990040346A KR20000023298A KR 20000023298 A KR20000023298 A KR 20000023298A KR 1019990040346 A KR1019990040346 A KR 1019990040346A KR 19990040346 A KR19990040346 A KR 19990040346A KR 20000023298 A KR20000023298 A KR 20000023298A
Authority
KR
South Korea
Prior art keywords
signal lines
flat panel
panel display
signal
line
Prior art date
Application number
KR1019990040346A
Other languages
English (en)
Other versions
KR100314390B1 (ko
Inventor
하나리준
Original Assignee
니시무로 타이죠
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이죠, 가부시끼가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR20000023298A publication Critical patent/KR20000023298A/ko
Application granted granted Critical
Publication of KR100314390B1 publication Critical patent/KR100314390B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 양호한 표시화면을 얻는 것을 가능하게 한다.
이를 위해 본 발명은, 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함하고, 복수의 신호선을 1조로 한 복수의 소영역으로 분할된 표시영역과; 각각의 상기 소영역에 대응하여 배치되고, 서로 병렬적으로 각 조의 신호선에 영상신호를 공급하는 복수의 신호선 구동회로를 구비하고, 상기 복수의 신호선 구동회로중 적어도 하나가, 스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터와, 상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 영상신호를 샘플링하여 대응하는 상기 신호선에 공급하는 샘플링회로 및, 상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 한다.

Description

평면표시장치 {FLAT DISPLAY DEVICE}
본 발명은 평면표시장치에 관한 것이다.
종래, 액티브 매트릭스 방식(active matrix type)의 액정표시장치의 표시부의 TFT(Thin Film Transistor)는, 비정질실리콘(amorphous silicon)으로 형성되고 있었다. 그러나, 최근 폴리실리콘으로 형성된 TFT가 이용되는 예가 증가하고 있다.
폴리실리콘으로 이루어진 TFT는, 비정질실리콘으로 이루어진 TFT에 비해 이동도가 높다. 이 때문에, 액정표시장치의 구동부는 폴리실리콘으로 이루어진 TFT로 구성되고 있다. 따라서, 표시부의 TFT가 폴리실리콘으로 형성되는 경우에는, 액정표시장치의 구동회로의 일부분(주변구동회로)도 표시부와 동일 기판상에 형성하는 것이 가능하게 된다.
그런데, 폴리실리콘으로 이루어진 TFT가 이용된 액정표시장치는 표시부에 관해, 비정질실리콘으로 이루어진 TFT가 이용된 액정표시장치와 거의 마찬가지의 구성으로 되어 있다. 즉, 화소구동용 TFT에 의해 화소에 기입하지만, 이때 액정층의 정전용량만으로는 유지특성이 불충분하기 때문에, 보조용량을 접속해 두는 것이 일반적이다.
이 보조용량은, 각 화소마다 배치되고, 한쪽의 전극이 TFT측에 접속되며, 다른 한쪽의 전극은 각각의 용량을 형성하기 위한 전위가 부가되고 있고, 이 전위를 공급하기 위한 배선이 표시부내에 화소구동용 TFT의 게이트신호선과 평행하게 많이 배치되어 있는 것이 일반적이다. 여기서, 보조용량에 전위를 공급하는 배선을 보조용량선이라 부르기로 한다.
그런데, 상술한 바와 같이 폴리실리콘으로 이루어진 TFT를 이용한 액정표시장치에서는, 구동회로의 일부(주변구동회로)를 유리기판에 형성하는 것이 가능하게 된다. 이 주변구동회로로서는, 도 4에 나타낸 바와 같이 예컨대 시프트 레지스터 (shift register; 도시하지 않음)와 아날로그 스위치(analog switch; 10a,10b)를 조합시킨 것을 유리기판상에 형성한 것을 생각할 수 있다.
이때, 외부에 부착되는 인쇄회로기판에 외부구동회로로서 디지탈-아날로그 변환부와 화소/신호선에 데이터를 전송하기 위한 출력버퍼를 설치하여 구성하는 것이 가능하다.
이 경우, 데이터 신호선의 수를 삭감하기 위해, 몇개의 신호선에 동시에 데이터를 전송하는 방법을 취할 수 있다. 즉, 1수평주기에 구동해야 할 화소를 분할하여 몇개의 블록마다 구동하는 방법이다. 더욱이, 이 블록을 순차 구동하는 블록 순차 구동방법을 채용하면, 더욱 더 데이터 신호선을 저감할 수 있다.
예컨대, 수평방향으로 1024도트의 배열을 갖는 화면을 구동하는 경우에 관하여 설명한다. 즉, 1024×768의 XGA의 경우이다. 여기서 1도트는 R(Red), G (Green), B(Blue)의 3화소로 이루어져 있다.
24개의 신호선에 접속된 24개의 화소(즉, 8도트)를 1블록으로 하고, 1/32수평주기로 순차 구동하면, 1수평주기 사이에 256도트를 구동할 수 있다. 이것은 화면의 1/4에 상당하므로, 화면에 대해 4병렬로 데이터신호를 입력하면 좋은 것으로 된다.
이 블록 순차 구동방식은, 데이터 신호선의 선수를 줄일 수 있는 동시에, 데이터 전송의 주파수를 저감할 수 있다고 하는 메리트가 있다. 그러나, 이 방식은 다음과 같은 문제가 있다.
즉, 도 4에 나타낸 바와 같이 어떤 신호선(24)에 데이터를 기입하는 경우, 상술한 보조용량선(30)을 신호선(24)이 횡단하는 부분에 발생하는 기생용량(40)을 매개해서 신호선(24)의 전위의 변동이 다른 신호선(24)으로 전달되어 화면에 노이즈로서 출현한다는 문제이다.
이 현상을 설명하기 위해, 상술한 블록마다 데이터를 전송하는 블록 순차 구동방식의 경우에 있어서, 어떤 보조용량선상에 인접한 화소를 생각해 보자.
1블록내의 임의의 데이터신호에 의한 보조용량선의 전위의 변동은, 많은 경우에는 규칙성이 없어, 결과적으로 서로 부정하여 다른 신호선으로의 영향은 적다.
그렇지만, 1블록 단위로 데이터가 백흑 교대로 반복되는 경우에 있어서는, 동시에 동일 방향으로 데이터선이 치우치기 때문에, 보조용량선의 전위의 변동이 크다 (도 5 참조). 보조용량선은 일반적으로 외부에 설치한 전원으로부터 공급되기 때문에, 화면내에서의 변동을 억제시키는 능력이 낮아 1블록을 기입하는 시간내에 앞의 변동이 해소되지 않는다. 이 때문에, 다음 블록을 기입할 때에는, 앞의 블록을 기입한 때의 보조용량선 전위와 다른 전위로 되어 버린다. 따라서, 액정에 인가되는 전위가 변화하여 소정의 계조(階調: tone)로부터 벗어난 화상으로서 인식되어 노이즈로 된다. 기입한 블록내에 있어서 신호에 의해 보조용량선 전위가 더 변동하는 경우에는, 보조용량선 전위의 변화가 축적되는 것으로 되어 다음 블록을 기입할 때의 영향이 더욱 커진다(도 6 참조).
본 발명은 상기 사정을 고려하여 이루어진 것으로, 양호한 표시화면을 얻는 것이 가능한 평면표시장치를 제공하는 것을 목적으로 한다.
도 1은 본 발명에 따른 평면표시장치의 일실시형태의 구성을 나타낸 블록도,
도 2는 쌍방향 레지스터를 구성하는 레지스터부의 한 구체예를 나타낸 회로도,
도 3은 본 발명에 따른 평면표시장치의 동작을 나타낸 타이밍차트,
도 4는 종래의 블록 순차 구동방식의 액정표시장치의 예를 나타낸 회로도,
도 5는 종래의 액정표시장치의 문제점을 설명하는 도면,
도 6은 종래의 액정표시장치의 문제점을 설명하는 도면이다.
<도면부호의 설명>
2 --- 주변구동부, 4 --- 쌍방향 시프트 레지스터,
5 --- 레지스터부, 5a --- 클록제어 인버터,
5b --- 클록제어 인버터, 5c --- 클록제어 인버터,
5d --- 클록제어 인버터, 5e --- 출력단자,
6 --- 데이터 버스라인, 8a --- 아날로그 스위치,
8b --- 아날로그 스위치, 9a --- 아날로그 스위치,
9b --- 아날로그 스위치, 10a --- 아날로그 스위치,
10b --- 아날로그 스위치, 20 --- 표시부(표시영역),
22 --- 주사선, 24 --- 신호선,
26 --- 스위치소자, 28 --- 화소전극,
30 --- 보조용량, 32 --- 보조용량선,
40 --- 기생용량.
본 발명에 따른 평면표시장치의 제1태양(態樣)은, 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함하고, 복수의 신호선을 1조로 한 복수의 소영역으로 분할된 표시영역과,
각각의 상기 소영역에 대응하여 배치되고, 서로 병렬적으로 각 조의 신호선에 영상신호를 공급하는 복수의 신호선 구동회로를 구비하고,
상기 복수의 신호선 구동회로중 적어도 하나가, 스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터와,
상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 영상신호를 샘플링하여 대응하는 상기 신호선에 공급하는 샘플링회로 및,
상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 한다.
또한, 상기 복수의 소영역중 서로 이웃한 2개의 소영역에서의 각각의 스타트 펄스의 전송방향이 동시 기간내에서 역방향이도록 구성해도 좋다.
또한, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간이도록 구성해도 좋다.
또한, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것이 바람직하다.
또, 본 발명에 따른 평면표시장치의 제2태양은, 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함한 표시영역과,
스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터,
상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 복수의 영상신호를 동시에 샘플링하여 대응하는 복수의 신호선에 동시에 공급하는 샘플링회로 및,
상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 한다.
또한, 상기 신호선중 서로 이웃한 신호선에 공급되는 영상신호는 극성이 반전하고 있는 것이 바람직하다.
또한, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간인 것이 바람직하다.
또한, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것이 바람직하다.
또, 본 발명에 따른 평면표시장치의 제3태양은, 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함하고, 복수의 신호선을 1조로 한 복수의 소영역으로 분할된 표시영역과,
각각의 상기 소영역에 대응하여 배치되고, 서로 병렬적으로 각 조의 신호선에 영상신호를 공급하는 복수의 신호선 구동회로를 구비하고,
상기 복수의 신호선 구동회로중 적어도 하나가, 스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터와,
상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 복수의 영상신호를 동시에 샘플링하여 대응하는 복수의 신호선에 동시에 공급하는 샘플링회로 및,
상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 한다.
또한, 상기 복수의 소영역중 서로 이웃한 2개의 소영역에서의 각각의 스타트 펄스의 전송방향이 동시 기간내에서 역방향인 것이 바람직하다.
또한, 상기 신호선중 서로 이웃한 신호선에 공급되는 영상신호는 극성이 반전하고 있는 것이 바람직하다.
또한, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간인 것이 바람직하다.
또한, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것이 바람직하다.
(실시형태)
이하, 예시도면을 참조하면서 본 발명의 실시형태를 상세히 설명한다.
본 발명에 따른 평면표시장치의 하나인 액정표시장치의 일실시형태를 도 1을 참조하여 설명한다. 이 실시형태의 액정표시장치는, 블록 순차 구동방식에 의해 구동되는 액티브 매트릭스형 액정표시장치로, 매트릭스 어레이기판과 대향기판 사이에 예컨대 폴리이미드로 이루어진 배향막을 매개해서 액정층이 유지된 구성으로 되어 있다.
매트릭스 어레이기판은 도 1에 나타낸 바와 같이 투명기판, 예컨대 유리기판상에 주변구동부(2)와 표시부(표시영역; 20)가 형성된 구성을 갖고 있다. 또, 대향기판(도시하지 않음)은 투명기판, 예컨대 유리기판상에 대향전극이 형성된 구성을 갖고 있다.
표시부(20)는, 거의 평행하게 배치된 복수개의 주사선(22)과, 이들 주사선 (22)과 거의 직교하도록 배치된 복수개의 신호선(24), 이들 주사선(22)과 신호선 (24)의 각 교점마다 설치된 스위칭소자(예컨대 TFT; 26) 및 화소전극(28), 그리고 보조용량(30)과, 주사선(22)에 거의 평행하게 배치된 보조용량선(32)을 갖추고 있다.
TFT(26)의 소스 및 드레인중 한쪽의 단자가 대응하는 신호선(24)에 접속되고, 다른쪽의 단자가 화소전극(28) 및 보조용량(30)에 접속되며, 게이트가 대응하는 주사선(22)에 접속된다. 또, 보조용량(30)의 TFT(26)에 접속된 단자와 다른 단자는 보조용량선(32)에 접속된다. 이 보조용량선(32)을 매개해서 외부로부터 보조용량 (30)에 전위가 공급된다.
주변구동부(2)는, 직렬로 접속된 복수단의 레지스터부(5)를 갖춘 쌍방향 시프트 레지스터(4)와, 데이터 버스라인(6) 및, 각 단의 레지스터부(5)마다 설치된 아날로그 스위치(8a,8b,9a,9b)를 갖추고 있다.
쌍방향 시프트 레지스터(4)의 각 레지스터부(5)는 클록신호에 기초하여 스타트 펄스(시프트 펄스)를 다음 단의 레지스터부(5)로 전송하는 구성으로 되어 있고, 스타트 펄스의 전송방향은 외부로부터 주어지는 외부전송방향 제어신호에 의해 제어된다.
이 레지스터부(5)의 구체적인 구성의 일례를 도 2에 나타낸다. 도 2에 있어서 레지스터부(5)는, 클록제어 인버터(clocked inverter; 5a) 및 인버터(5b)로 이루어진 플립플롭과, 클록제어 인버터(5c,5d)를 갖추고 있다. 클록제어 인버터(5a)는 클록신호(CL) 및 그 반전신호(/CL; 여기서, /는 바(_)를 의미하는 것임. 이하, 동일)에 기초하여 동작한다. 클록제어 인버터(5c)는 스타트 펄스를 오른쪽 방향으로 전송시키기 위한 제어신호(R,/R)에 기초하여 동작하고, 상기 플립플롭회로에 래치된 신호(스타트 펄스)를 1클록 지연시켜 오른쪽 방향의 다음 단의 레지스터부(5)에 전송한다. 클록제어 인버터(5d)는 스타트 펄스를 왼쪽 방향으로 전송시키기 위한 제어신호(L,/L)에 기초하여 동작하고, 상기 플립플롭회로에 래치된 신호(스타트 펄스)를 1클록 지연시켜 왼쪽 방향의 다음 단의 레지스터부(5)에 전송한다.
따라서, 이 쌍방향 레지스터(4)에 의해 스타트 펄스는 도 3에 나타낸 바와 같이 오른쪽 방향 또는 왼쪽 방향으로 순차 전송된다.
또, 레지스터부(5)는 전단으로부터 송출되어 온 스타트 펄스를 클록신호(CL, /CL)에 동기하여 래치하고, 래치한 신호를 출력단자(5e)를 매개해서 대응하는 아날로그 스위치(8a,8b,9a,9b)의 게이트로 송출한다.
아날로그 스위치(8a,9a)와 아날로그 스위치(8b,9b)는 도전형이 다르게 구성되어 있다. 예컨대, 아날로그 스위치(8a,9a)가 P채널 트랜지스터이면, 아날로그 스위치(8b,9b)는 N채널 트랜지스터로 된다.
각 레지스터부(5)에서의 한쌍의 아날로그 스위치(8a,8b)의 각각의 일단은 화면의 왼쪽 끝에서부터 세어 기수번째의 신호선(24)에 접속되고, 나머지 한쌍의 아날로그 스위치(9a,9b)의 각각의 일단은 우수번째의 신호선(24)에 접속된다. 또, 아날로그 스위치(8a,8b)의 각각의 타단은 각각 다른 데이터 버스라인(6)에 접속되고, 아날로그 스위치(9a,9b)의 각각의 타단도 각각 다른 데이터 버스라인(6)에 접속된다.
그리고, 동일의 레지스터부(5)에 접속된 아날로그 스위치(8a,9a)는 동시에 온(ON)되어 다른 데이터 버스라인(6)으로부터의 영상신호 데이터를 취입하여 각각 기수번째, 우수번째의 신호선(24)에 영상신호 데이터를 기입한다. 동일의 레지스터부(5)에 접속된 아날로그 스위치(8b,9b)도 마찬가지의 동작을 한다. 각 레지스터부 (5)에서의 아날로그 스위치(8a,9a)와 아날로그 스위치(8b,9b)는 대응하는 레지스터부(5)가 스타트 펄스를 래치한 때에 어느쪽인가 한쪽의 아날로그 스위치, 예컨대 아날로그 스위치(8a,9a)가 온(ON)하고, 다른쪽의 아날로그 스위치(8b,9b)는 오프 (OFF)한다. 그리고, 어느쪽의 아날로그 스위치가 온하는가는 화면(프레임)의 극성에 따라 달라진다.
이 실시형태의 액정표시장치에 있어서는, 쌍방향 시프트 레지스터를 이용하고 있기 때문에, 도 3에 나타낸 바와 같이 위로부터 n(n≥1)번째의 주사선(22)에서의 레지스터부(5)의 출력의 순번과, n+1번째의 주사선(22)에서의 레지스터부(5)의 출력의 순번은 역으로 되어 있다. 즉, n번째의 주사선에 있어서는, 레지스터부의 출력은 1단째, 2단째, …최종단의 순으로 되는데 반해, n+1번째의 주사선에 있어서는 최종단, 최종-1단째, …1단째의 순으로 된다.
이 때문에, 영상신호 데이터의 신호선(24)으로의 기입의 순번도, n번째의 주사선(22)이 선택된 경우와 n+1번째의 주사선(22)이 선택된 경우에서는 역으로 된다. n번째의 주사선(22)이 선택된 경우는 신호선(24)으로의 영상신호 데이터의 기입은 왼쪽으로부터 오른쪽의 순으로 되는데 반해, n+1번째의 주사선(22)이 선택된 경우는 오른쪽으로부터 왼쪽의 순으로 된다.
또한, 이때 n번째의 주사선(22)이 선택된 경우와, n+1번째의 주사선(22)이 선택된 경우에서는, 외부구동회로에 의해 영상신호 데이터의 순번을 역으로 하여 본 실시형태의 액정표시장치로 송출할 필요가 있다.
본 실시형태의 액정표시장치에 있어서는, 신호선마다 백흑데이터를 표시하는 경우, 혹은 유사한 패턴으로 각 신호선의 전압변화방향이 동일하게 되는 경우, 보조용량선의 전압변동이 기입마다 동일 극성으로 되기 때문에, 예컨대 기입에 따라 보조용량선의 전위가 증가해 간다. 그 결과, 액정에 인가되는 전압이 정규의 전압보다 커져서 콘트라스트(contrast)가 증가한다.
즉, n번째의 주사선에서는 왼쪽으로부터 오른쪽 방향으로 보조용량선 전위가 증가하여 콘트라스트가 증가하고, n+1번째의 주사선에서는 오른쪽으로부터 왼쪽 방향으로 보조용량선 전위가 증가하여 콘트라스트가 증가한다.
그 결과, 하나 걸러 보조용량선 전위의 경사가 다른 상태로 되고, 화면 전체에서는 상쇄되어 경사가 두드러지게 된다.
이에 따라, 특정 패턴에서의 표시불량을 없애 양호한 표시장치를 얻을 수 있다.
본 실시형태에 있어서는, 시프트 펄스(스타트 펄스)의 전송방향의 절체에 쌍방향 시프트 레지스터를 이용했지만, 반드시 이것에 한정되는 것은 아니다.
또, 본 실시형태에 있어서는, 1수평주기마다 시프트 펄스의 전송방향을 절체했지만, 임의의 수평주기마다 시프트 레지스터의 전송방향을 절체하도록 구성해도 마찬가지의 효과를 얻을 수 있다.
또한, 본 실시형태에 있어서는, 쌍방향 시프트 레지스터(4)의 각 레지스터부 (5)는 2개의 신호선(24)을 구동하도록 되어 있지만, 3개 이상 구동하도록 구성해도 좋다.
상술한 바와 같이 본 발명에 의하면, 신호선으로의 기입에 따라 보조용량선에 전위의 변동이 생기고, 다른 부분으로의 기입시에 영향이 생겨도 화면 전체에서 상쇄시킬 수 있기 때문에, 양호한 화면을 얻을 수 있다.
이상 설명한 바와 같이 본 발명에 의하면, 양호한 표시화면을 얻는 것이 가능한 평면표시장치를 제공할 수 있다.

Claims (13)

  1. 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함하고, 복수의 신호선을 1조로 한 복수의 소영역으로 분할된 표시영역과,
    각각의 상기 소영역에 대응하여 배치되고, 서로 병렬적으로 각 조의 신호선에 영상신호를 공급하는 복수의 신호선 구동회로를 구비하고,
    상기 복수의 신호선 구동회로중 적어도 하나가, 스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터와,
    상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 영상신호를 샘플링하여 대응하는 상기 신호선에 공급하는 샘플링회로 및,
    상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 하는 평면표시장치.
  2. 제1항에 있어서, 상기 복수의 소영역중 서로 이웃한 2개의 소영역에서의 각각의 스타트 펄스의 전송방향이 동시 기간내에서 역방향인 것을 특징으로 하는 평면표시장치.
  3. 제1항에 있어서, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간인 것을 특징으로 하는 평면표시장치.
  4. 제1항에 있어서, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것을 특징으로 하는 평면표시장치.
  5. 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함한 표시영역과,
    스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터,
    상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 복수의 영상신호를 동시에 샘플링하여 대응하는 복수의 신호선에 동시에 공급하는 샘플링회로 및,
    상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 하는 평면표시장치.
  6. 제5항에 있어서, 상기 신호선중 서로 이웃한 신호선에 공급되는 영상신호는 극성이 반전하고 있는 것을 특징으로 하는 평면표시장치.
  7. 제5항에 있어서, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간인 것을 특징으로 하는 평면표시장치.
  8. 제5항에 있어서, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것을 특징으로 하는 평면표시장치.
  9. 복수의 주사선 및 복수의 신호선과, 각 주사선과 각 신호선의 교점부 근방에 배치된 스위칭소자 및, 상기 스위칭소자에 접속된 표시화소를 포함하고, 복수의 신호선을 1조로 한 복수의 소영역으로 분할된 표시영역과,
    각각의 상기 소영역에 대응하여 배치되고, 서로 병렬적으로 각 조의 신호선에 영상신호를 공급하는 복수의 신호선 구동회로를 구비하고,
    상기 복수의 신호선 구동회로중 적어도 하나가, 스타트 펄스를 소정의 타이밍에서 소정 방향으로 전송하는 시프트 레지스터와,
    상기 시프트 레지스터의 각 단의 출력에 기초해서 입력되는 복수의 영상신호를 동시에 샘플링하여 대응하는 복수의 신호선에 동시에 공급하는 샘플링회로 및,
    상기 스타트 펄스의 전송방향을 소정 기간마다 반전시키는 제어회로를 갖춘 것을 특징으로 하는 평면표시장치.
  10. 제9항에 있어서, 상기 복수의 소영역중 서로 이웃한 2개의 소영역에서의 각각의 스타트 펄스의 전송방향이 동시 기간내에서 역방향인 것을 특징으로 하는 평면표시장치.
  11. 제9항에 있어서, 상기 신호선중 서로 이웃한 신호선에 공급되는 영상신호는 극성이 반전하고 있는 것을 특징으로 하는 평면표시장치.
  12. 제9항에 있어서, 상기 소정 기간은 1개의 주사선에 선택전압을 인가하고 있는 1수평주사기간인 것을 특징으로 하는 평면표시장치.
  13. 제9항에 있어서, 상기 샘플링회로가 상기 평면표시장치를 구성하는 기판에 일체적으로 형성되어 있는 것을 특징으로 하는 평면표시장치.
KR1019990040346A 1998-09-21 1999-09-20 평면표시장치 KR100314390B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1998-266903 1998-09-21
JP26690398A JP4043112B2 (ja) 1998-09-21 1998-09-21 液晶表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
KR20000023298A true KR20000023298A (ko) 2000-04-25
KR100314390B1 KR100314390B1 (ko) 2001-11-15

Family

ID=17437270

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990040346A KR100314390B1 (ko) 1998-09-21 1999-09-20 평면표시장치

Country Status (4)

Country Link
US (1) US6437775B1 (ko)
JP (1) JP4043112B2 (ko)
KR (1) KR100314390B1 (ko)
TW (1) TW536645B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100367010B1 (ko) * 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6633284B1 (en) * 1999-08-05 2003-10-14 Kabushiki Kaisha Toshiba Flat display device
JP3739663B2 (ja) * 2000-06-01 2006-01-25 シャープ株式会社 信号転送システム、信号転送装置、表示パネル駆動装置、および表示装置
KR100724745B1 (ko) * 2000-09-30 2007-06-04 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 검사방법
KR100740931B1 (ko) * 2000-12-07 2007-07-19 삼성전자주식회사 액정 표시 패널과 이를 포함하는 액정 표시 장치와 이의구동 방법
JP2002244578A (ja) * 2001-02-15 2002-08-30 Sanyo Electric Co Ltd 表示装置
KR100770543B1 (ko) * 2001-03-20 2007-10-25 엘지.필립스 엘시디 주식회사 액정표시장치와 그 구동방법
KR100767365B1 (ko) * 2001-08-29 2007-10-17 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP2003345312A (ja) * 2002-05-28 2003-12-03 Seiko Epson Corp 半導体集積回路
TWI286236B (en) * 2002-09-17 2007-09-01 Adv Lcd Tech Dev Ct Co Ltd Memory circuit, display circuit, and display device
JP3889691B2 (ja) * 2002-09-27 2007-03-07 三洋電機株式会社 信号伝搬回路および表示装置
KR100493385B1 (ko) * 2002-12-17 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
US7187421B2 (en) 2003-07-11 2007-03-06 Toshiba Matsushita Display Technology Co., Ltd. Liquid crystal display having a source driver and scanning line drive circuit that is shutdown
TWI304563B (en) * 2005-03-11 2008-12-21 Himax Tech Inc Apparatus and method for generating gate control signals of lcd
WO2006109376A1 (ja) * 2005-04-05 2006-10-19 Sharp Kabushiki Kaisha 液晶表示装置ならびにその駆動回路および駆動方法
JP2006293074A (ja) * 2005-04-12 2006-10-26 Sony Corp パネル駆動装置およびその駆動方法
JP4846348B2 (ja) * 2005-11-18 2011-12-28 株式会社 日立ディスプレイズ 表示装置
KR20080006037A (ko) * 2006-07-11 2008-01-16 삼성전자주식회사 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법
TWI430242B (zh) 2006-08-01 2014-03-11 Samsung Display Co Ltd 顯示器裝置及驅動顯示器裝置的方法
TWI387822B (zh) * 2008-07-01 2013-03-01 Chunghwa Picture Tubes Ltd 薄膜電晶體陣列基板及其製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3329008B2 (ja) * 1993-06-25 2002-09-30 ソニー株式会社 双方向信号伝送回路網及び双方向信号転送シフトレジスタ
JP3424320B2 (ja) * 1994-04-22 2003-07-07 ソニー株式会社 アクティブマトリクス表示装置
JPH0830242A (ja) 1994-07-13 1996-02-02 Casio Comput Co Ltd 液晶駆動装置
WO1996042033A1 (fr) * 1995-06-09 1996-12-27 International Business Machines Corporation Dispositif d'attaque d'un panneau d'affichage a cristaux liquides
JPH10153986A (ja) * 1996-09-25 1998-06-09 Toshiba Corp 表示装置
JP2980042B2 (ja) * 1996-11-27 1999-11-22 日本電気株式会社 走査回路
JPH1185114A (ja) * 1997-09-12 1999-03-30 Sanyo Electric Co Ltd データ線駆動回路
TW491954B (en) * 1997-11-10 2002-06-21 Hitachi Device Eng Liquid crystal display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100367010B1 (ko) * 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
US7084844B2 (en) 2000-06-08 2006-08-01 Lg.Philips Lcd Co., Ltd. Liquid crystal display and driving method thereof

Also Published As

Publication number Publication date
US6437775B1 (en) 2002-08-20
TW536645B (en) 2003-06-11
JP4043112B2 (ja) 2008-02-06
US20020093494A1 (en) 2002-07-18
JP2000098335A (ja) 2000-04-07
KR100314390B1 (ko) 2001-11-15

Similar Documents

Publication Publication Date Title
KR100314390B1 (ko) 평면표시장치
US6424328B1 (en) Liquid-crystal display apparatus
JP2937130B2 (ja) アクティブマトリクス型液晶表示装置
KR100339799B1 (ko) 평면 표시 장치의 구동 방법
KR100242443B1 (ko) 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
KR100468562B1 (ko) 고선명 액정 표시 장치
KR100696915B1 (ko) 표시 장치 및 표시 제어 회로
KR100324912B1 (ko) 평면표시장치
US20030063048A1 (en) Active matrix display device and data line switching circuit, switching section drive circuit, and scanning line drive circuit thereof
EP1187091B1 (en) Method of driving scanning lines of a active matrix liquid crystal device
KR100302829B1 (ko) 액정전기광학장치
KR100648141B1 (ko) 표시 장치 및 상기 표시 장치의 구동 방법
KR100783701B1 (ko) 액정 표시 장치 및 그 구동 방법
US6633284B1 (en) Flat display device
US20090273554A1 (en) Electro-optical device
JP2000137459A (ja) 集積回路装置およびそれを用いた液晶表示装置
US6683593B2 (en) Liquid crystal display
JP3433022B2 (ja) 液晶表示装置
JP4288849B2 (ja) アクティブマトリクス型表示装置およびこれを用いた携帯端末
KR100599953B1 (ko) 액정 디스플레이의 구동방법
JPH11296142A (ja) 液晶表示装置
KR100843693B1 (ko) 액정표시장치 및 그 구동방법
JP4283172B2 (ja) 液晶電気光学装置
KR100436010B1 (ko) 박막트랜지스터액정표시장치의구동회로
JP3881004B2 (ja) 液晶電気光学装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121002

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20131018

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20141017

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20151016

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20161021

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20171020

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee