KR19990087869A - 동기제어회로 - Google Patents

동기제어회로 Download PDF

Info

Publication number
KR19990087869A
KR19990087869A KR1019990007844A KR19990007844A KR19990087869A KR 19990087869 A KR19990087869 A KR 19990087869A KR 1019990007844 A KR1019990007844 A KR 1019990007844A KR 19990007844 A KR19990007844 A KR 19990007844A KR 19990087869 A KR19990087869 A KR 19990087869A
Authority
KR
South Korea
Prior art keywords
signal
control signal
display control
synchronization
display
Prior art date
Application number
KR1019990007844A
Other languages
English (en)
Inventor
사토고이치
스즈키다카시
요시다리이치로
Original Assignee
니시무로 타이죠
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이죠, 가부시끼가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR19990087869A publication Critical patent/KR19990087869A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Studio Circuits (AREA)

Abstract

본 발명의 회로는 표시용의 동기 신호의 전환에 의한 화상의 흐트러짐을 없애고 동기 전환에 따른 화상의 변이를 순조롭게 할 수 있다. 입력 영상 신호 (A, B)의 동기 신호의 위상을 위상차 검출부(121)에서 비교하여, 신호 B의 동기 신호를 신호 A의 동기 신호에 맞추어 넣는다. 셀렉터(106)에서 신호 A에서 신호 B로 전환되었을 때는 신호 B의 보정된 동기 신호(신호 A의 동기 신호에 맞추어 넣은 동기 신호)에 기초하여 화상 표시가 행하여진다. 이 결과, 표시 화면상에서는 신호가 A일 때의 동기 상태가 거의 유지되고, 동기의 흐트러짐이 발생됨이 없이 화상의 변이가 원활하게 얻어진다.

Description

동기 제어 회로{SYNCHRONOUS CONTROL CIRCUIT}
본 발명은 특히 텔레비젼 장치에 있어서 복수의 화면을 동시에 표시하는 경우에 유효한 동기 제어 회로에 관한 것으로, 특히 화상의 전환 등이 행하여졌을 때에 동기 전환을 원활히 하여 화상의 흐트러짐을 방지하도록한 동기 제어 회로에 관한 것이다.
현재의 텔레비젼(TV) 방송으로는 지상파 방송, BS 방송, CS 방송 등 많은 방송이 제공되어 있으며, 금후 점점 더 채널수는 증가할 예정이다. 또한, TV 수상기에 있어서 복수의 화면을 동시에 표시할 수 있는 것이 등장하고 있다. 또한, 방송 이외의 그래픽 화상을 동시에 재생하는 기능을 갖는 수상기도 증가하고 있다.
이와 같이 복수 화면을 동시에 표시 가능한 수상기에서는 어느 한 입력 소스의 화상의 동기 신호를 기본으로 하여 표시기에 표시하는 출력 화면용의 수평 및 수직 동기 신호를 생성하고 있지만, 채널 전환 등에 따른 동기 신호의 전환에 있어서 출력 화면용의 동기 신호가 흐트러지고, 화상도 일그러지는 문제가 있다.
특히, 비동기인 입력 영상 신호(A1, B1)를 선택적으로 표시하는 장치로서, 쌍방의 동기 신호를 무시하고 독자적인 동기 신호 발생기를 갖는 표시 장치가 있다. 이 표시 장치에서는 자기가 소유하는 동기 신호 발생기가 발생시키는 내부 동기 신호(표시용 제어 신호)를 선택한 입력 영상 신호의 동기 신호에 위상 동기시키기 위한 기간이 필요하다. 이 표시 장치에서는 입력 영상 신호의 선택 상태가 한쪽에서 다른쪽으로 전환되었을 때, 입력 영상 신호의 동기 신호와 내부 동기 신호 사이에서 갑자기 수직 동기 신호의 위상도 변경되기 때문에, 그 후 수 필드에서 수십 필드 정도 동기가 인입하는 시간이 걸려, 동기의 흐트러짐(화상의 흐트러짐)이 발생한다.
따라서, 통상은 동기가 안정될 때까지 화상을 블랙 아웃하여 사용자에게 표시하지 않는 수법이 취해진다.
한 화면을 전체 면에 표시하는 기능만을 가진 TV 수상기에서는 이러한 블랙 아웃이 들어가도 그다지 문제가 없지만, 채널 전환과 무관한 그래픽 화상 등을 동시에 표시하는 기능을 구비한 TV 수상기에서는 상기 동기의 흐트러짐이 문제가 된다.
그래픽 화상을 입력 영상 신호의 화상과 함께 표시하는 수상기에서는 동기의 전환에 따라서 블랙 아웃하면, 그래픽에 의한 보조 정보도 함께 수 필드에서 수십 필드 정도 동기가 인입하는 동안 보이지 않게 되어 버리는 문제가 현저하다.
그래픽을 표시하는 예로는 개인용 컴퓨터(이하, PC라고 칭함)를 들 수 있다. PC에서는 모든 동기 신호가 PC 본체의 시스템 클록에 의해서 생성되고 있고, 동화상을 표시하면서 채널 전환을 행하여도 주위의 그래픽은 흐트러지지 않는다. 단지, 동화상 자신은 처리계의 동기가 전환되기 때문에 화상의 흐트러짐을 발생시킨다. 또한, 항상 비동기인 출력 동기에 의해서 표시되기 때문에 화상의 비월(飛越)·연속 표시 등의 동기의 어긋남에 의해서 발생하는 장애가 초래된다.
한편, TV 수상기의 경우에는 동화상을 표시하는 것이 주 목적으로서, 이와 같은 장애를 될 수 있는 한 방지할 필요가 있다.
상기한 바와 같이, 1개의 화면에 복수의 소스로부터의 화상을 표시하는 텔레비젼 수상기에서는 표시용의 동기 신호의 소스를 전환하였을 때 화상의 블랙 아웃 및 잠시 동안의 동기의 흐트러짐(화상의 흐트러짐)이 발생한다.
따라서, 본 발명은 이러한 표시용의 동기 신호의 전환에 의한 화상의 흐트러짐을 보정하고, 동기 전환에 따른 화상의 변이를 원활하게 할 수 있는 동기 제어 회로를 제공하는 것을 목적으로 한다.
본 발명은 상기 목적을 달성하기 위해서, 복수의 신호 사이의 동기 신호의 위상 관계를 검출함으로써, 현재 표시용으로서 채용하고 있는 동기 신호와 이제부터 표시용으로서 채용할 동기 신호 사이의 위상 관계를 검출하고, 이제부터 표시용으로서 채용할 동기 신호의 위상을 현재 표시용으로서 채용하고 있는 동기 신호의 위상에 근접시켜 허용 범위내의 위상 오차가 되었을 때, 상기 위상 보정된 동기 신호를 표시용으로서 사용하도록 하고 있다.
상기 수단에 의해 현재 표시하고 있는 영상과 이제부터 표시하고자 하는 영상의 간단하고 용이한 동기 상태를 얻을 수 있기 때문에 표시 장치에 있어서 화상의 흐트러짐이 생기는 일이 없다.
도 1은 본 발명의 일 실시예를 나타내는 도면.
도 2는 도 1의 회로 동작을 설명하기 위해 도시한 타이밍 챠트.
도 3은 본 발명의 다른 실시예를 나타내는 도면.
도 4는 도 3의 회로의 일부를 취출하여 도시한 도면.
도 5는 도 3의 회로 동작을 설명하기 위해 도시한 타이밍 챠트.
도 6은 본 발명의 또다른 실시예를 나타내는 도면.
도 7은 도 6의 회로의 일부를 취출하여 도시한 도면.
도 8은 도 6의 회로 동작을 설명하기 위해 도시한 타이밍 챠트.
도 9는 본 발명의 또다른 실시예를 나타내는 도면.
도 10은 도 9의 회로 동작을 설명하기 위해 도시한 타이밍 챠트.
도 11은 본 발명을 적용시킨 텔레비젼 수상기의 구성예를 나타내는 도면.
도 12a 및 도 12b는 본 발명의 효과를 설명하기 위해 나타낸 표시 화면을 도시한 도면.
도 13a 및 도 13b도 본 발명의 또 다른 효과를 설명하기 위해 나타내는 표시 화면을 도시한 도면.
도 14는 본 발명의 또다른 실시예를 나타내는 도면.
도 15는 도 14의 회로 동작을 설명하기 위해 도시한 타이밍 챠트.
<도면의 주요 부분에 대한 부호의 설명>
105 : 메모리
111,112 : 동기 신호 분리부
115 : 메모리 제어부
116 : 출력 동기 신호 생성부
121 : 위상차 검출부
122 : 위상 보정부
130 : 사용자 제어부
이하, 본 발명의 실시예를 도면을 참조하여 설명한다.
도 1은 본 발명의 일 실시예이다. 입력 단자(101, 102)에는 각각 제1 화상신호인 신호 A와, 제2 화상 신호인 신호 B가 입력된다.
입력 단자(101, 102)는 각각 셀렉터(103)에 대응하는 입력 단자에 각각에 접속되고, 셀렉터(103)는 어느 한쪽 입력 신호를 선택하여 도출할 수 있다. 또한, 입력 단자(101, 102)는 각각의 셀렉터(104)에 대응하는 입력 단자에도 접속되어 셀렉터(104)는 어느 한쪽 입력 신호를 선택하여 도출할 수 있다. 통상은 셀렉터(103)가 입력 영상 신호 A를 선택한 경우 셀렉터(104)가 입력 영상 신호 B를 선택하고, 셀렉터(104)가 입력 영상 신호 A를 선택한 경우 셀렉터(103)가 입력 영상 신호 B를 선택하게 되어 있다.
셀렉터(103)로부터의 출력 신호는 셀렉터(106)의 한쪽 입력 단자에 공급되고, 셀렉터(104)로부터의 출력 신호는 메모리(105)를 통해 셀렉터(106)의 다른쪽의 입력 단자에 공급된다. 메모리(105)는 위상 조정을 위한 회로이다. 셀렉터(106)의 출력은 출력 단자(107)에 도출된다.
또한, 입력 영상 신호 A와 입력 영상 신호 B는 동기 분리부(111, 112)에 입력된다. 여기서 분리된 동기 신호는 각각 셀렉터(113)의 제1, 제2 입력 단자에 공급됨과 함께 위상차 검출부(121)에도 입력되어 있다. 또한, 셀렉터(113)의 출력은 셀렉터(114)의 한쪽 입력 단자에 입력된다. 셀렉터(114)의 다른쪽 입력 단자에는 위상 보정부(122)에서 보정된 동기 신호가 입력되어 있다.
위상차 검출부(121)와 위상 보정부(122)에서는 2개의 동기 신호의 위상차를 검출하고, 어느 한쪽의 동기 신호의 위상에 다른쪽 동기 신호의 위상을 맞추어 넣도록 보정하여, 그 위상을 보정한 동기 신호를 출력하고 있다. 도 1의 예에서는 수직 동기 신호 VA, VB의 위상차를 검출하고, 수직 동기 신호 VA의 위상에 수직 동기 신호 VB의 위상을 맞추어 넣고 있다.
셀렉터(114)에서 선택한 동기 신호는 출력 동기 생성부(116)에 입력된다. 이 출력 동기 생성부(116)는 셀렉터(114)로부터 출력된 동기 신호에 동기하는 수평동기 신호 H, 수직 동기 신호 V를 생성하여 출력한다. 이 수평 동기 신호 H, 수직 동기 신호 V는 후단의 디스플레이에서 사용된다.
셀렉터(103, 104, 113, 114)의 선택 상태는 사용자 제어부(130)로부터의 제어 신호에 의해 전환된다. 메모리 제어부(115)는 셀렉터(113)로부터의 동기 신호에 근거하여 메모리(105)에 대한 화상 신호 기록 위상을 제어하고, 출력 동기 생성부(116)로부터의 동기 신호에 근거하여 메모리(105)에 대한 화상 신호 독출 위상을 제어하고 있다. 또한 출력 동기 생성부(116)는 셀렉터(106)에 대한 전환 타이밍 신호를 출력하고 있다.
도 2에는 상기 구성의 회로 동작을 설명하기 위해 타이밍 챠트를 도시하고 있다.
타이밍 챠트에서는 신호 A와 신호 B의 수직 동기 신호 VA, VB의 위상을 나타내고 있다. 이 예에서는 신호 A(동기의 주도 신호)에서 신호 B로 전환을 행하는 경우를 나타내고 있다. 장치 전체는 다음과 같은 기능을 실현하고 있다. 신호 A, B의 수직 동기 신호 VA, VB 사이의 위상 오차 d를 검출한다. 사용자로부터의 동기 전환 요구가 있을 때, 신호 B의 수직 동기 신호의 위상을 위상 오차 d를 사용하여 보정하고, 출력 수직 동기 신호 VB의 위상의 어긋남을 보정한다. 그리고, 신호 A의 수직 동기 신호 VA의 위상에 신호 B의 수직 동기 신호 VB의 위상이 근접하여 신호 VA와 VB의 위상차가 허용 범위내의 위상 오차 d4가 되었을 때 신호 B의 수직 동기 신호 VB를 채용한다.
요컨대, 위상 보정부(122)에서는 위상 보정된 수직 동기 신호 VB가 생성되고, 이 수직 동기 신호 VB는 셀렉터(114)에 부여된다. 그리고 신호 전환 조작이 이루어진 시점에서 일정 시간 경과하면, 수직 동기 신호 VB는 수직 동기 신호 VA의 위상에 거의 근접하고 있으므로 그 후의 임의의 시간에 셀렉터(114)가 위상 보정부(122)로부터의 수직 동기 신호 VB를 선택한다. 셀렉터(114)의 선택 동작은 사용자 제어부(130)에서 생성된 타이밍 신호에 의해 제어된다. 이로써, 도 2의 수직 동기 신호 VR로 나타내는 바와 같이 셀렉터(114)로부터 출력되는 수직 동기 신호 VR은 신호 전환 전후에서 동기의 흐트러짐이 생기는 일은 없다.
또한, 동시에 메모리(105)에서는 지연량 d0분의 화상 신호의 지연량의 보정이 행하여진다. 이 보정이 행하여짐으로써, 앞의 수직 동기 신호의 전환과 동시에 셀렉터(106)의 전환이 실행된다.
이러한 상태, 즉 신호 B의 표시 상태로부터 신호 A의 표시 상태로 전환되는 경우에는 단순히 셀렉터(113, 114, 106)의 전환이 실행된다. 이에 따라 비동기인 2개의 화상 신호 사이에서의 전환 선택을 행하더라도 동기의 흐트러짐을 최소한으로 억제하는 것이 가능하게 되어 화면상에서 블랙 아웃하지 않고 동기 및 화상 표시를 행할 수 있다.
표시용 화면상에서는, 특히 수직 동기 신호의 위상이 크게 변화하면 화상의 흐트러짐이 커진다. 그러나, 반대로 입력 영상 신호 A, B의 선택 전환 전후의 수직 동기 신호 VA, VB가 얼마 안되는 위상 오차에 대해서는 수직 귀선 소거 기간내에서의 위상 인입(내부 발생 동기 신호와 입력 영상 신호의 동기 신호의 위상을 합하는 동작)이 가능하기 때문에, 화면의 표시 영역상에는 흐트러짐이 검지되지 않는다. 본 발명에서는 이 특성을 이용하여 사용자의 제어에 의해 채널 전환 요구가 있는 경우에 현재 표시하고 있는 동기 신호와 이제부터 전환할 새로운 동기 신호 사이의 위상차를 검출하고, 이 검출 결과에 근거하여 이제부터 전환할 새로운 동기 신호의 위상을 보정한 후에 동기 신호의 전환을 행함으로써, 화상의 흐트러짐이 없는 동기 전환을 행할 수 있다. 또한, 메모리(105) 및 눈금 제어부(115)에 의해 새로운 동기 신호에 새로운 영상 신호의 위상도 동기시켜진다.
상기 회로는 다음과 같은 이용도 가능하다. 즉, 초기 상태로서 신호 B의 화상을 표시하고, 동기도 신호 B에 동기시킨다. 이 때는 셀렉터(103, 106)가 신호 B를 선택한다. 셀렉터(104)는 신호 A를 선택한다. 또한 셀렉터(114)는 위상 보정부(122)부터 보정 수직 동기 신호 VB를 선택한 상태가 된다. 여기서, 신호 A로 전환되는 경우에는 원래 신호 A의 표시용 동기가 신호 B측에 맞추어 넣어지기 때문에 셀렉터(113)는 동기 분리부(111)의 출력을 선택하며 셀렉터(114)는 셀렉터(113)로부터의 동기 신호를 선택하고, 또한 셀렉터(106)는 메모리(105)로부터의 영상 신호를 선택하도록 전환되면 좋다.
본 발명은 상기의 실시예에 한정되는 것은 아니다.
도 3는 본 발명의 다른 실시예이다. 앞의 실시예와 다른 부분은 위상차 검출부(121)와 위상 보정부(122) 사이에 평균화 회로(123)가 설치된 것이다. 다른 부분은 도 1의 실시예와 동일한다.
이 실시예에서는 위상차 신호로부터 직접 보정 신호를 생성하지 않고 위상차의 수 필드 또는 수 프레임분의 값을 가산하고, 가산치를 1 필드 또는 1 프레임분으로 평균화함으로써 위상 보정의 정밀도 향상을 실현하고 있다.
이 방법은 화상 신호가 예컨대, VTR로 특수 재생한 것과 같은 비표준 신호인 경우 등에 효과가 있다. 2개 신호 사이의 위상차는 필드 사이에서 평균화하면 거의 일정하게 되기 때문에, 다소의 위상 편류를 갖는 입력 신호가 대상이 되어도 오차가 적은 동기 보정이 가능하다.
도 4에는 상기한 위상차 검출부(121), 위상 보정부(122), 평균화 회로(123)의 구체적 구성예를 나타내고 있다. 평균화 회로(123)는 위상차 d를 1필드 또는 수 필드 지연하는 지연기(124)와, 지연기(124)의 입력과 출력을 가산하는 가산기(125)와, 가산기(126)의 출력을 평활화하는 필터(126)로 구성된다. 그리고 이 필터 출력에 의해 신호 B로부터 분리한 동기 신호의 위상량이 제어된다. 이에 따라 다소의 편류가 있는 입력 신호가 대상이 되어도 동기 신호의 위상 보정량을 평균치화함으로써 오차가 적은 보정이 가능하다.
도 5는 상기의 실시예의 회로 동작을 나타내는 타이밍 챠트이다. 위상 보정후의 수직 동기 신호 VB(=VR)는 위상차를 평균화한 결과에 기초하여 보정되어 있다.
도 6에는 본 발명의 또다른 실시예를 나타내고 있다. 앞의 실시예와 동일기능 부분에는 동일 부호를 붙이고 있다. 이 실시예에서는 입력 화상 신호(A, B)의 각 2개의 동기 신호에 추가하여 제3 비동기인 동기 신호를 사용한다.
앞의 실시예에서는 위상의 보정량(값)으로서, 최고 1 프레임의 어긋남에 해당하는 보정량(값)이 필요하다. 즉, 지연 메모리로서 1 프레임분의 메모리 용량이 필요하다. 그러나 이 실시예에서는 위상 보정을 위한 메모리 용량을 필요 최저 한도로 하는 것이 가능하다.
이 실시예에서는, 출력 동기 생성부(116)로부터 출력되고 있는 수직 동기 신호(실제로 현재 사용하고 있는 표시용의 제어 신호)를 프리 런 동기 생성부(141)에 입력한다. 이 프리 런 동기 생성부(141)는 안정된 프리 런 클록 생성부(142)로부터의 클록을 사용하여 출력 수직 동기 신호 및 수평 동기 신호(제4 표시용 제어 신호)를 얻을 수 있다. 이 프리 런 동기 생성부(141)의 출력은 다시 셀렉터(114)를 통해 출력 동기 생성부(116)에 입력되고, 수평 동기 신호 H 및 수직 동기 신호 V를 얻기 위해서 사용된다.
도 7에는 상기한 프리 런 동기 생성부(141)의 구체적 구성예를 나타내고 있다. 출력용 수직 동기 신호 V는 입력 단자(151)를 통해 플립플롭(152)에 입력되고, 프리 런 클록 발생부(142)로부터의 클록으로 래치된다.
래치 출력은 미분 회로(153)에서 미분되고, 수평 카운터(154)의 트리거로서 입력된다. 수평 카운터(154)는 트리거 입력으로부터 다음 트리거 입력까지 클록을 카운트하고, 그 카운트 출력을 수평 동기 생성부(155)에 공급한다. 수평 동기 생성부(155)는 수평 카운트(154)의 소정 카운트치로 수평 동기 신호를 생성하여 출력한다.
또한, 플립플롭(152)의 출력은 수평 동기 생성부(155)로부터의 수평 동기 신호를 클록으로 하는 플립플롭(156)에서 래치된다. 래치 출력은 수직 카운터(157)의 트리거로서 입력된다. 수직 카운터(157)는 수평 동기 신호를 소정치 카운트하였을 때에 출력을 얻는다.
수직 카운터(157)의 출력은 수직 동기 생성부(158)에 입력된다. 이 수직 동기 생성부(158)는 수직 카운터(157)의 소정 카운트치일 때에 수직 동기 신호 V를 출력한다.
도 8은 상기 실시예의 동작을 설명하기 위해서 나타내는 타이밍 챠트이다.
가령, 셀렉터(104)는 신호 A를 선택하고, 셀렉터(113)는 동기 분리부(111)로 부터의 동기 신호를 선택하고, 셀렉터(114)는 셀렉터(113)로부터의 신호를 선택하고 있는 것으로 한다. 이 때에는 출력 동기 생성부(116)로부터 출력되고 있는 수직 동기 신호 V는 신호 A의 수직 동기 신호에 동기하고 있다. 또한, 프리 런 동기 생성부(141)로부터 출력되고 있는 동기 신호도 신호 A의 수직 동기 신호에 대하여 미리 설정하고 있는 위상차 상태로 되어 있다.
사용자로부터의 동기 전환 요구가 있을 때에, 우선 입력 신호 A, B의 어느 것도 비동기인 동기 신호(도 8에서는 FR1)를 사용하여, 신호 A의 동기 신호 위상으로부터 어긋난 동기 신호에 의한 표시 상태로 전환한다. 즉 셀렉터(114)에 대하여 프리 런 동기 생성부(141)로부터의 신호를 선택시킨다. 이 경우는 동기 신호가 강제적인 것이 되어 화상이 흐트러지는 일 없이 강제적인 표시 상태가 된다. 이것은 프리 런 동기 신호에 의한 표시 상태가 프리 런 클록 발생부(142)에 포함되는 대단히 안정된 발진기를 기초로 실현되기 때문이다.
프리 런 동기 신호로 전환한 후에, 위상차 검출부(121)에서는 신호 B의 동기 신호와, 프리 런 동기 생성부(141)로부터의 프리 런 동기 신호와의 위상차를 검출하고, 양자의 수직 동기의 위상차가 허용 범위내에 올 때까지 프리 런 동기 신호(도 8에서는 FR2)측을 위상 보정한다. 이 위상 보정이 행하여진 후, 셀렉터(114)는 위상 보정부(122)로부터의 출력을 선택하도록 전환된다.
이 결과, 프리 런 동기 생성부(141)의 동기 상태는 신호 A의 동기 신호에 위상 동기한 상태로부터 점차 신호 B의 동기 신호에 위상 동기한 상태로 변이하게 된다.
즉, 신호 B의 동기 신호와 프리 런 동기 생성부(141)로부터의 동기 신호와의 위상차가 허용 범위내에 왔을 때애, 프리 런 동기 신호 FR2로부터 신호 B의 동기에의 전환을 행한다. 이 다음은 필요 최소한의 동기 보정을 신호 B의 동기에 대하여 행함으로써, 신호 전환을 실현하는 것이다.
이러한 동기 전환 수법을 사용함으로써, 필요로 하는 위상차 보정부에서의 메모리는 프리 런 동기 신호를 사용하고 있는 기간의 지연에 필요한 메모리 용량과 신호 B의 동기의 보정량분(극히 약간)이면 되고, 자유도가 높은 메모리 이용이 가능하다.
화상 신호측에서는 셀렉터(104)의 출력이 메모리(105)에 기록되고, 표시측의 동기 신호에 근거하여 독출된다. 메모리 제어부(115)에 있어서 기입 클록 생성을 위한 동기 신호로는, 신호 A를 기준으로 하고 있을 때에는 동기 분리부(111)로부터의 동기 신호가 사용되고, 신호 B로 전환된 후에는 동기 분리부(112)로부터의 동기 신호가 사용된다. 독출 클록 생성을 위한 동기 신호로는 항상 출력 동기 생성부(116)로부터의 신호가 사용된다.
본 발명은 상기의 실시예에 한정되는 것은 아니다.
도 9에는 본 발명의 또다른 실시예를 나타내고 있다.
이 실시예에서는 입력 신호가 2계통이 아니라 튜너(155)로부터의 입력으로 되어 있다. 즉, 튜너(155)의 출력 신호가 셀렉터(106)의 한쪽 입력 단자에 공급되고, 다른쪽의 입력 단자에는 메모리(105)를 통해 공급된다. 또한, 튜너(155)의 출력 신호는 동기 분리부(111)에 입력된다.
셀렉터(106)의 출력은 셀렉터(108)의 한쪽 단자에 공급된다. 이 셀렉터(108)의 다른쪽 단자에는 그래픽 발생부(156)의 출력이 공급되어 있다. 다른 부분은 거의 도 6의 실시예와 동일한 구성이므로, 동일 부호를 붙이고 설명은 생략한다.
이 실시예에서는, 채널 전환시에도 본 발명의 수법이 적용되어 있고 동기 전환시에 원활한 화면을 얻을 수 있도록 하고 있다.
도 10은 상기 장치의 동작예를 나타내는 타이밍 챠트이다.
채널 전환시에는 동기 신호가 인입될 때까지 소정 시간이 필요하다. 이 때문에, 안정된 동기가 얻어질 때까지는 출력용의 동기 신호의 생성도 불가능하다. 그러나, 도면에서 도시하는 바와 같이 채널 전환 요구가 있을 때에는 프리 런 동기 신호에 근거한 동기 상태로 일시적으로 전환되어, 동기의 흐트러짐이 적은 안정된 출력용의 동기 신호를 생성하고, 채널 전환에 따른 동기 인입 기간이 완료된 후에 프리 런 동기 신호와 새로운 동기 신호(도면의 경우, 채널(2)의 동기 신호)와의 위상차를 검출하여, 위상 보정을 하고 동기 전환을 행한다. 기본적으로는 앞에 설명한 실시예와 동일하게 동작한다.
도 11에는 발명의 장치를 사용한 더블 화면 표시 텔레비젼 수상기의 구성예를 나타내고 있다.
본 발명 장치(1000)에 의해 선택된 화상 신호는 압축부(1001), 셀렉터(1002)에 공급된다. 셀렉터(1002)는 직접 신호 또는 압축 신호를 선택하여 합성부(1003)에 공급한다. 한편, 셀렉터(1100)는 신호 A 또는 B 중 어느 한쪽의 화상 신호를 선택하여 메모리(1101)에 공급한다. 메모리(1101)에서는 시간 조정이 행하여지는 것으로 기입은 입력 화상 신호에 동기하고 있으나, 독출은 표시기측의 기준이 되는 신호에 동기하고 있다. 이 예에서는, 본 발명의 장치에 있어서 선택된 화상 신호의 동기 신호에 동기하여 독출이 행하여진다. 메모리(1101)로부터 독출된 화상 신호는 압축부(1102), 셀렉터(1103)에 입력된다. 셀렉터(1103)는 직접 신호 또는 압축 신호를 선택하여 합성부(1003)에 공급한다.
비압축 신호가 셀렉터(1103) 또는 셀렉터(1002)에서 선택되었을 때는, 셀렉터(1002)의 출력 화상 신호가 우선하여 출력 단자(1004)에 도출된다. 쌍방의 셀렉터(1103, 1002)로부터 압축 신호가 도출되었을 때는, 스크린상에서는 좌우에 각 계통의 화면이 나타난다. 예컨대, 좌측 화면이 기준이 되는 것으로 좌측에 셀렉터(1002)부터의 화상 신호의 화상이 나타나게 되어 있다.
도 12a 및 도 12b는 더블 화면 표시 장치(200)의 표시예를 나타내고 있다. 도 12a에서는 좌측에 신호 A의 화면이 표시되고, 우측에 신호 B의 화면이 표시된 상태를 나타내고 있다. 도 12b는 좌우의 화면이 교체된 모습을 나타내고 있다. 종래의 장치에서라면 본 발명과 같은 원활한 전환 회로가 설치되어 있지 않기 때문에, 동기의 흐트러짐이 생기고, 일시적으로 블랙 아웃 기간(화면이 어둡게 되는 기간)이 있었지만, 본 발명의 장치를 적용함으로써 이러한 기간이 거의 눈에 띄는 일없이 순조롭게 전환될 수 있다.
도 13a 및 도 13b에는 화면 전체가 신호 B에서 신호 A의 화면으로 전환된 모습을 나타내고 있다. 또한 이 경우, 그래픽 화면이 겹쳐지고 동시에 윈도우 표시되어 있는 예를 나타내고 있다. 이러한 화면 표시 상태에 있어서 본 발명의 원활 전환 장치가 사용됨으로써, 일시적인 블랙 아웃 기간이 거의 눈에 띄는 일없이 순조롭게 전환될 수 있다. 이것은 그래픽 화면 등으로 중요한 내용을 표시하고 있을 때에 그 화상이 유지되어 내용의 간과 등을 방지하는 데에 있어서 지극히 효과적이다.
전술한 바와 같이, 화면의 전환 요구가 있을 때에 수직 동기의 위상차를 기초로 보정을 걸어 전환하는 수법이나 프리 런 동기를 사용함으로써, 동기의 흐트러짐이 적은 안정한 표시 화상을 재현하는 것이 가능하게 된다.
도 14에는 본 발명의 또다른 실시예를 나타내고 있다.
앞의 실시예와 동일 기능 부분에는 동일 부호를 붙이고 있다. 이 실시예도 앞의 실시예와 같이, 2개의 입력 영상 신호 A, B를 사용하고 있다. 이 실시예는 2개의 입력 영상 신호의 동기 신호의 주파수차가 미소한 경우에도, 표시 화상이 흐트러지지 않고 양호하게 표시 영상이 전환될 수 있도록 연구되고 있다.
앞의 실시예에서는, 입력 영상 신호 A의 동기 신호와 입력 영상 신호 B의 동기 신호 사이에 어느 정도의 위상차가 발생하고 있는 경우를 상정하고 있다. 이 때문에, 입력 영상 신호 A와 입력 영상 신호 B의 동기 신호의 위상이 비교적 빨리근접하거나 또는 일치하도록, 예컨대 입력 영상 신호 B의 동기 신호의 위상 보정을 행하고(입력 영상 신호 A가 주도 신호인 경우), 이 위상 보정 후에 표시용의 영상신호로서 신호 A에서 B에 전환하고 있다.
그러나 상기의 처리를 행하면 각 입력 영상 신호의 동기 신호의 주파수차가 미소한 경우, 각 동기 신호의 위상이 근접하거나 또는 일치할 때까지는 다소 시간을 요한다.
따라서, 도 14의 실시예에서는 각 입력 영상 신호의 동기 신호 사이의 위상차가 미소한 경우에는 입력 영상 신호 A의 수직 동기 신호의 위상을 기준으로 하여 입력 영상 신호 B의 수직 동기 신호의 위상을 제어하는 것이다. 즉, 입력 영상 신호 B의 라인수를 제어함으로써, 표시 영상 신호의 동기의 흐트러짐을 발생시키는 일없이 영상 전환을 실현할 수 있도록 연구되어 있다.
도 14에 있어서 동기 분리부(111, 112)로부터의 동기 신호는 제1 위상 검출부(121)에 입력된다. 제1 위상 검출부(121)와 위상 보정부(122)는 2개의 동기 신호의 위상차를 검출하고, 어느 한쪽의 동기 신호의 위상에 다른쪽의 동기 신호의 위상을 맞추어 넣도록 보정하고, 그 위상 보정한 동기 신호를 출력하고 있다.
위상 보정부(122)로부터의 동기 신호는 라인수 제어부(300)에 입력된다. 라인수 제어부(300)는 제2 위상차 검출부(301)로부터의 위상차 정보에 기초하여 입력 동기 신호의 라인수를 제어하여 출력한다. 라인수가 제어된 동기 신호는 제2 위상차 검출부(301)의 한쪽 입력 단자와 셀렉터(114)에 입력된다. 제2 위상차 검출부(301)의 다른쪽의 입력 단자에는 셀렉터(303)로부터의 동기 신호가 입력되어 있다. 셀렉터(303)는 동기 분리부(111, 112)로부터의 동기 신호 중 어느 한쪽을 선택하여 출력하고 있다. 이 셀렉터(303)의 제어 단자에는 사용자 제어부(130)로부터의 전환 신호가 인버터(302)를 통해 부여되고 있다. 셀렉터(303)는 주도 신호가 아닌 신호 B의 동기 신호를 선택하게 되어 있다.
이로써, 제2 위상차 검출부(301)는 위상 보정하기 전의 신호 B의 수직 동기 신호와 라인수 제어한 신호 B와의 수직 동기 신호의 위상차를 검출하고, 쌍방의 동기 신호의 위상차가 인접 또는 일치할 때까지 라인수 제어를 행하고, 그 이후는 라인수 제어를 정지하고 있다.
도 15는 상기 실시예의 동작을 설명하기 위한 타이밍 챠트이다. VA, VB는 신호 A, 신호 B의 수직 동기 신호이다. 또한, VR은 표시용의 수직 동기 신호이다. 사용자의 채널 전환에 의한 동기 전환의 요구가 있으면, 곧 신호 B의 표시로 전환된다. 단지, 신호 A와 B는 위상이 어긋나고 있기 때문에 표시용의 수직 동기에 근거한 필드와 신호 B에 근거한 필드와의 위상차가 일치하도록, 신호 B의 라인수를 증가시킨다. 한편, 이미지 신호 B는 메모리 제어부(115)와 메모리(105)에 의해 지연된다. 이러한 동작이 복수 필드 사이에 행하여지면, 점차로 표시용의 수직 동기 신호는 입력 영상 신호 B의 동기 신호와 일치한다. 표시용의 수직 동기 신호가 입력 영상 신호 B의 동기 신호에 일치하였을 때에 라인수 제어가 정지된다.
이렇게 입력 영상 신호 A와 입력 영상 신호 B의 위상이 미소하면, 표시 상태를 신호 A에서 B로 전환을 요구하는 동시에 전환하여, 양 신호의 위상의 어긋남분을 보정하면 좋다.
상기의 실시예에서는, 라인수를 제어한다고 하였지만 입력 영상 신호 A와 B의 위상의 어긋남이 라인 단위가 아니고, 1 라인분보다도 적은 경우는 화소 단위에서의 지연량 제어가 된다. 이 지연량은 메모리(105)에서 확보된다.
이상 설명한 바와 같이, 본 발명에 따르면 표시용의 동기 신호의 전환에 의한 화상의 흐트러짐을 없애고, 동기 전환에 따른 화상의 변이를 원활하게 행할 수 있다.

Claims (12)

  1. 복수의 비동기 화상 신호 중 제1 동기 신호(VA)를 기본으로 하는 제1 화상 신호 표시 상태로부터 제2 동기 신호(VB)를 기본으로 하는 제2 화상 신호의 표시 상태로 전환할 때에,
    상기 제2 동기 신호(VB)의 위상을 보정하고, 지금까지 사용한 상기 제1 동기 신호(VA)의 위상에 대략 맞추어 넣고, 위상 보정된 제3 동기 신호(VR)를 생성하고, 상기 제3 동기 신호(VR)에 기초하여 수평 및 수직 동기 신호를 얻는 동기 신호 보정 수단(121, 122, 114, 116)을 구비한 것을 특징으로 하는 동기 제어 회로.
  2. 제1항에 있어서, 상기 제2 동기 신호(VB)는 이제부터 채용할 수직 동기 신호인 것을 특징으로 하는 동기 제어 회로.
  3. 제1항에 있어서, 상기 동기 신호 보정 수단(121, 122, 114, 116)이 상기 제2 동기 신호의 위상을 보정한 경우에 발생하는 지연량과 동일한 지연량을 상기 제2 화상 신호에 대해서 행하는 화상 지연량 보정 수단(105, 115)을 추가로 구비하는것을 특징으로 하는 동기 제어 회로.
  4. 적어도 2개 이상의 입력 영상 신호를 가지며 표시용의 출력 제어 신호를 생성하는 동기 제어 회로에 있어서,
    제1 입력 영상 신호로부터 상기 표시용의 제1 표시용 제어 신호를 생성하는 수단(111)과;
    제2 입력 영상 신호로부터 상기 표시용의 제2 표시용 제어 신호를 생성하는 수단(112)과;
    상기 제1 표시용 제어 신호와 제2 표시용 제어 신호 사이의 차정보를 검출하는 차정보 검출 수단(121)과;
    상기 차정보에 기초하여 상기 제2 표시용 제어 신호가 제1 표시용 제어 신호에 근접하도록 수정한 제3 표시용 제어 신호를 얻는 보정 수단(l22)과;
    실제의 표시용 출력 제어 신호로서 상기 제1 표시용 제어 신호의 선택 상태로부터 상기 제3 표시용 제어 신호의 선택 상태로 전환되는 전환 수단(114)을 구비하는 것을 특징으로 하는 동기 제어 회로.
  5. 제4항에 있어서, 상기 차정보 검출 수단(121)은 상기 제1 표시용 제어 신호와 제2 표시용 제어 신호에 각각 포함되는 제1 및 제2 수직 동기 신호의 주파수 또는 위상차를 검출하고, 그 차정보에 기초하여 상기 제2 수직 동기 신호의 위상을 보정하는 것을 특징으로 하는 동기 제어 회로.
  6. 제4항에 있어서, 상기 차정보 검출 수단(121)으로부터 출력되는 상기 차정보는 필드 지연 수단(123)을 사용하여 시간 방향으로 평균화한 정보인 것을 특징으로 하는 동기 제어 회로.
  7. 제4항에 있어서, 상기 차정보 검출 수단(121) 및 보정 수단(122)은, 현재 출력되고 있는 표시용 출력 제어 신호에 위상 동기하여 제4 표시용 제어 신호를 생성하는 위상 동기 제어 수단(141)을 추가로 포함하며, 상기 제4 표시용 제어 신호와 상기 제2 표시용 제어 신호와의 차정보를 구하여 이것에 기초하여 상기 제3 표시용 제어 신호를 얻도록 구성되어 있으며;
    이제부터 사용할 표시용의 출력 제어 신호로서 상기 제1 표시용 제어 신호의 선택 상태로부터 상기 제3 표시용 제어 신호의 선택 상태로 전환되는 전환 수단(114)은, 상기 제1 표시용 제어 신호의 선택 상태로부터 상기 제4 표시용 제어 신호의 선택 상태로 전환되고, 다음에 상기 제3 표시용 제어 신호를 얻는 상태로 전환되는 것을 특징으로 하는 동기 제어 회로.
  8. 제7항에 있어서, 상기 제1, 제2, 제3 및 제4 표시용 제어 신호는 각각 수직 동기 신호인 것을 특징으로 하는 동기 제어 회로.
  9. 적어도 2개 이상의 입력 영상 신호를 가지며 표시용의 출력 제어 신호를 생성하는 동기 제어 회로에 있어서,
    제1 입력 영상 신호로부터 제1 표시용 제어 신호를 출력하는 제1 제어 신호 생성 수단(111)과;
    제2 입력 영상 신호로부터 제2 표시용 제어 신호를 출력하는 제2 제어 신호생성 수단(112)과;
    상기 제1 입력 영상 신호를 주도로 한 표시 상태로부터 상기 제2 입력 영상신호를 주도로 한 표시 상태로 전환하는 신호를 발생하는 주도 신호의 전환 수단(130)과;
    상기 제1 및 제2 입력 영상 신호와 비동기인 제3 표시용 제어 신호를 출력하는 제3 제어 신호 생성 수단(141)과;
    상기 주도 신호의 전환 신호에 따라서 실제로 사용하는 표시용 제어 신호로서 상기 제1 표시용 제어 신호로부터 상기 제3 표시용 제어 신호로 전환하고, 다음에 상기 제2 표시용 제어 신호와 상기 제3 표시용 제어 신호의 위상차에 따라서 상기 제3 표시용 제어 신호의 위상을 제어하며, 이 제어 이후에 상기 제2 표시용 제어 신호를 실제로 사용하는 표시용 제어 신호로서 전환하는 수단(121, 122, 114)을 구비하는 것을 특징으로 하는 하는 동기 제어 회로.
  10. 적어도 제1 입력 영상 신호로부터 제2 입력 영상 신호의 표시 상태로 채널 전환을 행하는 채널 전환 수단을 구비한 장치에 있어서,
    상기 제1 입력 영상 신호로부터 제1 표시용 제어 신호를 출력하고, 제 2 입력 영상 신호로부터 제2 표시용 제어 신호를 출력하는 제어 신호 생성 수단(111)과;
    채널 전환 신호를 발생하는 채널 전환 수단(130, 155)과;
    상기 제1 및 제2 입력 영상 신호와 비동기인 제3 표시용 제어 신호를 출력하는 제3 제어 신호 생성 수단(141)과;
    상기 채널 전환 신호에 따라서 실제로 사용하는 표시용 제어 신호로서 상기 제1 표시용 제어 신호로부터 상기 제3 표시용 제어 신호로 전환하고, 다음에 상기 제2 표시용 제어 신호와 상기 제3 표시용 제어 신호의 위상차에 따라서 상기 제3 표시용 제어 신호의 위상을 제어하며, 이 제어 이후에 상기 제2 표시용 제어 신호를 실제로 사용하는 표시용 제어 신호로서 전환하는 수단(121, 122, 114)을 구비하는 것을 특징으로 하는 동기 제어 회로.
  11. 적어도 2개의 입력 영상 신호를 가지며 표시용의 출력 제어 신호를 생성하는 동기 제어 회로에 있어서,
    제1 입력 영상 신호로부터 제1 표시용 제어 신호를 생성하는 수단과;
    제2 입력 영상 신호로부터 제2 표시용 제어 신호를 생성하는 수단과;
    상기 제1 표시용 제어 신호와 상기 제2 표시용 제어 신호의 위상차를 검출하는 제1 차정보 검출 수단과;
    상기 제1 차정보 검출 수단의 검출 출력에 기초하여 상기 제2 표시용 제어 신호의 위상을 보정하여 제3 표시용 제어 신호를 생성하는 보정 수단과;
    상기 제2 표시용 제어 신호와 상기 제3 표시용 제어 신호의 위상차를 검출하는 제2 차정보 검출 수단과;
    상기 제2 차정보 검출 수단의 검출 출력에 기초하여, 상기 보정 수단의 보정량을 제어하는 수단과;
    상기 제1 표시용 제어 신호와 상기 제3 표시용 제어 신호를 전환하는 전환 수단을 구비하는 것을 특징으로 하는 동기 제어 회로.
  12. 제11항에 있어서, 상기 보정 수단은 상기 제2 입력 영상 신호의 라인수 또는화소수를 제어하는 것을 특징으로 하는 동기 제어 회로.
KR1019990007844A 1998-03-13 1999-03-10 동기제어회로 KR19990087869A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP98-062681 1998-03-13
JP6268198 1998-03-13
JP98-351441 1998-12-10
JP35144198A JP3464924B2 (ja) 1998-03-13 1998-12-10 同期制御回路

Publications (1)

Publication Number Publication Date
KR19990087869A true KR19990087869A (ko) 1999-12-27

Family

ID=26403727

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990007844A KR19990087869A (ko) 1998-03-13 1999-03-10 동기제어회로

Country Status (3)

Country Link
US (1) US6229573B1 (ko)
JP (1) JP3464924B2 (ko)
KR (1) KR19990087869A (ko)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100312710B1 (ko) * 1999-07-15 2001-11-03 윤종용 디지탈 영상기기를 위한 클럭공급장치
US7068329B1 (en) * 1999-08-31 2006-06-27 Ati International Srl Method and system for providing a video signal
FR2803420A1 (fr) * 1999-12-30 2001-07-06 Thomson Multimedia Sa Procede et dispositif de representation sur ecran de television numerique
JP2002099270A (ja) * 2000-07-19 2002-04-05 Sharp Corp 同期信号発生回路及びそれを用いた画像表示装置及び同期信号生成方法
JP2002335444A (ja) * 2001-05-08 2002-11-22 Canon Inc マルチ画面表示装置、マルチ画面表示方法、記録媒体、及びプログラム
JP2003015579A (ja) * 2001-07-03 2003-01-17 Pioneer Electronic Corp 表示位置制御装置
JP2003134414A (ja) * 2001-10-22 2003-05-09 Pioneer Electronic Corp 映像処理装置及び映像処理方法並びに映像処理用プログラム
US7209530B2 (en) * 2003-09-26 2007-04-24 Alcatei Multi-shelf system clock synchronization
JP2005215557A (ja) * 2004-01-30 2005-08-11 Pioneer Plasma Display Corp 表示装置及び表示方法
JP2007271755A (ja) * 2006-03-30 2007-10-18 Toshiba Corp 情報処理装置および制御方法
JP4956483B2 (ja) 2008-05-19 2012-06-20 株式会社東芝 同期信号制御回路
JP4675992B2 (ja) * 2008-08-20 2011-04-27 株式会社東芝 映像信号用同期信号生成装置
JP4875035B2 (ja) * 2008-09-10 2012-02-15 株式会社東芝 映像記録再生装置
US8300056B2 (en) * 2008-10-13 2012-10-30 Apple Inc. Seamless display migration
JP2011002721A (ja) * 2009-06-19 2011-01-06 Panasonic Corp 液晶ディスプレイドライバ制御装置及びその制御方法
JP2011061323A (ja) 2009-09-07 2011-03-24 Toshiba Corp 同期信号制御回路及び表示装置
JP5614977B2 (ja) * 2009-11-27 2014-10-29 三菱電機株式会社 映像表示装置
US8648868B2 (en) 2010-01-06 2014-02-11 Apple Inc. Color correction to facilitate switching between graphics-processing units
US8368702B2 (en) 2010-01-06 2013-02-05 Apple Inc. Policy-based switching between graphics-processing units
US8797334B2 (en) 2010-01-06 2014-08-05 Apple Inc. Facilitating efficient switching between graphics-processing units
JP2011199735A (ja) * 2010-03-23 2011-10-06 Toshiba Corp 画像処理装置および画像処理システム
JP5284304B2 (ja) * 2010-03-24 2013-09-11 株式会社東芝 同期信号生成装置及び表示装置
EP2487801B1 (en) * 2011-02-10 2018-09-05 Nxp B.V. Method and apparatus for reducing or removing click noise
CN102184724B (zh) * 2011-04-07 2012-12-05 广东威创视讯科技股份有限公司 一种图像显示方法及装置
TWI508522B (zh) * 2011-12-19 2015-11-11 Chicony Electronic Co Ltd Means for calibrating the clock and a method thereof
JP6025370B2 (ja) * 2012-04-10 2016-11-16 キヤノン株式会社 位相制御装置
KR101249279B1 (ko) * 2012-07-03 2013-04-02 알서포트 주식회사 동영상 생성 방법 및 장치
JP6194819B2 (ja) 2014-03-03 2017-09-13 Smk株式会社 画像処理システム

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4623915A (en) * 1984-09-21 1986-11-18 Rca Corporation Apparatus for processing multiple time division multiplexed asynchronous composite video signals
US4987493A (en) * 1989-08-01 1991-01-22 Rca Licensing Corporation Memory efficient interlace apparatus and method as for a picture in a picture display
JPH0370275A (ja) 1989-08-09 1991-03-26 Hitachi Ltd 映像表示装置
US5369444A (en) * 1990-06-01 1994-11-29 Thomson Consumer Electronics Field type matching system
US5294983A (en) * 1990-06-01 1994-03-15 Thomson Consumer Electronics, Inc. Field synchronization system with write/read pointer control
GB9012326D0 (en) * 1990-06-01 1990-07-18 Thomson Consumer Electronics Wide screen television
US5434625A (en) * 1990-06-01 1995-07-18 Thomson Consumer Electronics, Inc. Formatting television pictures for side by side display
TW220024B (ko) * 1992-01-08 1994-02-01 Thomson Consumer Electronics

Also Published As

Publication number Publication date
JP3464924B2 (ja) 2003-11-10
JPH11331638A (ja) 1999-11-30
US6229573B1 (en) 2001-05-08

Similar Documents

Publication Publication Date Title
KR19990087869A (ko) 동기제어회로
EP0913053B1 (en) Synchronization of multiple video and graphic sources with a display using a slow pll approach
US5532749A (en) Sample rate conversion device for processing non-standard television signal
US6441860B1 (en) Video signal processing apparatus
US6297850B1 (en) Sync signal generating apparatus and method for a video signal processor
US7253844B2 (en) Method and arrangement for synchronising on-screen display functions during analog signal reception
KR100487396B1 (ko) 영화 모드를 지원하는 디지털 티브이 시스템 및 영화 모드지원 방법
JP3351759B2 (ja) 同期信号制御回路
US5495293A (en) Frame synchronizer and a signal switching apparatus
KR0149809B1 (ko) 클럭발생회로
KR100277993B1 (ko) 디지털 텔레비젼 수신기의 동기신호 발생장치
US20010043207A1 (en) Image display device
JP2003304414A (ja) 同期信号生成回路、映像信号処理回路、および映像表示装置
JP3544198B2 (ja) 映像表示装置
JP2002185980A (ja) マルチフォーマット記録再生装置
JP2002010206A (ja) 映像信号出力装置及び映像信号出力方法
JP3014791B2 (ja) 垂直同期信号正規化装置
KR100294232B1 (ko) Stb신호의 포맷검출장치
JP2003309740A (ja) 同期信号制御回路
JP2638948B2 (ja) 動き検出回路
JP2523010B2 (ja) クランプパルス制御回路
JPH03224382A (ja) 時間軸誤差補正装置
JPH02284592A (ja) 時間ずれ検出回路
JPH1084515A (ja) テレビジョン受信機
JPH0720809A (ja) ディジタルコンバーゼンス補正装置とそれを用いた画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee