KR19990077789A - 오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법 - Google Patents

오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법 Download PDF

Info

Publication number
KR19990077789A
KR19990077789A KR1019990008115A KR19990008115A KR19990077789A KR 19990077789 A KR19990077789 A KR 19990077789A KR 1019990008115 A KR1019990008115 A KR 1019990008115A KR 19990008115 A KR19990008115 A KR 19990008115A KR 19990077789 A KR19990077789 A KR 19990077789A
Authority
KR
South Korea
Prior art keywords
signal
phase
sets
phase difference
clock signal
Prior art date
Application number
KR1019990008115A
Other languages
English (en)
Other versions
KR100297155B1 (ko
Inventor
요시다이찌로
Original Assignee
가네꼬 히사시
닛뽕덴끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛뽕덴끼 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR19990077789A publication Critical patent/KR19990077789A/ko
Application granted granted Critical
Publication of KR100297155B1 publication Critical patent/KR100297155B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S331/00Oscillators
    • Y10S331/02Phase locked loop having lock indicating or detecting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

오버 샘플링형 클록 복구회로는 위상차 검출부 (TIPD, CP, LPF), 위상 조절부 (VCO, VD, FD) 및 신호 선택부 (LDEC, SW) 를 구비한다. 위상차 검출부 (TIPD, CP, LPF) 는 데이터 신호와 복수의 각 활성 클록신호 세트간의 위상차를 검출하고, 이 검출된 위상차에 해당하는 복수의 위상차 데이터로부터 위상 조절 신호를 발생시킨다. 위상 조절부 (VCO, VD, FD) 는 N (N 은 2이상의 정수) 세트의 클록신호를 발생한 다음, 위상 조절 신호에 기초하여 이 N 세트의 클록신호의 위상을 조절한다. 신호 선택부 (LDEC, SW) 는, 위상차 검출부로부터 검출된 위상차에 기초하여 N 세트의 클록신호 전체 또는 일부를 선택한다. 이 선택된 세트의 클록신호는 복수의 활성 클록신호 세트로서 위상차 검출부에 공급된다.

Description

오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법 {OVER-SAMPLING TYPE CLOCK RECOVERY CIRCUIT AND THE METHOD OF ADJUSTING PHSAES OF CLOCK SIGNALS THEREOF}
본 발명은 클록 복구회로, 특히, 상이한 위상을 갖는 복수의 클록신호에 기초하여 데이터 신호를 샘플링하는 오버 샘플링형 클록 복구회로에 관한 것이다.
최근, 데이터 전송용으로 기가 비트의 이더넷 (Gbit Ethernet) 및 광채널 (Fiber Channel) 과 같은 고속 프로토콜이 제안되고 있다. 이를 위해서는, 고속으로 전송중인 데이터 신호로부터 클록신호를 추출하는 클록 복구회로 및 이 회로에서 사용된 클록신호와 전송된 클록신호간의 주파수를 동기시키는 PLL 회로에서도, 고속 처리가 요구된다. 이러한 요구에 부응하기 위하여, 1996 IEEE International Solid-State Circuits Conference 에 개시된 바와 같이, 내부 회로에 의해 발생된 상이한 위상을 갖는 복수의 클록신호에 기초하여 전송된 데이터 신호를 샘플링하는 오버 샘플링형 클록 복구회로가 제안되어 있다.
도 1 은 종래의 예에 개시되어 있는 클록 복구회로의 회로 블록도를 나타낸 것이다.
데이터 신호가 8개의 위상 비교기 (TIPD0 내지 TIPD7) 에 입력된다. 각 위상 비교기 (TIPD0 에서 TIPD7) 에는 고정 지연회로로부터 출력된 고정 지연을 갖는 24개의 클록신호가 3개의 클록신호 세트씩 입력된다.
각 위상 비교기는 이 3개의 클록신호 세트와 데이터 신호간의 위상 상태를 검출한다. 클록신호 세트가 데이터 신호에 선행하는 경우에는, 위상 비교기는 클록신호의 선행을 검출하여, dn 신호들 (dn0 내지 dn7) 중의 해당 신호를 인에이블 상태로, up 신호들 (up0 내지 up7) 중의 해당 신호를 디스에이블 상태로 한다. 이와 유사하게, 클록신호가 데이터 신호보다 지연됨을 검출할 경우에는, 위상 비교기는 dn 신호를 디스에이블 상태로, up 신호를 인에이블 상태로 한다.
충전 펌프 (charge pump; CP0 내지 CP7) 는, up 신호가 인에이블 상태로 될 경우에는 출력 전압을 상승시키고, dn 신호가 인에이블 상태로 될 경우에는 출력 전압을 강하시킨다. 이 출력 전압은 저역 필터 (LPF) 로 입력된다. 저역 필터 (LPF) 는 이러한 전압 변화를 적분한 후, 그 적분 전압을 가변 지연회로 (VD) 로 출력한다. 전압 제어 발진기 (VCO) 는 기준 클록신호를 발생하여, 이를 가변 지연회로로 출력한다. 가변 지연회로 (VD) 는, 저역 필터 (LPF) 로부터의 적분 전압에 따라, 전압 제어 발진기 (VCO) 로부터의 기준 클록신호를 지연시킨다. 그 후, 고정 지연회로 (FD) 는 가변 지연회로 (VD) 로부터의 지연 클록신호를 입력받아, 이 지연 클록신호로부터 고정된 지연을 갖는 24개의 클록신호를 발생한다.
이 클록 복구회로에서는, 각 위상 비교기에서 up 신호 또는 dn 신호가 인에이블 상태로 된다. 그 결과, 클록신호 세트의 선행 또는 지연 상태가 검출될 경우, 해당하는 충전 펌프 (CP) 로부터 출력된 전압이 상승 또는 강하하게 된다. 따라서, 이 위상 선행 또는 지연 상태에 기초하여 가변 지연회로 (VD) 로부터 지연 클록신호가 출력되며, 이 지연 클록신호에 기초하여 24개의 클록신호가 고정 지연회로 (FD) 에 의해 발생된다. 그 결과, 각 위상 비교기 (TIPD0 내지 TIPD7) 에 입력될 클록신호의 선행 또는 지연 상태가 제어됨으로써, 데이터 신호의 적절한 샘플링이 실현가능하게 된다.
그러나, 이러한 클록 복구회로에서는, 연속으로 동일값을 갖는 전송 데이터 신호의 비트수가 제한된다. 따라서, 어떠한 위상차도 검출되지 않은 로크 상태에서는, 비록 샘플링에 사용될 클록신호수가 감소하더라도, 위상차를 정확히 검출할 수 있게 된다.
그러나, 상술한 클록 복구회로에서는, 8개의 위상 비교기가 로크 상태에 있든 안 있든간에 관계없이, 8개의 위상 비교기 (TIPD0 내지 TIPD7) 는 항상 동작 상태에 있다. 그 결과, 로크 상태에서는, 위상차를 검출하는 데 필요한 위상 비교기를 제외한 위상 비교기들은 불필요한 동작을 행하게 된다. 따라서, 비교적 전력 소모가 큰 8개의 위상 비교기가 동시에 연속적으로 동작하게 된다. 이와 같이, 클록 복구회로 전체의 전력 소모가 무시할 수 없게 된다. 또한, 위상 비교기 (TIPD0 내지 TIPD7) 후단의 각 충전 펌프 (CP0 내지 CP7) 는 각 위상 비교기로부터 출력된 위상차 데이터에 기초하여 동작한다. 또한, 저역 필터 (LPF) 및 그 후단 회로에서의 전력 소모도 무시할 수 없다.
상술한 종래의 예에 부가하여, 일본 특개평 제3-92033호 공보에는 전송 경로 신호 수신 시스템이 개시되어 있다. 이 참조 자료에서, 전송 경로 신호 수신 시스템은 신호 변환부, 기준 클록 발생부, 결정부 및 클록 재생부로 구성되어 있다. 신호 변환부는 전송 경로 신호를 논리 신호로 변환한다. 기준 클록 발생부는 전송 경로 신호의 디지털 데이터의 비트 전송 속도보다 더 높은 주파수를 갖는 기준 클록신호를 발생시킨다. 결정부는 이 기준 클록신호를 사용하여 논리 신호에 대한 논리 프로세스 및 오버 샘플링을 행하여, 논리 데이터의 값을 결정한다. 클록 재생부는 결정부의 결정 결과에 따라 소정의 펄스를 논리 신호에 삽입하여, 클록신호를 재생한다.
또한, 일본 특개평 제8-317007호 공보에는 데이터 수신 장치가 개시되어 있다. 이 참조 자료에서, 데이터 수신 장치는 A/D 변환부 (24), 가산부 (25), 검출부 (26), 복조부 (27), 검출부 (28), 가변 주파수 분할부 (30), 제어부 (29) 및 프레임 동기 신호 발생부 (31 및 32) 로 구성되어 있다. A/D 변환기 (24) 는 심벌 레이트 (symbol rate) 의 정수배 주파수를 갖는 자주 (free-running) 클록신호에 기초하여 수신 신호의 오버 샘플링을 행하며, 이 샘플링 값을 디지털 값으로 변환한다. 가산부 (25) 는 소정의 기간동안 심벌 주기에 대해 디지털 샘플링값을 동기식으로 가산한다. 검출부 (26) 는 이 동기식 가산 결과로부터 심벌 식별점을 검출한다. 복조부 (27) 는 심벌 식별점에서의 샘플값에 기초하여 데이터를 복조한다. 검출부 (28) 는 시간에 따른 심벌 식별점의 변위를 위상 시프트로서 검출한다. 가변 주파수 분할부 (30) 는 자주 클록신호의 주파수를 분할하여 비트 클록신호를 재생한다. 제어부 (29) 는 이 가변 주파수 분할부 (30) 의 주파수 분할비를 제어하여, 위상 시프트를 보정한다. 프레임 동기 신호 발생부 (31 및 32) 는 복조 데이터로부터 공지의 동기 워드를 추출하여 프레임을 동기화하고, 추출된 동기 워드에 기초하여 프레임 동기 타이밍 신호를 발생시킨다.
본 발명의 목적은, 로크 상태에서 불필요한 동작이 정지되는 오버 샘플링형 클록 복구회로를 제공하는 데 있다.
본 발명의 또다른 목적은 전력 소모를 감소시킬 수 있는 오버 샘플링형 클록 복구회로를 제공하는 데 있다.
본 발명의 일 양태를 달성하기 위하여, 오버 샘플링형 클록 복구회로는 위상차 검출부, 위상 조절부 및 신호 선택부를 포함한다. 위상차 검출부는 데이터 신호와 복수의 각 활성 클록신호 세트간의 위상차를 검출하고, 상기 검출된 위상차에 해당하는 복수의 위상차 데이터로부터 위상 조절 신호를 발생시킨다. 위상 조절부는 N (N 은 2이상의 정수) 세트의 클록신호를 발생하여, 상기 위상 조절 신호에 기초하여 상기 N 세트의 클록신호의 위상을 조절한다. 신호 선택부는 상기 위상차 검출부로부터 검출된 위상차에 기초하여 N세트의 클록신호 전체 또는 일부를 선택하여, 상기 선택된 클록신호 세트를 상기 복수의 활성 클록신호 세트로서 상기 위상차 검출부에 공급한다.
상기 위상 조절부는 기준 클록신호를 발생시키는 발진기, 상기 위상 조절 신호에 기초하여 상기 기준 클록신호를 지연시키는 지연 유닛, 및 상기 복수의 클록신호 각각이 소정의 지연을 갖도록, 상기 지연된 기준 신호로부터 상기 N세트의 클록신호를 발생시키는 클록신호 발생부를 포함할 수도 있다.
위상차 검출부는 N개의 위상 비교기를 포함할 수도 있다. 상기 복수의 활성 클록신호 세트는 상기 N개의 위상 비교기들 중의 선택된 위상 비교기에 공급되며, 상기 선택된 각 위상 비교기들은 데이터 신호 비트들 중의 해당 비트와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트의 위상을 비교하여 상기 위상차를 검출하여, 상기 검출된 위상차에 기초하여 상기 위상차 데이터를 발생시킨다. 또한, 위상차 검출부는 상기 선택된 위상 비교기로부터의 상기 복수의 위상차 데이터로부터 위상 조절 신호를 발생시키는 조절 신호 발생부를 포함할 수도 있다. 이 경우, 상기 N개의 위상 비교기들 중에서 상기 선택된 위상 비교기를 제외한 비선택된 위상 비교기들은 전력 소모를 감소시키기 위하여 그 동작을 정지한다. 또한, 상기 비선택된 위상 비교기에 대응하는 상기 조절 신호 발생부 중 일부는 전력 소모를 감소시키기 위하여 그 동작을 정지한다.
N세트의 클록신호들중의 일부는 미리 결정되는 것이 바람직하다.
신호 선택부는, 복수의 위상차 데이터 중의 어느 하나의 데이터가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트가 위상이 서로 일치하지 않음을 나타낼 경우에는, N세트의 클록신호 전체를 선택하고, 상기 위상차 모두가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트가 위상이 서로 일치함을 나타낼 경우에는, 상기 N세트의 클록신호중 일부를 선택하도록 하는 것이 바람직하다.
상기 신호 선택부는 로크 상태 검출회로 및 스위치 회로를 포함할 수도 있다. 상기 로크 상태 검출회로는, 상기 위상차 검출부로부터 공급된 상기 복수의 위상차 데이터에 기초하여 상기 데이터 신호와 상기 복수의 활성 클록신호 세트의 위상이 서로 일치하는 지를 판단한다. 상기 스위치 회로는, 상기 로크 상태 검출회로가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 적어도 한 신호 세트의 위상이 서로 일치하지 않음을 검출할 경우, 상기 N세트의 클록신호 전체를 상기 복수의 활성 클록신호 세트로서 상기 위상차 검출부에 공급한다. 이 경우, 상기 스위치 회로는, 상기 로크 상태 검출회로가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트 각각의 위상이 서로 일치함을 검출할 경우, 상기 N세트 중에서 선택된 세트를 제외한 비선택된 세트의 클록신호를 하이 또는 로우 레벨로 고정하여, 선택된 클록신호 세트 및 비선택된 클록신호 세트를 상기 위상차 검출부에 공급한다.
본 발명의 또다른 양태를 달성하기 위하여, 오버 샘플링형 클록 복구회로에서의 클록신호 위상을 조절하는 방법은, 데이터 신호와 복수의 각 활성 클록신호 세트간의 위상차를 검출하고, 상기 검출된 위상차에 해당하는 복수의 위상차 데이터로부터 위상 조절 신호를 발생시키는 단계, 상기 위상 조절 신호에 기초하여 N (N 은 2이상의 정수) 세트의 클록신호의 위상을 조절하는 단계, 및 상기 위상차 검출부로부터의 상기 복수의 위상차 데이터에 기초하여, 상기 N세트의 클록신호 전체 또는 일부를 상기 복수의 활성 클록신호 세트로서 선택하는 단계를 포함한다.
도 1 은 종래 클록 복구회로의 예에 대한 구조를 나타낸 블록도.
도 2 는 본 발명의 실시예에 따른 오버 샘플링형 클록 복구회로의 구조를 나타낸 회로 블록도.
도 3(a) 내지 3(y) 는 데이터 신호 및 클록신호를 나타낸 타이밍 챠트.
도 4(a) 내지 4(f) 는 로크 상태에서의 위상 비교기의 동작을 설명하는 타이밍 챠트.
도 5(a) 내지 5(f) 는 클록 지연 상태에서의 위상 비교기의 동작을 설명하는 타이밍 챠트.
도 6(a) 내지 6(f) 는 클록 선행 상태에서의 위상 비교기의 동작을 설명하는 타이밍 챠트.
도 7 은 가변 지연회로의 입/출력 특성을 나타낸 도면.
도 8(a) 내지 8(aa) 는 로크 상태 검출회로의 출력에 대한 스위치 회로의 동작을 설명하는 타이밍 챠트.
* 도면의 주요 부분에 대한 부호의 설명 *
TIPD : 위상 비교기 LDEC : 클록 상태 검출회로 SW : 스위치 회로 CP : 충전 펌프
LPF : 저역 필터 VCO : 전압 제어 발진기
VD : 가변 지연회로 FD : 고정 지연회로
이하, 첨부 도면을 참조하여, 본 발명의 오버 샘플링형 클록 복구회로를 설명하기로 한다.
도 2 는 본 발명의 실시예에 따른 오버 샘플링형 클록 복구회로의 구조를 나타낸 블록 회로도이다. 종래의 클록 복구회로에서의 구성요소와 동일한 구성요소에는 동일 참조 번호를 부여한다. 오버 샘플링형 클록 복구회로는 8개의 위상 비교기 (TIPD0 내지 TIPD7), 충전 펌프 (CP0 내지 CP7), 저역 필터 (LPF), 가변 지연회로 (VD), 전압 제어 발진기 (VCO), 고정 지연회로 (FD), 로크 상태 검출회로 (LDEC) 및 스위치 회로 (SW) 로 구성된다.
3개의 클록신호를 갖는 8비트의 데이터를 샘플링하기 위하여 위상 비교기 (TIPD0 내지 TIPD7) 가 제공된다. 즉, 각 위상 비교기 (TIPD0 내지 TIPD7) 는 동일한 고정 지연을 갖는 클록신호 및 전송된 데이터 신호를 입력받아, 데이터 신호와 클록신호간의 위상 상태를 검출하고, 이 검출된 데이터 상태에 해당하는 위상차 데이터를 출력한다.
도 4(a) 내지 4(f) 는 데이터 신호와 클록신호의 위상이 서로 일치하는 로크 상태를 나타낸 것이다. 도 5(a) 내지 5(f) 는 데이터 신호가 클록신호에 선행하는 클록 지연 상태를 나타낸 것이다.
데이터 신호가 클록신호보다 선행할 경우, 위상 비교기는 클록 지연 상태를 검출하여, 위상차 데이터의 up 신호를 인에이블 상태로, 위상차 데이터의 dn 신호를 디스에이블 상태로 한다.
도 6(a) 내지 6(f) 는 데이터 신호가 클록신호보다 지연되는 클록 선행 상태를 나타낸 것이다.
데이터 신호가 클록신호보다 지연될 경우, 위상 비교기는 클록 선행 상태를 검출하여, up 신호를 디스에이블 상태로 하고, dn 신호를 인에이블 상태로 한다.
각 충전 펌프 (CP) 및 하나의 로크 상태 검출회로 (LDEC) 는 up 신호 및 dn 신호에 대해 위상 비교기 (TIPD) 의 출력 단자에 병렬로 접속된다. 로크 상태 검출회로 (LDEC) 는 각 위상 비교기로부터 출력된 up 신호 및 dn 신호의 위상 상태로부터 각 위상 비교기의 로크 상태를 인식하여, 모든 위상 비교기, 즉, 회로 전체가 로크 상태인지 아닌지를 검출한다. 그 후, 로크 상태 검출회로 (LDEC) 는, 이 로크 상태의 검색 결과에 기초하여 인에이블과 디스에이블로 상태가 변화되는 로크 상태 검출 신호를 출력한다.
충전 펌프 (CP0 내지 CP7) 는 위상 비교기 (TIPD0 내지 TIPD7) 로부터 up 신호 및 dn 신호 중 해당 신호를 입력받아, 이 up 신호 및 dn 신호에 따라 출력 전압을 변화시킨 후, 저역 필터 (LPF) 로 출력한다. 저역 필터 (LPF) 는 충전 펌프 (CP0 내지 CP7) 로부터의 출력 전압 변화를 적분하여, 가변 지연회로 (VD) 로 출력한다. 이 가변 지연회로 (VD) 는 전압 제어 발진기 (VCO) 로부터 공급된 소정의 주파수를 갖는 기준 클록신호 및 저역 필터 (LPF) 의 출력을 입력받은 후, 이 저역 필터 (LPF) 로부터의 출력 전압에 따라 기준 클록신호를 지연시킨다. 또한, 고정 지연회로 (FD) 는 가변 지연회로 (VD) 의 출력을 입력받은 후, 이 지연된 기준 클록신호로부터 고정 지연을 갖는 24개의 클록신호 (clk00 내지 clk23) 를 발생하여, 위상 비교기 (TIPD0 내지 TIPD7) 로 3개 클록신호씩 공급한다.
또한, 이 스위치 회로 (SW) 는, 각 클록신호의 레벨이 선택적으로 하이 레벨 또는 로우 레벨이 되도록, 이 예에서는 하이 레벨이 되도록, 24개 클록신호에 대해 고정 지연회로 (FD) 의 출력단에 접속된다.
스위치 회로 (SW) 는, 로크 상태 검출회로 (LDEC) 로부터 공급된 로크 상태 검출 신호가 위상 비교기의 로크 상태를 나타낼 경우, 24개의 클록신호들 (clk00 내지 clk23) 중 소정의 선택된 클록신호들을 하이 레벨로 고정시킨다. 이 경우, 하이 레벨로 고정된 클록신호는 3개의 클록신호 세트씩 미리 결정되어, 위상 비교기로 공급된다. 따라서, 위상 비교기 (TIPD0 내지 TIPD7) 중 선택된 위상 비교기에 공급되는 클록신호만이 하이 레벨로 고정되게 된다. 24개의 클록신호들 중에서 이 선택된 클록신호를 제외한 비선택된 클록신호는, 스위치 회로 (SW) 를 통하여, 위상 비교기 (TIPD0 내지 TIPD7) 중에서 선택된 위상 비교기를 제외한 비선택된 위상 비교기에 공급된다.
로킹 상태 검출 회로 (LDEC) 로부터 공급된 로킹 상태 검출 신호가 위상 비교기의 클록 선행 또는 지연 상태를 나타낼 경우, 스위치 회로 (SW) 는 24개의 클록신호 (clk00 내지 clk23) 를 위상 비교기 (TIPD0 내지 TIPD7) 로 공급한다.
이하, 상술한 구조를 갖는 클록 복구회로의 동작을 설명한다.
도 3(a) 내지 3(y) 는 8개 위상 비교기에 입력된 데이터 신호 및 이 데이터 신호를 샘플링하는 데 사용되는 24개의 클록신호를 설명하는 시간 챠트이다.
로크 상태에서는 클록신호의 위상을 변화시킬 필요가 없으므로, 위상차 데이터의 up 신호 및 dn 신호 모두가 디스에이블 상태로 된다.
클록신호가 데이터 신호보다 지연될 경우, up 신호는 인에이블 상태로 되며, dn 신호는 디스에이블 상태로 되어, 클록신호의 위상이 선행되게 된다. 반대로, 클록신호가 데이터 신호에 선행할 경우, up 신호는 디스에이블 상태로 되며, dn 신호는 인에이블 상태로 되어, 클록신호의 위상이 지연되게 된다.
이 up 신호 및 dn 신호는 각 위상 비교기 (TIPD0 내지 TIPD7) 로부터 각 충전 펌프 (CP0 내지 CP7) 로 각각 공급된다. up 신호 및 dn 신호가 입력되는 각 충전 펌프 (CP) 에서는, 이러한 up 신호 및 dn 신호로부터 얻어진 위상차 데이터가 전압값으로 변환된다. 즉, up 신호가 인에이블 상태로 될 경우에는 출력 전압이 상승하며, dn 신호가 인에이블 상태로 될 경우에는 출력 전압이 강하한다.
그 후, 저역 필터 (LPF) 는 충전 펌프 (CP0 내지 CP7) 로부터의 출력 전압을 입력받아, 이 전압의 변화를 적분한다. 가변 지연회로 (VD) 는 저역 필터 (LPF) 의 출력 전압 및 전압 제어 발진기 (VCO) 로부터 출력된 기준 클록신호를 입력받는 다음, 이 저역 필터 (LPF) 의 출력 전압에 따라 기준 클록신호을 지연시킨 후 출력한다.
도 11 은 가변 지연회로 (VD) 로부터의 입력 전압에 대한 지연량의 관계를 나타낸 것이다.
가변 지연회로 (VD) 로부터 지연된 기준 클록신호는 고정 지연회로 (FD) 로 입력된다. 이 고정 지연회로 (FD) 는 지연된 기준 클록신호로부터, 클록신호들간에 동일한 위상차를 갖는 24개의 클록신호 (clk00 내지 clk23) 를 발생하여, 위상 비교기 (TIPD) 로 출력한다.
한편, 로크 상태 검출회로 (LDEC) 는 위상 비교기 (TIPD) 로부터 up 신호 및 dn 신호를 입력받는다. 로크 상태 검출회로 (LDEC) 는 이 up 신호 및 dn 신호에 기초하여 각 위상 비교기 (TIPD0 내지 TIPD7) 의 검출 결과, 즉, 위상차 데이터로부터의 각 위상 상태를 인식한다. 그 후, 모든 up 신호 및 모든 dn 신호가 디스에이블 상태로 되었을 경우, 즉, 로크 상태가 검출되었을 경우, 로크 상태 검출회로 (LDEC) 는 인에이블 상태의 로크 상태 지시 신호를 스위치 회로 (SW) 로 출력한다. 위상 비교기 (TIPD) 로부터 출력된 up 신호 및 dn 신호들 중 적어도 한 신호가 인에이블 상태, 즉, 비로크 (non-locking) 상태에 있을 경우, 로크 상태 검출회로 (LDEC) 는 디스에이블 상태의 로크 상태 지시 신호를 출력한다.
도 8(a) 내지 8(aa) 는 로크 상태 검출회로 (LDEC) 로부터의 로크 상태 지시 신호의 인에이블 상태 및 디스에이블 상태에 기초하여 스위치 회로 (SW) 의 동작을 설명하는 타이밍 챠트를 나타낸 것이다.
로크 상태 검출회로 (LDEC) 가 비로크 상태를 검출하였을 경우, 스위치 회로 (SW) 는, 이 디스에이블 상태의 로크 상태 지시 신호에 응답하여, 고정 지연회로 (FD) 로부터 입력받은 24개 클록 전체를 각 위상 비교기 (TIPD) 로 공급한다.
한편, 로크 상태 검출회로 (LDEC) 가 모든 위상 비교기의 로크 상태를 검출할 경우, 스위치 회로 (SW) 는, 인에이블 출력에 응답하여, 24개 클록신호들 중 선택된 신호들만을, 위상 비교기들 중 선택된 위상 비교기로 송신한다. 스위치 회로 (SW) 는 비선택 클록신호를 하이 상태로 고정한다. 도 8(a) 내지 8(aa) 에 도시된 예에서, 로크 상태인 경우, 스위치 회로 (SW) 는 9개의 클록신호 (clk00 내지 clk08) 를 위상 비교기 (TIPD0 내지 TIPD2) 로 공급한다. 그러나, 스위치 회로 (SW) 는 15개의 클록신호 (clk09 내지 clk23) 를 하이 레벨로 고정하여, 이 고정된 신호들을 위상 비교기 (TIPD3 내지 TIPD7) 로 각각 공급한다. 즉, 이러한 위상 비교기 (TIPD3 내지 TIPD7) 는 어떠한 클록신호도 공급되지 않는 상태와 동일한 상태로 된다.
통상, 연속으로 동일값을 갖는 전송 데이터 신호의 데이터 비트수는 전송 시스템에 따라 한정된다. 따라서, 로크 상태에서의 샘플링에 사용될 클록신호의 수가 감소될 경우에도, 위상차 검출이 정상적으로 행하여지게 된다. 로크 상태에서 클록신호가 공급되는 위상 비교기 (TIPD0 내지 TIPD2) 는, 비로크 상태에서와 마찬가지로 위상 검출을 행한다. 어떠한 클록신호도 공급되지 않을 경우, 위상 비교기는 위상차 검출 동작을 행하지 않으며, 이 위상 비교기 (TIPD) 는 데이터 신호와 클록신호간의 위상차에 관계없이 로크 상태를 유지한다. 도 4(a) 내지 4(f) 에 도시된 바와 같이, 위상 비교기는 데이터 신호를 샘플링하기 위하여 공급되는 클록신호의 변화점 (에지) 을 필요로 한다. 이와 같이, 위상 비교기에 공급된 클록신호가 하이 또는 로우 레벨로 고정되어, 어떠한 클록신호도 공급되지 않은 상태와 동일한 상태로 될 경우, 위상 비교기의 위상차 검출 동작이 억제될 수 있다. 따라서, 이 위상 비교기 (TIPD3 내지 TIPD7) 는 위상 검출 동작이 정지된 상태로 되어, 전력 소모를 감소시킬 수 있게 된다. 위상차 검출 동작을 행하는 위상 비교기 (TIPD0 내지 TIPD3) 모두 또는 어느 하나에 의한 위상 검출 동작시에 클록 선행 또는 지연 상태가 검출될 경우, 스위치 회로 (SW) 는 하이 레벨로 고정되지 않은 모든 클록신호를 다시 각 위상 비교기 (TIPD0 내지 TIPD7) 로 공급한다. 이는, 로크 상태 검출회로 (LDEC) 가 디스에이블 상태의 로크 상태 지시 신호를 출력하기 때문이다. 이는 다시 모든 위상 비교기 (TIPD0 내지 TIPD7) 가 로크 상태로 설정될 때까지 행해진다.
이와 같이, 위상 비교기의 로크 상태는 로크 상태 검출회로 (LDEC) 에 의해 검출된다. 비로크 상태에서는, 고정 지연회로 (FD) 에 의해 발생된 모든 클록신호가 위상 비교기 (TIPD0 내지 TIPD7) 에 공급되는 반면, 로크 상태에서는, 클록신호들 중 선택된 신호만이 위상 비교기의 선택된 위상 비교기에 공급된다. 이와 같이, 로크 상태에서는, 선택된 위상 비교기들의 동작이 정지 상태로 된다. 또한, 선택된 위상 비교기와 접속된 충전 펌프는 동작이 정지 상태가 된다. 따라서, 로크 상태에서는 클록 복구회로 전체의 전력 소모를 감소시키는 것이 가능하게 된다. 이와 같이, 전체 회로의 총 전력 소모를 감소시킬 수 있다.
이 실시예는 본 발명의 예에서만을 나타낸 것임에 주목해야 한다. 로크 상태에서 하이 레벨로 고정된 클록신호의 수 및 위상 비교기의 수는 적당히 설정하는 것이 가능하다. 또한, 로크 상태에서는, 선택된 클록신호가 로우 레벨로 고정될 수도 있다. 또한, 데이터 신호의 비트수, 이 데이터 신호의 비트수와 연관된 위상 비교기의 수 및 위상 비교에 사용되는 고정 위상을 갖는 클록신호의 수가 요구되는 속도에 따라 적당히 설정될 수 있음은 두말할 필요가 없을 것이다.
상술한 바와 같이, 본 발명에서는, 복수의 위상 비교기로부터 출력된 클록신호와 데이터 신호간의 위상차 데이터에 기초하여, 로크 상태 검출 회로에 의해 각 위상 비교기의 로크 상태가 검출된다. 비로크 상태에서는, 모든 클록신호가 각 위상 비교기에 입력된다. 로크 상태에서는, 선택된 클록신호가 하이 또는 로우 레벨로 고정되며, 이 선택된 클록신호는 선택된 위상 비교기에만 공급된다. 따라서, 로크 상태에서는, 선택된 위상 비교기의 동작이 정지 상태로 되게 된다. 또한, 위상 비교기와 접속된 회로 소자는 동작이 정지 상태가 된다. 따라서, 로크 상태에서는, 클록 복구회로 전체의 전력 소모를 감소시킬 수 있게 된다. 이와 같이, 회로 전체의 총 전력 소모를 감소시킬 수 있다.

Claims (17)

  1. 데이터 신호와 복수의 각 활성 클록신호 세트간의 위상차를 검출하고, 상기 검출된 위상차에 해당하는 복수의 위상차 데이터로부터 위상 조절 신호를 발생하는 위상차 검출부;
    N (N 은 2이상의 정수) 세트의 클록신호를 발생하여, 상기 위상 조절 신호에 기초하여 상기 N 세트의 클록신호의 위상을 조절하는 위상 조절부; 및
    상기 위상차 검출부로부터 검출된 위상차에 기초하여 상기 N세트의 클록신호 전체 또는 일부를 선택하여, 그 선택된 클록신호 세트를 상기 복수의 활성 클록신호 세트로서 상기 위상차 검출부에 공급하는 신호 선택부를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  2. 제 1 항에 있어서,
    상기 위상 조절부는,
    기준 클록신호를 발생시키는 발진기;
    상기 위상 조절 신호에 기초하여 상기 기준 클록신호를 지연시키는 지연 유닛; 및
    상기 복수의 클록신호 각각이 미리 결정된 지연을 갖도록, 상기 지연된 기준 신호로부터 상기 N세트의 클록신호를 발생시키는 클록신호 발생부를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  3. 제 1 항에 있어서,
    상기 위상차 검출부는,
    상기 복수의 활성 클록신호 세트가 상기 N개의 위상 비교기들 중의 선택된 위상 비교기에 공급되며, 상기 선택된 각 위상 비교기들은 상기 데이터 신호 비트들 중의 해당 비트와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트의 위상을 비교하고 상기 위상차를 검출하여, 그 검출된 위상차에 기초하여 상기 위상차 데이터를 발생시키는, N개의 위상 비교기;
    상기 선택된 위상 비교기로부터의 상기 복수의 위상차 데이터로부터 상기 위상 조절 신호를 발생시키는 조절 신호 발생부를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  4. 제 3 항에 있어서,
    상기 N개의 위상 비교기들 중에서 상기 선택된 위상 비교기를 제외한 비선택된 위상 비교기들은 전력 소모를 감소시키기 위하여 그 동작을 정지하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  5. 제 4 항에 있어서,
    상기 비선택된 위상 비교기에 대응하는 상기 조절 신호 발생부의 부분은 전력 소모를 감소시키기 위하여 그 동작을 정지하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  6. 제 1 항에 있어서,
    상기 N세트의 클록신호 중 일부는 미리 결정되는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  7. 제 1 항에 있어서
    상기 신호 선택부는,
    상기 복수의 위상차 데이터 중의 어느 한 데이터가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트의 위상이 서로 일치하지 않음을 나타낼 경우에는, 상기 N세트의 클록신호 전체를 선택하고, 상기 위상차 모두가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트의 위상이 서로 일치함을 나타낼 경우에는, 상기 N세트의 클록신호중 일부를 선택하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  8. 제 1 항에 있어서,
    상기 신호 선택부는,
    상기 위상차 검출부로부터 공급된 상기 복수의 위상차 데이터에 기초하여, 상기 데이터 신호와 상기 복수의 활성 클록신호 세트의 위상이 서로 일치하는 지를 판단하는 로크 상태 검출 회로;
    상기 로크 상태 검출회로가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 하나 이상의 신호 세트의 위상이 서로 일치하지 않음을 검출할 경우, 상기 N세트의 클록신호 전체를 상기 복수의 활성 클록신호 세트로서 상기 위상차 검출부에 공급하는 스위치 회로를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  9. 제 8 항에 있어서,
    상기 스위치 회로는,
    상기 로크 상태 검출회로가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트 각각의 위상이 서로 일치하지 않음을 검출할 경우, 상기 N세트 중에서 상기 선택된 세트를 제외한 비선택된 세트의 상기 클록신호를 하이 또는 로우 레벨로 고정하여, 상기 선택된 클록신호 세트 및 상기 비선택된 클록신호 세트를 상기 위상차 검출부에 공급하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로.
  10. 데이터 신호와 복수의 각 활성 클록신호 세트간의 위상차를 검출하고, 그 검출된 위상차에 해당하는 복수의 위상차 데이터로부터 위상 조절 신호를 발생시키는 단계;
    상기 위상 조절 신호에 기초하여 N (N 은 2이상의 정수) 세트의 클록신호의 위상을 조절하는 단계; 및
    상기 위상차 검출부로부터의 상기 복수의 위상차 데이터에 기초하여, 상기 N세트의 클록신호 전체 또는 일부를 상기 복수의 활성 클록신호 세트로서 선택하는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  11. 제 10 항에 있어서,
    기준 클록신호를 발생시키는 단계;
    상기 위상 조절 신호에 기초하여 상기 기준 클록신호를 지연시키는 단계; 및
    상기 복수의 클록신호 각각이 미리 결정된 지연을 갖도록, 상기 지연된 기준 신호로부터 상기 N세트의 클록신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  12. 제 10 항에 있어서,
    상기 검출 단계는,
    상기 데이터 신호 비트들 중의 해당 비트와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트의 위상을 비교하여, 위상차를 검출하고, 그 검출된 위상차에 기초하여 상기 위상차 데이터를 발생시키는 단계; 및
    상기 복수의 위상차 데이터로부터 상기 위상 조절 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  13. 제 12 항에 있어서,
    상기 검출 단계는 위상차 검출부에 의해 수행되며,
    상기 선택 단계는, 상기 복수의 활성 클록신호 세트가 제공되지 않는 상기 일부의 위상차 검출부가 동작하지 않도록, 상기 N세트의 클록신호 전체 또는 일부를 선택하는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  14. 제 10 항에 있어서,
    상기 N세트의 클록신호 중 일부는 미리 결정되는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  15. 제 10 항에 있어서,
    상기 선택 단계는,
    상기 복수의 위상차 데이터 중의 어느 하나의 데이터가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트가 위상이 서로 일치하지 않음을 나타낼 경우에 상기 N세트의 클록신호 전체를 선택하는 단계; 및
    상기 복수의 위상차 데이터 모두가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 해당 신호 세트가 위상이 서로 일치함을 나타낼 경우에 상기 N세트의 클록신호중 일부를 선택하는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  16. 제 10 항에 있어서,
    상기 선택 단계는,
    상기 복수의 위상차 데이터에 기초하여, 상기 데이터 신호와 상기 복수의 활성 클록신호 세트의 위상이 서로 일치하는 지를 판단하는 단계;
    상기 복수의 위상차 데이터가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트들 중의 하나 이상의 신호 세트의 위상이 서로 일치하지 않음을 나타낼 경우, 상기 N세트의 클록신호 전체를 상기 복수의 활성 클록신호 세트로서 선택하는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절방법.
  17. 제 16 항에 있어서,
    상기 선택 단계는,
    상기 로크 상태 검출회로가 상기 데이터 신호와 상기 복수의 활성 클록신호 세트 각각의 위상이 서로 일치하지 않음을 검출할 경우, 상기 N세트 중에서 상기 선택된 세트를 제외한 비선택된 세트의 상기 클록신호를 하이 또는 로우 레벨로 고정하는 단계를 포함하는 것을 특징으로 하는 오버 샘플링형 클록 복구회로의 클록신호 위상 조절 방법.
KR1019990008115A 1998-03-12 1999-03-11 오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법 KR100297155B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP6173798A JP3077661B2 (ja) 1998-03-12 1998-03-12 オーバーサンプリング型クロックリカバリ回路
JP98-061737 1998-03-12

Publications (2)

Publication Number Publication Date
KR19990077789A true KR19990077789A (ko) 1999-10-25
KR100297155B1 KR100297155B1 (ko) 2001-09-26

Family

ID=13179818

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990008115A KR100297155B1 (ko) 1998-03-12 1999-03-11 오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법

Country Status (5)

Country Link
US (1) US6124762A (ko)
EP (1) EP0942552A3 (ko)
JP (1) JP3077661B2 (ko)
KR (1) KR100297155B1 (ko)
CN (1) CN1129231C (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3755564B2 (ja) * 1999-05-24 2006-03-15 株式会社村田製作所 圧電共振部品及びその製造方法
JP4425426B2 (ja) * 2000-05-11 2010-03-03 Necエレクトロニクス株式会社 オーバーサンプリング型クロックリカバリ回路
US6545507B1 (en) * 2001-10-26 2003-04-08 Texas Instruments Incorporated Fast locking CDR (clock and data recovery circuit) with high jitter tolerance and elimination of effects caused by metastability
CN100358238C (zh) * 2002-09-02 2007-12-26 瑞昱半导体股份有限公司 资料回复系统及其方法
CN100370546C (zh) * 2002-11-29 2008-02-20 富士通株式会社 具有相差校正装置及数据头部检测装置的数据再现装置
JP4668750B2 (ja) 2005-09-16 2011-04-13 富士通株式会社 データ再生回路
US20080084955A1 (en) * 2006-10-10 2008-04-10 Wei-Zen Chen Fast-locked clock and data recovery circuit and the method thereof
JP2009094638A (ja) * 2007-10-04 2009-04-30 Yokogawa Electric Corp 高周波モジュール
JP5363967B2 (ja) * 2009-12-22 2013-12-11 ルネサスエレクトロニクス株式会社 クロックデータリカバリ回路、表示装置用データ転送装置及び表示装置用データ転送方法
JP2013123174A (ja) * 2011-12-12 2013-06-20 Mitsubishi Electric Corp クロック再生装置およびクロック再生方法
JP6724619B2 (ja) 2016-07-15 2020-07-15 富士通株式会社 信号再生回路、電子装置及び信号再生方法
CN113816793A (zh) * 2021-09-30 2021-12-21 宜宾五粮液股份有限公司 一种有机可调控释放型复合肥料结构

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS641330A (en) * 1987-06-24 1989-01-05 Matsushita Electric Ind Co Ltd Frequency synthesizer
JP2795323B2 (ja) * 1989-06-14 1998-09-10 富士通株式会社 位相差検出回路
JPH0392033A (ja) * 1989-09-04 1991-04-17 Nec Corp 伝送路信号受信方式
US5428317A (en) * 1994-09-06 1995-06-27 Motorola, Inc. Phase locked loop with low power feedback path and method of operation
JP3064867B2 (ja) * 1995-05-23 2000-07-12 松下電器産業株式会社 データ受信装置

Also Published As

Publication number Publication date
CN1129231C (zh) 2003-11-26
JP3077661B2 (ja) 2000-08-14
JPH11261409A (ja) 1999-09-24
EP0942552A2 (en) 1999-09-15
KR100297155B1 (ko) 2001-09-26
US6124762A (en) 2000-09-26
CN1234653A (zh) 1999-11-10
EP0942552A3 (en) 2003-12-17

Similar Documents

Publication Publication Date Title
KR100913400B1 (ko) 직렬 송수신 장치 및 그 통신 방법
US7734000B2 (en) Clock and data recovery circuits
US6310498B1 (en) Digital phase selection circuitry and method for reducing jitter
US7349509B2 (en) Multi rate clock data recovery based on multi sampling technique
KR100297155B1 (ko) 오버 샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법
JPH08163117A (ja) ビット位相同期回路
KR100297156B1 (ko) 오버샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법
JPH07336342A (ja) クロック再生回路
US6104326A (en) Bit synchronization apparatus for recovering high speed NRZ data
US6577167B1 (en) Clock signal producing circuit immediately producing clock signal synchronized with input signal
US6222419B1 (en) Over-sampling type clock recovery circuit using majority determination
US6337650B1 (en) System and method for regenerating clock signal
JPS5957530A (ja) 位相同期回路
JP2000228660A (ja) クロック再生/識別装置
US6218907B1 (en) Frequency comparator and PLL circuit using the same
EP1276270B1 (en) Method and arrangement for recovering a clock signal from a data signal
KR100255530B1 (ko) 동기 상태 검출 기능을 가지는 위상 동기 루프 회로
JP3001836B2 (ja) ディジタル位相同期回路
JP2776334B2 (ja) 位相同期回路
JP2890974B2 (ja) Pll回路
JP3518503B2 (ja) クロック供給装置
JPH07273648A (ja) Pll回路
JP3099953B2 (ja) 同期回路
KR100236329B1 (ko) 클럭 복구회로
JP2003051745A (ja) Pll回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050511

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee