KR19980033328A - 전력 증폭 장치 - Google Patents
전력 증폭 장치 Download PDFInfo
- Publication number
- KR19980033328A KR19980033328A KR1019970056411A KR19970056411A KR19980033328A KR 19980033328 A KR19980033328 A KR 19980033328A KR 1019970056411 A KR1019970056411 A KR 1019970056411A KR 19970056411 A KR19970056411 A KR 19970056411A KR 19980033328 A KR19980033328 A KR 19980033328A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- output signal
- high efficiency
- amplifiers
- amplifier
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/68—Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0211—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
- H03F1/0244—Stepped control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/03—Indexing scheme relating to amplifiers the amplifier being designed for audio applications
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
출력 직류 전압을 접지 레벨에 가까운 값으로 설정하고, 반파 출력 신호에 의해 부하를 BTL 구동시키는 고효율 회로내의 가산 회로의 회로 소자수를 삭감한다.
좌측 전방용 출력 증폭기(2LF)의 정(+) 출력 신호, 좌측 후방용 출력 증폭기(3LR)의 부(-) 출력 신호, 우측 전방용 출력 증폭기(3RF)의 부 출력 신호 및 우측 후방용 출력 증폭기(4RR)의 정 출력 신호는 가산 회로(9)에 인가되고, 가산 회로(9)로부터 그 중에서 가장 높은 레벨의 출력 신호를 선택해서 발생시킨다. 스위칭 전원(10)은 가산 회로(9)의 출력 신호에 따라 스위칭 동작되어, 각각의 고효율 증폭 회로의 전원 전압을 발생시킨다.
Description
본 발명은 4채널의 차량 탑재용 스테레오 시스템에 이용하기에 적합한 전력 증폭 장치에 관한 것이다.
종래로부터, 일본 특개평 6-338738호 공보에 개시되어 있는 바와 같이, 출력 직류 전압을 접지에 매우 가까운 값으로 설정함과 동시에, 부하를 반파 신호로 BTL 구동시킴으로써, 전력 증폭 장치의 고효율화를 달성한 전력 증폭 장치가 있다. 이와 같은 전력 증폭 장치를 도 4에 나타낸다.
도 4에서, 입력 신호는 제1 차동 증폭기(1)의 부(-) 입력 단자에 인가되어, 제1 차동 증폭기(1)의 정(+) 및 부(-) 출력 단자로부터 서로 역상의 출력 신호를 발생시킨다. 제1 차동 증폭기(1)의 정 및 부 출력 신호는 제1 및 제2 출력 증폭기(2 및 3)에서 증폭된다. 제1 및 제2 출력 증폭기(2 및 3)는 BTL 증폭기를 이루고, 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호(a 및 b)에 의해 부하(4; 예컨대 스피커)가 BTL 구동된다.
또한, 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호(a 및 b)는 비선형 가산 회로(5)에서 비선형 가산된다. 비선형 가산 회로(5)는 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호 레벨이 소정 레벨 이하일 때 가산 회로로서 동작함과 동시에, 이 출력 신호 레벨이 소정 레벨 이상일 때에는 클램프 회로로서 동작하는 것이다. 비선형 가산 회로(5)의 출력 신호는 제2 차동 증폭기(6)의 부 입력 단자에 인가되고, 비선형 가산 회로(5)의 출력 신호와 정 입력 단자의 기준 전압(Vref)과의 차에 따른 출력 신호가 제1 차동 증폭기(1)의 공통 단자(C)에 인가된다. 공통 단자(C)는 제1 및 제2 출력 증폭기(2 및 3)의 출력 직류 전압을 결정하기 위한 단자이고, 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호(a 및 b)에 따라 출력 직류 전압이 제어된다. 그 때문에, 도 2의 (A) 및 (B)와 같이, 제1 및 제2 출력 증폭기(2 및 3)의 출력 직류 전압은 접지 레벨에 가까운 전압으로 설정되어, 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호(a 및 b)는 반파 출력 신호가 된다.
한편, 제1 및 제2 출력 증폭기(2 및 3)의 출력 신호는 가산 회로(7)에서 가산되고, 가산에 의해 제1 및 제2 출력 증폭기(2 및 3)중 레벨이 높은 신호가 선택된다. 가산 회로(7)의 출력 신호(c)에 따라 스위칭 전원(8)이 스위칭 동작되어, 제1 및 제2 출력 증폭기(2 및 3)의 전원 전압(Vs)을 발생시킨다.
그런데, 4채널의 차량 탑재용 스테레오 시스템으로서, 좌측 스테레오 신호를 증폭하는 제1 및 제2 전력 증폭 회로와, 우측 스테레오 신호를 증폭하는 제3 및 제4 전력 증폭 회로를 구비하여, 제1 및 제3 전력 증폭 회로를 1쌍으로 하여 그들이 자동차 실내의 전방 스피커를 구동시키고, 제2 및 제4 전력 증폭 회로를 1쌍으로 하여 그들이 후방 스피커를 구동시키는 시스템이 존재한다.
이와 같은 차량 탑재용 스테레오 시스템에 도 4의 전력 증폭 장치를 이용할 경우, 도 4의 전력 증폭 장치는 당연 4개가 필요하다. 그러나, 도 4의 전력 증폭 장치를 단순히 4개 조합시키면, 가산 회로(7)도 4개가 되어, 소자수가 증대한다는 문제가 있었다. 특히, 4개의 전력 증폭 장치를 동일 기판상에 단순히 집적화할 경우, 가산 회로에 의해 칩 면적이 증대하였다.
본 발명은 상기한 점을 감안하여 이루어진 것으로, 본 발명의 목적은 출력 전류 전압을 접지 레벨에 가까운 값으로 설정하여, 반파 출력 신호에 의해 부하를 BTL 구동시키는 고효율 회로내의 가산 회로의 회로 소자수를 삭감할 수 있는 전력 증폭 장치를 제공함에 있다.
본 발명은 제1 입력 신호를 증폭함과 동시에, 각각의 부하를 BTL 구동시키는 제1 및 제2 고효율 증폭기와, 제2 입력 신호를 증폭함과 동시에, 각각의 부하를 BTL 구동시키는 제3 및 제4 고효율 증폭기를 구비하며, 상기 제1 및 제3 고효율 출력 증폭기를 1쌍으로 하고, 상기 제2 및 제4 고효율 증폭기를 1쌍으로 하는 전력 증폭 장치에 있어서, 상기 제1 및 제4 고효율 증폭기의 한 쪽의 출력 신호와, 상기 제2 및 제3 고효율 증폭기의 다른 쪽의 출력 신호중 최고 레벨의 출력 신호를 선택하는 선택회로와, 그 선택 회로의 출력 신호에 따라 스위칭 동작되어, 상기 제1 내지 제4 고효율 증폭기의 전원 전압을 발생시키는 스위칭 전원을 구비한 것을 특징으로 한다.
또한, 제1 내지 제4 고효율 증폭기의 각각은, 제1 및 제2 출력 신호를 발생시켜, 부하를 BTL 구동시키는 제1 및 제2 출력 증폭기, 상기 제1 및 제2 출력 증폭기의 출력 신호를 비선형 가산하는 비선형 가산 회로, 및 입력 신호를 증폭함과 동시에, 출력 직류 전압이 상기 비선형 가산 회로의 출력 신호에 따라 제어되며, 상기 제1 및 제2 출력 증폭기의 입력 신호를 발생시키는 비선형 증폭기로 이루어진 것을 특징으로 한다.
또한, 상기 선택 회로는, 베이스에 상기 제1 고효율 증폭기의 한 쪽의 출력 신호 및 상기 제2 고효율 증폭기의 다른 쪽의 출력 신호가 각각 인가되는 제1 및 제2 트랜지스터, 베이스에 상기 제3 고효율 증폭기의 다른 쪽의 출력 신호 및 상기 제4 고효율 증폭기의 한 쪽의 출력 신호가 각각 인가되는 제3 및 제4 트랜지스터, 이미터 및 콜렉터가 공통 접속되고, 베이스가 상기 제1 및 제2 트랜지스터의 이미터에 각각 접속되는 제5 및 제6 트랜지스터, 이미터 및 콜렉터가 공통 접속되고, 베이스가 상기 제1 및 제2 트랜지스터의 이미터에 각각 접속되는 제7 및 제8 트랜지스터, 상기 제5 내지 제8 트랜지스터의 콜렉터 전류를 반전시키는 전류 미러 회로, 베이스가 상기 제5 내지 제6 트랜지스터의 공통 이미터에 접속된 제9 트랜지스터, 및 상기 전류 미러 회로와 상기 제9 트랜지스터의 이미터 사이에 접속된 다이오드로 이루어진 것을 특징으로 한다.
본 발명에 의하면, 제1 고효율 증폭기의 한 쪽의 출력 신호와 제2 고효율 증폭기의 다른 쪽의 출력 신호는 역상의 동일 신호이고, 제3 고효율 증폭기의 한 쪽의 출력 신호와 제4 고효율 증폭기의 다른 쪽의 출력 신호는 역상의 동일 신호이다. 또한, 제1 및 제2 고효율 증폭기와, 제3 및 제4 고효율 증폭기의 입력 신호는 거의 동일하다. 그 때문에, 제1 및 제4 고효율 증폭기의 한 쪽의 출력 신호와 제2 및 제3 고효율 증폭기의 다른 쪽의 출력 신호를 조합시킴으로써, 스위칭 전원을 제어할 수 있다.
도 1은 본 발명의 실시 형태를 나타낸 블럭도.
도 2는 도 1의 회로의 각각의 출력 신호를 나타낸 파형도.
도 3은 가산 회로(9)의 구체 회로예를 나타낸 회로도.
도 4는 종래예를 나타낸 블럭도.
도면의 주요 부분에 대한 부호의 설명
1 : 제1 차동 증폭기
2 : 제1 출력 증폭기
3 : 제2 출력 증폭기
4 : 부하
5 : 비선형 가산 회로
6 : 제2 차동 증폭기
9 : 가산 회로
10 : 스위칭 전원
(발명의 실시 형태)
도 1은 본 발명의 실시 형태를 나타낸 도면으로, 참조 번호 9는 좌측 전방용 출력 증폭기(2LF), 좌측 후방용 출력 증폭기(3LR), 우측 전방용 제2 출력 증폭기(3RF) 및 우측 후방용 제1 출력 증폭기(2RR)의 각각의 출력 증폭기의 출력 신호를 가산하는 가산 회로, 참조 번호 10은 가산 회로(9)의 출력 신호에 따라 스위칭 동작하여, 전원 전압을 발생시키는 스위칭 전원이다. 또, 도 1에서, 도 4와 동일 회로에 대해서는 도 4와 동일 부호를 부치지만, 좌측 전방용, 좌측 후방용, 우측 전방용 및 우측 후방용의 전력 증폭기에는 번호의 뒤에 「LF」, 「LR」, 「RF」 및 「RR」을 부친다. 또한, 각각의 전력 증폭 회로의 증폭 동작에 대해서는 도 4의 종래의 전력 증폭 장치의 동작과 동일하다.
우선, 좌측 오디오 신호에 착안하여 가산 회로(9)의 동작에 대해 설명한다. 가산 회로(9)에는 좌측 전방용 제1 출력 증폭기(2LF) 및 좌측 후방용 제2 출력 증폭기(3LR)의 출력 신호(a 및 b)가 인가된다. 좌측 전방용 제1 출력 증폭기(2LF)의 출력 신호(a)는 정(+)의 좌측 오디오 신호에 대응하여 발생되고 있고, 좌측 후방용 제2 출력 증폭기(3LR)의 출력 신호(b)는 부(-)의 좌측 오디오 신호에 대응하여 발생되고 있다. 양쪽의 출력 신호가 가산 회로(9)에서 가산되면, 가산 회로(9)의 출력 신호(c)는 도 2의 (C)와 같이 좌측 오디오 신호의 정부에 대응한 파형이 교대로 나타난 신호가 된다. 가산 회로(9)의 출력 신호(c)는 스위칭 전원(10)에 인가되고, 그 출력 신호에 따라 스위칭 전원(10)은 스위칭 동작되어, 전원 전압(Vs)을 발생시킨다. 전원 전압(Vs)의 파형은 가산 회로(9)의 출력 신호와 상사형(相似形)의 신호가 발생되어, 그 레벨은 좌측 전방용 제1 출력 증폭기(2LF) 또는 좌측 후방용 출력 증폭기(3LR)의 출력 신호보다 소정 레벨만큼 높은 레벨이 된다. 그 때문에, 전원 전압(Vs)은 좌측 오디오 신호의 반주기에서 제1 출력 증폭기(2LF 및 2LR)로부터의 출력 신호에 추종하고, 다른 반주기에서 제2 출력 증폭기(3LF 및 3LR)로부터의 출력 신호에 추종한다. 따라서, 좌측 전방용 및 좌측 후방용 전력 증폭 장치로부터 각각 정부의 출력 신호를 이용함으로써, 좌측 오디오 신호의 정부에 따라 출력 증폭기의 전원 전압을 변경시킬 수 있다.
또한, 우측 오디오 신호에 착안하여 가산 회로(9)의 동작을 설명하지만, 좌측 오디오 신호에 착안할 때의 동작과 동등한 동작을 행한다. 단, 가산 회로(9)에는 우측 전방용 제2 출력 증폭기(3RF) 및 우측 후방용 제2 출력 증폭기(2RR)의 출력 신호(b' 및 a')가 인가된다. 그 때문에, 가산 회로(9)의 출력 신호는 우측 오디오 신호의 정부에 대응한 파형이 교대로 나타나는 신호가 된다. 가산 회로(9)의 출력 신호에 따라 발생되는 스위칭 전원(10)의 전원 전압(Vs)은 우측 오디오 신호의 반주기에서 제1 출력 증폭기(2RF 및 2RR)로부터의 출력 신호에 추종하고, 다른 반주기에서 제2 출력 증폭기(3RF 및 3RR)로부터의 출력 신호에 추종한다. 따라서, 우측 전방용 및 우측 후방용 전력 증폭 장치로부터 각각 정부의 출력 신호를 이용함으로써, 우측 오디오 신호의 정부에 따라 출력 증폭기의 전원 전압을 변경시킬 수 있다.
다음에, 좌우측 전방용 전력 증폭 장치의 오디오 신호에 착안하여 가산 회로(9)의 동작에 대해 설명한다. 가산 회로(9)에는 좌측 전방용 제1 출력 증폭기(2LF) 및 우측 전방용 제2 출력 증폭기(3RF)의 출력 신호(a 및 b')가 인가된다. 좌측 전방용 제1 출력 증폭기(2LF)의 출력 신호는 정의 좌측 오디오 신호에 대응하여 발생되고 있고, 우측 전방용 제2 출력 증폭기(3RF)의 출력 신호는 부의 우측 오디오 신호에 대응하여 발생되고 있다. 양쪽의 출력 신호가 가산 회로(9)에서 가산되면, 가산 회로(9)의 출력 신호는 도 2의 (C)와 같이 정의 좌측 오디오 신호와 부의 우측 오디오 신호에 대응한 파형이 교대로 나타난 신호가 된다. 여기서, 좌우 스테레오 신호의 파형이 다른 것은 거의 없기 때문에, 좌우 스테레오 신호는 동일 파형이라고 고려된다. 그 결과, 가산 회로(9)의 출력 신호는 좌측 오디오 신호 또는 우측 오디오 신호만을 착안할 때의 가산 회로(9)의 출력 신호와 동일하게 된다. 그 때문에, 가산 회로(9)의 출력 신호에 따라 스위칭 전원(10)으로부터 발생되는 전원 전압(Vs)은 입력 오디오 신호의 반주기에서 제1 출력 증폭기(2LF 및 2RF)로부터의 출력 신호에 추종하고, 다른 반주기에서 제2 출력 증폭기(3LF 및 3RF)로부터의 출력 신호에 추종한다. 따라서, 좌우측 전방용 전력 증폭 장치로부터 각각 정부의 출력 신호를 이용함으로써, 좌우측 오디오 신호에 따라 출력 증폭기의 전원 전압을 변경시킬 수 있다.
또한, 좌우측 후방용 전력 증폭 장치에 인가되는 오디오 신호에 착안하여 가산 회로(9)의 동작을 설명하지만, 좌우측 전방용 전력 증폭 장치에 인가되는 오디오 신호에 착안할 때의 동작과 동등한 동작을 행한다. 단, 가산 회로(9)에는 좌측 후방용 제2 출력 증폭기(3LR) 및 우측 후방용 제1 출력 증폭기(2RR)의 출력 신호(b 및 a')가 인가된다. 그 때문에, 가산 회로(9)의 출력 신호는 부의 좌측 오디오 신호와 정의 우측 오디오 신호에 대응한 파형이 교대로 나타난 신호가 된다. 가산 회로(9)의 출력 신호에 따라 발생되는 스위칭 전원(10)의 전원 전압(Vs)은 제1 출력 증폭기(2LR 및 2RR)로부터의 출력 신호에 추종하고, 제2 출력 증폭기(3LR 및 3RR)로부터의 출력 신호에 추종한다. 따라서, 좌우측 후방용 전력 증폭 장치로부터 각각 정부의 출력 신호를 이용함으로써, 후방용 오디오 신호의 정부에 따라 출력 증폭기의 전원 전압을 변경시킬 수 있다.
이상 설명한 바와 같이, 좌측 오디오 신호 계통과 우측 오디오 신호 계통에 착안해도, 또한 전방 계통과 후방 계통에 착안해도, 가산 회로(9)에서는 각각의 전력 증폭 장치의 정 및 부 출력 신호를 가산하여 얻어지는 신호와 동일한 신호가 얻어진다. 또한, 가산 회로(9)는 입력 신호중 가장 레벨이 높은 신호를 선택하여, 선택된 신호를 발생시키는 것이다. 그 때문에, 4개의 신호가 동시에 인가될 경우, 가산 회로(9)는 그 중에서 가장 레벨이 높은 신호를 선택하여, 스위칭 전원(10)에 인가한다. 스위칭 전원(10)은 가산 회로(9)의 출력 신호에 따라 스위칭 동작하기 때문에, 스위칭 전원(10)의 출력 전압(Vs)은 4개의 고효율 증폭 회로중 가장 높은 레벨을 발생시키는 고효율 증폭 회로와 합해져서 발생된다. 그 때문에, 이 출력 전압(Vs)에 의해 4개의 고효율 증폭 장치 전부를 충분히 구동시킬 수 있다.
도 1과 같이, 가산 회로(9)의 입력 신호로서, 좌측 전방용 출력 증폭기(2LF)의 출력 신호, 좌측 후방용 출력 증폭기(3LR)의 출력 신호, 우측 전방용 출력 증폭기(3RF)의 출력 신호 및 우측 후방용 출력 증폭기(2RR)의 출력 신호를 조합시켜 이용할 뿐만 아니라, 좌측 전방용 출력 증폭기(3LF)의 출력 신호, 좌측 후방용 출력 증폭기(2LR)의 출력 신호, 우측 전방용 출력 증폭기(2RF)의 출력 신호 및 우측 후방용 출력 증폭기(3RR)의 출력 신호를 조합시켜 이용해도 스위칭 전원(10)의 출력 전압을 4개의 고효율 증폭 회로중 가장 높은 출력 레벨을 발생시키는 고효율 증폭 회로에 맞춰서 발생시킬 수 있다.
도 3은 가산 회로의 구체 회로예를 나타낸 회로도로서, 참조 번호 11은 좌측 전방용 출력 증폭기(2LF)의 출력 신호가 인가되는 트랜지스터, 참조 번호 12는 좌측 후방용 출력 증폭기(3LR)의 출력 신호가 인가되는 트랜지스터, 참조 번호 13은 우측 전방용 출력 증폭기(3RF)의 출력 신호가 인가되는 트랜지스터, 참조 번호 14는 우측 후방용 출력 증폭기(4RR)의 출력 신호가 인가되는 트랜지스터, 참조 번호 15 및 16은 베이스가 트랜지스터(11 및 12)의 이미터에 각각 접속됨과 동시에, 이미터 및 콜렉터가 각각 공통 접속되는 트랜지스터, 참조 번호 17 및 18은 베이스가 트랜지스터(13 및 14)의 이미터에 각각 접속됨과 동시에, 이미터 및 콜렉터가 각각 공통 접속되는 트랜지스터, 참조 번호 19는 트랜지스터(15 내지 18)의 콜렉터 전류를 반전시키는 전류 미러 회로, 참조 번호 20은 베이스가 트랜지스터(15 내지 18)의 이미터에 접속되는 트랜지스터, 참조 번호 21은 전류 미러 회로(19)와 트랜지스터(20)의 이미터 사이에 접속된 다이오드이다.
도 3에서, 트랜지스터(11 내지 14)중 1개가, 예컨대 트랜지스터(11)가 베이스에 인가되는 입력 신호에 의해 도통되면, 그 콜렉터 전류가 전류 미러 회로(19)를 통해 트랜지스터(20) 및 다이오드(21)에 공급되어, 트랜지스터(20) 및 다이오드(21)는 온된다. 또한, 입력 신호에 대응한 트랜지스터(11)의 베이스 전압은 트랜지스터(11 및 15)의 베이스-이미터간의 전압분만큼 하강되어, 강압된 전압이 트랜지스터(15)의 이미터에 발생된다. 그리고, 트랜지스터(20) 및 다이오드(21)가 온되어 있기 때문에, 트랜지스터(15)의 이미터 전압은 트랜지스터의 베이스-이미터간의 전압과 다이오드(21)의 3배의 순방향 전압분만큼 승압된다. 따라서, 출력 단자(c)로부터 좌측 전방용 출력 증폭기(2LF)의 출력 신호에 대응한 전압이 발생된다.
또한, 4개의 트랜지스터중 2개가, 예컨대 트랜지스터(11 및 12)가 각각의 입력 신호에 의해 도통되면, 트랜지스터(11 및 12)의 콜렉터 전류가 전류 미러 회로(19)를 통해 트랜지스터(20) 및 다이오드(21)에 공급된다. 한편, 트랜지스터(11 또는 12)의 베이스 전압은 트랜지스터(11 및 15) 또는 트랜지스터(12 및 16)의 베이스-이미터간의 전압으로 각각 강압된다. 그 후, 트랜지스터(15 및 16)의 이미터 전압은 트랜지스터(20)의 베이스-이미터간 전압 및 다이오드(21)의 순방향 전압분만큼 승압된다. 트랜지스터(11 및 12)의 이미터 전압이 다르면, 출력 단자(c)에서는 좌측 전방용 출력 증폭기(2LF) 및 좌측 후방용 출력 증폭기(3LR)의 출력 신호중 높은 쪽에 대응한 전압이 발생된다.
그리고, 트랜지스터(11 내지 14)중 3개 또는 4개가 도통될 경우에는 각각 출력 증폭기의 출력 신호중 가장 높은 쪽에 대응한 전압이 출력 단자(c)로부터 발생된다.
따라서, 각각의 고효율 증폭 회로의 출력 신호중, 가장 높은 레벨의 출력 신호를 선택하여, 가장 높은 레벨의 출력 신호에 따른 출력 신호가 출력 단자(c)로부터 발생된다.
본 발명에 의하면, 좌측 전방 및 우측 후방용 고효율 증폭 회로의 한 쪽의 출력 신호와, 좌측 후방 및 우측 전방용 고효율 증폭 회로의 다른 쪽의 출력 신호를 가산함으로써, 그 중에서 가장 높은 출력 신호를 선택하여, 선택된 출력 신호에 의해 스위칭 전원을 스위칭 동작시키고 있다. 그 때문에, 가산 회로의 입력 신호로서 이용되는 고효율 증폭 회로의 출력 신호를 삭감할 수 있고, 그 결과 가산 회로의 회로 구성을 간단하게 할 수 있다. 구체적으로는, 4채널의 고효율 증폭 회로로부터 각각 1개의 출력 신호를 이용하고 있기 때문에, 가산 회로를 2채널분으로 할 수 있다.
또한, 집적화할 경우에는, 회로 구성을 간단하게 할 수 있기 때문에, 가산 회로에 따른 칩 면적을 작게 할 수 있다.
Claims (3)
- 제1 입력 신호를 증폭함과 동시에, 각각의 출력 신호로 부하를 BTL 구동시키는 제1 및 제2 고효율 증폭기와, 제2 입력 신호를 증폭함과 동시에, 각각의 부하를 BTL 구동시키는 제3 및 제4 고효율 증폭기를 구비하여, 상기 제1 및 제3 고효율 출력 증폭기를 1쌍으로 하고, 상기 제2 및 제4 고효율 증폭기를 다른 쌍으로 하는 전력 증폭 장치에 있어서,상기 제1 및 제4 고효율 증폭기의 한 쪽의 출력 신호와, 상기 제2 및 제3 고효율 증폭기의 다른 쪽의 출력 신호중, 최고 레벨의 출력 신호를 선택하는 선택회로와,그 선택 회로의 출력 신호에 따라 스위칭 동작하여, 상기 제1 내지 제4 고효율 증폭기의 전원 전압을 발생시키는 스위칭 전원을 구비한 것을 특징으로 하는 전력 증폭 장치.
- 제1항에 있어서, 상기 제1 내지 제4 고효율 증폭기의 각각은,제1 및 제2 출력 신호를 발생시켜, 부하를 BTL 구동시키는 제1 및 제2 출력 증폭기,상기 제1 및 제2 출력 증폭기의 출력 신호를 비선형 가산하는 비선형 가산 회로, 및입력 신호를 증폭함과 동시에, 출력 직류 전압이 상기 비선형 가산 회로의 출력 신호에 따라 제어되며, 상기 제1 및 제2 출력 증폭기의 입력 신호를 발생시키는 비선형 증폭기로 이루어진 것을 특징으로 하는 전력 증폭 장치.
- 제1항에 있어서, 상기 선택 회로는,베이스에 상기 제1 고효율 증폭기의 한 쪽의 출력 신호 및 상기 제2 고효율 증폭기의 다른 쪽의 출력 신호가 각각 인가되는 제1 및 제2 트랜지스터,베이스에 상기 제3 고효율 증폭기의 다른 쪽의 출력 신호 및 상기 제4 고효율 증폭기의 한 쪽의 출력 신호가 각각 인가되는 제3 및 제4 트랜지스터,이미터 및 콜렉터가 공통 접속되고, 베이스가 상기 제1 및 제2 트랜지스터의 이미터에 각각 접속되는 제5 및 제6 트랜지스터,이미터 및 콜렉터가 공통 접속되고, 베이스가 상기 제1 및 제2 트랜지스터의 이미터에 각각 접속되는 제7 및 제8 트랜지스터,상기 제5 내지 제8 트랜지스터의 콜렉터 전류를 반전시키는 전류 미러 회로,베이스가 상기 제5 내지 제6 트랜지스터의 공통 이미터에 접속된 제9 트랜지스터, 및상기 전류 미러 회로와 상기 제9 트랜지스터의 이미터 사이에 접속된 다이오드로 이루어진 것을 특징으로 하는 전력 증폭 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP96-290691 | 1996-10-31 | ||
JP29069196A JP3986105B2 (ja) | 1996-10-31 | 1996-10-31 | 電力増幅装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980033328A true KR19980033328A (ko) | 1998-07-25 |
KR100499850B1 KR100499850B1 (ko) | 2005-09-08 |
Family
ID=17759266
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970056411A KR100499850B1 (ko) | 1996-10-31 | 1997-10-30 | 전력증폭장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5920229A (ko) |
EP (1) | EP0840444B1 (ko) |
JP (1) | JP3986105B2 (ko) |
KR (1) | KR100499850B1 (ko) |
DE (1) | DE69724552T2 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11136039A (ja) * | 1997-10-31 | 1999-05-21 | Sanyo Electric Co Ltd | 電力増幅装置 |
JP3881448B2 (ja) * | 1998-03-31 | 2007-02-14 | 株式会社東芝 | 電力増幅回路 |
US7167569B1 (en) * | 2000-10-25 | 2007-01-23 | National Semiconductor Corporation | Output coupling capacitor free audio power amplifier dynamically configured for speakers and headphones with excellent click and pop performance |
KR100956098B1 (ko) * | 2002-07-18 | 2010-05-07 | 소니 주식회사 | 파워앰프장치 |
EP1487100A1 (en) * | 2003-06-09 | 2004-12-15 | STMicroelectronics S.r.l. | Multi-channel power amplifier with channels independently self-configuring bridge or single-ended output, particulary for audio applications |
EP1496611A1 (en) | 2003-07-09 | 2005-01-12 | STMicroelectronics S.r.l. | Multi-channel power amplifier self-configuring to a bridge or single-ended output, particularly for audio applications |
EP1751854B1 (en) * | 2004-05-05 | 2016-03-23 | Audera Acoustics Inc. | Audio amplifier and speaker incorporating audio amplifier |
JP2009135903A (ja) * | 2007-10-16 | 2009-06-18 | Thx Ltd | 効率的な電力増幅器 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5935207B2 (ja) * | 1979-07-27 | 1984-08-27 | ヤマハ株式会社 | 電力増幅器 |
US4721919A (en) * | 1986-12-22 | 1988-01-26 | General Motors Corporation | Class G bridge amplifier with unipolar supplies |
US4857861A (en) * | 1987-09-23 | 1989-08-15 | U. S. Philips Corporation | Amplifier arrangement with improved quiescent current control |
EP0613242B1 (en) * | 1993-02-24 | 1997-10-29 | STMicroelectronics S.r.l. | Self-configurable dual bridge power amplifier |
JPH06260858A (ja) * | 1993-03-03 | 1994-09-16 | Sanyo Electric Co Ltd | 電力増幅装置 |
JP3459442B2 (ja) * | 1993-03-29 | 2003-10-20 | 三洋電機株式会社 | 差動増幅回路及びそれを用いた電力増幅装置 |
JPH0746437A (ja) * | 1993-07-26 | 1995-02-14 | Sanyo Electric Co Ltd | リモートコントローラ |
JPH0846460A (ja) * | 1994-07-26 | 1996-02-16 | Sanyo Electric Co Ltd | 増幅回路 |
DE19525411A1 (de) * | 1995-07-12 | 1997-01-16 | Philips Patentverwaltung | Signalverstärker |
-
1996
- 1996-10-31 JP JP29069196A patent/JP3986105B2/ja not_active Expired - Fee Related
-
1997
- 1997-10-29 DE DE69724552T patent/DE69724552T2/de not_active Expired - Fee Related
- 1997-10-29 EP EP97118835A patent/EP0840444B1/en not_active Expired - Lifetime
- 1997-10-30 KR KR1019970056411A patent/KR100499850B1/ko not_active IP Right Cessation
- 1997-10-31 US US08/961,745 patent/US5920229A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR100499850B1 (ko) | 2005-09-08 |
JPH10135751A (ja) | 1998-05-22 |
DE69724552T2 (de) | 2004-07-01 |
US5920229A (en) | 1999-07-06 |
EP0840444B1 (en) | 2003-09-03 |
EP0840444A1 (en) | 1998-05-06 |
JP3986105B2 (ja) | 2007-10-03 |
DE69724552D1 (de) | 2003-10-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0142149B1 (ko) | 출력단에서의 직류 레벨이 자동 조정되는 차동 증폭 회로 및 btl 드라이버 회로를 반파로 드라이브 하는 전력 증폭 장치 | |
KR100340193B1 (ko) | 전력 증폭 회로 | |
US4339730A (en) | Amplifier with power supply switching | |
KR100499850B1 (ko) | 전력증폭장치 | |
US7408141B2 (en) | Light-receiving amplifier circuit and optical pick-up device using the same | |
US4045744A (en) | Low-frequency power amplifier | |
US4275359A (en) | MOS FET Amplifier | |
JPH0235486B2 (ko) | ||
US6127888A (en) | Power amplification device | |
KR100528107B1 (ko) | 전력증폭장치 | |
US4520322A (en) | Power amplifier having improved power supply circuit | |
US4831337A (en) | Wideband amplifier | |
JPS6133701Y2 (ko) | ||
JPH0210660Y2 (ko) | ||
JPH0846460A (ja) | 増幅回路 | |
JP2615033B2 (ja) | スイツチ回路 | |
JPH0846458A (ja) | 電力増幅装置 | |
JPH04288715A (ja) | Btl電力増幅回路 | |
JP2900337B2 (ja) | 差動型クランプ回路 | |
JPH09246890A (ja) | 電力増幅装置 | |
JPH06260858A (ja) | 電力増幅装置 | |
JPH10209776A (ja) | 電力増幅装置 | |
JPH10107561A (ja) | 電力増幅装置 | |
JPH09294032A (ja) | 電力増幅回路 | |
JPH05110895A (ja) | ビデオ信号処理系の切換回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120530 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20130531 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |