KR102264655B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102264655B1
KR102264655B1 KR1020140138447A KR20140138447A KR102264655B1 KR 102264655 B1 KR102264655 B1 KR 102264655B1 KR 1020140138447 A KR1020140138447 A KR 1020140138447A KR 20140138447 A KR20140138447 A KR 20140138447A KR 102264655 B1 KR102264655 B1 KR 102264655B1
Authority
KR
South Korea
Prior art keywords
signal
temperature
data
source
gate
Prior art date
Application number
KR1020140138447A
Other languages
English (en)
Other versions
KR20160044146A (ko
Inventor
이재한
김태곤
손선규
전병길
여동현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140138447A priority Critical patent/KR102264655B1/ko
Priority to US14/693,754 priority patent/US9711103B2/en
Publication of KR20160044146A publication Critical patent/KR20160044146A/ko
Application granted granted Critical
Publication of KR102264655B1 publication Critical patent/KR102264655B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2352/00Parallel handling of streams of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는 게이트 라인들 및 데이터 라인들에 연결된 화소들을 포함하는 표시 패널, 상기 게이트 라인들에 게이트 신호들을 제공하는 게이트 구동부, 및 상기 데이터 라인들에 데이터 전압들을 제공하는 데이터 구동부를 포함하고, 상기 데이터 구동부는 상기 게이트 라인들에 대응하는 수평 라인들에서 매 수평 라인마다 상기 데이터 구동부의 온도를 측정한다.

Description

표시 장치{DISPLAY APPARATUS}
본 발명은 표시 장치에 관한 것으로, 더욱 상세하게는 매 수평 라인마다 데이터 구동부의 온도를 측정하여 데이터 구동부를 보호할 수 있는 표시 장치에 관한 것이다.
일반적으로 표시장치는 영상을 표시하기 위한 복수의 화소들을 포함하는 표시 패널, 화소들에 게이트 신호들을 제공하는 게이트 구동부, 및 화소들에 데이터 전압들을 제공하는 데이터 구동부를 포함한다.
화소들은 복수의 게이트 라인들을 통해 게이트 신호들을 제공받는다. 화소들은 게이트 신호들에 응답하여 복수의 데이터 라인들을 통해 데이터 전압들을 제공받는다. 각 화소는 데이터 전압에 대응하는 계조를 표시함으로써 영상이 표시될 수 있다.
표시 장치의 동작 중 데이터 구동부의 온도가 상승될 수 있다. 데이터 구동부의 온도가 상승될 경우, 데이터 구동부 내의 소자가 손상될 수 있다.
본 발명의 목적은, 매 수평 라인마다 데이터 구동부의 온도를 측정하여 데이터 구동부를 보호할 수 있는 표시 장치를 제공하는데 있다.
본 발명의 실시 예에 따른 표시 장치는 게이트 라인들 및 데이터 라인들에 연결된 화소들을 포함하는 표시 패널, 상기 게이트 라인들에 게이트 신호들을 제공하는 게이트 구동부, 및 상기 데이터 라인들에 데이터 전압들을 제공하는 데이터 구동부를 포함하고, 상기 데이터 구동부는 상기 게이트 라인들에 대응하는 수평 라인들에서 매 수평 라인마다 상기 데이터 구동부의 온도를 측정한다.
상기 게이트 구동부 및 상기 데이터 구동부를 구동하는 전원 전압을 생성하는 전압 생성부 및 상기 데이터 구동부의 상기 온도에 따라서 상기 전압 생성부의 온 및 오프 상태를 제어하는 타이밍 컨트롤러를 더 포함한다.
상기 데이터 구동부는 상기 타이밍 컨트롤러의 제어에 의해 상기 데이터 구동부의 상기 온도를 상기 매 수평 라인마다 측정한다.
상기 타이밍 컨트롤러는 복수의 인터페이스 신호들을 상기 데이터 구동부에 송신하는 송신 인터페이스 및 상기 데이터 구동부의 상기 온도로서 측정된 온도 신호를 저장하는 메모리를 포함하고, 상기 각각의 인터페이스 신호는 상기 데이터 구동부를 제어하는 데이터 제어 신호 및 상기 데이터 전압들에 대응하는 영상 데이터들을 포함한다.
상기 데이터 구동부는 대응하는 인터페이스 신호들을 각각 수신하고, 상기 데이터 라인들 중 대응하는 소정의 개수의 데이터 라인들에 각각 연결되는 복수의 소스 아이씨들을 포함한다.
상기 각각의 소스 아이씨는 상기 대응하는 인터페이스 신호의 상기 데이터 제어 신호 및 상기 영상 데이터들에 응답하여 상기 데이터 전압들을 생성한다.
상기 수평 라인들에서 상기 소스 아이씨들은 상기 데이터 제어 신호들에 응답하여 순차적으로 그리고 반복적으로 상기 소스 아이씨들의 내부의 온도들을 측정하여 상기 온도 신호로서 출력한다.
상기 매 수평 라인마다 상기 매 수평 라인에 대응하는 소스 아이씨의 내부의 온도가 측정된다.
상기 데이터 제어 신호는 모니터링 신호를 포함하고, 상기 각각의 소스 아이씨는 상기 대응하는 인터페이스 신호의 활성화된 모니터링 신호에 응답하여 상기 각각의 소스 아이씨의 내부의 온도를 측정하여 상기 온도 신호로서 출력한다.
상기 모니터링 신호는 상기 데이터 제어 신호를 전송하기 위한 비트들 중 어느 하나의 비트를 할당하여 전송된다.
상기 수평 구간들에서 상기 모니터링 신호는 상기 인터페이스 신호들에서 순차적으로 활성화되고, 상기 소스 아이씨들의 개수에 대응하는 개수의 수평 구간들 단위마다 반복해서 활성화된다.
상기 각각의 소스 아이씨는 상기 대응하는 인터페이스 신호를 수신하는 수신 인터페이스 및 상기 활성화된 모니터링 신호에 응답하여 대응하는 소스 아이씨의 내부의 온도를 측정하는 온도 측정부를 포함한다.
상기 온도 측정부는 상기 대응하는 소스 아이씨의 온도를 감지하고, 상기 감지된 온도에 대응하는 온도 전압을 출력하는 온도 감지부 및 상기 온도 전압을 제공받는 정극성 단자 및 상기 소스 아이씨들이 정상적으로 동작하기 위한 온도에 대응하는 기준 전압을 수신하는 부극성 단자를 포함하는 비교부를 포함한다.
상기 비교부는 상기 온도 전압이 상기 기준 전압보다 높을 경우, 활성화된 온도 신호를 출력한다.
상기 타이밍 컨트롤러는 상기 어느 하나의 소스 아이씨로부터 활성화된 온도 신호를 소정의 횟수 이상 제공받을 경우, 상기 전압 생성부를 오프 시킨다.
상기 타이밍 컨트롤러는 상기 활성화된 온도 신호를 1회 제공받을 경우, 상기 전압 생성부를 오프 시킨다.
상기 각각의 소스 아이씨로부터 출력되는 온도 신호는 상기 메모리의 비트들 중 대응하는 비트에 저장된다.
상기 인터페이스 신호는 라인 시작을 알리는 라인 시작 신호 및 블랭크 기간인 수평 블랭크 신호를 더 포함하고, 상기 라인 시작 신호, 상기 데이터 제어 신호, 상기 영상 데이터, 및 상기 수평 블랭크 신호가 순서대로 출력되며, 상기 온도 신호는 상기 수평 블랭크 신호에서 상기 타이밍 컨트롤러로 제공된다.
본 발명의 표시 장치는 매 수평 라인마다 데이터 구동부의 온도를 측정하여 데이터 구동부를 보호할 수 있다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 타이밍 컨트롤러 및 데이터 구동부의 구성을 보여주는 도면이다.
도 3 및 도 4는 도 2에 도시된 인터페이스 신호들의 구성 및 전송 순서를 보여주는 도면이다.
도 5는 도 2에 도시된 제1 소스 아이씨의 구성을 보여주는 도면이다.
도 6은 도 5에 도시된 온도 측정부의 구성을 보여주는 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다. "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제 1, 제 2 등이 다양한 소자, 구성요소 및/또는 섹션들을 서술하기 위해서 사용되나, 이들 소자, 구성요소 및/또는 섹션들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자, 구성요소 또는 섹션들을 다른 소자, 구성요소 또는 섹션들과 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 소자, 제 1 구성요소 또는 제 1 섹션은 본 발명의 기술적 사상 내에서 제 2 소자, 제 2 구성요소 또는 제 2 섹션일 수도 있음은 물론이다.
본 명세서에서 기술하는 실시 예들은 본 발명의 이상적인 개략도인 평면도 및 단면도를 참고하여 설명될 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시 예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이고, 발명의 범주를 제한하기 위한 것은 아니다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시 예를 보다 상세하게 설명한다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 표시 장치(100)는 표시 패널(110), 타이밍 컨트롤러(120), 전압 생성부(130), 게이트 구동부(140), 및 데이터 구동부(150)를 포함한다.
표시 패널(110)은 복수의 게이트 라인들(GL1~GLm), 복수의 데이터 라인들(DL1~DLn), 및 복수의 화소들(PX11~PXmn)을 포함한다. 게이트 라인들(GL1~GLm)은 제1 방향(D1)으로 연장되어 게이트 구동부(140)에 연결된다. 데이터 라인들(DL1~DLn)은 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되어 데이터 구동부(150)에 연결된다. m 및 n은 자연수이다.
화소들(PX11~PXmn)은 서로 교차하는 게이트 라인들(GL1~GLm) 및 데이터 라인들(DL1~DLn)에 의해 구획된 영역들에 배치된다. 따라서, 화소들(PX11~PXmn)은 매트릭스 형태로 배열될 수 있다. 화소들(PX11~PXmn)은 대응하는 게이트 라인들(GL1~GLm) 및 대응하는 데이터 라인들(DL1~DLn)에 연결된다.
각 화소(PX)는 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 블루, 및 화이트 색을 포함할 수 있다. 그러나, 이에 한정되지 않고, 주요색은 옐로우, 시안, 및 마젠타 등 다양한 색을 더 포함할 수 있다.
도시하지 않았으나, 타이밍 컨트롤러(120)는 집적 회로 칩의 형태로 인쇄 회로 기판상에 실장되어 게이트 구동부(140) 및 데이터 구동부(150)에 연결될 수 있다. 타이밍 컨트롤러(120)는 외부(예를 들어, 시스템 보드)로부터 영상 신호들(RGB) 및 제어 신호(CS)를 수신한다.
타이밍 컨트롤러(120)는 데이터 구동부(150)와의 인터페이스 사양에 맞도록 영상 신호들(RGB)의 데이터 포맷을 변환한다. 타이밍 컨트롤러(120)는 데이터 포맷이 변환된 영상 데이터들(DATAs)을 데이터 구동부(150)에 제공한다.
타이밍 컨트롤러(120)는 전압 생성부(130)의 온 및 오프 상태를 제어하는 전원 제어 신호(PCS)를 생성한다. 또한, 타이밍 컨트롤러(120)는 제어 신호들(CS)에 응답하여 게이트 제어 신호(GCS) 및 데이터 제어 신호(DCS)를 생성한다.
게이트 제어 신호(GCS)는 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 제어 신호이다. 데이터 제어 신호(DCS)는 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 제어 신호이다.
타이밍 컨트롤러(120)는 전원 제어 신호(PCS)를 전압 생성부(130)에 제공한다. 타이밍 컨트롤러(120)는 게이트 제어 신호(GCS)를 게이트 구동부(140)에 제공하고, 데이터 제어 신호(DCS)를 데이터 구동부(150)에 제공한다.
전압 생성부(130)는 외부(예를 들어, 시스템 보드)로부터 제공받은 입력 전압을 승압 또는 감압하여 제1 전원 전압(V1) 및 제2 전원 전압(V2)을 생성한다. 제1 전원 전압(V1)은 게이트 구동부(140)를 구동시키기 위한 전원 전압이다. 제2 전원 전압(V2)은 데이터 구동부(150)를 구동시키기 위한 전원 전압이다.
도시하지 않았으나, 전압 생성부(130)는 표시 패널(110)을 구동하기 위한 전압을 생성할 수 있다. 예를 들어, 표시 패널(110)이 서로 마주보는 두 개의 기판들 및 두 개의 기판들 사이에 배치된 액정층을 포함하는 액정 표시 패널일 경우, 전압 생성부(130)는 액정 표시 패널에 제공되는 공통 전압을 생성할 수 있다.
게이트 구동부(140)는 게이트 제어 신호(GCS)에 응답하여 게이트 신호들을 생성하여 출력한다. 게이트 신호들은 순차적으로 출력될 수 있다. 게이트 신호들은 게이트 라인들(GL1~GLm)을 통해 행 단위로 화소들(PX11~PXmn)에 제공된다.
데이터 구동부(150)는 데이터 제어 신호(DCS)에 응답하여 영상 데이터들(DATAs)에 대응하는 아날로그 형태의 데이터 전압들을 생성하여 출력한다. 데이터 전압들은 데이터 라인들(DL1~DLn)을 통해 화소들(PX)에 제공된다.
도시하지 않았으나, 게이트 구동부(140) 및 데이터 구동부(150)는 복수의 구동 칩들로 형성되어 가요성 인쇄 회로 기판상에 실장되고, 테이프 캐리어 패키지(TCP: Tape Carrier Package) 방식으로 표시 패널(110)에 연결될 수 있다.
그러나, 이에 한정되지 않고, 게이트 구동부(140) 및 데이터 구동부(150)는 복수의 구동 칩들로 형성되어 표시 패널(110)에 칩 온 글래스(COG: Chip on Glass) 방식으로 실장될 수 있다. 또한, 게이트 구동부(140)는 화소들(PX)의 트랜지스터들과 함께 동시에 형성되어 ASG(Amorphous Silicon TFT Gate driver circuit) 형태로 표시 패널(110)에 실장될 수 있다.
화소들(PX)은 게이트 라인들(GL1~GLm)을 통해 제공받은 게이트 신호들에 응답하여 데이터 라인들(DL1~DLn)을 통해 데이터 전압들을 제공받는다. 화소들(PX)은 데이터 전압들에 대응하는 계조를 표시함으로써, 영상이 표시될 수 있다.
데이터 구동부(150)는 데이터 제어 신호(DCS)에 응답하여 매 수평 구간마다 데이터 구동부(150)의 내부의 온도를 측정한다. 수평 구간은 각각의 게이트 라인(GL1~GLm)에 연결된 화소들이 구동되기 위한 시간으로 정의된다.
각각의 게이트 라인(GL1~GLm)에 연결된 화소들은 수평 라인에 배치된 화소들로 정의될 수 있다. 즉, 데이터 구동부(150)의 내부의 온도는 게이트 라인들(GL1~GLm)에 대응하는 수평 라인들에서 매 수평 라인마다 측정될 수 있다.
데이터 구동부(150)는 측정된 온도 신호(TS)를 타이밍 컨트롤러(120)에 제공한다. 타이밍 컨트롤러(120)는 온도 신호(TS)에 응답하여 전압 생성부(130)의 온 및 오프를 제어할 수 있다.
온도 신호(TS)가 로우 레벨(논리 신호 0)일 경우, 타이밍 컨트롤러(120)는 온도 신호(TS)에 응답하여 전압 생성부(130)를 온 상태로 유지하기 위한 전원 제어 신호(PCS)를 전압 생성부(130)에 제공한다. 따라서, 전압 생성부(130)는 전원 제어 신호(PCS)에 응답하여 온 상태를 유지하고, 제1 전압(V1) 및 제2 전압(V2)을 생성할 수 있다.
온도 신호(TS)가 하이 레벨(논리 신호 1)일 경우, 타이밍 컨트롤러(120)는 온도 신호(TS)에 응답하여 전압 생성부(130)를 오프시키기 위한 전원 제어 신호(PCS)를 전압 생성부(130)에 제공한다. 따라서, 전압 생성부(130)는 전원 제어 신호(PCS)에 응답하여 오프되어 제1 전압(V1) 및 제2 전압(V2)을 생성하지 않는다. 그 결과 표시 패널(110)이 구동되지 않는다.
결과적으로, 본 발명의 실시 예에 따른 표시 장치(100)는 매 수평 라인마다 데이터 구동부(150)의 온도를 측정하여 데이터 구동부(150)를 보호할 수 있다.
도 2는 도 1에 도시된 타이밍 컨트롤러 및 데이터 구동부의 구성을 보여주는 도면이다.
도 2를 참조하면, 타이밍 컨트롤러(120)는 복수의 인터페이스 신호들(USIT_1~USIT_k)을 데이터 구동부(150)에 송신하는 송신 인터페이스 유닛(121) 및 온도 신호(TS)를 저장하는 메모리(122)를 포함한다. k는 0보다 크고 n보다 작은 정수이다. 인터페이스 신호들(USIT_1~USIT_k)은 각각 데이터 제어 신호(DCS) 및 영상 데이터들(DATAs)을 포함한다.
데이터 구동부(150)는 인터페이스 신호들(USIT_1~USIT_k)에 각각 대응하는 복수의 소스 아이씨들(150_1~150_k)을 포함한다. 소스 아이씨들(150_1~150_k)은 제2 전원 전압(V2)을 제공받아 구동될 수 있다. 소스 아이씨들(150_1~150_k)은 각각 대응하는 인터페이스 신호들(USIT_1~USIT_k)을 수신한다.
소스 아이씨들(150_1~150_k)은 데이터 라인들(DL1~DLn)에 연결된다. 소스 아이씨들(150_1~150_k)은 각각 데이터 라인들(DL1~DLn) 중 소정의 개수의 데이터 라인들에 연결된다.
소스 아이씨들(150_1~150_k)은 각각 대응하는 인터페이스 신호들(USIT_1~USIT_k)의 데이터 제어 신호들 및 영상 데이터들에 응답하여 데이터 전압들을 생성한다. 소스 아이씨들(150_1~150_k)은 데이터 전압들을 각각 대응하는 소정의 개수의 데이터 라인들에 제공한다.
또한, 소스 아이씨들(150_1~150_k)은 각각 대응하는 인터페이스 신호들(USIT_1~USIT_k)의 데이터 제어 신호들(DCS)에 응답하여 소스 아이씨들(150_1~150_k)의 내부의 온도를 측정한다. 소스 아이씨들(150_1~150_k)은 매 수평 라인마다 소스 아이씨들(150_1~150_k)의 내부의 온도를 측정한다. 이러한 동작은 이하, 상세히 설명될 것이다.
각각의 소스 아이씨(150_1~150_k)는 측정된 온도 신호(TS)를 타이밍 컨트롤러(120)에 제공한다. 전술한 바와 같이 타이밍 컨트롤러(120)는 온도 신호(TS)에 응답하여 전압 생성부(130)의 온 및 오프 상태를 제어하는 전원 제어 신호(PCS)를 생성하여 전압 생성부(130)에 제공한다. 또한, 온도 신호(TS)는 타이밍 컨트롤러(120)의 메모리(122)에 저장된다.
도 3 및 도 4는 도 2에 도시된 인터페이스 신호들의 구성 및 전송 순서를 보여주는 도면이다.
도 3 및 도 4를 참조하면, 각각의 인터페이스 신호(USIT_1~USIT_k)는 라인 시작을 알리는 라인 시작 신호(SOL), 대응하는 소스 아이씨를 제어하는 데이터 제어 신호(DCS), 데이터 전압들에 대응하는 영상 데이터들(DATAs), 및 블랭크 기간인 수평 블랭크 신호(HBP)를 포함한다.
도 3 및 도 4에 도시된 바와 같이, 라인 시작 신호(SOL), 데이터 제어 신호(DCS), 영상 데이터들(DATAs), 및 수평 블랭크 신호(HBP)가 송신 인터페이스 유닛(121)으로부터 순서대로 출력될 수 있다.
데이터 제어 신호(DCS)는 모니터링 신호(MON), 데이터 스타트 신호, 로드 신호, 및 극성 제어 신호를 포함할 수 있다. 모니터링 신호(MON)는 대응하는 소스 아이씨의 온도 감지 동작을 수행시키기 위한 제어 신호이다.
모니터링 신호(MON)는 데이터 제어 신호(DCS)를 전송하기 위한 비트들 중 특정 비트를 할당하여 전송될 수 있다. 모니터링 신호(MON)를 전송하기 위해 1 비트가 할당될 수 있다. 따라서, 모니터링 신호(MON)는 논리 신호 1 또는 0으로 설정될 수 있다.
모니터링 신호(MON)가 활성화 레벨인 하이 레벨(논리 신호 1)일 경우, 모니터링 신호(MON)를 제공받은 소스 아이씨는 온도 감지 동작을 수행한다. 모니터링 신호(MON)가 비활성화 레벨인 로우 레벨(논리 신호 0)일 경우, 모니터링 신호(MON)를 제공받은 소스 아이씨는 온도 감지 동작을 수행하지 않는다.
이하, 소스 아이씨들(150_1~150_k)은 배치된 순서에 따라서 제1 내지 제k 소스 아이씨들(150_1~150_k)로 정의된다. 또한, 제1 내지 제k 소스 아이씨들(150_1~150_k)에 대응하는 인터페이스 신호들(USIT_1~USIT_k)은 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)로 정의된다.
각 게이트 라인(DL1~DLm)에 연결된 화소들은 수평 라인에 배치된 화소들이므로, 수평 라인들은 제1 내지 제m 수평 라인들을 포함한다. 따라서, 수평 구간들은 제1 내지 제m 수평 라인들에 대응하는 제1 내지 제m 수평 구간들을 포함한다.
각 수평 구간마다 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)이 제1 내지 제k 소스 아이씨들(150_1~150_k)에 제공된다. 각 수평 구간마다 제1 내지 제k 소스 아이씨들(150_1~150_k)은 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)에 응답하여 데이터 전압들을 생성한다. 데이터 전압들은 각 수평 구간마다 수평 구간에 대응하는 수평 라인에 배치된 화소들에 제공된다.
구체적으로, 제1 수평 구간(1H)에서 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)이 제1 내지 제k 소스 아이씨들(150_1~150_k)에 제공된다. 제1 내지 제k 소스 아이씨들(150_1~150_k)은 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)에 응답하여 제1 수평 구간(1H)에 대응하는 제1 수평 라인에 배치된 화소들(PX11~PX1n)에 제공될 데이터 전압들을 생성한다.
제1 수평 라인에 배치된 화소들(PX11~PX1n)은 제1 게이트 라인(GL1)을 통해 제공받은 게이트 신호에 응답하여 데이터 전압들을 제공받는다.
제2 수평 구간(2H)에서 제1 내지 제k 소스 아이씨들(150_1~150_k)은 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)에 응답하여 제2 수평 라인에 배치된 화소들(PX21~PX2n)에 제공될 데이터 전압들을 생성한다. 제2 수평 라인에 배치된 화소들(PX21~PX2n)은 제2 게이트 라인(GL2)을 통해 제공받은 게이트 신호에 응답하여 데이터 전압들을 제공받는다.
이러한 동작은 제m 수평 라인에 대응하는 제m 수평 구간까지 수행된다. 즉, 제1 내지 제m 수평 라인들에 배치된 화소들이 구동되기 위해 제1 내지 제m 수평 구간들에서 전술한 동작이 수행된다.
수평 구간들에서 제1 내지 제k 소스 아이씨들(150_1~150_k)은 데이터 제어 신호들(DCS)의 모니터링 신호들(MON)에 응답하여 순차적으로 그리고 반복적으로 제1 내지 제k 소스 아이씨들(150_1~150_k)의 내부의 온도를 측정한다.
구체적으로, 제1 내지 제m 수평 구간들에서 모니터링 신호(MON)는 제1 내지 제k 인터페이스 신호들(USIT_1~USIT_k)의 순서로 순차적으로 활성화된다. 또한, 제1 내지 제m 수평 구간들에서 모니터링 신호(MON)는 제1 내지 제k 소스 아이씨들(150_1~150_k)의 개수에 대응하는 k 개 수평 구간들 단위마다 반복해서 활성화된다.
예를 들어, 제1 수평 구간(1H)에서 제1 인터페이스 신호(USIT_1)의 모니터링 신호(MON)가 활성화된다. 제2 수평 구간(2H)에서 제2 인터페이스 신호(USIT_2)의 모니터링 신호(MON)가 활성화된다. 이후 모니터링 신호(MON)는 순차적으로 활성화되어 제k 수평 구간(kH)에서 제k 인터페이스 신호(USIT_k)의 모니터링 신호(MON)가 활성화된다.
이후, 다시 반복해서 제k+1 수평 구간((k+1)h)에서 제1 인터페이스 신호(USIT_1)의 모니터링 신호(MON)가 활성화된다. 이후, 모니터링 신호(MON)는 순차적으로 활성화되어 제2k 수평 구간(2kH)에서 제k 인터페이스 신호(USIT_k)의 모니터링 신호(MON)가 활성화될 수 있다. 즉, 모니터링 신호(MON)는 k 개 수평 구간들 단위마다 반복해서 활성화된다.
따라서, 활성화된 모니터링 신호(MON)는 제1 내지 제m 수평 구간들에서 제1 내지 제k 소스 아이씨들(150_1~150_k)에 순차적으로 그리고 반복해서 제공된다. 그 결과, 각 수평 구간마다 모니터링 신호(MON)가 대응하는 하나의 소스 아이씨에 제공된다.
각각의 소스 아이씨(150_1~150_k)는 활성화된 모니터링 신호(MON)에 응답하여 각각의 소스 아이씨(150_1~150_k)의 내부의 온도를 측정하고, 측정된 온도 신호(TS)를 타이밍 컨트롤러(120)에 제공한다. 온도 신호(TS)는 수평 블랭크 신호(HBP)가 전송되는 수평 블랭크 구간에서 타이밍 컨트롤러(120)에 제공될 수 있다.
예를 들어, 제1 수평 구간(1H)에서 제1 소스 아이씨(150_1)는 제1 인터페이스 신호(USIT_1)의 활성화된 모니터링 신호(MON)에 응답하여 제1 소스 아이씨(150_1)의 내부의 온도를 측정한다.
측정된 제1 소스 아이씨(150_1)의 온도 신호(TS)는 제1 인터페이스 신호(USIT_1)의 수평 블랭크 신호(HBP)의 구간에서 전송될 수 있다. 따라서, 매 수평 구간마다 매 수평 구간에 대응하는 소스 아이씨의 온도가 측정되어 타이밍 컨트롤러(120)에 제공된다.
전술한 바와 같이, 온도 신호(TS)는 타이밍 컨트롤러(120)의 메모리(122)에 저장된다. 메모리(122)에 저장된 온도 신호(TS)에 의해 소스 아이씨들(150_1~150_k) 중 온도 이상이 발생된 소스 아이씨의 손상 여부가 확인될 수 있다.
예를 들어, 어느 하나의 소스 아이씨로부터 측정되는 온도 신호(TS)는 1 또는 0으로 출력되므로 메모리(122)의 하나의 비트에 저장될 수 있다. 따라서, 각각의 소스 아이씨(150_1~150_k)로부터 출력되는 온도 신호(TS)는 메모리(122)의 비트들 중 대응하는 비트에 저장될 수 있다.
메모리(122)에 저장된 온도 신호(TS)에 의해 온도 이상이 발생된 소스 아이씨가 확인될 수 있다. 온도 이상이 발생된 소스 아이씨를 확인하여, 온도 이상이 발생된 소스 아이씨가 손상됐을 경우, 손상된 소스 아이씨가 교체될 수 있다.
도 5는 도 2에 도시된 제1 소스 아이씨의 구성을 보여주는 도면이다.
도 5에 도시되지 않았으나, 제2 내지 제k 소스 아이씨들(150_2~150_k)도 도 5에 도시된 제1 소스 아이씨(150_1)와 동일한 구성을 가질 것이다.
도 5를 참조하면, 제1 소스 아이씨(150_1)는 수신 인터페이스(151), 쉬프트 레지스터부(152), 입력 레지스터부(153), 래치부(154), 디지털-아날로그 변환부(155), 출력 버퍼부(156), 및 온도 측정부(157)를 포함한다.
수신 인터페이스(151)는 제1 인터페이스 신호(USIT_1)를 수신한다. 제1 인터페이스 신호(USIT_1)의 데이터 스타트 신호(STH)는 수신 인터페이스(151)를 통해 쉬프트 레지스터부(152)에 제공된다. 제1 인터페이스 신호(USIT_1)의 영상 데이터들(DATAs)은 수신 인터페이스(151)를 통해 입력 레지스터부(153)에 제공된다.
제1 인터페이스 신호(USIT_1)의 로드 신호(TP)는 수신 인터페이스(151)를 통해 래치부(154)에 제공된다. 제1 인터페이스 신호(USIT_1)의 극성 제어 신호(POL)는 수신 인터페이스(151)를 통해 출력 버퍼부(156)에 제공된다. 제1 인터페이스 신호(USIT_1)의 모니터링 신호(MON)는 수신 인터페이스(151)를 통해 온도 측정부(157)에 제공된다.
쉬프트 레지스터부(152)는 데이터 스타트 신호(STH)와 데이터 동기 클럭를 제공받아 샘플링 신호를 생성한다. 쉬프트 레지스터부(152)는 데이터 동기 클럭의 한 주기 마다 데이터 스타트 신호(STH)를 쉬프트 시키면서 n 개의 샘플링 신호들을 생성한다. n 개의 샘플링 신호들을 생성하기 위해 쉬프트 레지스터부(152)는 n개의 쉬프트 레지스터들을 포함한다. 샘플링 신호는 입력 레지스터부(153)로 제공된다.
입력 레지스터부(153)는 쉬프트 레지스터부(152)로부터 순차적으로 제공되는 샘플링 신호에 응답하여 영상 데이터들(DATAs)을 순차적으로 저장한다. 입력 레지스터부(153)는 샘플링 신호에 응답하여 1 수평 라인 분에 해당하는 n개의 영상 데이터들(DATAs)을 저장한다. 입력 레지스터부(153)는 n개의 영상 데이터들(DATAs)을 래치시켜 저장하기 위한 n개의 데이터 입력용 래치들을 포함한다.
래치부(154)는 로드 신호(TP)에 응답하여 입력 레지스터부(153)에 저장된 영상 데이터들(DATAs)을 동시에 제공받아 저장한다. 래치부(154)는 1 수평 라인 분의 영상 데이터들(DATAs)을 저장하기 위해 입력 레지스터부(153)의 데이터 입력용 래치들과 동일한 개수의 데이터 저장용 래치들을 포함한다. 래치부(154)는 영상 데이터들(DATAs)을 디지털-아날로그 변환부(155)에 제공한다.
디지털-아날로그 변환부(155)는 감마 전압 생성부(미도시됨)로부터 제공받은 감마 전압(VGMA)을 이용하여 영상 데이터들(DATAs)에 대응하는 계조 표시 전압들을 생성한다. 계조 표시 전압들은 영상 데이터들(DATAs)의 계조에 대응하는 아날로그 전압들이다. 계조 표시 전압들은 출력 버퍼부(156)에 제공된다.
출력 버퍼부(155)는 디지털-아날로그 변환부(154)로부터 제공받은 계조 표시 전압들을 전류 증폭시켜 데이터 전압들로서 출력한다. 출력 버퍼부(155)는 극성 제어 신호(POL)에 응답하여 데이터 전압들의 극성을 결정하여 출력한다.
온도 측정부(157)는 활성화된 모니터링 신호(MON)에 응답하여 제1 소스 아이씨(150_1)의 내부의 온도를 측정하여 온도 신호(TS)로서 타이밍 컨트롤러(120)에 제공한다.
도 6은 도 5에 도시된 온도 측정부의 구성을 보여주는 도면이다.
도 6을 참조하면, 온도 측정부(157)는 온도 감지부(1571) 및 비교부(1572)를 포함한다. 온도 측정부(157)는 제1 소스 아이씨(150_1)의 온도를 감지하고, 감지된 온도에 대응하는 온도 전압(Vtemp)을 비교부(1572)의 정극성 단자(+)에 제공한다.
비교부(1572)의 부극성 단자(-)는 기준 전압(Vref)을 제공받는다. 기준 전압(Vref)은 제1 내지 제k 소스 아이씨들(150_1~150_k)이 정상적으로 구동될 수 있는 온도에 대응하는 전압으로 설정될 수 있다.
비교부(1572)는 온도 전압(Vtemp)이 기준 전압(Vref)보다 높은 경우 하이 레벨을 갖는 활성화된 온도 신호(TS)를 출력한다. 비교부(1572)는 온도 전압(Vtemp)이 기준 전압(Vref)보다 낮은 경우 로우 레벨을 갖는 비활성화된 온도 신호(TS)를 출력한다.
전술한 바와 같이, 타이밍 컨트롤러(120)는 활성화된 온도 신호(TS)에 응답하여 전압 생성부(130)를 오프 시킨다. 타이밍 컨트롤러(120)는 비활성화된 온도 신호(TS)에 응답하여 전압 생성부(130)를 온 상태로 유지시킨다. 그 결과 데이터 구동부(150)의 소스 아이씨들(150_1~150_k)이 구동되지 않는다.
소스 아이씨들(150_1~150_k)의 온도가 정상 온도보다 높아질 경우, 소스 아이씨들(150_1~150_k)이 손상될 수 있다. 그러나, 본 발명의 실시 예에서 매 수평 라인마다 어느 하나의 소스 아이씨의 온도가 정상온도보다 높을 경우, 전압 생성부(130)가 오프 되어 데이터 구동부(150)가 구동되지 않는다. 그 결과 데이터 구동부(150)가 보호될 수 있다.
활성화된 온도 신호(TS)는 온도 이상 신호로 정의될 수 있다. 본 발명의 실시 예에서, 소스 아이씨들(150_1~150_k) 중 어느 하나의 소스 아이씨에서 1회의 온도 이상 신호가 출력될 경우, 전압 생성부(130)가 오프된다. 그러나, 이에 한정되지 않고 온도 이상 신호의 발생 횟수가 다양하게 설정되어 전압 생성부(130)가 오프 될 수 있다.
예를 들어, 1회의 온도 이상 신호는 노이즈에 의한 오류 신호일 수 있다. 또한, 각 소스 아이씨(150_1~150_k)가 100회를 초과하는 온도 이상 신호를 출력했을 경우, 각 소스 아이씨(150_1~150_k)가 손상될 수 있다. 즉, 각 소스 아이씨(150_1~150_k)는 각 소스 아이씨(150_1~150_k)가 100회의 온도 이상 신호를 출력하더라도 손상되지 않는 내구성을 가질 수 있다.
이러한 경우, 타이밍 컨트롤러(120)는 소스 아이씨들(150_1~150_k) 중 어느 하나의 소스 아이씨로부터 활성화된 온도 신호(TS)를 100회보다 많이 제공받을 경우, 전압 생성부(130)를 오프 시킬 수 있다.
결과적으로 본 발명의 실시 예에 따른 표시 장치(100)는 매 수평 라인마다 데이터 구동부(150)의 온도를 측정하여 데이터 구동부(150)를 보호할 수 있다.
이상 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시 예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시 장치 110: 표시 패널
120: 타이밍 컨트롤러 130: 전압 생성부
140: 게이트 구동부 150: 데이터 구동부
121: 송신 인터페이스 122: 메모리
150_1~150_k: 제1 내지 k 소스 아이씨
151: 수신 인터페이스 152: 쉬트프 레지스터부
153: 입력 레지스터부 154: 래치부
155: 디지털-아날로그 변환부 156: 출력 버퍼부
157: 온도 측정부 1571: 온도 감지부
1572: 비교부

Claims (19)

  1. 게이트 라인들 및 데이터 라인들에 연결된 화소들을 포함하는 표시 패널;
    상기 게이트 라인들에 게이트 신호들을 제공하는 게이트 구동부;
    상기 데이터 라인들에 데이터 전압들을 제공하는 데이터 구동부;
    상기 게이트 구동부 및 상기 데이터 구동부를 구동하는 전원 전압을 생성하는 전압 생성부; 및
    상기 데이터 구동부의 온도에 따라서 상기 전압 생성부의 온 및 오프 상태를 제어하는 타이밍 컨트롤러를 포함하고,
    상기 게이트 라인들에 연결된 상기 화소들을 구동하기 위한 시간들은 게이트 라인들에 각각 대응하는 복수 개의 수평 구간들로 정의되고,
    상기 데이터 구동부는 상기 수평 구간들 각각마다 상기 데이터 구동부의 상기 온도를 측정하여 온도 신호로서 상기 타이밍 컨트롤러에 제공하는 표시 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 데이터 구동부는 상기 타이밍 컨트롤러의 제어에 의해 상기 데이터 구동부의 상기 온도를 상기 수평 구간들 각각마다 측정하는 표시 장치.
  4. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는,
    복수의 인터페이스 신호들을 상기 데이터 구동부에 송신하는 송신 인터페이스; 및
    상기 온도 신호를 저장하는 메모리를 포함하고,
    상기 각각의 인터페이스 신호는 상기 데이터 구동부를 제어하는 데이터 제어 신호 및 상기 데이터 전압들에 대응하는 영상 데이터들을 포함하는 표시 장치.
  5. 제 4 항에 있어서,
    상기 데이터 구동부는 대응하는 인터페이스 신호들을 각각 수신하고, 상기 데이터 라인들 중 대응하는 소정의 개수의 데이터 라인들에 각각 연결되는 복수의 소스 아이씨들을 포함하는 표시 장치.
  6. 제 5 항에 있어서,
    상기 각각의 소스 아이씨는 상기 대응하는 인터페이스 신호의 상기 데이터 제어 신호 및 상기 영상 데이터들에 응답하여 상기 데이터 전압들을 생성하는 표시 장치.
  7. 제 5 항에 있어서,
    상기 수평 구간들에서 상기 소스 아이씨들은 상기 데이터 제어 신호들에 응답하여 순차적으로 그리고 반복적으로 상기 소스 아이씨들의 내부의 온도들을 측정하여 상기 온도 신호로서 출력하는 표시 장치.
  8. 제 5 항에 있어서,
    상기 수평 구간들 각각마다 상기 수평 구간들 각각에 대응하는 소스 아이씨의 내부의 온도가 측정되는 표시 장치.
  9. 제 5 항에 있어서,
    상기 데이터 제어 신호는 모니터링 신호를 포함하고, 상기 각각의 소스 아이씨는 상기 대응하는 인터페이스 신호의 활성화된 모니터링 신호에 응답하여 상기 각각의 소스 아이씨의 내부의 온도를 측정하여 상기 온도 신호로서 출력하는 표시 장치.
  10. 제 9 항에 있어서,
    상기 모니터링 신호는 상기 데이터 제어 신호를 전송하기 위한 비트들 중 어느 하나의 비트를 할당하여 전송되는 표시 장치.
  11. 제 9 항에 있어서,
    상기 수평 구간들에서 상기 모니터링 신호는 상기 인터페이스 신호들에서 순차적으로 활성화되고, 상기 소스 아이씨들의 개수에 대응하는 개수의 수평 구간들 단위마다 반복해서 활성화되는 표시 장치.
  12. 제 9 항에 있어서,
    상기 각각의 소스 아이씨는,
    상기 대응하는 인터페이스 신호를 수신하는 수신 인터페이스; 및
    상기 활성화된 모니터링 신호에 응답하여 대응하는 소스 아이씨의 내부의 온도를 측정하는 온도 측정부를 포함하는 표시 장치.
  13. 제 12 항에 있어서,
    상기 온도 측정부는,
    상기 대응하는 소스 아이씨의 온도를 감지하고, 상기 감지된 온도에 대응하는 온도 전압을 출력하는 온도 감지부; 및
    상기 온도 전압을 제공받는 정극성 단자 및 상기 소스 아이씨들이 정상적으로 동작하기 위한 온도에 대응하는 기준 전압을 수신하는 부극성 단자를 포함하는 비교부를 포함하는 표시 장치.
  14. 제 13 항에 있어서,
    상기 비교부는 상기 온도 전압이 상기 기준 전압보다 높을 경우, 활성화된 온도 신호를 출력하는 표시 장치.
  15. 제 5 항에 있어서,
    상기 타이밍 컨트롤러는 상기 어느 하나의 소스 아이씨로부터 활성화된 온도 신호를 소정의 횟수 이상 제공받을 경우, 상기 전압 생성부를 오프 시키는 표시 장치.
  16. 제 15 항에 있어서,
    상기 타이밍 컨트롤러는 상기 활성화된 온도 신호를 1회 제공받을 경우, 상기 전압 생성부를 오프 시키는 표시 장치.
  17. 제 5 항에 있어서,
    상기 각각의 소스 아이씨로부터 출력되는 온도 신호는 상기 메모리의 비트들 중 대응하는 비트에 저장되는 표시 장치.
  18. 제 5 항에 있어서,
    상기 인터페이스 신호는 라인 시작을 알리는 라인 시작 신호 및 블랭크 기간인 수평 블랭크 신호를 더 포함하고,
    상기 라인 시작 신호, 상기 데이터 제어 신호, 상기 영상 데이터, 및 상기 수평 블랭크 신호가 순서대로 출력되며, 상기 온도 신호는 상기 수평 블랭크 신호에서 상기 타이밍 컨트롤러로 제공되는 표시 장치.
  19. 제 1 항에 있어서,
    상기 타이밍 컨트롤러를 게이트 제어 신호를 출력하고, 상기 게이트 구동부는 상기 게이트 제어 신호에 응답하여 상기 게이트 신호들을 순차적으로 출력하는 표시 장치.
KR1020140138447A 2014-10-14 2014-10-14 표시 장치 KR102264655B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140138447A KR102264655B1 (ko) 2014-10-14 2014-10-14 표시 장치
US14/693,754 US9711103B2 (en) 2014-10-14 2015-04-22 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140138447A KR102264655B1 (ko) 2014-10-14 2014-10-14 표시 장치

Publications (2)

Publication Number Publication Date
KR20160044146A KR20160044146A (ko) 2016-04-25
KR102264655B1 true KR102264655B1 (ko) 2021-06-15

Family

ID=55655876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140138447A KR102264655B1 (ko) 2014-10-14 2014-10-14 표시 장치

Country Status (2)

Country Link
US (1) US9711103B2 (ko)
KR (1) KR102264655B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106356031B (zh) * 2016-10-10 2019-04-05 南京中电熊猫液晶显示科技有限公司 液晶显示装置及其goa电路的控制方法
KR102548857B1 (ko) * 2016-11-30 2023-06-29 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102565235B1 (ko) * 2017-12-20 2023-08-08 엘지디스플레이 주식회사 표시 장치
KR102637731B1 (ko) 2017-12-26 2024-02-19 삼성전자주식회사 데이터 라인 구동 회로, 이를 포함하는 디스플레이 구동 회로 및 디스플레이 구동 방법
US11158280B2 (en) * 2019-01-22 2021-10-26 Novatek Microelectronics Corp. Method of controlling image data and related source driver
CN111933070A (zh) * 2020-07-27 2020-11-13 重庆惠科金渝光电科技有限公司 驱动电路以及显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011070722A1 (ja) * 2009-12-10 2011-06-16 パナソニック株式会社 表示装置用駆動回路及び表示装置の駆動方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6057698A (en) * 1996-11-12 2000-05-02 Samsung Electronics Co., Ltd. Test system for variable selection of IC devices for testing
JP4667619B2 (ja) 2001-02-27 2011-04-13 パナソニック株式会社 プラズマ表示装置及びその駆動方法
KR100747684B1 (ko) * 2001-08-14 2007-08-08 엘지.필립스 엘시디 주식회사 전원 시퀀스장치 및 그 구동방법
KR100486999B1 (ko) * 2002-04-08 2005-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 잔상 방지 방법 및 장치
US7420538B2 (en) * 2003-12-03 2008-09-02 Sharp Kabushiki Kaisha Liquid crystal display device and driving device thereof, and method for driving liquid crystal display device
TW200629210A (en) * 2004-11-26 2006-08-16 Hitachi Displays Ltd Liquid-crystal display device and method of driving liquid-crystal display device
US20070132709A1 (en) * 2005-12-12 2007-06-14 Toshiba Matsushita Display Technology Co., Ltd Liquid crystal display device and method for driving the same
JP4238913B2 (ja) * 2006-12-19 2009-03-18 ソニー株式会社 表示装置の温度制御方法及び表示装置
JP5168986B2 (ja) 2007-04-02 2013-03-27 パナソニック株式会社 プラズマディスプレイ装置
JP4978928B2 (ja) 2007-04-27 2012-07-18 シーケーディ株式会社 温度制御装置
KR101328955B1 (ko) 2007-07-25 2013-11-14 엘지전자 주식회사 디스플레이 장치 및 색온도 조정 방법
KR101429918B1 (ko) * 2008-02-26 2014-08-13 엘지디스플레이 주식회사 액정 표시장치
KR20100018322A (ko) * 2008-08-06 2010-02-17 삼성전자주식회사 액정 표시 장치 및 그것의 제어 방법
EP2264691A1 (en) * 2009-06-18 2010-12-22 Thomson Licensing Method and apparatus for reducing driver energy consumption
KR20110011410A (ko) * 2009-07-28 2011-02-08 삼성전자주식회사 온도에 따라 선형적으로 넓은 범위로 가변되는 센싱 신호를 출력할 수 있는 디스플레이 드라이버 장치의 온도 센서 및 이를 구비하는 디스플레이 드라이버 장치
JP2011112970A (ja) 2009-11-27 2011-06-09 Sharp Corp ソースドライバ及び表示装置
US8564585B2 (en) * 2010-12-09 2013-10-22 Himax Technologies Limited Source driver and display device with protection unit
TWI415064B (zh) * 2010-12-30 2013-11-11 Au Optronics Corp 顯示面板之控制電路裝置及其控制方法
JP2013137423A (ja) 2011-12-28 2013-07-11 Sharp Corp 信号伝送装置および液晶表示装置
KR101929041B1 (ko) * 2012-09-25 2019-03-12 엘지디스플레이 주식회사 유기전계발광표시장치와 이의 구동방법
KR101519917B1 (ko) * 2012-10-31 2015-05-21 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
TW201501109A (zh) * 2013-06-20 2015-01-01 Novatek Microelectronics Corp 顯示裝置及其源極驅動器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011070722A1 (ja) * 2009-12-10 2011-06-16 パナソニック株式会社 表示装置用駆動回路及び表示装置の駆動方法

Also Published As

Publication number Publication date
KR20160044146A (ko) 2016-04-25
US20160104450A1 (en) 2016-04-14
US9711103B2 (en) 2017-07-18

Similar Documents

Publication Publication Date Title
KR102264655B1 (ko) 표시 장치
EP2642478B1 (en) Liquid crystal display device
KR102297573B1 (ko) 컨트롤러, 소스 드라이버 집적회로, 표시장치 및 그 신호전송방법
US9330631B2 (en) Display apparatus
KR102256565B1 (ko) 표시 장치
US9842560B2 (en) Source driver and display device including the same
CN105390084A (zh) 显示装置、其驱动方法及其时序控制器
US10504412B2 (en) Display apparatus and driving method thereof
KR102036641B1 (ko) 표시 장치 및 그것의 동작 방법
US9734752B2 (en) Display device and source driver to automatically block data voltage output to dummy lines
US10388209B2 (en) Interface circuit
KR102270333B1 (ko) 표시 장치
CN104915165A (zh) 接收器电路及其操作方法
WO2012172976A1 (ja) 半導体集積装置、表示装置、および半導体集積装置のデバッグ方法
KR20160057553A (ko) 표시장치
JP5461001B2 (ja) データドライバ及びこれを備えた表示装置
KR20130032059A (ko) 디스플레이장치
KR102215935B1 (ko) 유기발광표시장치 및 그 구동방법
KR102255752B1 (ko) 표시장치 및 그 구동방법
KR102290832B1 (ko) 표시장치
US20220208108A1 (en) Gate Driving Circuit, Display Device, and Gate Driving Method
US20140078188A1 (en) Driving device of display device
JP2007213077A (ja) 表示装置及びそのための駆動装置及び方法
KR102351386B1 (ko) 표시 장치 및 그것의 구동 방법
KR20170037300A (ko) 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant