KR102256565B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102256565B1
KR102256565B1 KR1020140138449A KR20140138449A KR102256565B1 KR 102256565 B1 KR102256565 B1 KR 102256565B1 KR 1020140138449 A KR1020140138449 A KR 1020140138449A KR 20140138449 A KR20140138449 A KR 20140138449A KR 102256565 B1 KR102256565 B1 KR 102256565B1
Authority
KR
South Korea
Prior art keywords
unit
signal
voltage
data
power
Prior art date
Application number
KR1020140138449A
Other languages
English (en)
Other versions
KR20160044147A (ko
Inventor
홍준기
남양욱
이종재
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140138449A priority Critical patent/KR102256565B1/ko
Priority to US14/683,732 priority patent/US9870743B2/en
Publication of KR20160044147A publication Critical patent/KR20160044147A/ko
Application granted granted Critical
Publication of KR102256565B1 publication Critical patent/KR102256565B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/10Dealing with defective pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects

Abstract

표시 장치는 게이트 신호들에 응답하여 데이터 전압들을 제공받는 복수의 화소들, 전원 전압 및 제어 신호를 생성하는 구동 회로부, 상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 게이트 신호들 및 더미 게이트 신호를 생성하고, 상기 더미 게이트 신호를 상기 구동 회로부에 제공하는 게이트 구동부, 및 상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 데이터 전압들을 생성하는 데이터 구동부를 포함하고, 상기 구동 회로부는 상기 구동 회로부의 온도 및 상기 전원 전압을 출력하는 상기 구동 회로부의 출력단의 전압 및 전류를 측정하고, 상기 측정된 온도, 전압, 및 전류와 상기 더미 게이트 신호는 소정의 순서대로 상기 구동 회로부에 저장된다.

Description

표시 장치{DISPLAY APPARATUS}
본 발명은 표시 장치에 관한 것으로, 더욱 상세하게는 표시 장치의 불량 상태에 따라서 표시 장치를 보호하고, 표시 장치의 불량 상태를 저장하여 표시할 수있는 표시 장치에 관한 것이다.
일반적으로 표시장치는 영상을 표시하기 위한 복수의 화소들을 포함하는 표시 패널, 화소들에 게이트 신호들을 제공하는 게이트 구동부, 화소들에 데이터 전압들을 제공하는 데이터 구동부, 게이트 구동부 및 데이터 구동부를 제어하는 타이밍 컨트롤러, 및 게이트 구동부 및 데이터 구동부를 구동하기 위한 전원 전압을 생성하는 전압 생성부를 포함한다. 타이밍 컨트롤러 및 전압 생성부는 인쇄 회로 기판에 실장될 수 있다.
게이트 구동부 및 데이터 구동부는 타이밍 컨트롤러의 제어에 의해 화소들을 구동하기 위한 게이트 신호들 및 데이터 전압들을 생성할 수 있다. 화소들은 복수의 게이트 라인들을 통해 게이트 신호들을 제공받는다. 화소들은 게이트 신호들에 응답하여 복수의 데이터 라인들을 통해 데이터 신호들을 제공받는다. 각 화소는 데이터 신호에 대응하는 계조를 표시함으로써 영상이 표시될 수 있다.
표시 장치의 동작 시, 인쇄 회로 기판 및 전압 생성부의 온도가 상승되거나 전압 생성부에서 과 전압 또는 과 전류가 출력될 수 있다. 이러한 경우, 표시 장치의 소자들이 손상될 수 있다.
본 발명의 목적은, 표시 장치의 불량 상태에 따라서 표시 장치를 보호하는 표시 장치를 제공하는데 있다.
본 발명의 다른 목적은, 표시 장치의 불량 상태를 저장하여 표시할 수 있는 표시 장치를 제공하는데 있다.
본 발명의 실시 예에 따른 표시 장치는 게이트 신호들에 응답하여 데이터 전압들을 제공받는 복수의 화소들, 전원 전압 및 제어 신호를 생성하는 구동 회로부, 상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 게이트 신호들 및 더미 게이트 신호를 생성하고, 상기 더미 게이트 신호를 상기 구동 회로부에 제공하는 게이트 구동부, 및 상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 데이터 전압들을 생성하는 데이터 구동부를 포함하고, 상기 구동 회로부는 상기 구동 회로부의 온도 및 상기 전원 전압을 출력하는 상기 구동 회로부의 출력단의 전압 및 전류를 측정하고, 상기 측정된 온도, 전압, 및 전류와 상기 더미 게이트 신호는 소정의 순서대로 상기 구동 회로부에 저장된다.
상기 구동 회로부는 상기 제어 신호를 생성하는 타이밍 컨트롤러, 상기 전원 전압을 생성하고, 상기 더미 게이트 신호를 제공받는 전원 생성부, 상기 타이밍 컨트롤러 및 상기 전원 생성부가 실장되는 인쇄 회로 기판, 상기 인쇄 회로 기판의 온도를 감지하여 제1 감지 신호로서 상기 전원 생성부에 제공하는 제1 감지부, 및 상기 전원 전압을 출력하는 상기 전원 생성부의 출력단의 전압 및 전류를 측정하여 제2 감지 신호 및 제3 감지 신호로서 상기 전원 생성부에 제공하는 전압-전류 측정부를 포함하고, 상기 전원 생성부는 상기 제1 내지 제3 감지 신호들을 저장하고, 상기 전원 생성부의 온도를 감지하여 제4 감지 신호로서 저장하고, 상기 더미 게이트 신호를 제5 감지 신호로서 저장한다.
상기 제1 내지 제5 감지 신호들은 상기 게이트 구동부가 활성화된 시점부터 소정의 시간이 경과된 후 순차적으로 상기 전원 생성부에 저장된다.
상기 전원 생성부는 상기 전원 전압을 생성하는 전원 조절부, 상기 전원 생성부의 온도를 감지하여 상기 제4 감지 신호로서 출력하는 제2 감지부, 상기 제1 내지 제5 감지 신호들을 제공받아 디지털 신호인 제1 내지 제5 감지 데이터들로 변환하여 출력하는 신호 처리부, 및 상기 제1 내지 제5 감지 데이터들을 저장하는 제1 저장부를 포함하고, 상기 제1 내지 제5 감지 신호들은 상기 게이트 구동부가 활성화된 시점부터 소정의 시간이 경과된 후 순차적으로 상기 신호 처리부에 제공된다.
상기 신호 처리부는 제1 프레임에서 상기 제1 내지 제5 감지 신호들을 제공받은 후, 상기 제1 내지 제5 감지 신호들을 22k-1 프레임마다 제공받아 디지털 신호로 변환하고, 상기 k는 1보다 큰 자연수이다.
상기 감지 데이터들은 상기 제1 프레임에서 상기 제1 저장부에 저장된 후, 상기 22k-1 프레임마다 업 데이트되어 상기 제1 저장부에 저장된다.
상기 타이밍 컨트롤러는 상기 제1 내지 제5 감지 데이터들을 제공받고, 상기 제1 내지 제5 감지 데이터들을 각각 대응하는 제1 내지 제5 기준값들과 비교하고, 상기 제1 내지 제5 감지 데이터들이 각각 상기 대응하는 제1 내지 제5 기준값들과 다를 경우, 상기 제1 내지 제5 감지 데이터들을 에러 상태로 판단한다.
상기 제1 기준값은 상기 인쇄 회로 기판의 소자들이 정상적으로 동작되기 위한 온도에 대응하는 값으로 설정되고, 상기 제2 기준값은 상기 전원 생성부의 상기 출력단의 상기 전압의 정상적인 레벨에 대응하는 값으로 설정되고, 상기 제3 기준값은 상기 전원 생성부의 상기 출력단의 상기 전류의 정상적인 레벨에 대응하는 값으로 설정되고, 상기 제4 기준값은 상기 전원 생성부가 정상적으로 동작되기 위한 온도에 대응하는 값으로 설정되고, 상기 제5 기준값은 정상적인 더미 게이트 신호의 레벨에 대응하는 값으로 설정된다.
상기 전원 조절부는 상기 제1, 제4, 및 제5 감지 데이터들이 에러 상태일 경우, 상기 타이밍 컨트롤러의 제어에 의해 오프된다.
상기 전원 조절부는 상기 제2 및 제3 감지 데이터들이 에러 상태일 경우, 상기 타이밍 컨트롤러의 제어에 의해 상기 전원 조절부에서 출력되는 상기 전압 및 상기 전류의 레벨을 정상 전압 레벨 및 정상 전류 레벨로 조절한다.
상기 전원 생성부는 상기 타이밍 컨트롤러로부터 상기 제1 내지 제5 감지 데이터들의 에러 상태를 나타내는 에러 데이터들을 제공받아 저장하는 제2 저장부를 더 포함한다.
상기 제2 저장부로부터 상기 에러 데이터들을 리드하여 상기 인쇄 회로 기판의 상기 온도, 상기 전원 생성부의 상기 출력단의 상기 전압 및 상기 전류, 상기 전원 생성부의 상기 온도, 및 상기 더미 게이트 신호 각각의 정상 또는 에러 상태를 표시하는 에러 표시부를 더 포함한다.
상기 신호 처리부는 상기 제1 내지 제5 감지 신호들을 수신하고, 상기 타이밍 컨트롤러의 제어에 의해 상기 제1 내지 제5 감지 신호들을 순차적으로 출력하는 스위치부 및 상기 스위치부로부터 상기 제1 내지 제5 감지 신호들을 제공받아 상기 제1 내지 제5 감지 데이터들로 변환하여 출력하는 아날로그-디지털 변환부를 포함한다.
상기 스위치부는 상기 제1 내지 제5 감지 신호들에 각각 대응하는 제1 내지 제5 스위치들을 포함하고, 상기 제1 내지 제5 스위치들은 상기 제1 내지 제5 감지 신호들을 수신하고, 상기 타이밍 컨트롤러의 제어에 의해 순차적으로 턴 온 되어 상기 제1 내지 제5 감지 신호들을 상기 아날로그-디지털 변환부에 제공한다.
상기 제1 내지 제5 스위치들의 턴 온 구간들은 서로 오버랩되지 않는다.
상기 제어 신호는 상기 게이트 구동부를 활성화시키는 수직 개시 신호를 포함하고, 상기 수직 개시 신호가 상기 게이트 구동부에 인가되고 소정의 시간이 경과된 후 상기 제1 내지 제5 스위치들은 순차적으로 턴 온된다.
프레임의 시작시 상기 수직 개시 신호가 상기 게이트 구동부에 인가되고, 상기 수직 개시 신호의 인가 시점부터 1/8 프레임 경과 후 상기 제1 내지 제5 스위치들은 순차적으로 턴 온 된다.
상기 제1 내지 제5 스위치들은 제1 프레임에서 턴 온된 후, 22k-1 프레임마다 반복적으로 턴 온 되고, 상기 k는 1보다 큰 자연수이다.
본 발명의 표시 장치는 표시 장치의 불량 상태에 따라서 표시 장치를 보호하고, 표시 장치의 불량 상태를 저장하여 표시할 수 있다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 게이트 구동부의 구성을 보여주는 도면이다.
도 3은 도 1에 도시된 구동 회로부의 구성을 개략적으로 보여주는 도면이다.
도 4는 도 3에 도시된 전원 생성부의 구성을 개략적으로 보여주는 도면이다.
도 5는 도 4에 도시된 신호 처리부의 구성을 개략적으로 보여주는 도면이다.
도 6은 도 5에 도시된 스위치부의 동작을 설명하기 위한 타이밍도이다.
도 7은 도 4에 도시된 제2 저장부 및 도 1에 도시된 에러 표시부를 도시한 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다. "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제 1, 제 2 등이 다양한 소자, 구성요소 및/또는 섹션들을 서술하기 위해서 사용되나, 이들 소자, 구성요소 및/또는 섹션들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자, 구성요소 또는 섹션들을 다른 소자, 구성요소 또는 섹션들과 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 소자, 제 1 구성요소 또는 제 1 섹션은 본 발명의 기술적 사상 내에서 제 2 소자, 제 2 구성요소 또는 제 2 섹션일 수도 있음은 물론이다.
본 명세서에서 기술하는 실시 예들은 본 발명의 이상적인 개략도인 평면도 및 단면도를 참고하여 설명될 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시 예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이고, 발명의 범주를 제한하기 위한 것은 아니다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시 예를 보다 상세하게 설명한다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 표시 장치(100)는 표시 패널(110), 구동 회로부(120), 게이트 구동부(130), 데이터 구동부(140), 및 에러 표시부(150)를 포함한다.
표시 패널(110)은 복수의 게이트 라인들(GL1~GLm), 복수의 데이터 라인들(DL1~DLn), 및 복수의 화소들(PX11~PXmn)을 포함한다. 게이트 라인들(GL1~GLm)은 제1 방향(D1)으로 연장되어 게이트 구동부(130)에 연결된다. 데이터 라인들(DL1~DLn)은 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되어 데이터 구동부(140)에 연결된다. m 및 n은 자연수이다.
화소들(PX11~PXmn)은 서로 교차하는 게이트 라인들(GL1~GLm) 및 데이터 라인들(DL1~DLn)에 의해 구획된 영역들에 배치된다. 따라서, 화소들(PX11~PXmn)은 매트릭스 형태로 배열될 수 있다. 화소들(PX11~PXmn)은 대응하는 게이트 라인들(GL1~GLm) 및 대응하는 데이터 라인들(DL1~DLn)에 연결된다.
각 화소(PX)는 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 블루, 및 화이트 색을 포함할 수 있다. 그러나, 이에 한정되지 않고, 주요색은 옐로우, 시안, 및 마젠타 등 다양한 색을 더 포함할 수 있다.
구동 회로부(120)는 외부(예를 들어, 시스템 보드)로부터 제어 신호(CS), 영상 신호들(RGB), 및 입력 전압(Vin)을 수신한다.
구동 회로부(120)는 제어 신호(CS)에 응답하여 게이트 제어 신호(GCS) 및 데이터 제어 신호(DCS)를 생성한다. 게이트 제어 신호(GCS)는 게이트 구동부(130)의 동작 타이밍을 제어하기 위한 제어 신호이다. 데이터 제어 신호(DCS)는 데이터 구동부(140)의 동작 타이밍을 제어하기 위한 제어 신호이다.
구동 회로부(120)는 게이트 제어 신호(GCS)를 게이트 구동부(130)에 제공하고, 데이터 제어 신호(DCS)를 데이터 구동부(140)에 제공한다.
구동 회로부(120)는 데이터 구동부(140)와의 인터페이스 사양에 맞도록 영상 신호들(RGB)의 데이터 포맷을 변환한다. 구동 회로부(120)는 데이터 포맷이 변환된 영상 신호들(R'G'B')을 데이터 구동부(140)에 제공한다.
구동 회로부(120)는 외부(예를 들어, 시스템 보드)로부터 제공받은 입력 전압(Vin)을 승압 또는 감압하여 전원 전압(V1,V2)을 생성한다. 전원 전압(V1,V2)은 게이트 구동부(130)를 구동시키기 위한 제1 전원 전압(V1) 및 데이터 구동부(140)를 구동시키기 위한 제2 전원 전압(V2)을 포함한다.
게이트 구동부(130)는 게이트 제어 신호(GCS)에 응답하여 게이트 신호들을 생성하여 출력한다. 게이트 제어 신호(GCS)는 게이트 구동부(130)를 활성화시키는 수직 개시 신호를 포함한다. 활성화된 게이트 구동부(130)는 게이트 신호들을 순차적으로 출력할 수 있다. 게이트 신호들은 게이트 라인들(GL1~GLm)을 통해 행 단위로 화소들(PX11~PXmn)에 제공된다.
데이터 구동부(140)는 데이터 제어 신호(DCS)에 응답하여 영상 데이터들(DATAs)에 대응하는 아날로그 형태의 데이터 전압들을 생성하여 출력한다. 데이터 전압들은 데이터 라인들(DL1~DLn)을 통해 화소들(PX)에 제공된다.
도시하지 않았으나, 게이트 구동부(130) 및 데이터 구동부(140)는 복수의 구동 칩들로 형성되어 가요성 인쇄 회로 기판상에 실장되고, 테이프 캐리어 패키지(TCP: Tape Carrier Package) 방식으로 표시 패널(110)에 연결될 수 있다.
그러나, 이에 한정되지 않고, 게이트 구동부(130) 및 데이터 구동부(140)는 복수의 구동 칩들로 형성되어 표시 패널(110)에 칩 온 글래스(COG: Chip on Glass) 방식으로 실장될 수 있다. 또한, 게이트 구동부(130)는 화소들(PX)의 트랜지스터들과 함께 동시에 형성되어 ASG(Amorphous Silicon TFT Gate driver circuit) 형태로 표시 패널(110)에 실장될 수 있다.
화소들(PX)은 게이트 라인들(GL1~GLm)을 통해 제공받은 게이트 신호들에 응답하여 데이터 라인들(DL1~DLn)을 통해 데이터 전압들을 제공받는다. 화소들(PX)은 데이터 전압들에 대응하는 계조를 표시함으로써, 영상이 표시될 수 있다.
구동 회로부(120)는 구동 회로부(120)의 내부의 온도를 측정하여 저장한다. 또한, 구동 회로부(120)는 제1 및 제2 전원 전압들(V1,V2)을 출력하는 구동 회로부(120)의 출력단의 전압 및 전류를 측정하여 저장한다. 구동 회로부(120)는 게이트 구동부(130)로부터 더미 게이트 신호(S5)를 제공받아 저장한다.
구동 회로부(120)는 저장된 구동 회로부(120)의 온도, 구동 회로부(120)의 출력단의 전압, 구동 회로부(120)의 출력단의 전류, 및 더미 게이트 신호(S5)에 따라서 표시 장치(100)의 보호 동작을 수행한다.
또한, 구동 회로부(120)는 저장된 구동 회로부(120)의 온도, 구동 회로부(120)의 출력단의 전압, 구동 회로부(120)의 출력단의 전류, 및 더미 게이트 신호(S5)의 에러 여부를 나타내는 에러 데이터들(EDATA)을 에러 표시부(150)에 제공한다.
에러 표시부(150)는 에러 데이터들(EDATA)를 제공받아 구동 회로부(120)의 온도, 구동 회로부(120)의 출력단의 전압, 구동 회로부(120)의 출력단의 전류, 및 더미 게이트 신호(S5) 각각에 대한 정상 및 에러 상태를 표시한다. 이러한 동작은 이하 상세히 설명될 것이다.
도 2는 도 1에 도시된 게이트 구동부의 구성을 보여주는 도면이다.
도 2를 참조하면, 게이트 구동부(130)는 종속적으로 연결된 제1 내지 제m+1 스테이지들(SRC1~SRCm+1)을 포함한다. 게이트 제어 신호(GCS)는 수직 개시 신호(STV), 제1 클럭 신호(CKV), 및 제2 클럭 신호(CKVB)를 포함한다.
제1 내지 제m+1 스테이지들(SRC1~SRCm+1)은 순차적으로 게이트 신호들을 출력한다. 제1 내지 제m 스테이지(SRC1~SRCm)는 제1 내지 제m 게이트 라인(GL1,...,GLm)에 전기적으로 연결되어 게이트 신호들을 순차적으로 출력한다. 제m+1 스테이지(SRCm+1)는 더미(dummy) 스테이지로 정의될 수 있다. 제m+1 스테이지(SRCm+1)에서 출력되는 게이트 신호는 더미 게이트 신호(S2)이다. 더미 게이트 신호(S2)는 구동 회로부(120)에 제공된다.
스테이지(SRC1~SRCm+1)들은 각각 제1 클럭단자(CK1), 제2 클럭단자(CK2), 오프 전압 단자(VSS), 리셋 단자(RE), 제어단자(CT), 캐리 단자(CR), 출력 단자(OUT), 및 입력단자(IN)를 포함한다.
제1 클럭단자(CK1) 및 제2 클럭단자(CK2)에는 서로 반대 위상의 클럭 신호가 제공된다. 예를 들어, 홀수 번째 스테이지들(SRC1, SRC3,..., SRCm-1)의 제1 클럭단자들(CK1)에는 제1 클럭신호(CKV)가 제공되고, 제2 클럭단자들(CK2)에는 제1 클럭신호(CKV)와 반대 위상인 제2 클럭신호(CKVB)가 제공된다. 반대로 짝수 번째 스테이지들(SRC2, SRC4,..., SRCm)의 제1 클럭단자들(CK1)에는 제2 클럭 신호(CKVB)가 제공되고, 제2 클럭단자들(CK2)에는 제1 클럭신호(CKV)가 제공된다.
제1 스테이지(SRC1)의 입력단자(IN)와 더미 스테이지(SRCm+1)의 제어 단자(CT)에는 수직 개시 신호(STV)가 제공된다. 제2 내지 제m+1 스테이지들(SRC2~SRCm+1)의 입력 단자들(IN)에는 각각 이전 스테이지의 캐리 단자(CR)로부터 출력된 캐리 신호가 제공된다. 캐리 단자(CR)로부터 출력되는 캐리 신호는 다음 스테이지를 구동시키는 역할을 수행한다.
제1 내지 제m 스테이지들(SRC1~SRCm)의 제어 단자들(CT)에는 각각 다음 스테이지의 출력단자(OUT)를 통해 출력되는 게이트 신호가 제공된다. 스테이지들(SRC1~SRCm+1)의 오프 전압 단자들(VSS)에는 오프 전압(VOFF)이 제공된다. 스테이지들(SRC1~SRCm+1)의 리셋 단자들(RE)에는 더미 스테이지(SRCm+1)의 캐리 단자(CR)에서 출력되는 캐리 신호가 공통으로 제공된다.
제1 및 제2 클럭 신호들(CKV,CKVB)이 하이 레벨인 경우 화소를 구동할 수 있는 게이트 온 전압이고 로우 레벨인 경우 게이트 오프 전압일 수 있다. 스테이지들(SRC1~SRCm+1)의 출력단자들(OUT)은 제1 클럭단자(CK1)로 제공되는 클럭 신호의 하이 레벨 구간을 출력한다.
예를 들어, 홀수 번째 스테이지들(SRC1, SRC3,..., SRCm-1, SRCm+1)의 출력단자들(OUT)은 제1 클럭 신호(CKV)의 하이 레벨 구간을 출력하고, 짝수 번째 스테이지들(SRC2, SRC4,..., SRCm)의 출력단자들(OUT)은 제2 클럭 신호(CKVB)의 하이 레벨 구간을 출력할 수 있다. 스테이지들(SRC1~SRCm+1)의 캐리 단자들(CR)은 출력단자(OUT)로부터 출력되는 클럭 신호와 동일한 클럭 신호에 기초한 캐리 신호를 출력한다.
도 3은 도 1에 도시된 구동 회로부의 구성을 개략적으로 보여주는 도면이다.
도 3을 참조하면, 구동 회로부(120)는 인쇄 회로 기판(PCB), 타이밍 컨트롤러(121), 전원 생성부(122), 제1 감지부(123), 및 전압-전류 측정부(124)를 포함한다. 타이밍 컨트롤러(121), 전원 생성부(122), 제1 감지부(123), 및 전압-전류 측정부(124)는 인쇄 회로 기판(PCB)에 배치될 수 있다.
타이밍 컨트롤러(121)는 제어 신호(CS) 및 영상 신호들(RGB)을 제공받는다. 타이밍 컨트롤러(121)는 제어 신호(CS)에 응답하여 게이트 제어 신호(GCS) 및 데이터 제어 신호(DCS)를 생성한다. 게이트 제어 신호(GCS)는 게이트 구동부(130)에 제공되고, 데이터 제어 신호(DCS)는 데이터 구동부(140)에 제공된다.
타이밍 컨트롤러(121)는 데이터 구동부(140)와의 인터페이스 사양에 맞도록 영상 신호들(RGB)의 데이터 포맷을 변환하고, 데이터 포맷이 변환된 영상 신호들(R'G'B')을 데이터 구동부(140)에 제공한다.
타이밍 컨트롤러(121)는 집적 회로 칩의 형태로 인쇄 회로 기판(PCB) 상에 실장되어 게이트 구동부(130) 및 데이터 구동부(140)에 연결될 수 있다.
전원 생성부(122)는 입력 전압(Vin)을 제공받고, 제공받은 입력 전압(Vin)을 승압 또는 감압하여 제1 전원 전압(V1) 및 제2 전원 전압(V2)을 생성한다. 제1 및 제2 전원 전압들(V1,V2)은 전원 생성부(122)의 출력단을 통해 출력될 수 있다. 제1 전원 전압(V1)은 게이트 구동부(130)에 제공되고, 제2 전원 전압(V2)은 데이터 구동부(140)에 제공된다.
전원 생성부(122)는 전원 관리 아이씨(PMIC:power management integrated circuit)로 정의될 수 있다. 즉, 전원 생성부(122)는 집적 회로 칩의 형태로 인쇄 회로 기판(PCB) 상에 실장될 수 있다.
도시하지 않았으나, 전원 생성부(122)는 표시 패널(110)을 구동하기 위한 전압을 생성할 수 있다. 예를 들어, 표시 패널(110)이 서로 마주보는 두 개의 기판들 및 두 개의 기판들 사이에 배치된 액정층을 포함하는 액정 표시 패널일 경우, 전원 생성부(122)는 액정 표시 패널에 제공되는 공통 전압을 생성할 수 있다.
제1 감지부(123)는 인쇄 회로 기판(PCB)의 온도를 감지하고, 감지된 온도에 대응하는 제1 감지 신호(S1)를 전원 생성부(122)에 제공한다. 전원 생성부(122)는 제1 감지 신호(S1)를 저장한다. 제1 감지부(123)는 써미스터(thermistor)를 포함할 수 있다.
전압-전류 측정부(124)는 제1 및 제2 전원 전압들(V1,V2)을 출력하는 전원 생성부(122)의 출력단에 연결된다. 전압-전류 측정부(124)는 전원 생성부(122)의 출력단에 연결되어 전원 생성부(122)의 출력단에서 출력되는 전압 및 전류를 측정한다.
전압-전류 측정부(124)는 측정된 전압을 제2 감지 신호(S2)로서 전원 생성부(122)에 제공한다. 전압-전류 측정부(124)는 측정된 전류를 제3 감지 신호(S3)로서 전원 생성부(122)에 제공한다. 전원 생성부(122)는 제2 및 제3 감지 신호들(S2,S3)을 제공받아 저장한다.
도시하지 않았으나, 전원 생성부(122)는 전원 생성부(122)의 내부의 온도를 측정하여 제4 감지 신호(S4)(도 4에 도시됨)로서 저장한다.
이하, 더미 게이트 신호(S5)는 제5 감지 신호(S5)라 칭한다. 전원 생성부(122)는 게이트 구동부(130)의 더미 스테이지(SRCm+1)로부터 제5 감지 신호(S5)를 제공받아 저장한다.
제1 내지 제5 감지 신호들(S1~S5)은 게이트 구동부(130)가 활성화된 시점부터 소정의 시간이 경과된 후 순차적으로 전원 생성부(122)에 저장될 수 있다. 이러한 동작은 이하 상세히 설명될 것이다.
전원 생성부(122)는 제1 내지 제5 감지 신호들(S1~S5)에 대응하는 감지 데이터들(SDATA)을 타이밍 컨트롤러(121)에 제공한다. 타이밍 컨트롤러(121)는 감지 데이터들(SDATA)의 에러 상태에 따라서 표시 장치(100)의 보호 동작을 수행하기 위한 전원 제어 신호(PCS)를 생성한다. 타이밍 컨트롤러(121)는 전원 제어 신호(PCS)를 전원 생성부(122)에 제공한다.
타이밍 컨트롤러(121)는 감지 데이터들(SDATA)의 에러 여부를 판단하여 에러 데이터들(EDATA)로서 전원 생성부(122)에 제공한다. 전원 생성부(122)는 에러 데이터들(EDATA)을 저장한다. 전원 생성부(122)는 에러 데이터들(EDATA)을 에러 표시부(150)에 제공한다.
또한, 타이밍 컨트롤러(121)는 전원 생성부(122)의 내부에서 제1 내지 제5 감지 신호들(S1~S5)의 전송 타이밍을 제어하기 위한 스위칭 제어 신호(SWC)를 생성한다. 타이밍 컨트롤러(121)는 스위칭 제어 신호(SWC)를 전원 생성부(122)에 제공한다.
표시 장치(100)의 보호 동작 및 전원 제어 신호(PCS)와 스위칭 제어 신호(SWC)에 따른 전원 생성부(122)의 동작은 이하 상세히 설명될 것이다.
도 4는 도 3에 도시된 전원 생성부의 구성을 개략적으로 보여주는 도면이다.
도 4를 참조하면, 전원 생성부(122)는 전원 조절부(1221), 제2 감지부(1222), 신호 처리부(1223), 제1 저장부(1224), 및 제2 저장부(1225)를 포함한다.
전원 조절부(1221)는 입력 전압(Vin)을 제공받아 제1 전원 전압(V1) 및 제2 전원 전압(V2)을 생성한다. 제1 및 제2 전원 전압들(V1,V2)은 전원 생성부(122)의 출력단을 통해 출력된다.
제2 감지부(1222)는 전원 생성부(122)의 온도를 감지하고, 감지된 온도에 대응하는 제4 감지 신호(S4)를 신호 처리부(1223)에 제공한다. 제2 감지부(1222)는 써미스터(thermistor)를 포함할 수 있다.
신호 처리부(1223)는 제1 내지 제5 감지 신호들(S1~S5)을 제공받는다. 제1 내지 제5 감지 신호들(S1~S5)은 게이트 구동부(130)가 활성화된 시점부터 소정의 시간이 경과한 후 순차적으로 신호 처리부(1223)에 제공될 수 있다.
또한, 신호 처리부(1223)는 제1 프레임에서 제1 내지 제5 감지 신호들(S1~S5)을 제공받은 후, 제1 내지 제5 감지 신호들(S1~S5)을 22k-1 프레임마다 제공받을 수 있다. k는 1보다 큰 자연수이다. 이러한 동작은 이하, 도 5 및 도 6을 참조하여 상세히 설명될 것이다.
인쇄 회로 기판(PCB)의 온도, 전원 생성부(122)의 출력단의 전압 및 전류, 전원 생성부(122)의 온도, 및 더미 게이트 신호(S5)의 레벨은 아날로그 신호들이다. 즉, 제1 내지 제5 감지 신호들(S1~S5)은 아날로그 신호들이다.
신호 처리부(1223)는 제1 내지 제5 감지 신호들(S1~S5)을 디지털 신호들로 변환하여 감지 데이터들(SDATA)로서 출력한다. 도시되지 않았으나, 감지 데이터들(SDATA)은 제1 내지 제5 감지 신호들(S1~S5)에 각각 대응하는 제1 내지 제5 감지 데이터들(SDATA)을 포함한다.
제1 저장부(1224)는 신호 처리부(1223)로부터 감지 데이터들(SDATA)을 제공받아 저장한다. 제1 저장부(1224)는 감지 데이터들(SDATA)을 저장하기 위한 레지스터를 포함할 수 있다.
제1 저장부(1224)에 저장된 감지 데이터들(SDATA)은 타이밍 컨트롤러(121)에 제공된다. 타이밍 컨트롤러(121)는 감지 데이터들(SDATA)의 에러 상태를 판단하고, 전원 제어 신호(PCS)를 생성하여 전원 조절부(1221)에 제공한다. 전원 조절부(1221)는 전원 제어 신호(PCS)에 응답하여 오프되거나 제1 및 제2 전원 전압들(V1,V2)의 전압 및 전류 레벨을 조절할 수 있다.
구체적으로, 타이밍 컨트롤러(121)는 인쇄 회로 기판(PCB)의 소자들이 정상적으로 동작되기 위한 온도에 대응하는 제1 기준 값과 제1 감지 데이터(SDATA)를 비교한다.
타이밍 컨트롤러(121)는 전원 생성부(122)의 출력단에서 출력되는 전압의 정상적인 레벨에 대응하는 제2 기준 값과 제2 감지 데이터(SDATA)를 비교한다. 타이밍 컨트롤러(121)는 전원 생성부(122)의 출력단에서 출력되는 전류의 정상적인 레벨에 대응하는 제3 기준 값과 제3 감지 데이터(SDATA)를 비교한다.
타이밍 컨트롤러(121)는 전원 생성부(122)가 정상적으로 동작되기 위한 온도에 대응하는 제4 기준 값과 제4 감지 데이터(SDATA)를 비교한다. 타이밍 컨트롤러(121)는 정상적인 더미 게이트 신호(S5)의 레벨에 대응하는 제5 기준값과 제5 감지 데이터(SDATA)를 비교한다.
타이밍 컨트롤러(121)는 제1 감지 데이터(SDATA)가 제1 기준값과 다를 경우, 제1 감지 데이터(SDATA)를 에러 상태로 판단한다. 즉, 인쇄 회로 기판(PCB)의 온도는 정상 온도를 벗어난 에러 상태로 판단된다.
타이밍 컨트롤러(121)는 제2 감지 데이터(SDATA)가 제2 기준값과 다를 경우, 제2 감지 데이터(SDATA)를 에러 상태로 판단한다. 즉, 전원 생성부(122)의 출력단에서 출력되는 전압 레벨은 정상 레벨을 벗어난 에러 상태로 판단된다.
타이밍 컨트롤러(121)는 제3 감지 데이터(SDATA)가 제3 기준값과 다를 경우, 제3 감지 데이터(SDATA)를 에러 상태로 판단한다. 즉, 전원 생성부(122)의 출력단에서 출력되는 전류 레벨은 정상 레벨을 벗어난 에러 상태로 판단된다.
타이밍 컨트롤러(121)는 제4 감지 데이터(SDATA)가 제4 기준값과 다를 경우, 제4 감지 데이터(SDATA)를 에러 상태로 판단한다. 즉, 전원 생성부(122)의 내부의 온도는 정상 온도를 벗어난 에러 상태로 판단된다.
타이밍 컨트롤러(121)는 제5 감지 데이터(SDATA)가 제5 기준값과 다를 경우, 제5 감지 데이터(SDATA)를 에러 상태로 판단한다. 즉, 더미 게이트 신호(S5)의 레벨은 정상 레벨을 벗어난 에러 상태로 판단된다.
타이밍 컨트롤러(121)는 감지 데이터들(SDATA)의 에러 상태를 에러 데이터들(EDATA)로서 전원 생성부(122)의 제2 저장부(1225)에 제공한다. 제2 저장부(1225)는 에러 데이터들(EDATA)을 저장한다.
제2 저장부(1225)는 에러 데이터들(EDATA)을 저장하기 위한 이이피롬(EEPROM)을 포함할 수 있다. 제2 저장부(1225)에 저장된 에러 데이터들(EDATA)은 에러 표시부(150)에 의해 에러 표시부(150)로 리드될 수 있다.
일반적으로 표시 장치(100)의 동작시 인쇄 회로 기판(PCB) 및 전원 생성부(122)의 온도가 상승 된다. 인쇄 회로 기판(PCB) 및 전원 생성부(122)의 온도가 제1 기준 값 및 제4 기준값보다 클 경우, 인쇄 회로 기판(PCB) 및 전원 생성부(122)에 배치된 소자들이 고온에 의해 손상될 수 있다. 또한, 이러한 온도 상승은 표시 장치(100) 내의 소자들의 동작에도 영향을 미칠 수 있다.
더미 게이트 신호는 스테이지들(SRC1~SRCm+1) 중 마지막 스테이지(SRCm+1)인 더미 스테이지(SRCm+1)에서 출력된다. 따라서, 더미 게이트 신호(S5)가 에러 상태일 경우, 제1 내지 제m 스테이지들(SRC1~SRCm)에서 출력되는 게이트 신호들도 에러 상태로 판단될 수 있다. 따라서, 영상이 정상적으로 표시되지 않는다.
또한, 더미 게이트 신호(S5)의 레벨이 정상 레벨보다 높을 경우, 게이트 신호들도 정상 레벨보다 높을 수 있다. 이러한 경우, 게이트 신호들의 과전류가 표시 패널(110)의 소자들에 영향을 미칠 수 있다.
본 발명의 실시 예에서 제1 감지 데이터(SDATA), 제4 감지 데이터(SDATA), 또는 제5 감지 데이터(SDATA)가 에러 상태일 경우, 타이밍 컨트롤러(121)는 전원 조절부(1221)를 오프 시키기 위한 전원 제어 신호(PCS)를 출력한다. 전원 조절부(1221)는 전원 제어 신호(PCS)에 응답하여 오프될 수 있다.
전원 조절부(1221)가 오프되면, 제1 전원 전압(V1) 및 제2 전원 전압(V2)이 게이트 구동부(130) 및 데이터 구동부(140)에 제공되지 않으므로, 표시 장치(100)의 동작이 정지된다. 따라서, 표시 장치(100)의 소자들이 보호될 수 있다.
전원 생성부(122)의 출력단에서 출력되는 전압 및 전류는 정상적인 레벨보다 높을 수 있다. 이러한 경우, 전원 생성부(122)의 출력단에서 출력되는 과전압 및 과전류에 의해 게이트 구동부(130) 및 데이터 구동부(140)의 소자들이 손상될 수 있다.
본 발명의 실시 예에서 제2 감지 데이터(SDATA) 또는 제3 감지 데이터(SDATA)가 에러 상태일 경우, 타이밍 컨트롤러(121)는 전원 조절부(1221)에서 출력되는 전압 또는 전류의 레벨을 조절하기 위한 전원 제어 신호(PCS)를 출력한다.
전원 조절부(1221)는 전원 제어 신호(PCS)에 응답하여 전압 및 전류 레벨을 조절하여 정상적인 전압 및 전류 레벨을 출력할 수 있다. 즉, 전원 조절부(1221)는 전원 제어 신호(PCS)에 응답하여 과전압 및 과전류를 정상 전압 레벨 및 정상 전류 레벨로 낮출 수 있다.
결과적으로, 본 발명의 실시 예에 따른 표시 장치(100)는 표시 장치(100)의 불량 상태에 따라서 표시 장치(100)를 보호할 수 있다.
도 5는 도 4에 도시된 신호 처리부의 구성을 개략적으로 보여주는 도면이다. 도 6은 도 5에 도시된 스위치부의 동작을 설명하기 위한 타이밍도이다.
도 5 및 도 6을 참조하면, 신호 처리부(1223)는 스위치부(SWM) 및 아날로그-디지털 변환부(ADC)를 포함한다. 도 5에서 스위치부(SWM)는 신호 처리부(1223) 내에 배치되었으나, 이에 한정되지 않고, 스위치부(SWM)는 신호 처리부(1223)의 외부에 배치될 수 있다. 제1 내지 제5 감지 신호들(S1~S5)은 스위치부(SWM)에 의해 신호 처리부(1223)로 제공된다.
구체적으로, 스위치부(SWM)는 타이밍 컨트롤러(121)로부터 제공받은 스위칭 제어 신호(SWC)에 응답하여 제1 내지 제5 감지 신호들(S1~S5)을 아날로그-디지털 변환부(ADC)로 제공한다.
스위치부(SWM)는 대응하는 제1 내지 제5 감지 신호들(S1~S5)을 수신하는 복수의 제1 내지 제5 스위치들(SW1~SW5)를 포함한다. 도 6에 도시된 바와 같이, 스위칭 제어 신호(SWC)는 제1 내지 제5 스위치들(SW1~SW5)에 각각 대응하는 제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)을 포함한다.
제1 내지 제5 스위치들(SW1~SW5)은 각각 대응하는 제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)에 의해 스위칭 된다. 예를 들어, 도 6에 도시된 바와 같이, 제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)은 순차적으로 활성화(예를 들어, 하이 레벨)된다. 제1 내지 제5 스위치들(SW1~SW5)은 각각 대응하는 제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)에 의해 순차적으로 턴 온 된다.
제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)의 활성화 구간들은 서로 오버랩되지 않는다. 제1 내지 제5 스위칭 제어 신호들(SWC1~SWC5)에 의해 제1 내지 제5 스위치들(SW1~SW5)의 턴 온 구간들은 서로 오버랩되지 않는다.
따라서, 제1 내지 제5 감지 신호들(S1~S5)은 프레임 내에서 순차적으로 그리고 서로 오버랩되지 않도록 제1 내지 제5 스위치들(SW1~SW5)을 통해 출력된다. 그 결과, 제1 내지 제5 감지 신호들(S1~S5)은 서로 중복되지 않고 정상적으로 제1 내지 제5 스위치들(SW1~SW5)을 통해 출력될 수 있다.
턴 온된 제1 내지 제5 스위치들(SW1~SW5)은 각각 대응하는 제1 내지 제5 감지 신호들(S1~S5)을 아날로그-디지털 변환부(ADC)에 제공한다.
제1 내지 제5 감지 신호들(S1~S5)은 수직 개시 신호(STV)가 게이트 구동부(130)에 인가된 후 소정의 시간이 경과한 후, 프레임 내에서 순차적으로 아날로그-디지털 변환부(ADC)에 제공된다.
예를 들어, 제1 프레임(1F)에서, 제1 프레임(1F)의 시작시 수직 개시 신호(STV)가 게이트 구동부(130)에 제공되고, 수직 개시 신호(STV)에 의해 게이트 구동부(130)가 활성화된다.
수직 개시 신호(STV)의 인가 시점부터 1/8 프레임((1/8)F)이 경과한 후에 제1 내지 제5 감지 신호들(S1~S5)이 제1 내지 제5 스위치들(SW1~SW5)을 통해 순차적으로 아날로그-디지털 변환부(ADC)에 제공될 수 있다.
1/8 프레임((1/8)F)은 표시 장치(100)의 구동이 안정화되기 위한 기간으로 정의될 수 있다. 예를 들어, 1/8 프레임((1/8)F)은 게이트 구동부(130) 및 데이터 구동부(140)가 게이트 및 데이터 제어 신호들(GCS,DCS) 및 제1 및 제2 전원 전압들(V1,V2)을 제공받아 화소들(PX11~PXmn)의 구동을 시작하는 시점일 수 있다.
아날로그-디지털 변환부(ADC)는 제1 내지 제5 감지 신호들(S1~S5)을 디지털 신호로 변환하여 감지 데이터들(SDATA)로서 출력한다.
감지 데이터들(SDATA)이 제1 프레임(1F)에서 제1 저장부(1224)에 저장된 후, 22k-1 프레임마다 업데이트되어 제1 저장부(1224)에 저장될 수 있다. 즉, 기존의 감지 데이터들(SDATA)이 삭제되고 새로운 감지데이터들(SDATA)이 제1 저장부(1224)에 저장될 수 있다.
구체적으로, 제1 내지 제5 스위치들(SW1~SW5)은 제1 프레임(1F)에서 턴 온 된후, 22k-1 프레임마다 반복적으로 턴온 된다. 예를 들어, 도 6에 도시된 바와 같이, 제1 내지 제5 스위치들(SW1~SW5)은 제1 프레임(1F)에서 순차적으로 턴 온 되고, 이후 제8 프레임(8F)에서 순차적으로 턴 온 되고, 제32 프레임(32F)에서 순차적으로 턴 온될 수 있다.
도시되지 않았으나, 이후, 제1 내지 제5 스위치들(SW1~SW5)은 22k-1 프레임마다 반복적으로 턴 온되므로, 128 프레임 및 512 프레임에서 순차적으로 턴 온될 수 있다. 또한, 도시하지 않았으나, 다른 프레임들에서 제1 내지 제5 스위치 제어 신호들(SWC1~SWC5)은 비활성화(예를 들어, 로우 레벨)되고, 제1 내지 제5 스위치들(SW1~SW5)은 턴 오프 된다.
이러한 경우, 제1 내지 제5 감지 신호들(S1~S5)은 제1 프레임(1F)에서 아날로그-디지털 변환부(ADC)에 제공된 후, 22k-1 프레임마다 제1 내지 제5 스위치들(SW1~SW5)을 통해 아날로그-디지털 변환부(ADC)로 제공된다. 따라서, 아날로그-디지털 변환부(ADC)에서 출력되는 제1 내지 제5 감지 데이터들(SDATA)은 제1 프레임(1F) 이후, 22k-1 프레임마다 제1 저장부(1224)에 업데이트되어 저장될 수 있다.
도 7은 도 4에 도시된 제2 저장부 및 도 1에 도시된 에러 표시부를 도시한 도면이다.
도 7을 참조하면, 제2 저장부(1225)는 타이밍 컨트롤러(121)로부터 에러 데이터들(EDATA)을 제공받아 저장한다.
제1 및 제4 감지 데이터들(SDATA)은 에러 상태이고 제2, 제3, 및 제5 감지 데이터들(SDATA)은 정상 상태일 수 있다. 즉, 인쇄 회로 기판(PCB)의 온도 및 전원 생성부(122)의 온도는 정상 레벨을 벗어난 상태일 수 있다.
이러한 경우, 타이밍 컨트롤러(121)는 제1 및 제4 감지 데이터들(SDATA)에 대응하는 에러 데이터들(EDATA)을 1로 설정하고 제2, 제3, 및 제5 감지 데이터들(SDATA)에 대응하는 에러 데이터들(EDATA)을 0을 설정할 수 있다. 에러 데이터들(EDATA)은 각각 대응하는 제2 저장부(1225)의 비트들에 저장될 수 있다.
예를 들어, 제1 및 제4 감지 데이터들(SDATA)에 대응하는 에러 데이터들(EDATA)은 제2 저장부(1225)의 첫 번째 및 네 번째 비트들에 저장될 수 있다. 또한, 제2, 제3, 및 제5 감지 데이터들(SDATA)에 대응하는 에러 데이터들(EDATA)은 제2 저장부(1225)의 두 번째, 세 번째, 및 다섯 번째 비트들에 저장될 수 있다.
에러 표시부(150)는 제2 저장부(1225)에 저장된 에러 데이터들(EDATA)을 리드(read)한다. 에러 표시부(150)는 에러 데이터들(EDATA)을 이용하여 에러 데이터들(EDATA)의 상태를 표시한다.
인쇄 회로 기판(PCB)의 온도 및 전원 생성부(122)의 온도는 에러 상태로 표시된다. 더미 게이트 신호(S5) 및 전원 생성부(122)의 출력단의 전압 및 전류는 정상 상태로 표시된다.
결과적으로, 본 발명의 실시 예에 따른 표시 장치(100)는 표시 장치(100)의 불량 상태를 저장하여 표시할 수 있으므로, 사용자는 에러 표시부(150)를 확인하여 표시 장치(100)의 에러 여부를 확인할 수 있다.
이상 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시 예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시 장치 110: 표시 패널
120: 구동 회로부 130: 게이트 구동부
140: 데이터 구동부 150: 에러 표시부
121: 타이밍 컨트롤러 122: 전원 생성부
123: 제1 감지부 124: 전압-전류 측정부
1221: 전원 조절부 1222: 제2 감지부
1223: 신호 처리부 1224: 제1 저장부
1225: 제2 저장부 SWM: 스위치부
SW1~SW5: 제1 내지 제5 스위치 ADC: 아날로그-디지털 변환부

Claims (20)

  1. 게이트 신호들에 응답하여 데이터 전압들을 제공받는 복수의 화소들;
    전원 전압 및 제어 신호를 생성하는 구동 회로부;
    상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 게이트 신호들 및 더미 게이트 신호를 생성하고, 상기 더미 게이트 신호를 상기 구동 회로부에 제공하는 게이트 구동부; 및
    상기 전원 전압에 의해 구동되고, 상기 제어 신호에 응답하여 상기 데이터 전압들을 생성하는 데이터 구동부를 포함하고,
    상기 구동 회로부는 상기 구동 회로부의 온도 및 상기 전원 전압을 출력하는 상기 구동 회로부의 출력단의 전압 및 전류를 측정하고, 상기 측정된 온도, 전압, 및 전류와 상기 더미 게이트 신호는 소정의 순서대로 상기 구동 회로부에 저장되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 구동 회로부는,
    상기 제어 신호를 생성하는 타이밍 컨트롤러;
    상기 전원 전압을 생성하고, 상기 더미 게이트 신호를 제공받는 전원 생성부;
    상기 타이밍 컨트롤러 및 상기 전원 생성부가 실장되는 인쇄 회로 기판;
    상기 인쇄 회로 기판의 온도를 감지하여 제1 감지 신호로서 상기 전원 생성부에 제공하는 제1 감지부; 및
    상기 전원 전압을 출력하는 상기 전원 생성부의 출력단의 전압 및 전류를 측정하여 제2 감지 신호 및 제3 감지 신호로서 상기 전원 생성부에 제공하는 전압-전류 측정부를 포함하고,
    상기 전원 생성부는 상기 제1 내지 제3 감지 신호들을 저장하고, 상기 전원 생성부의 온도를 감지하여 제4 감지 신호로서 저장하고, 상기 더미 게이트 신호를 제5 감지 신호로서 저장하는 표시 장치.
  3. 제 2 항에 있어서,
    상기 제1 내지 제5 감지 신호들은 상기 게이트 구동부가 활성화된 시점부터 소정의 시간이 경과된 후 순차적으로 상기 전원 생성부에 저장되는 표시 장치.
  4. 제 2 항에 있어서,
    상기 전원 생성부는,
    상기 전원 전압을 생성하는 전원 조절부;
    상기 전원 생성부의 온도를 감지하여 상기 제4 감지 신호로서 출력하는 제2 감지부;
    상기 제1 내지 제5 감지 신호들을 제공받아 디지털 신호인 제1 내지 제5 감지 데이터들로 변환하여 출력하는 신호 처리부; 및
    상기 제1 내지 제5 감지 데이터들을 저장하는 제1 저장부를 포함하고,
    상기 제1 내지 제5 감지 신호들은 상기 게이트 구동부가 활성화된 시점부터 소정의 시간이 경과된 후 순차적으로 상기 신호 처리부에 제공되는 표시 장치.
  5. 제 4 항에 있어서,
    상기 신호 처리부는 제1 프레임에서 상기 제1 내지 제5 감지 신호들을 제공받은 후, 상기 제1 내지 제5 감지 신호들을 22k-1 프레임마다 제공받아 디지털 신호로 변환하고, 상기 k는 1보다 큰 자연수인 표시 장치.
  6. 제 5 항에 있어서,
    상기 감지 데이터들은 상기 제1 프레임에서 상기 제1 저장부에 저장된 후, 상기 22k-1 프레임마다 업 데이트되어 상기 제1 저장부에 저장되는 표시 장치.
  7. 제 4 항에 있어서,
    상기 제1 저장부는 상기 제1 내지 제5 감지 데이터들을 저장하는 레지스터를 포함하는 표시 장치.
  8. 제 4 항에 있어서,
    상기 타이밍 컨트롤러는 상기 제1 내지 제5 감지 데이터들을 제공받고, 상기 제1 내지 제5 감지 데이터들을 각각 대응하는 제1 내지 제5 기준값들과 비교하고, 상기 제1 내지 제5 감지 데이터들이 각각 상기 대응하는 제1 내지 제5 기준값들과 다를 경우, 상기 제1 내지 제5 감지 데이터들을 에러 상태로 판단하는 표시 장치.
  9. 제 8 항에 있어서,
    상기 제1 기준값은 상기 인쇄 회로 기판의 소자들이 정상적으로 동작되기 위한 온도에 대응하는 값으로 설정되고, 상기 제2 기준값은 상기 전원 생성부의 상기 출력단의 상기 전압의 정상적인 레벨에 대응하는 값으로 설정되고, 상기 제3 기준값은 상기 전원 생성부의 상기 출력단의 상기 전류의 정상적인 레벨에 대응하는 값으로 설정되고, 상기 제4 기준값은 상기 전원 생성부가 정상적으로 동작되기 위한 온도에 대응하는 값으로 설정되고, 상기 제5 기준값은 정상적인 더미 게이트 신호의 레벨에 대응하는 값으로 설정되는 표시 장치.
  10. 제 8 항에 있어서,
    상기 전원 조절부는 상기 제1, 제4, 및 제5 감지 데이터들이 에러 상태일 경우, 상기 타이밍 컨트롤러의 제어에 의해 오프되는 표시 장치.
  11. 제 8 항에 있어서,
    상기 전원 조절부는 상기 제2 및 제3 감지 데이터들이 에러 상태일 경우, 상기 타이밍 컨트롤러의 제어에 의해 상기 전원 조절부에서 출력되는 상기 전압 및 상기 전류의 레벨을 정상 전압 레벨 및 정상 전류 레벨로 조절하는 표시 장치.
  12. 제 8 항에 있어서,
    상기 전원 생성부는 상기 타이밍 컨트롤러로부터 상기 제1 내지 제5 감지 데이터들의 에러 상태를 나타내는 에러 데이터들을 제공받아 저장하는 제2 저장부를 더 포함하는 표시 장치.
  13. 제 12 항에 있어서,
    상기 제2 저장부는 상기 에러 데이터들을 저장하는 이이피롬을 포함하는 표시 장치.
  14. 제 12 항에 있어서,
    상기 제2 저장부로부터 상기 에러 데이터들을 리드하여 상기 인쇄 회로 기판의 상기 온도, 상기 전원 생성부의 상기 출력단의 상기 전압 및 상기 전류, 상기 전원 생성부의 상기 온도, 및 상기 더미 게이트 신호 각각의 정상 또는 에러 상태를 표시하는 에러 표시부를 더 포함하는 표시 장치.
  15. 제 4 항에 있어서,
    상기 신호 처리부는,
    상기 제1 내지 제5 감지 신호들을 수신하고, 상기 타이밍 컨트롤러의 제어에 의해 상기 제1 내지 제5 감지 신호들을 순차적으로 출력하는 스위치부; 및
    상기 스위치부로부터 상기 제1 내지 제5 감지 신호들을 제공받아 상기 제1 내지 제5 감지 데이터들로 변환하여 출력하는 아날로그-디지털 변환부를 포함하는 표시 장치.
  16. 제 15 항에 있어서,
    상기 스위치부는 상기 제1 내지 제5 감지 신호들에 각각 대응하는 제1 내지 제5 스위치들을 포함하고,
    상기 제1 내지 제5 스위치들은 상기 제1 내지 제5 감지 신호들을 수신하고, 상기 타이밍 컨트롤러의 제어에 의해 순차적으로 턴 온 되어 상기 제1 내지 제5 감지 신호들을 상기 아날로그-디지털 변환부에 제공하는 표시 장치.
  17. 제 16 항에 있어서,
    상기 제1 내지 제5 스위치들의 턴 온 구간들은 서로 오버랩되지 않는 표시 장치.
  18. 제 16 항에 있어서,
    상기 제어 신호는 상기 게이트 구동부를 활성화시키는 수직 개시 신호를 포함하고,
    상기 수직 개시 신호가 상기 게이트 구동부에 인가되고 소정의 시간이 경과된 후 상기 제1 내지 제5 스위치들은 순차적으로 턴 온되는 표시 장치.
  19. 제 18 항에 있어서,
    프레임의 시작시 상기 수직 개시 신호가 상기 게이트 구동부에 인가되고, 상기 수직 개시 신호의 인가 시점부터 1/8 프레임 경과 후 상기 제1 내지 제5 스위치들은 순차적으로 턴 온 되는 표시 장치.
  20. 제 16 항에 있어서,
    상기 제1 내지 제5 스위치들은 제1 프레임에서 턴 온된 후, 22k-1 프레임마다 반복적으로 턴 온 되고, 상기 k는 1보다 큰 자연수인 표시 장치.
KR1020140138449A 2014-10-14 2014-10-14 표시 장치 KR102256565B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140138449A KR102256565B1 (ko) 2014-10-14 2014-10-14 표시 장치
US14/683,732 US9870743B2 (en) 2014-10-14 2015-04-10 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140138449A KR102256565B1 (ko) 2014-10-14 2014-10-14 표시 장치

Publications (2)

Publication Number Publication Date
KR20160044147A KR20160044147A (ko) 2016-04-25
KR102256565B1 true KR102256565B1 (ko) 2021-05-27

Family

ID=55655850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140138449A KR102256565B1 (ko) 2014-10-14 2014-10-14 표시 장치

Country Status (2)

Country Link
US (1) US9870743B2 (ko)
KR (1) KR102256565B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102431363B1 (ko) * 2015-06-30 2022-08-09 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102581299B1 (ko) * 2016-08-30 2023-09-25 엘지디스플레이 주식회사 표시장치 및 파워 모니터링 회로
KR102564840B1 (ko) * 2016-09-30 2023-08-08 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법
CN109307587B (zh) 2017-07-26 2020-01-31 京东方科技集团股份有限公司 显示面板检测方法、装置及系统
CN108877641B (zh) * 2018-09-28 2022-05-20 京东方科技集团股份有限公司 一种显示面板的驱动方法和计算机可读存储介质
CN111816107B (zh) * 2019-04-11 2021-12-28 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其方法、显示装置
CN110796404A (zh) * 2019-09-18 2020-02-14 佛山职业技术学院 一种基于多媒体信息的快递派送系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8264448B2 (en) 2007-09-21 2012-09-11 Point Somee Limited Liability Company Regulation of wavelength shift and perceived color of solid state lighting with temperature variation
CN104064155A (zh) 2014-06-09 2014-09-24 京东方科技集团股份有限公司 一种显示面板的驱动装置及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07295518A (ja) 1994-04-21 1995-11-10 Casio Comput Co Ltd カラー液晶表示装置
JPH07295517A (ja) 1994-04-21 1995-11-10 Casio Comput Co Ltd カラー液晶表示装置
KR100521491B1 (ko) 2003-10-09 2005-10-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 전원 제어 장치 및 그 방법
KR100529105B1 (ko) 2003-11-26 2005-11-15 삼성에스디아이 주식회사 플라즈마 표시 패널 및 그의 구동방법
KR20070082232A (ko) * 2006-02-15 2007-08-21 삼성전자주식회사 액정 표시 장치
KR20080011896A (ko) * 2006-08-01 2008-02-11 삼성전자주식회사 게이트 온 전압 발생회로와 게이트 오프 전압 발생회로 및이들을 갖는 액정표시장치
KR20080039719A (ko) 2006-11-01 2008-05-07 엘지디스플레이 주식회사 액정표시장치
KR100748333B1 (ko) * 2006-11-30 2007-08-09 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동장치 및 그 구동방법
JP4428381B2 (ja) * 2006-12-19 2010-03-10 ソニー株式会社 表示装置及び電子機器
KR20080066283A (ko) 2007-01-11 2008-07-16 삼성전자주식회사 액정표시장치
KR20100005558A (ko) * 2008-07-07 2010-01-15 엘지디스플레이 주식회사 액정표시장치의 온도보상 회로
KR101542506B1 (ko) * 2009-03-02 2015-08-06 삼성디스플레이 주식회사 액정 표시 장치
KR101752834B1 (ko) * 2009-12-29 2017-07-03 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치
US8767357B2 (en) 2012-06-14 2014-07-01 Analog Devices, Inc. Overvoltage protection system for power system with multiple parallel-connected switching power supplies
CN102751856B (zh) 2012-07-19 2015-04-08 成都芯源系统有限公司 具有过流保护功能的多相开关变换器及其控制方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8264448B2 (en) 2007-09-21 2012-09-11 Point Somee Limited Liability Company Regulation of wavelength shift and perceived color of solid state lighting with temperature variation
CN104064155A (zh) 2014-06-09 2014-09-24 京东方科技集团股份有限公司 一种显示面板的驱动装置及显示装置

Also Published As

Publication number Publication date
US9870743B2 (en) 2018-01-16
KR20160044147A (ko) 2016-04-25
US20160104407A1 (en) 2016-04-14

Similar Documents

Publication Publication Date Title
KR102256565B1 (ko) 표시 장치
CN109509415B (zh) 包括电平位移器的显示装置
CN114464118B (zh) 显示面板及测试该显示面板的方法
US10197838B2 (en) Temperature compensation power circuit for display device
TWI608388B (zh) 顯示裝置及其驅動方法與驅動電路
US9390680B2 (en) Liquid crystal display device
US9595219B2 (en) Scan driver and display device using the same
US9330631B2 (en) Display apparatus
US10860134B2 (en) Display device
US10290246B2 (en) Display apparatus and driving method thereof
KR102264655B1 (ko) 표시 장치
CN105632390B (zh) 显示装置
US9842560B2 (en) Source driver and display device including the same
US9734752B2 (en) Display device and source driver to automatically block data voltage output to dummy lines
US10777108B2 (en) Display device and method of driving the same
JP2008122965A (ja) 液晶表示装置及びその製造方法
US9646561B2 (en) Testable data driver and display device including the same
KR20070028727A (ko) 표시 장치 및 이의 구동 장치
KR101900694B1 (ko) 액정표시장치
KR20160027523A (ko) 표시장치
KR102291350B1 (ko) 소스 드라이버 회로 장치 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant