KR101552984B1 - 액정 표시 장치의 구동 장치 - Google Patents

액정 표시 장치의 구동 장치 Download PDF

Info

Publication number
KR101552984B1
KR101552984B1 KR1020080111412A KR20080111412A KR101552984B1 KR 101552984 B1 KR101552984 B1 KR 101552984B1 KR 1020080111412 A KR1020080111412 A KR 1020080111412A KR 20080111412 A KR20080111412 A KR 20080111412A KR 101552984 B1 KR101552984 B1 KR 101552984B1
Authority
KR
South Korea
Prior art keywords
pattern
dithering
image
unit
signal
Prior art date
Application number
KR1020080111412A
Other languages
English (en)
Other versions
KR20090049027A (ko
Inventor
김화영
이상훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20090049027A publication Critical patent/KR20090049027A/ko
Application granted granted Critical
Publication of KR101552984B1 publication Critical patent/KR101552984B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • G09G3/2055Display of intermediate tones using dithering with use of a spatial dither pattern the pattern being varied in time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals

Abstract

본 발명은 입력되는 영상 데이터의 패턴에 따라 디더링 패턴을 변환하여 화질을 향상시킬 수 있는 액정 표시 장치의 구동 장치에 관한 것으로, 미리 저장된 다수의 영상 패턴과, 외부로부터 입력된 영상 데이터의 패턴을 비교하여, 영상 데이터 패턴에 대응하는 저장 영상 패턴을 지시하는 패턴 분석신호를 출력하고, 패턴 분석 신호에 따라 미리 설정된 인버젼 모드 신호를 출력하는 영상 분석부와; 다수의 저장 영상 패턴에 각각 대응하는 다수의 디더링 패턴 세트가 미리 저장되고, 영상 분석부로부터의 패턴 분석신호에 따라 다수의 디더링 패턴 세트 중 하나의 디더링 세트를 선택하고, 선택된 디더링 패턴에 근거하여 영상 데이터를 디더링하고, 디더링된 영상 데이터를 출력하는 디더링부와; 디더링부로부터의 디더링된 영상 데이터를, 영상 분석부로부터의 인버젼 모드 신호에 따라 정극성 또는 부극성을 갖는 영상 신호로 변환하여, 액정 표시 장치의 데이터 라인으로 공급하는 데이터 드라이버를 구비하고, 영상 분석부에 저장된 다수의 저장 영상 패턴은, 도트 패턴, 수평 라인 패턴, 수직 2도트 패턴, 수직 라인 패턴, 수평 2도트 패턴 중 적어도 2개를 포함한다.
프레임 레이트 컨트롤(FRC) 디더링, 영상 패턴, 영상 분석

Description

액정 표시 장치의 구동 장치{APPARATUS FOR DRIVING LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시장치에 관한 것으로, 특히 입력되는 영상 데이터의 특성에 따라 프레임 레이트 컨트롤 패턴을 변환하여 화질을 향상시킬 수 있는 액정 표시 장치의 구동 장치에 관한 것이다.
최근, 평판 표시장치(Flat Panel Display)로는 액정 표시 장치(Liquid Crystal Display), 전계 방출 표시 장치(Field Emission Display), 플라즈마 표시 패널(Plasma Display Panel) 및 발광 표시 장치(Light Emitting Display) 등이 대두되고 있다.
이 중, 액정 표시 장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 영상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 복수의 화소를 가지는 액정 패널과, 액정 패널에 광을 조사하는 백 라이트 유닛 및 화소를 구동하기 위한 구동 회로를 구비한다.
액정 패널에는 복수의 게이트 및 데이터 라인이 교차하게 배열되고, 게이트 라인 및 데이터 라인들이 수직 교차하여 정의되는 영역에 화소가 위치하게 된다. 이러한, 복수의 화소 각각에는 전계를 인가하기 위한 화소 전극과 공통전극이 형성된다. 여기서, 각각의 화소 전극은 스위칭 소자인 박막 트랜지스터(TFT; Thin Film Transistor)와 접속되고, TFT는 각 게이트 라인의 스캔펄스에 의해 턴-온되어, 각 데이터 라인으로부터의 데이터 신호가 화소 전극에 충전되도록 한다.
구동 회로는 복수의 게이트 라인을 구동하기 위한 게이트 드라이버, 복수의 데이터 라인을 구동하기 위한 데이터 드라이버, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 제어 신호를 공급하는 타이밍 컨트롤러 및 액정 패널 및 각 드라이버 등의 구동에 필요한 구동 전압을 공급하는 전원 공급부 등을 구비한다.
이러한 구성을 갖는 액정 표시 장치는 표시되는 영상의 계조를 증가시키기 위하여 프레임 레이트 제어(FRC; Frame Rate Control)를 이용한 디더(Dither) 방법(이하; FRC 디더방법)을 사용하고 있다. FRC 디더링 방법은 화면상의 화소를 일정한 크기의 디더 블록으로 분할하여 블록 내의 화소 밝기를 조절하고, 그 블록 내의 화소 밝기를 프레임마다 다르게 함으로써 정해진 계조의 수 보다 더욱 많은 계조를 표시할 수 있게 한다. 예를 들면, 한 화소가 R,G,B 데이터의 조합으로 18비트의 컬러를 표시할 수 있는 액정 표시장치에서 FRC 디더링 방법을 이용하는 경우, 8비트씩의 R,G,B 데이터 조합으로 24비트의 컬러를 표시하는 것과 같은 유사한 효과를 얻을 수 있게 된다. 즉, FRC 디더링 방법을 이용한 액정 표시 장치는 18비트의 R, G, B 데이터를 입력하여 24비트의 R,G,B 데이터에 대응하는 계조 수를 표시할 수 있게 된다.
하지만, 종래의 FRC 디더링 방법은 액정 표시 장치의 인버젼 구동방식이나 표시되는 영상의 특징들과는 무관하게 동일한 방법으로 사용되기 때문에 화질이 저하되는 문제가 발생한다. 다시 말하여, 도트 인버젼 방식으로 구동되는 액정 표시장치가 수평 또는 수직으로 일정한 패턴을 갖는 영상을 표시하는 경우, 특정 위치의 화소들이 반짝이게 보이는 등의 플리커(Flicker)가 발생하게 된다. 이와 같이, 종래의 FRC 디더링 방법은 인버젼 구동방식이나 영상의 특징들과 무관하게 동일한 방법으로 사용되기 때문에 도트 패턴, 수평/수직 줄무늬 패턴 등과 같은 특정 패턴에서 플리커(Flicker), 노이즈(Noise), 다크 바(Dark Bar) 등이 발생되어 화질이 저하는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 입력되는 영상 데이터의 특성에 따라 FRC 패턴을 변환하여 화질을 향상시킬 수 있는 액정 표시 장치의 구동 장치를 제공하는 것이다.
본 발명의 실시 예에 따른 액정 표시 장치의 구동 장치는 미리 저장된 다수의 저장 영상 패턴과, 외부로부터 입력된 영상 데이터의 패턴을 비교하여, 상기 영상 데이터의 패턴에 대응하는 저장 영상 패턴을 지시하는 패턴 분석신호를 출력하고, 상기 패턴 분석신호에 따라 미리 설정된 인버젼 모드 신호를 출력하는 영상 분석부와; 상기 다수의 저장 영상 패턴에 각각 대응하여 최적화된 다수의 디더링 패턴 세트가 미리 저장되고, 상기 영상 분석부로부터의 상기 패턴 분석신호에 따라 상기 다수의 디더링 패턴 세트 중 적합한 하나의 디더링 패턴 세트를 선택하고, 선택된 디더링 패턴 세트에 근거하여 상기 영상 분석부로부터의 영상 데이터를 디더링하고, 디더링된 영상 데이터를 출력하는 디더링부와; 상기 디더링부로부터의 상기 디더링된 영상 데이터를, 상기 영상 분석부로부터의 상기 인버젼 모드 신호에 따라 정극성 또는 부극성을 갖는 영상 신호로 변환하여, 상기 정극성 또는 부극성을 갖는 영상 신호를 액정 표시 장치의 데이터 라인으로 공급하는 데이터 드라이버를 구비하고, 상기 영상 분석부에 저장된 상기 다수의 저장 영상 패턴은, 도트 패턴, 수평 라인 패턴, 수직 2도트 패턴, 수직 라인 패턴, 수평 2도트 패턴 중 적어도 2개를 포함한다.
삭제
상기 패턴 분석신호가 상기 수직 2도트 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수평 2도트 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 디더링 비트가 "1"이고 수직 방향으로 인접한 2개의 화소와, 상기 디더링 비트가 "0"이고 수직 방향으로 인접한 2개의 화소가, 수평 방향으로 반복하는 제1 디더링 패턴을 포함하는 디더링 패턴 세트를 선택한다.
상기 패턴 분석신호가 상기 수평 2도트 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수직 2도트 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 상기 디더링 비트가 "1"이고 수평 방향으로 인접한 2개의 화소와, 상기 디더링 비트가 "0"이고 수평 방향으로 인접한 2개의 화소가, 수직 방향으로 반복하는 제2 디더링 패턴을 포함하는 디더링 패턴 세트를 선택한다.
상기 패턴 분석신호가 상기 수평 라인 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수직 인버젼 신호 또는 스퀘어 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 상기 제1 디더링 패턴 및 제2 디더링 패턴을 포함하는 디더링 패턴 세트를 선택한다.
상기 영상 분석부는 상기 영상 데이터의 패턴을 상기 다수의 저장 영상 패턴과 순차적으로 비교하여 각 동기 신호를 생성하고, 상기 동기 신호를 카운팅하여 카운트된 수가 가장 큰 저장 영상 패턴을 지시하는 상기 패턴 분석 신호를 출력한다.
본 발명의 구동 장치는 상기 영상 분석부 및 디더링부 사이에 접속되어, 상기 영상 분석부로부터의 영상 데이터를 비트수를 증가시켜서 상기 디더링부로 출력하는 비트 변환부를 추가로 구비한다.
상기 디더링부는 외부 동기 신호를 이용하여 프레임 수를 카운팅하여 프레임 수 정보를 출력하는 프레임 판단부와; 상기 외부 동기 신호를 이용하여 상기 비트 변환부로부터의 영상 데이터의 화소 위치를 판단하여 상기 영상 데이터의 화소 위치 정보를 출력하는 화소 위치 판단부와; 상기 다수의 디더링 패턴 세트를 저장한 메모리와; 상기 영상 분석 신호에 응답하여 상기 다수의 디더링 패턴 세트 중 하나의 디더링 패턴 세트를 선택하고, 상기 비트 변환부로부터의 영상 데이터에서 분리된 하위 비트에 대응하는 계조값과, 상기 프레임 수 정보 및 상기 화소 위치 정보에 응답하여, 상기 선택된 디더링 패턴 세트에서 해당 디더링 비트를 선택하여 출력하는 선택부와; 상기 비트 변환부로부터의 영상 데이터에서 분리된 상위 비트에 상기 선택된 디더링 비트를 가산하여 출력하는 가산기를 구비한다.
삭제
삭제
삭제
삭제
삭제
본 발명의 실시 예에 따른 액정 표시 장치의 구동 장치는 다음과 같은 효과가 있다.
본 발명에 따른 액정 표시 장치의 구동 장치는 입력되는 영상 데이터의 패턴을 분석하고, 분석된 영상 패턴, 또는 분석된 영상 패턴 및 인버젼 모드에 따라 최적화된 다수의 FRC 디더링 패턴 세트 중 하나의 세트를 선택하여 FRC 디더링 방법을 수행한다. 따라서, 본 발명은 특정 입력 영상 패턴과 FRC 디더링 패턴과의 간섭을 방지함으로써 화질을 향상시킬 수 있다.
이하, 본 발명의 실시 예에 따른 액정 표시 장치의 구동 장치 및 방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 액정 표시 장치의 구동 장치를 개략적으로 나타낸 구성도이다.
도 1에 도시된 액정 표시 장치는 복수의 화소를 구비하여 형성된 액정 패널(2), 외부로부터 입력된 영상 데이터(RGB)의 패턴을 분석하고 분석 결과에 따라 인버젼 모드 신호(nPol)와 패턴 분석 신호(Ps)를 출력하는 영상 분석부(10), 상기 인버젼 모드 신호(nPol)에 따라 복수의 데이터 라인(DL1 내지 DLm)을 구동하는 데이터 드라이버(4), 복수의 게이트 라인(GL1 내지 GLn)을 구동하는 게이트 드라이버(6), 상기 패턴 분석 신호(Ps)에 따라 상기 영상 데이터(RGB)를 FRC 디더링 처리 하는 FRC 디더링부(12), 및 상기 FRC 디더링부(12)로부터의 데이터(Ro,Go,Bo)를 정렬하여 상기 데이터 드라이버(4)에 공급함과 아울러 게이트 및 데이터 제어신호(GCS,DCS)를 생성하여 데이터 드라이버(4)와 게이트 드라이버(6)를 제어하는 타이밍 컨트롤러(8)를 구비한다. 여기서, FRC 디더링부(12)는 타이밍 컨트롤러(8)에 내장될 수 있다.
액정 패널(2)은 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터 라인(DL1 내지 DLm)에 의해 정의되는 각 화소 영역에 형성된 박막 트랜지스터(TFT; Thin Film Transistor) 및 TFT와 접속된 액정 커패시터(Clc)를 구비한다. 액정 커패시터(Clc)는 TFT와 접속된 화소 전극, 화소 전극과 액정을 사이에 두고 대면하는 공통 전극으로 구성된다. TFT는 각각의 게이트 라인(GL1 내지 GLn)으로부터의 스캔 펄스 즉, 게이트 온 신호에 응답하여 각각의 데이터 라인(DL1 내지 DLm)으로부터의 데이터 신호를 화소 전극에 공급한다. 액정 커패시터(Clc)는 화소 전극에 공급된 데이터 신호와 공통 전극에 공급된 공통 전압의 차전압을 충전하고, 그 차전압에 따라 액정 분자들의 배열을 가변시켜 광투과율을 조절함으로써 계조를 구현한다. 그리고 액정 커패시터(Clc)에는 스토리지 커패시터(Cst)가 병렬로 접속되어 액정 커패시터(Clc)에 충전된 전압이 다음 데이터 신호가 공급될 때까지 유지되게 한다. 스토리지 커패시터(Cst)는 화소 전극이 이전 게이트 라인과 절연막을 사이에 두고 중첩되어 형성되거나, 화소 전극이 스토리지 라인과 절연막을 사이에 두고 중첩되어 형성된다.
데이터 드라이버(4)는 타이밍 컨트롤러(8)로부터의 데이터 제어 신호(DCS)와 영상 분석부(10)로부터의 인버젼 모드 신호(nPol)에 따라, 디지털 데이터(Data)를 아날로그 데이터 전압 즉, 영상 신호로 변환한다. 그리고, 각 게이트 라인(GL1 내지 GLn)에 스캔 펄스가 공급되는 1수평 주기마다 1수평 라인분의 영상 신호를 각 데이터 라인(DL1 내지 DLm)으로 공급한다. 즉, 데이터 드라이버(4)는 데이터(Data)의 계조값과 인버젼 모드 신호(nPol)에 따라 소정 레벨을 가지는 정극성 또는 부극성의 감마 전압을 선택하고 선택된 감마 전압을 영상 신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다.
게이트 드라이버(6)는 타이밍 컨트롤러(8)로부터의 게이트 제어 신호(GCS)에 응답하여 스캔 펄스 예를 들어, 게이트 온 전압을 순차적으로 발생하여 각 게이트 라인(GL1 내지 GLn)으로 순차 공급한다.
영상 분석부(10)는 외부로부터의 동기신호들(DCLK,DE,Hsync,Vsync)을 이용하여 입력된 영상 데이터(RGB)의 패턴을 분석하고 분석 결과에 따라 인버젼 모드 신호(nPol)와 패턴 분석 신호(Ps)를 출력한다. 다시 말하여, 영상 분석부(10)는 외부로부터의 동기 신호들(DCLK,DE,Hsync,Vsync)에 따라 입력된 영상 데이터(RGB)의 패턴을 적어도 한 프레임 단위로 분석한다. 예를 들면, 영상 분석부(10)는 수평 라인 단위 또는 프레임 단위로 입력되는 영상의 패턴이 수직, 수평, 1 도트, 수직 2 도트, 또는 수평 2 도트 등의 패턴 중 어느 패턴과 더 유사한지를 분석하여 패턴 분석 신호(Ps)를 FRC 디더링부(12)로 출력한다. 또한, 영상 분석부(10)는 분석된 영상의 패턴 즉, 패턴 분석 신호(Ps)에 따라 수직, 수평, 1 도트, 수직 2 도트, 수평 2 도트 또는 스퀘어(square) 등의 인버젼 방식을 설정하는 인버젼 모드신 호(nPol)를 생성하여 데이터 드라이버(4)로 공급한다. 한편, 영상 분석부(10)는 패턴 분석 신호(Ps)와 함게 인버젼 모드 신호(nPol)를 FRC 디더링부(12)로 공급할 수도 있다.
FRC 디더링부(12)는 영상 분석부(10)로부터의 패턴 분석 신호(Ps)에 따라 입력되는 영상 데이터(RGB)를 FRC 디더링 처리하여 디더링된 데이터(Ro,Go,Bo)를 생성한다. 구체적으로, FRC 디더링부(12)는 패턴 분석 신호(Ps)에 따라 화질의 불량을 최소화할 수 있도록 다수의 FRC 디더링 패턴 세트 중에서 하나의 세트를 선택한다. 다시 말하여, FRC 디더링부(12)는 패턴 분석 신호(Ps)에 따라, 특정의 영상 패턴과 특정의 FRC 디더링 패턴의 간섭을 방지할 수 있도록, 다수의 FRC 디더링 패턴 중 적합한 하나의 FRC 디더링 패턴 세트를 선택한다. 특정의 영상 패턴과 특정의 FRC 디더링 패턴이 간섭하는 경우, 특정의 영상 패턴에 대응하는 화소 영역에서 정극성 또는 부극성의 화소 수가 상대적으로 증가함으로써, 화질 저하가 발생된다. 이를 방지하기 위하여, FRC 디더링부(12)는 해당 화소 영역에서 정극성 및 부극성 화소수가 서로 유사하도록, 영상 분석부(10)에서 분석된 영상 패턴에 최적화된 FRC 디더링 패턴 세트를 선택한다. 그리고, FRC 디더링부(12)는 입력되는 영상 데이터(RGB)의 일부 하위 비트들을 FRC 디더링 방법, 즉 선택된 FRC 디더링 패턴을 이용하여 공간 및 시간적으로 분산시켜서 영상 데이터(RGB)의 휘도를 미세하게 조정한다. 즉, FRC 디더링부(12)는 영상 데이터(RGB)의 일부 하위 비트들을 선택된 FRC 디더링 패턴 세트를 이용하여 공간 및 시간적으로 분산되도록 변환한다. 이에 따라, FRC 디더링부(12)는 특정 영상 패턴과 특정 FRC 디더링 패턴의 간섭을 방지하여 화질 저하를 최소화할 수 있다..
타이밍 컨트롤러(8)는 FRC 디더링부(12)로부터의 데이터(Ro,Go,Bo)를 액정 패널(2)의 구동에 알맞도록 정렬하여 데이터 드라이버(4)에 공급한다. 또한, 외부로부터의 동기 신호들(DCLK,DE,Hsync,Vsync)을 이용하여 게이트 제어 신호(GCS)와 데이터 제어 신호(DCS)를 생성하고 데이터 드라이버(4)와 게이트 드라이버(6)를 각각 제어한다.
도 2는 도 1에 도시된 영상 분석부와 FRC 디더링부를 나타낸 구성도이다. 그리고, 도 3은 도 2의 영상 분석부에서 분석되는 패턴들을 나타낸 도면이다.
도 2에 도시된 영상 분석부(10)는 외부로부터 입력된 동기신호들(DCLK,DE,Hsync,Vsync)에 따라 적어도 한 프레임 단위로 영상 데이터(RGB)의 패턴을 분석하고 분석된 결과에 따라 패턴 분석신호(Ps)와 인버젼 모드신호(nPol)를 출력한다.
영상 분석부(10)는 외부로부터 입력되는 동기 신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호를 이용하여 입력되는 영상 데이터(RGB)를 수평 라인 및 프레임 단위로 복수의 분석 패턴들과 순차 비교한다. 구체적으로, 영상 분석부(10)에는 적어도 하나의 메모리와 비교 회로가 구비되어 각 메모리에 저장된 분석 패턴들을 입력되는 영상 데이터(RGB)와 비교하게 된다. 여기서, 적어도 하나의 메모리에는 도 3에 도시된 바와 같은, 도트 패턴, 수평/수직 라인 패턴, 수직 2 도트 패턴, 서브 도트 화소 패턴, 수평 2 도트 패턴 등이 저장될 수 있다. 따라서, 영상 분석부(10)는 입력되는 영상 데이터(RGB)를 복수의 분석 패턴들과 순차적으로 비교 하여 동기 신호들을 생성한다. 그리고, 생성된 동기 신호들을 카운팅하여 가장 유사하다고 판단된 분석 패턴 즉, 동기 신호가 가장 많이 발생된 분석 패턴에 따라 패턴 분석 신호(Ps)를 출력할 수 있다. 예를 들어, 영상 분석부(10)가 적어도 한 프레임 단위로 입력된 영상 데이터(RGB)를 복수의 분석 패턴들과 순차적으로 비교한 결과 수직 2 도트 패턴과의 비교시 동기신호가 가장 많이 발생 되었다면 이에 대응하는 3비트의 패턴 분석 신호(Ps)를 생성하게 된다. 그리고, 3비트의 패턴 분석 신호(Ps) 예를 들어,"011"신호를 FRC 디더링부(12)에 공급한다.
또한, 영상 분석부(10)는 패턴 분석 신호(Ps)에 대응하여 화질의 불량을 최소화할 수 있는 인버젼 모드 신호(nPol)를 선택하여 출력한다. 여기서, 패턴 분석신호(Ps)에 대응하는 인버젼 모드 신호(nPol)는 설계자에 의해 미리 설정될 수 있다. 다시 말하여, 패턴 분석 신호(Ps)가 "011"로 수직 2 도트 패턴을 지시하면 영상 분석부(10)는 수평 2 도트 인버젼 방식으로 액정 표시 장치를 구동하도록 인버젼 모드 신호(nPol)를 생성할 수 있다. 또한, 패턴 분석 신호(Ps)가 "001"로 수평라인 패턴을 지시하면 영상 분석부(10)는 수직 라인 인버젼 방식으로 액정 표시 장치를 구동하도록 인버젼 모드 신호(nPol)를 생성할 수도 있다. 이와 같이, 영상 분석부(10)는 적어도 한 프레임 단위로 입력되는 패턴 분석 신호(Ps)에 따라 수직, 수평, 1 도트, 수직 2 도트, 수평 2 도트 또는 스퀘어(square) 등의 인버젼 방식을 설정하는 인버젼 모드 신호(nPol)를 생성하여 데이터 드라이버(4)에 공급하게 된다. 예를 들어, 패턴 분석 신호(Ps)가 수직 2도트 패턴을 지시하면 수평 2도트 인버젼 모드를 지시하는 인버젼 모드 신호(nPol)가, 수평 2도트 패턴을 지시하면 수 직 2도트 인버젼 모드를 지시하는 인버젼 모드 신호(nPol)가, 수평 라인 패턴을 지시하면 스퀘어 인버젼 모드를 지시하는 인버젼 모드 신호(nPol)가 설정되어 데이터 드라이버(4)로 공급된다. 한편, 영상 분석부(10)는 패턴 분석 신호(Ps)와 함께 인버젼 모드 신호(nPol)를 FRC 디더링부(12)로 공급할 수 있다.
본 발명의 액정 표시 장치는 영상 분석부(10)와 FRC 디더링부(12) 사이에 접속되어서, 입력되는 영상 데이터(RGB)의 비트수를 변환하는 비트 변환부(120)를 추가로 구비한다. 비트 변환부(120)는 영상 분석부(10)로부터의 입력 영상 데이터(RGB)의 비트수를 증가시키고, 비트수가 증가된 영상 데이터(Rc, Gc, Bc)를 FRC 디더링부(12)로 공급한다. 비트 변환부(120)는 룩-업 테이블(look-up table)을 저장한 적어도 하나의 메모리를 구비하고, 룩-업 테이블을 이용해서, 입력되는 영상 데이터(RGB)에 대응하여 비트수가 증가된 영상 데이터(Rc,Gc,Bc)를 선택하여 출력한다. 구체적으로, 비트 변환부(120)는 R,G,B 각각의 영상 데이터(RGB)가 8비트로 입력된다면 이에 대응하는 9비트의 R,G,B 영상 데이터(Rc,Gc,Bc)를 출력하게 된다. 이때, 변환된 영상 데이터(Rc,Gc,Bc)는 입력된 영상 데이터(RGB)의 최하위 비트에 1비트 즉, "0" 또는 "1"이 추가된 데이터이다.
FRC 디더링부(12)는 프레임 수를 카운팅하여 프레임 수 정보를 출력하는 프레임 판단부(202), 비트 변환부(120)로부터의 영상 데이터(Rc,Gc,Bc)의 화소 위치를 감지하는 화소 위치 판단부(204), 다수의 FRC 디더링 패턴 세트를 저장하는 메모리(210), 영상 분석부(10)로부터의 패턴 인식 신호(Ps)에 응답하여 다수의 FRC 디더링 패턴 세트 중 하나의 세트를 선택하고, 비트 변환부(120)로부터의 영상 데 이터(Rc, Gc, Bc) 각각의 일부 하위 비트에 해당하는 계조값과 프레임 판단부(202)로부터 입력된 프레임 수 정보 및 화소 위치 판단부(204)로부터 입력된 화소 위치 정보를 이용하여, 선택된 FRC 디더링 패턴 세트에서 해당되는 디더값(Dr,Dg,Db)을 선택하여 출력하는 선택부(206), 및 비트 변환부(120)로부터의 데이터(Rc,Gc,Bc) 각각에서 분리된 일부 상위 비트와 선택부(206)에서 선택된 디더값(Dr,Dg,Db)을 각각 가산하여 출력하는 가산기(208)를 구비한다. 여기서, 비트 변환부(120)로부터의 영상 데이터(Rc,Gc,Bc) 각각은 상위 6비트와 하위 3비트가 각각 분리되어 상위 6비트는 가산기(208)로 공급되고 하위 3비트는 선택부(206)로 공급된다.
프레임 판단부(202)는 영상 분석부(10)로부터 입력된 동기 신호(Vsync,Hsync,DE,DCLK) 중 수직 동기 신호(Vsync)를 카운팅하여 프레임 수를 카운팅하고, 카운팅된 프레임 수 정보를 선택부(206)로 출력한다.
화소 위치 판단부(204)는 상기의 동기신호(Vsync,Hsync,DE,DCLK) 중 적어도 하나를 이용하여, 비트 변환부(120)로부터의 입력 데이터(Rc,Gc,Bc)의 화소 위치를 감지한다. 예를 들면, 데이터 인에이블 신호(DE)의 인에이블 기간에 도트 클럭(DCLK)을 카운팅하여 입력 데이터(Rc,Gc,Bc)의 가로 위치를 감지하고, 수직 동기 신호(Vsync)와 데이터 인에이블 신호(DE)가 동시에 인에이블된 기간에서 수평 동기 신호(Vsync)를 카운팅하여 입력데이터(Rc,Gc,Bc)의 화소 세로 위치를 감지하며, 감지된 화소 위치 정보를 선택부(206)로 출력한다.
메모리(210)는 다수의 입력 영상 패턴의 특성에 따라 최적화되어 미리 설정된 다수의 FRC 디더링 패턴 세트를 저장한다. 예를 들면, 메모리(210)는 도 4 내지 도 6에 도시된 바와 같이 입력 영상 패턴의 특성에 따라 제1 내지 제3 FRC 디더링 패턴 세트를 저장한다. 도 4 내지 도 6에 도시된 제1 내지 제3 FRC 디더링 패턴 세트 각각은 4*4 화소 크기를 갖고, 0, 1/8, 2/8, 3/8, 4/8, 5/8, 6/8, 7/8, 1의 계조값에 따라 디더링 비트가 "1"(검은색)인 화소 수가 점진적으로 증가하도록 배열된 다수의 디더링 패턴들을 룩-업 테이블 형태로 저장된다(1의 계조값을 갖는 디더링 패턴은 미도시). 4*4 화소 크기의 디더링 패턴들 각각의 화소는 "1"(검은색) 또는 "0"의 디더링 비트를 갖게 되고, 계조값은 디더링 비트가 "1"인 화소 수에 비례하여 결정된다. 또한, 도 4 내지 도 6에 도시된 제1 내지 제3 FRC 디더링 패턴 세트 각각은 동일한 계조값에 대해서도 디더링 비트가 "1"인 화소들의 위치가 프레임별로 다른 즉, 복수의 프레임(Frame1 내지 Frame4) 각각에서 "1"의 화소 위치가 다른 다수의 디더링 패턴들을 포함한다. 다시 말하여, 도 4 내지 도 6에 도시된 제1 내지 제3 FRC 디더링 패턴 세트 각각은 계조별 및 프레임별로 서로 다른 디더링 패턴들을 포함한다. 디더링 패턴의 4*4 화소크기와 디더링 패턴들 각각에서 "1"의 위치는 설계자의 필요에 따라 다양하게 변화될 수 있다. 여기서, "e"열은 짝수번째 화소열을 나타내며 "o"열은 홀수번째 화소열을 나타낸다. 이러한 제1 내지 제3 FRC 디더링 패턴 세트 각각에 의해 입력 데이터(Rc,Gc,Bc)가 공간적 및 시간적으로 분산되므로 입력 영상의 특성에 적합하게 휘도가 미세 조정될 수 있다.
선택부(206)는 패턴 분석 신호(Ps)에 응답하여 메모리(210)에 저장된 다수의 FRC 디더링 패턴 세트 중 해당 세트를 선택하고, 선택된 FRC 디더링 패턴 세트에서 입력 데이터(Rc,Gc,Bc) 각각의 일부 하위 비트 예를 들어, 하위 3비트와, 프레임 판단부(202)로부터의 프레임 수 정보 및 화소 위치 판단부(204)로부터의 화소 위치 정보에 응답하여 해당되는 디더링 비트(Dr,Dg,Db)를 각각 선택하여 출력한다. 선택부(206)는 패턴 분석 신호(Ps)에 따라 해당 FRC 디더링 세트를 선택한다. 예를 들면, 패턴 패턴 분석신호(Ps)가 수직 2 도트 패턴을 지시하는 "011"로 입력되면, 선택부(206)는 도 4에 도시된 제1 FRC 디더링 패턴 세트를 선택한다. 패턴 분석 신호(Ps)가 수평 2 도트 패턴을 지시하는 "101"로 입력되면, 선택부(206)는 도 5에 도시된 제2 디더링 패턴 세트를 선택한다. 패턴 분석신호(Ps)가 수평라인 패턴을 지시하는 "001"로 입력되면, 선택부(206)는 도 6에 도시된 제3 FRC 디더링 패턴을 선택한다. 그 다음, 선택부(206)는 입력 데이터(Rc, Gc, Bc)의 하위 비트와, 프레임 판단부(202)로부터의 프레임 수 정보와, 화소 위치 판단부(204)로부터의 화소 위치에 응답하여, 선택된 FRC 디더링 패턴 세트에서 해당 디더링 비트(Dr, Dg, Db)를 각각 선택하여 가산기(208)로 출력한다. 비트 변환부(120)로부터의 입력 데이터(Rc,Gc,Bc) 각각이 9비트로 구성된 경우, 선택부(206)는 상기 각 9비트 데이터 중 하위 3비트를 이용하여 디더링 비트(Dr, Dg, Db) 각각을 선택하고, 나머지 상위 6비트는 가산기(208)로 공급된다.
가산기(208)는 입력 데이터(Rc,Gc,Bc) 각각에서 하위 3비트와 분리된 상위 6비트와, 선택부(206)에서 선택된 디더링 비트(Dr,Dg,Db)를 각각 가산하고, 가산된 6비트 크기의 출력 데이터(Ro, Go, Bo)를 타이밍 컨트롤러(8)로 공급한다.
이와 같이, FRC 디더링부(12)는 영상 분석부(10)로부터의 패턴 분석 신호(Ps)에 따라 입력 영상 패턴에 적합한 FRC 디더링 패턴 세트를 선택하고, 선택된 FRC 디더링 패턴 세트를 이용하여 입력 데이터(Rc, Gc, Bc) 각각의 하위 비트를 시간적 및 공간적으로 분산시킴으로써, 휘도를 미세 조정한다. 따라서, FRC 디더링부(12)는 FRC 디더링 방법에 의해 입력 데이터(Rc, Gc, Bc) 보다 비트수가 감소된 출력 데이터(Ro, Go, Bo)를 타이밍 컨트롤러(8)로 공급한다. 이 결과, FRC 디더링부(12)는 입력 영상 패턴에 따라 서로 다른 FRC 디더링 패턴 세트를 이용하여 특정 영상 패턴과 특정 FRC 패턴과의 간섭을 방지함으로써 화질 불량을 최소화할 수 있다.
한편, FRC 디더링부(12)는 영상 분석부(10)로부터의 영상 분석 신호(Ps)와 함께 인버젼 모드 신호(nPol)에 응답하여 해당 FRC 디더링 패턴 세트를 선택할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1은 본 발명의 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 나타낸 구성도.
도 2는 도 1에 도시된 영상 분석부와 FRC 디더링부를 나타낸 구성도.
도 3은 도 2의 영상 분석부에서 분석되는 영상 패턴들을 나타낸 도면.
도 4는 도 2에 도시된 메모리에 저장된 제1 FRC 디더링 세트를 나타낸 도면.
도 5는 도 2에 도시된 메모리에 저장된 제2 FRC 디더링 세트를 나타낸 도면.
도 6은 도 2에 도시된 메모리에 저장된 제3 FRC 디더링 세트를 나타낸 도면.
<부호의 간단한 설명>
2 : 액정패널 4 : 데이터 드라이버
6 : 게이트 드라이버 8 : 타이밍 컨트롤러
10 : 영상 분석부 12 : FRC 디더링부
120 : 비트 변환부 202 : 프레임 판단부
204 : 화소 위치 판단부 206 : 선택부
208 : 가산기

Claims (12)

  1. 미리 저장된 다수의 저장 영상 패턴과, 외부로부터 입력된 영상 데이터의 패턴을 비교하여, 상기 영상 데이터의 패턴에 대응하는 저장 영상 패턴을 지시하는 패턴 분석신호를 출력하고, 상기 패턴 분석신호에 따라 미리 설정된 인버젼 모드 신호를 출력하는 영상 분석부와;
    상기 다수의 저장 영상 패턴에 각각 대응하여 최적화된 다수의 디더링 패턴 세트가 미리 저장되고, 상기 영상 분석부로부터의 상기 패턴 분석신호에 따라 상기 다수의 디더링 패턴 세트 중 적합한 하나의 디더링 패턴 세트를 선택하고, 선택된 디더링 패턴 세트에 근거하여 상기 영상 분석부로부터의 영상 데이터를 디더링하고, 디더링된 영상 데이터를 출력하는 디더링부와;
    상기 디더링부로부터의 상기 디더링된 영상 데이터를, 상기 영상 분석부로부터의 상기 인버젼 모드 신호에 따라 정극성 또는 부극성을 갖는 영상 신호로 변환하여, 상기 정극성 또는 부극성을 갖는 영상 신호를 액정 표시 장치의 데이터 라인으로 공급하는 데이터 드라이버를 구비하고,
    상기 영상 분석부에 저장된 상기 다수의 저장 영상 패턴은, 도트 패턴, 수평 라인 패턴,수직 2도트 패턴, 수직 라인 패턴, 수평 2도트 패턴 중 적어도 2개를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 패턴 분석신호가 상기 수직 2도트 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수평 2도트 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 디더링 비트가 "1"이고 수직 방향으로 인접한 2개의 화소와, 상기 디더링 비트가 "0"이고 수직 방향으로 인접한 2개의 화소가, 수평 방향으로 반복하는 제1 디더링 패턴을 포함하는 디더링 패턴 세트를 선택하고,
    상기 패턴 분석신호가 상기 수평 2도트 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수직 2도트 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 상기 디더링 비트가 "1"이고 수평 방향으로 인접한 2개의 화소와, 상기 디더링 비트가 "0"이고 수평 방향으로 인접한 2개의 화소가, 수직 방향으로 반복하는 제2 디더링 패턴을 포함하는 디더링 패턴 세트를 선택하고,
    상기 패턴 분석신호가 상기 수평 라인 패턴을 지시하면, 상기 영상 분석부는 상기 인버젼 모드 신호로 수직 인버젼 신호 또는 스퀘어 인버젼 신호를 선택하여 출력하고, 상기 디더링부는 상기 제1 디더링 패턴 및 제2 디더링 패턴을 포함하는 디더링 패턴 세트를 선택하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
  4. 제 1 항에 있어서,
    상기 영상 분석부는
    상기 영상 데이터의 패턴을 상기 다수의 저장 영상 패턴과 순차적으로 비교하여 각 동기 신호를 생성하고, 상기 동기 신호를 카운팅하여 카운트된 수가 가장 큰 저장 영상 패턴을 지시하는 상기 패턴 분석신호를 출력하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
  5. 제 1 항에 있어서,
    상기 영상 분석부 및 디더링부 사이에 접속되어, 상기 영상 분석부로부터의 영상 데이터를 비트수를 증가시켜서 상기 디더링부로 출력하는 비트 변환부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
  6. 제 5 항에 있어서,
    상기 디더링부는 외부 동기 신호를 이용하여 프레임 수를 카운팅하여 프레임 수 정보를 출력하는 프레임 판단부와,
    상기 외부 동기 신호를 이용하여 상기 비트 변환부로부터의 영상 데이터의 화소 위치를 판단하여 상기 영상 데이터의 화소 위치 정보를 출력하는 화소 위치 판단부와,
    상기 다수의 디더링 패턴 세트를 저장한 메모리와,
    상기 영상 분석 신호에 응답하여 상기 다수의 디더링 패턴 세트 중 하나의 디더링 패턴 세트를 선택하고, 상기 비트 변환부로부터의 영상 데이터에서 분리된 하위 비트에 대응하는 계조값과, 상기 프레임 수 정보 및 상기 화소 위치 정보에 응답하여, 상기 선택된 디더링 패턴 세트에서 해당 디더링 비트를 선택하여 출력하는 선택부와,
    상기 비트 변환부로부터의 영상 데이터에서 분리된 상위 비트에 상기 선택된 디더링 비트를 가산하여 출력하는 가산기를 구비한 것을 특징으로 하는 액정 표시 장치의 구동 장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
KR1020080111412A 2007-11-12 2008-11-11 액정 표시 장치의 구동 장치 KR101552984B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20070114937 2007-11-12
KR1020070114937 2007-11-12

Publications (2)

Publication Number Publication Date
KR20090049027A KR20090049027A (ko) 2009-05-15
KR101552984B1 true KR101552984B1 (ko) 2015-09-14

Family

ID=40623288

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080111412A KR101552984B1 (ko) 2007-11-12 2008-11-11 액정 표시 장치의 구동 장치

Country Status (5)

Country Link
US (1) US8610705B2 (ko)
JP (1) JP5373372B2 (ko)
KR (1) KR101552984B1 (ko)
CN (1) CN101436392B (ko)
TW (1) TWI409773B (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101386266B1 (ko) * 2008-12-01 2014-04-18 엘지디스플레이 주식회사 프레임 레이트 제어부. 그 제어 방법 및 이를 구비한 액정표시장치
KR101363204B1 (ko) * 2008-12-26 2014-02-24 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
US20100207959A1 (en) * 2009-02-13 2010-08-19 Apple Inc. Lcd temporal and spatial dithering
KR101337130B1 (ko) * 2009-02-18 2013-12-05 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
CN102142199A (zh) * 2011-01-21 2011-08-03 深圳市桑达实业股份有限公司 一种用于单个车道的led交通指示装置及方法
KR101795744B1 (ko) * 2011-04-06 2017-11-09 삼성디스플레이 주식회사 소음 감소 기능을 가지는 표시 장치 및 소음 감소 방법
KR20130049619A (ko) * 2011-11-04 2013-05-14 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
CN103165061A (zh) * 2011-12-13 2013-06-19 联咏科技股份有限公司 图像抖动模块
KR101476882B1 (ko) * 2012-02-06 2014-12-26 엘지디스플레이 주식회사 액정표시장치와 그 frc 방법
KR101895530B1 (ko) * 2012-02-10 2018-09-06 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101352253B1 (ko) * 2012-04-24 2014-01-17 엘지디스플레이 주식회사 액정표시장치와 그 frc 방법
KR102068165B1 (ko) * 2012-10-24 2020-01-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
CN103065600B (zh) * 2013-01-08 2015-10-07 深圳市华星光电技术有限公司 选用frc图案的方法
JP6199062B2 (ja) * 2013-04-18 2017-09-20 シャープ株式会社 表示装置および表示方法
US9551900B2 (en) 2013-07-02 2017-01-24 Lumentum Operations Llc Method and controller for operating a variable optical retarder and an array
KR20150069748A (ko) * 2013-12-16 2015-06-24 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102205610B1 (ko) * 2014-04-17 2021-01-22 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR102234512B1 (ko) * 2014-05-21 2021-04-01 삼성디스플레이 주식회사 표시 장치, 표시 장치를 포함하는 전자 기기 및 그의 구동 방법
KR102228626B1 (ko) * 2014-08-20 2021-03-17 엘지디스플레이 주식회사 표시장치 및 타이밍 컨트롤러
CN105632424A (zh) * 2014-10-29 2016-06-01 新相微电子(开曼)有限公司 一种扩展显示灰阶数的色彩增强算法及控制装置
KR102270604B1 (ko) * 2014-12-26 2021-06-30 엘지디스플레이 주식회사 영상 표시 시스템
KR102257202B1 (ko) * 2014-12-26 2021-05-28 엘지디스플레이 주식회사 복수의 타이밍 컨트롤러 및 이를 이용한 표시 장치
KR102560740B1 (ko) * 2015-12-23 2023-07-27 엘지디스플레이 주식회사 액정표시장치
US10366674B1 (en) * 2016-12-27 2019-07-30 Facebook Technologies, Llc Display calibration in electronic displays
US20200027418A1 (en) * 2018-07-17 2020-01-23 Samsung Display Co., Ltd. Display device and driving method of the same
KR20210047417A (ko) 2019-10-21 2021-04-30 삼성디스플레이 주식회사 구동 컨트롤러 및 그것을 포함하는 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004302023A (ja) * 2003-03-31 2004-10-28 Fujitsu Display Technologies Corp 画像処理方法及びそれを用いた液晶表示装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3349527B2 (ja) * 1991-10-01 2002-11-25 株式会社日立製作所 液晶中間調表示装置
JP3365007B2 (ja) 1993-11-09 2003-01-08 セイコーエプソン株式会社 液晶装置の駆動方法及び表示装置
JP3426723B2 (ja) * 1994-08-30 2003-07-14 富士通ディスプレイテクノロジーズ株式会社 液晶表示装置及びその駆動方式
JPH08202317A (ja) 1995-01-31 1996-08-09 Mitsubishi Electric Corp 液晶表示装置及びその駆動方法
JPH10116055A (ja) 1996-10-08 1998-05-06 Sharp Corp 表示装置
JPH1195725A (ja) 1997-09-18 1999-04-09 Fujitsu Ltd 液晶表示装置の駆動方法及びその回路
JPH11119740A (ja) 1997-10-15 1999-04-30 Matsushita Electric Ind Co Ltd 単純マトリクス型液晶表示装置
JP4016493B2 (ja) 1998-08-05 2007-12-05 三菱電機株式会社 ディスプレイ装置及びその多階調化回路
JP4421722B2 (ja) * 1999-12-14 2010-02-24 シャープ株式会社 液晶表示装置、駆動方法及び駆動回路
JP2001183625A (ja) * 1999-12-24 2001-07-06 Matsushita Electric Ind Co Ltd 単純マトリックス型液晶表示装置
JP3999081B2 (ja) 2002-01-30 2007-10-31 シャープ株式会社 液晶表示装置
US7098927B2 (en) * 2002-02-01 2006-08-29 Sharp Laboratories Of America, Inc Methods and systems for adaptive dither structures
KR20050061799A (ko) * 2003-12-18 2005-06-23 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100997978B1 (ko) * 2004-02-25 2010-12-02 삼성전자주식회사 액정 표시 장치
CN101010718A (zh) 2004-09-03 2007-08-01 皇家飞利浦电子股份有限公司 显示像素颠倒方案
KR101152116B1 (ko) * 2004-10-22 2012-06-15 삼성전자주식회사 표시 장치 및 그 구동 장치
KR101152137B1 (ko) 2005-09-29 2012-06-15 삼성전자주식회사 액정 표시 장치
KR101197055B1 (ko) * 2005-11-25 2012-11-06 삼성디스플레이 주식회사 표시 장치의 구동 장치
KR101243800B1 (ko) * 2006-06-29 2013-03-18 엘지디스플레이 주식회사 평판표시장치와 그 화질제어 방법
KR100855988B1 (ko) * 2007-03-13 2008-09-02 삼성전자주식회사 랜덤한 시/공간적 디더링 처리 방법 및 장치와 이를 이용한액정 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004302023A (ja) * 2003-03-31 2004-10-28 Fujitsu Display Technologies Corp 画像処理方法及びそれを用いた液晶表示装置

Also Published As

Publication number Publication date
CN101436392A (zh) 2009-05-20
TWI409773B (zh) 2013-09-21
US8610705B2 (en) 2013-12-17
CN101436392B (zh) 2012-06-20
US20090122054A1 (en) 2009-05-14
KR20090049027A (ko) 2009-05-15
TW200923901A (en) 2009-06-01
JP5373372B2 (ja) 2013-12-18
JP2009122675A (ja) 2009-06-04

Similar Documents

Publication Publication Date Title
KR101552984B1 (ko) 액정 표시 장치의 구동 장치
KR101287209B1 (ko) 액정 표시장치의 구동장치와 그의 구동방법
KR101329438B1 (ko) 액정표시장치
US8803780B2 (en) Liquid crystal display having a function of selecting dot inversion and method of selecting dot inversion thereof
KR101399017B1 (ko) 표시장치 및 이의 구동방법
EP2339570B1 (en) Liquid crystal display with RGBW pixels and dynamic backlight control
US8830155B2 (en) Method and source driver for driving liquid crystal display
KR20140108957A (ko) 액정 표시 장치 및 영상 신호 처리 방법
KR20150015681A (ko) 표시 장치 및 그것의 구동 방법
KR20070099170A (ko) 데이터 변환장치 및 변환방법과 이를 이용한 영상표시장치의 구동장치 및 구동방법
KR20160080768A (ko) 표시 장치 및 이의 구동 방법
KR20150092791A (ko) 액정 표시 장치
JP5111097B2 (ja) 液晶表示装置
KR20100122841A (ko) 액정표시장치 및 그 구동방법
KR101746616B1 (ko) 액정 표시 장치 및 그 구동 방법
JP2008256841A (ja) 表示装置
KR100995631B1 (ko) 액정 표시 장치의 데이터 처리 방법 및 장치
KR101243810B1 (ko) 액정 표시장치의 구동장치와 그의 구동방법
KR20120116615A (ko) 액정 표시장치 및 그 구동방법
JP2008197349A (ja) 電気光学装置、処理回路、処理方法および電子機器
KR101679075B1 (ko) 액정표시장치와 그 도트 인버젼 제어방법
KR20080111315A (ko) 액정표시장치와 그 구동방법
KR101311668B1 (ko) 액정표시장치
KR102615996B1 (ko) 액정표시장치 및 이의 동작방법
KR101140100B1 (ko) 액정 표시장치의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 4