KR100790432B1 - 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치 - Google Patents

데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치 Download PDF

Info

Publication number
KR100790432B1
KR100790432B1 KR1020057015486A KR20057015486A KR100790432B1 KR 100790432 B1 KR100790432 B1 KR 100790432B1 KR 1020057015486 A KR1020057015486 A KR 1020057015486A KR 20057015486 A KR20057015486 A KR 20057015486A KR 100790432 B1 KR100790432 B1 KR 100790432B1
Authority
KR
South Korea
Prior art keywords
data
memory
source device
control
display
Prior art date
Application number
KR1020057015486A
Other languages
English (en)
Other versions
KR20050091791A (ko
Inventor
마사히코 마와타리
유타카 가와다
Original Assignee
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 도시바 filed Critical 가부시끼가이샤 도시바
Publication of KR20050091791A publication Critical patent/KR20050091791A/ko
Application granted granted Critical
Publication of KR100790432B1 publication Critical patent/KR100790432B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/443OS processes, e.g. booting an STB, implementing a Java virtual machine in an STB or power management in an STB
    • H04N21/4435Memory management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums

Abstract

중계기는 제어 데이터를 저장하는 EDID 메모리와 메모리 제어 장치를 포함한다. 메모리 제어 장치는 EDID 메모리에 액세스하여 제어 데이터를 판독하고, 판독한 제어 데이터를 EDID 메모리에 저장하며, 셋탑 박스가 EDID 메모리에 액세스하는 경우에, EDID 메모리에 저장된 제어 데이터를 셋탑 박스로 전달하도록 구성된다. 이 경우, 메모리 제어 장치는 제어 데이터를 EDID 메모리로부터 EDID 메모리로 저장하는 동작을 완료할 때까지 EDID 메모리에 대한 액세스를 금지시키는 금지 신호를 셋탑 박스로 출력한다.
데이터 표시 시스템, 표시 장치, 데이터 중계, 소스 장치, 제어 데이터.

Description

데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법, 데이터 시스템, 및 싱크 장치{DATA DISPLAY SYSTEM, DATA RELAY DEVICE, DATA RELAY METHOD, DATA SYSTEM, AND SINK DEVICE}
도 1은 본 발명의 실시예에 따른 데이터 표시 시스템의 기본 구성을 설명하기 위한 도면이다.
도 2는 상기 실시예에 따라 HDCP 표준에 따른 스크램블러 및 디스크램블러를 도 1의 회로 블록에 적용한 시스템의 블록도이다.
도 3은 상기 실시예에 따라 복수의 그래픽 호스트를 디지털 표시 장치에 연결한 일례를 나타내는 블록도이다.
도 4는 상기 실시예에 따라 그래픽 호스트와 디지털 표시 장치 사이에 중계기를 갖는 도 3의 데이터 표시 시스템에 EDID 데이터 처리 기능을 부가한 데이터 표시 시스템의 블록도이다.
도 5는 상기 실시예에 따라 도 4에 도시한 마이크로프로세서에 메모리 제어 장치가 내장된 디지털 표시 시스템을 나타내는 블록도이다.
도 6은 상기 실시예에 따른 도 5의 데이터 표시 시스템의 상세한 상호 연결 관계를 설명하기 위한 도면이다.
도 7은 상기 실시예에 따른 도 6의 데이터 표시 시스템의 동작을 설명하기 위한 타이밍도이다.
도 8은 상기 실시예에 따라 2개의 그래픽 호스트가 순차적으로 디지털 신호를 전송할 수 있을 때 도 6의 데이터 표시 시스템의 동작을 설명하기 위한 타이밍도이다.
도 9는 상기 실시예에 따른 중계기의 상세한 구성을 나타내는 도면이다.
도 10은 상기 실시예에 따라 복수의 중계기가 직렬로 연결된 데이터 표시 시스템의 블록도이다.
본 발명은 비디오 데이터 및 오디오 데이터를 소스로부터 표시 장치로 전송하기 위한 데이터 표시 시스템, 데이터 중계 장치 및 데이터 중계 방법에 관한 것이다.
예컨대, 일본 특허 제2635837호(1997년 7월 30일에 허여됨)에는 종래의 데이터 표시 시스템이 개시되어 있다.
이러한 데이터 표시 시스템의 경우, 표시 단말의 표시 속성을 나타내는 제어 데이터를 표시 단말로부터 소스 장치로 전송하는 것이 중요하다.
본 발명의 제1 형태에 따라서, 표시 속성을 나타내는 제어 데이터를 저장하 는 표시 장치와; 상기 표시 장치에 액세스하여 상기 제어 데이터를 판독하고, 상기 판독한 제어 데이터를 제1 메모리에 저장하며, 제1 소스 장치가 상기 제1 메모리에 액세스하는 경우에, 상기 판독한 제어 데이터를 상기 표시 장치로부터 상기 제1 메모리로 저장하는 것을 완료한 후에, 상기 제1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제1 소스 장치로 전달하도록 구성된 데이터 중계 장치를 포함하는 데이터 표시 시스템을 제공한다.
본 발명의 제2 형태에 따라서, 표시 속성을 나타내는 제어 데이터를 저장하는 표시 장치와 제1 소스 장치 사이에 배치되는 데이터 중계 장치에 있어서, 상기 표시 장치의 표시 속성을 나타내는 상기 제어 데이터를 저장하도록 구성된 제1 메모리와; 상기 표시 장치에 액세스하여 상기 제어 데이터를 판독하고, 상기 판독한 제어 데이터를 제1 메모리에 저장하며, 상기 제1 소스 장치가 상기 제1 메모리에 액세스하는 경우에, 상기 판독한 제어 데이터를 상기 표시 장치로부터 상기 제1 메모리로 저장하는 것을 완료한 후에, 상기 제1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제1 소스 장치로 전달하도록 구성된 제1 제어 장치를 포함하는 데이터 중계 장치를 제공한다.
본 발명의 제3 형태에 따라서, 표시 속성을 나타내는 제어 데이터를 저장하는 표시 장치와 제1 소스 장치 사이에서 데이터를 중계하는 데이터 중계 방법에 있어서, 상기 표시 장치에 액세스하여 상기 제어 데이터를 판독하는 단계와; 상기 판독한 제어 데이터를 제1 메모리에 저장하는 단계와; 상기 제1 소스 장치가 상기 제1 메모리에 액세스하는 경우에, 상기 판독한 제어 데이터를 상기 표시 장치로부터 상기 제1 메모리로 저장하는 것을 완료한 후에, 상기 제1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제1 소스 장치로 전달하는 단계를 포함하는 데이터 중계 방법을 제공한다.
본 발명의 제4 형태에 따라서, 디지털 신호를 출력하도록 구성된 소스 장치와; 표시 식별 데이터를 저장하도록 구성된 메모리를 포함하고, 상기 소스 장치가 상기 메모리에 액세스하는 경우에 상기 표시 식별 데이터를 저장하는 것을 완료한 후에 상기 메모리에 저장된 상기 표시 식별 데이터를 상기 소스 장치로 전달하는 싱크 장치를 포함하는 데이터 시스템을 제공한다.
본 발명의 제5 형태에 따라서, 표시 식별 데이터를 저장하도록 구성된 메모리와; 소스 장치로부터 데이터를 입력하고, 상기 소스 장치가 상기 메모리에 액세스하는 경우에 상기 표시 식별 데이터를 저장하는 것을 완료한 후에 상기 메모리에 저장된 상기 표시 식별 데이터를 상기 소스 장치로 전달하는 제어 장치를 포함하는 싱크 장치를 제공한다.
본 발명의 제6 형태에 따라서, 데이터를 메모리에 기록하는 단계와; 상기 데이터를 상기 메모리에 기록하는 것을 완료한 후에 소스 장치로 하여금 상기 메모리로부터 상기 데이터를 판독하게 하는 단계를 포함하는 데이터 판독 방법을 제공한다.
본 발명의 제7 형태에 따라서, 데이터를 메모리에 기록하는 단계와; 소스 장치가 상기 메모리로부터 상기 데이터를 판독하는 것을 금지시키는 단계와; 상기 데이터를 상기 메모리에 기록하는 것을 완료한 후에 상기 소스 장치로 하여금 상기 메모리로부터 상기 데이터를 판독하게 하는 단계를 포함하는 데이터 판독 방법을 제공한다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 따른 데이터 표시 시스템을 설명할 것이다.
데이터 표시 시스템은 소스 장치와 표시 장치 사이에 데이터 중계 장치(중계기)가 배치된 컴퓨터 시스템이다.
이러한 데이터 표시 시스템에 있어서, 데이터 중계 장치는 제어 데이터를 소스 장치로 전달한다. 이 제어 데이터에 의해 소스 장치에서 디코딩 방법이 설정된다.
도 1은 본 발명을 구현한 데이터 표시 시스템의 기본 구성을 설명하기 위한 도면이다. 도 1은 DVI(Digital Video Interactive) 표준을 채용한 그래픽 호스트 및 디지털 표시 장치의 회로 구성을 보여준다.
DVI 표준은 그래픽 호스트와 디지털 표시 장치간의 고속 직렬 디지털 전송을 가능하게 해주는 표준 중 하나이다. DVI 표준은 그래픽 호스트측에서의 코딩 모드, 디지털 표시 장치측에서의 디코딩 모드, 송신기(Tx) 및 수신기(Rx)의 전기적 특성 등을 규정한다.
DVI 표준은 또한 그래픽 호스트가 디지털 표시 장치에 저장된 EDID 표준 제어 데이터를 판독할 수 있도록 해주는 통신 제어 모드를 규정한다.
도 1에 도시한 데이터 표시 시스템은 셋탑 박스(1) 및 텔레비전 수상기(2)를 포함한다. 셋탑 박스(1)는 예컨대 그래픽 호스트인 케이블 또는 위성 방송 수신기에 의해 구현된다. 텔레비전 수상기(2)는 셋탑 박스(1)로부터의 데이터에 기초하여 방송 비디오를 표시하고 사운드를 재생한다. 도 1에 있어서, 셋탑 박스(1)는 소스 장치에 해당하고, 텔레비전 수상기(2)는 싱크 장치에 해당한다. 소스 장치는 디지털 신호 및 오디오 신호를 싱크 장치로 출력한다.
셋탑 박스(1) 내의 튜너 디코딩 장치(3)로부터 디코딩된 디지털 비디오 신호를 송신기(4)에 의해 고속 직렬 디지털 신호로 변환한 다음에, 디지털 전송 링크(9)를 통해 텔레비전 수상기(2)로 전송한다.
텔레비전 수상기(2)에 있어서, 수신기(7)가 고속 직렬 디지털 신호를 수신하여 표시 장치(6)로 보내면, 표시 장치(6)는 수신된 디지털 비디오 신호에 기초하여 비디오를 표시하고 수신된 오디오 신호에 기초하여 사운드를 재생한다.
DVI 표준은 IIC 통신 버스 표준(필립스가 제안한 2선식 통신 표준)을 채용한다. 셋탑 박스(1) 내의 마이크로프로세서(5)는 커맨드 신호를 생성한다. 또한, 마이크로프로세서(5)는 커맨드 신호에 기초하여 제어 데이터를 통신하기 위한 통신 로직을 포함한다.
도 1에 도시한 데이터 표시 시스템에서는 E-EDID(Enhanced Extended Display Identification Data) 표준을 보여주고 있다. E-EDID 표준은 디지털 표시 장치와 같은 표시 장치와 퍼스널 컴퓨터, 디지털 비디오 플레이어 등과 같은 소스 장치와의 호환성을 보장한다.
EDID 표준에 기초한 제어 데이터는 퍼스널 컴퓨터, 디지털 비디오 디스크 플레이어 등에 연결되는 디지털 표시 장치의 표시 속성을 나타내는 데이터로서 규정 된다.
EDID 메모리(8)는 표시 장치의 표시 속성을 나타내는 제어 데이터를 저장한다. 구체적으로, 제어 데이터는 비디오 신호의 형식을 나타내는 데이터와 오디오 신호의 형식을 나타내는 데이터를 포함한다.
비디오 신호의 형식을 나타내는 데이터는 해상도, 비디오 프레임 주기, 픽셀수, 라인수, 신호 형식(RGB 신호 또는 휘도/색차 신호 형식) 등을 포함한다. 오디오 신호의 형식을 나타내는 데이터는 오디오 데이터의 샘플 비트수, 샘플링 주파수, 스피커수에 대응하는 채널수 등을 포함한다.
제어 데이터는 소스 장치측에서의 디코딩 시스템을 설정하는 데 사용된다. 만일 소스 장치가 제어 데이터값을 잘못 취득하는 경우에는 그 소스 장치는 오작동하게 될 것이다.
EDID 메모리(8)에 저장된 제어 데이터는 셋탑 박스(1) 내의 마이크로프로세서(5)에 의해 판독한다. 튜너 디코딩 장치(3)는 제어 데이터에 포함된 표시 속성 데이터에 기초하여, 시야각 명세(수평 픽셀수, 수직 라인수 등)와 비디오 신호의 디코딩 파라미터(프레임 주파수 등)를 설정한다.
도 1에 도시한 데이터 표시 시스템에서는, 비디오 신호의 저장을 방지하기 위해서, 비디오 신호를 스크램블 처리한다. 그러한 스크램블 처리를 규정하는 표준으로는 HDCP(High-band Digital Content Protection) 표준이 있다.
HDCP 표준은 비디오 신호의 스크램블/디스크램블 처리와, 그래픽 호스트와 디지털 표시 장치간에 비디오 신호를 디지털 전송할 때의 공유 키 전달을 규정한 다.
DVI 표준은 비디오 신호의 암호화 및 해독 기술로서 HDCP 표준을 권장한다.
HDCP 표준에 의해 규정된 공유 키 전달에 있어서, 도 1의 통신 제어 버스(10)가 사용된다.
도 2는 상기 HDCP 표준에 따른 스크램블러 및 디스크램블러를 도 1의 회로 블록에 적용한 시스템의 블록도이다. 도 2에 있어서, 도 1의 구성 요소와 동일한 구성 요소에는 동일한 참조 번호를 부여하고, 그에 대한 상세한 설명을 생략한다.
셋탑 박스(1)의 튜너 디코딩 장치(3)에서 디코딩된 디지털 비디오 신호는 HDCP 스크램블러(11)에서 암호화된다. 그 생성된 암호화된 데이터는 송신기(4)에서 고속 직렬 디지털 신호로 변환된다. 그 고속 직렬 디지털 신호는 디지털 전송 링크(9)를 통해 텔레비전 수상기(2)로 전송된다.
텔레비전 수상기(2)에 있어서, 수신기(7)가 고속 직렬 디지털 신호를 수신한다. HDCP 디스크램블러(12)는 그 수신한 신호를 최초의 디지털 비디오 신호로 변환하여, 표시 장치(6)로 전송한다.
HDCP 스크램블러(11)가 암호화 과정에서 또한 HDCP 디스크램블러(12)가 해독 과정에서 사용하는 공유 키는 통신 제어 버스(10)를 통해 전달된다.
HDCP 표준은 소스 장치와 디지털 표시 장치간의 전송 링크에 제공되는 데이터 중계 장치로서의 중계기와 그 관련 기능을 규정한다.
2개 이상의 그래픽 호스트를 디지털 표시 장치에 연결한 일례를 도 3을 참조하여 설명할 것이다.
셋탑 박스(1) 및 디지털 비디오 디스크(DVD) 플레이어(18)의 2개의 그래픽 호스트와 텔레비전 수상기(2) 사이에 중계기(19)가 배치된다.
DVD 플레이어(18)는 마이크로프로세서(17), 재생 장치(13), 송신기(14) 및 HDCP 스크램블러(15)를 포함한다. DVD 플레이어(18)와 중계기(19)간의 데이터 전송 동작은 실질적으로 셋탑 박스(1)와 중계기(19)간의 데이터 전송 동작과 동일하므로, 그에 대한 상세한 설명을 생략한다.
중계기(19)에는 2개의 그래픽 호스트에 대응하여 2개의 수신기(20, 21)가 배치된다. 수신기(20)는 셋탑 박스(1)로부터 고속 직렬 디지털 신호를 수신하는 반면에, 수신기(21)는 DVD 플레이어(18)로부터 고속 직렬 디지털 신호를 수신한다.
중계기(19)에 있어서, 수신기(20)가 수신한 고속 직렬 디지털 신호(암호화된 신호)는 HDCP 디스크램블러(24)가 해독하는 반면에, 수신기(21)가 수신한 고속 직렬 디지털 신호(암호화된 신호)는 HDCP 디스크램블러(26)가 해독한다.
중계기(19)에 있어서, HDCP 스크램블러(25)는 HDCP 디스크램블러(24, 25) 중 어느 하나에 의해 해독된 비디오 신호를 암호화한다.
송신기(22)는 암호화된 비디오 신호를 고속 직렬 디지털 신호로 변환하여, 텔레비전 수상기(2)로 전송한다.
도 3에 있어서도, 도 1과 마찬가지로 셋탑 박스(1)는 소스 장치에 해당하고, 텔레비전 수상기(2)는 싱크 장치에 해당한다. 중계기(19)는 셋탑 박스(1)에 대해서는 소스 장치인 반면에, 텔레비전 수상기(2)에 대해서는 싱크 장치이다.
다른 실시예에 있어서, 튜너 디코딩 장치(3)는 중계기(19) 내에 포함될 수 있다. 이 경우, 중계기 기능을 갖는 데이터 중계 장치가 DVD 플레이어(18)와 디지털 표시 장치 사이에 배치되는 구성은 상기 실시예와 동일하다.
이하, 도 3에 도시한 데이터 표시 시스템에 전술한 EDID 표준의 제어 데이터를 적용한 경우를 설명할 것이다.
도 4는 그래픽 호스트와 디지털 표시 장치 사이에 중계기를 갖는 도 3의 데이터 표시 시스템에 EDID 데이터 처리 기능을 부가한 데이터 표시 시스템의 블록도이다. 도 4에 있어서, 도 3의 구성 요소와 동일한 구성 요소에는 동일한 참조 번호를 부여하고, 그에 대한 상세한 설명을 생략한다.
전술한 DVI 표준의 경우에는, 중계기를 규정하지 않으며 시스템이 중계기를 사용할 것을 전제로 하지 않는다. 또한, HDCP 표준의 경우에는, EDID 표준의 제어 데이터 처리를 규정하지 않는다. 중계기를 사용하는 경우에는, 소스 장치와 중계기간 및 중계기와 표시 장치간의 데이터 송수신시에 일정한 조건을 유지하여 그것들간에 데이터가 정확하게 전송될 수 있도록 해야 한다.
이러한 요건을 만족시키기 위해서, 디지털 표시 장치에 저장된 EDID 표준의 제어 데이터를 전송하고 EDID 표준의 제어 데이터를 저장하는 메모리를 소스 장치와 디지털 표시 장치 사이에 배치된 중계기(19) 내에 배치한다.
이러한 방법의 경우, 제어 데이터는 중계기(19) 내의 메모리에서 버퍼링된다. 이러한 버퍼링에 의해서 EDID 표준의 제어 데이터가 소스 장치로 전송될 수 있다.
도 4에 도시한 중계기(19)에는 송신기(22)와 수신기(20, 21)가 배치된다. 중 계기(19)에는 텔레비전 수상기(2)의 EDID 메모리(8)에 저장된 EDID 표준의 제어 데이터를 저장하는 EDID 메모리(27, 28)가 더 배치된다.
중계기(19)에 있어서, 마이크로프로세서(23)는 텔레비전 수상기(2) 내의 EDID 메모리(8)로부터 EDID 표준의 제어 데이터를 판독하여 EDID 메모리(27, 28)에 저장한다.
소스 장치측의 셋탑 박스(1)는 EDID 메모리(27)에 액세스한다. 또한, 소스 장치측의 DVD 플레이어(18)는 EDID 메모리(28)에 액세스한다. 이와 같이, 소스 장치는 텔레비전 수상기(2)에 저장된 EDID 표준의 제어 데이터를 취득할 수 있다. 그 결과, 전송 링크를 통해 정확하게 데이터가 전송된다.
그러나, 도 4의 시스템 구성의 경우, 각 장비의 전원을 턴온하는 순서를 결정하지 않는다.
예컨대, 셋탑 박스(1) 내의 마이크로프로세서(5)는 마이크로프로세서(23)가 텔레비전 수상기(2) 내의 EDID 메모리(8)로부터 판독한 데이터를 EDID 메모리(27)로 기록하는 중에 또는 그 전에, EDID 메모리(27)에 액세스하여 제어 데이터를 판독할 수 있다. 그러한 경우에, 판독한 데이터는 EDID 메모리(8)에 저장된 값과 다를 수도 있다.
판독한 데이터가 텔레비전 수상기(2) 내의 EDID 메모리(8)에 저장된 제어 데이터와 다른 경우에, 셋탑 박스(1) 내의 마이크로프로세서(5)는 표시 장치(6)의 실제 표시 속성에 맞지 않는 잘못된 파라미터에 따라 튜너 디코딩 장치(3)를 설정할 수 있다.
그 경우, 잘못 디코딩된 신호가 텔레비전 수상기(2)로 전송될 것이다. 그러나, 텔레비전 수상기(2)는 그 디코딩된 형식으로 비디오 신호를 표시할 수 없다. 그 결과, 표시 장치(6) 상에 표시되는 이미지가 왜곡될 것이다.
그러한 문제를 해결하기 위해서, 도 5에 도시한 바와 같은 데이터 표시 시스템을 사용한다. 그 데이터 표시 시스템은 도 4에 도시한 마이크로프로세서에 EDID 메모리에 대한 판독 및 기록 동작을 제어하기 위한 메모리 제어 장치가 내장되어 있다.
더 구체적으로, 마이크로프로세서(5)는 EDID 메모리(27)를 제어하기 위한 메모리 제어 장치(71)를 갖는다. 마이크로프로세서(17)는 EDID 메모리(28)를 제어하기 위한 메모리 제어 장치(81)를 갖는다. 마이크로프로세서(23)는 EDID 메모리(27)를 제어하기 위한 메모리 제어 장치(91), EDID 메모리(28)를 제어하기 위한 메모리 제어 장치(92) 및 EDID 메모리(8)를 제어하기 위한 메모리 제어 장치(93)를 갖는다.
EDID 메모리(27)는 2개의 메모리 제어 장치(71, 91)에 의해 제어됨으로써, 멀티마스터 모드가 실현된다. EDID 메모리(28)는 2개의 메모리 제어 장치(81, 92)에 의해 제어됨으로써, 멀티마스터 모드가 실현된다.
각 EDID 메모리는 하나 또는 2개의 메모리 제어 장치에 의해 제어됨으로써, 소스 장치에 의한 중계기(19) 내의 EDID 메모리(27, 28)에 대한 액세스는 EDID 메모리(27, 28)에 대한 제어 데이터 기록 동작이 완료될 때까지 금지된다.
이하, 도 5의 데이터 표시 시스템의 구성 요소들간의 상호 연결 관계를 도 6 을 참조하여 설명할 것이다.
도 6에 도시한 바와 같이, 중계기(19)는 DVI 표준에 의해 규정된 커넥터 및 케이블을 통해 셋탑 박스(1), DVD 플레이어(18) 및 텔레비전 수상기(2)와 연결된다.
셋탑 박스(1)와 중계기(19)는 IIC 버스(36), 파워온 라인(30) 및 핫 플러그 라인(33)을 통해 상호 연결된다. 양방향 버스인 IIC 버스(36)는 마이크로프로세서(5)의 메모리 제어 장치(71)와 마이크로프로세서(23)의 메모리 제어 장치(91)와 EDID 메모리(27)를 연결한다. 파워온 라인(30)은 마이크로프로세서(5)와 마이크로프로세서(23)를 연결하고, 셋탑 박스(1)의 상태를 나타낸다. 핫 플러그 라인(33)은 마이크로프로세서(5)와 마이크로프로세서(23)를 연결하고, 중계기(19)의 상태를 나타낸다.
DVD 플레이어(18)와 중계기(19)는 IIC 버스(38), 파워온 라인(32) 및 핫 플러그 라인(35)을 통해 상호 연결된다. IIC 버스(38)는 마이크로프로세서(17)의 메모리 제어 장치(81)와 마이크로프로세서(23)의 메모리 제어 장치(92)와 EDID 메모리(28)를 연결한다. 파워온 라인(32)은 마이크로프로세서(17)와 마이크로프로세서(23)를 연결하고, DVD 플레이어(18)의 상태를 나타낸다. 핫 플러그 라인(35)은 마이크로프로세서(17)와 마이크로프로세서(23)를 연결하고, 중계기(19)의 상태를 나타낸다.
텔레비전 수상기(2)와 중계기(19)는 IIC 버스(37), 파워온 라인(31) 및 핫 플러그 라인(34)을 통해 상호 연결된다. 양방향 버스인 IIC 버스(37)는 마이크로프 로세서(23)의 메모리 제어 장치(93)와 EDID 메모리(8)를 연결한다. 파워온 라인(31)은 마이크로프로세서(23)와 EDID 메모리(8)를 연결하고, 중계기(19)의 상태를 나타낸다. 핫 플러그 라인(34)은 마이크로프로세서(23)와 EDID 메모리(8)를 연결하고, 텔레비전 수상기(2)의 상태를 나타낸다.
셋탑 박스(1), DVD 플레이어(18), 중계기(19) 및 텔레비전 수상기(2)간의 상호 연결 관계는 전술한 예로 한정되지 않는다. 상기 상호 연결 관계에 있어서, 텔레비전 수상기(2)의 파워온 라인(31)은 핫 플러그 라인(34)과 연결된다. 파워온 라인(31)과 핫 플러그 라인(34)은 EDID 메모리(8)와 연결된다. EDID 메모리(8)에는 텔레비전 수상기(2)의 표시 속성에 관한 정보를 포함하는 EDID 데이터가 저장된다.
각 마이크로프로세서(5, 17, 23)는 시스템 상태를 검출 및 제어하기 위한 회로 블록이다.
이하, 도 6의 데이터 표시 시스템의 동작을 도 7을 참조하여 설명할 것이다. 도 7은 셋탑 박스(1)와 중계기(19)간 및 중계기(19)와 텔레비전 수상기(2)간에 송수신되는 신호의 상태를 나타내고 있다.
먼저, 시각 A에서, 셋탑 박스(1)에 전원을 인가하는데, 이 때 파워온 라인(30)이 활성화된다.
중계기(19) 내의 마이크로프로세서(23)가 셋탑 박스(1)의 전원 상태를 검출하면, 시각 A로부터 T1이 경과한 후의 시각 B에서 텔레비전 수상기(2)측의 파워온 라인(31)이 활성화된다.
이것에 의해, 텔레비전 수상기(2) 내의 EDID 메모리(8)가 중계기(19)로부터 전원을 공급받는다. 동시에, EDID 메모리(8)에 대한 전원 공급 상태가 핫 플러그 라인(34)을 통해 중계기(19) 내의 마이크로프로세서(23)로 전달된다. 시각 B에서, 마이크로프로세서(23)는 핫 플러그 라인(33)을 비활성 상태로 유지시킨다. 핫 플러그 라인(33)은 셋탑 박스(1)에게 중계기(19)의 상태를 알리기에 적합하다. 이러한 상태에서, 마이크로프로세서(23)의 메모리 제어 장치(93)는 EDID 메모리(8)로부터 데이터를 판독하기 시작한다.
마이크로프로세서(23)의 메모리 제어 장치(91)는 시각 B로부터 시간 T2 동안에 메모리 제어 장치(93)에 의해 EDID 메모리(8)로부터 판독한 제어 데이터를 EDID 메모리(27)에 저장한다. 이러한 저장 과정 동안에, 셋탑 박스(1) 내의 마이크로프로세서(5)는 핫 플러그 라인(33)의 비활성 상태를 검출한다. 그러므로, 마이크로프로세서(5)는 EDID 메모리(27)에 대한 액세스를 중단하고, 튜너 디코딩 장치(3)에서의 디코딩 표시 파라미터 설정 동작과 고속 디지털 전송 동작을 중단시킨다.
EDID 메모리(27)에 EDID 제어 데이터를 저장하는 과정이 종료되면, 마이크로프로세서(23)는 시각 C에서 핫 플러그 라인(33)을 활성화시킴으로써, 셋탑 박스(1)에게 상기 저장 과정의 종료를 알린다.
핫 플러그 라인(33)이 하이로 됨으로써, 셋탑 박스(1) 내의 마이크로프로세서(5)는 수신단이 데이터를 수신할 준비가 되어 있음을 인지할 수 있다.
시각 C 이후에, DVI, EDID 및 HDCP 표준에 기초하여 데이터 전송이 이루어진다.
마이크로프로세서(5) 내의 메모리 제어 장치(71)는 EDID 메모리(27)에 액세 스하여 EDID 제어 데이터를 취득한다. 마이크로프로세서(5)는 그 EDID 제어 데이터에 기초하여 튜너 디코딩 장치(3)를 제어한다.
이 실시예에 있어서, 셋탑 박스(1) 내의 마이크로프로세서(5)[메모리 제어 장치(71)]는 EDID 메모리(8)로부터 판독한 EDID 제어 데이터가 EDID 메모리(27)에 저장되는 시간 T2 동안에는 중계기(19) 내의 EDID 메모리(27)에 액세스할 수 없다.
이하, 도 8을 참조하여 2개의 그래픽 호스트로부터의 디지털 신호의 순차 전송을 설명할 것이다. 도 8은 DVD 플레이어(18)와 중계기(19)간 및 중계기(19)와 텔레비전 수상기(2)간에 송수신되는 신호의 상태를 나타내는 타이밍도이다.
도 8에서, 먼저 셋탑 박스(1)로부터 중계기(19)를 통해 텔레비전 수상기(2)로 디지털 신호가 전송된 다음에, 텔레비전 수상기(2)는 DVD 플레이어(18)로부터 중계기(19)를 통해 디지털 신호를 수신하는 것이 가능하게 된다.
중계기(19)에 연결된 DVD 플레이어(18)에 전원이 인가되면, 도 8에 도시한 바와 같이 시각 A에서 파워온 라인(32)이 활성화된다. 중계기(19) 내의 마이크로프로세서(23)가 그 파워온 라인(32)의 활성 상태를 검출하면, 시각 A로부터 소정 시간이 경과한 후의 시각 D에서 텔레비전 수상기(2)로의 파워온 라인(31)이 비활성화된다. 또한, 실질적으로 파워온 라인(31)이 비활성화됨과 동시에 핫 플러그 라인(34)도 비활성화됨으로써, 마이크로프로세서(23)는 텔레비전 수상기(2)가 리셋되었음을 검출하게 된다. 이것에 의해, 셋탑 박스(1)로부터 텔레비전 수상기(2)로의 데이터 전송이 중단된다.
마이크로프로세서(23)는 시각 D로부터 소정 시간이 경과한 후의 시각 B에서 파워온 라인(31)을 활성화시킨다. 이것에 의해, EDID 메모리(8)가 중계기(19)로부터 전원을 공급받는다. 마이크로프로세서(23)의 메모리 제어 장치(93)는 시각 B로부터 시간 T3 동안에 EDID 메모리(8)로부터 제어 데이터를 판독한다. 마이크로프로세서(23)의 메모리 제어 장치(92)는 시간 T3 동안에 상기 판독한 제어 데이터를 중계기(19) 내의 EDID 메모리(28)에 저장한다. 시간 T3 동안에, DVD 플레이어(18) 내의 마이크로프로세서(17)는 핫 플러그 라인(35)의 비활성 상태를 검출한다. 그러므로, 마이크로프로세서(17)의 메모리 제어 장치(81)는 EDID 메모리(28)에 대한 액세스를 중단한다.
EDID 메모리(28)에 EDID 제어 데이터를 저장하는 과정이 종료되면, 중계기(19) 내의 마이크로프로세서(23)는 시각 C에서 핫 플러그 라인(35)을 활성화시킴으로써, DVD 플레이어(18)에게 상기 저장 과정의 종료를 알린다. 핫 플러그 라인(35)이 활성화될 때, DVD 플레이어(18) 내의 마이크로프로세서(17)는 수신단이 데이터를 수신할 준비가 되어 있는지를 판정할 수 있다.
DVD 플레이어(18) 내의 마이크로프로세서(17)의 메모리 제어 장치(81)는 EDID 메모리(28)에 액세스하여 EDID 제어 데이터를 취득한다. 마이크로프로세서(17)는 그 EDID 제어 데이터에 기초하여 재생 장치(13)를 제어한다.
*도 8의 예에 있어서, 마이크로프로세서(17)는 시간 T3 동안에는 중계기(19) 내의 EDID 메모리(28)에 액세스할 수 없다.
도 9는 중계기(19)의 상세한 회로 블록도를 보여준다. 도 9에 있어서, 중계 기(19)와 DVD 플레이어(18)의 상호 연결 관계는 설명의 편의상 생략한다. 도 9에 도시한 중계기(19)의 기능에 대해서는 셋탑 박스(1) 내의 마이크로프로세서(5)가 중계기(19) 내의 EDID 메모리(27)로부터 제어 데이터를 판독하는 경우로 해서 이하 설명할 것이다. 더 구체적으로, 중계기(19) 내의 마이크로프로세서(23)에 의해 제어 데이터가 EDID 메모리(27)에 기록되는 시간 동안에는 직렬 링크를 통한 마이크로프로세서(5)와 EDID 메모리(27)간의 제어 데이터 통신이 중단된다.
제어 데이터가 전송되는 직렬 링크는 IIC 버스 표준에 기초한 통신 버스이다. 그 직렬 링크는 2개의 통신 라인, 즉 IIC 버스(36) 내의 직렬 전송 클록 라인(36CL)과 IIC 버스(36) 내의 직렬 데이터 라인(36DT)을 포함한다.
IIC 버스 표준의 경우, 클록 소스측이 마스터의 역할을 하고, 다른 장치가 슬레이브의 역할을 한다. 마스터는 데이터를 슬레이브에 기록하거나 슬레이브로부터 판독한다.
IIC 버스(36)의 클록 라인(36CL) 및 직렬 데이터 라인(36DT)에서, 마스터 및 슬레이브는 드레인 개방 상태에 의해 구동된다. 마스터와 슬레이브가 모두 비구동 상태로 될 때에만 논리 레벨이 H(하이) 레벨로 되도록 저항값이 설정된다.
마스터가 슬레이브에 어떤 일정한 어드레스를 지정하는 경우에 슬레이브가 확인 통지(acknowledgment)를 발생시키는 것으로 가정하자. 이러한 경우에, 정상적인 확인 통지가 슬레이브로부터 발행되지 않는 경우에는, 다음의 기록 또는 판독 단계로 이동되지 않을 것이다.
동작 속도가 느린 장치의 경우에, 클록 하강과 클록 상승 사이의 시간을 통 신이 이루어지는 표준 속도보다 느리게 할 수 있다. 이러한 시간을 이용함으로써, 직렬 데이터 라인(36DT)의 통신 동작을 중단할 수 있다.
트랜지스터(51, 52)는 스위칭 소자의 역할을 한다. 마스터와 슬레이브를 단절시키기 위해서는, 단지 트랜지스터(51, 52)를 턴오프하면 된다. 구체적으로, 마이크로프로세서(23)의 단자(63, 64)를 로우 레벨로 설정하면 된다.
이와 같이, 트랜지스터(51, 52)를 비도통시킴으로써, 슬레이브는 마스터의 어떠한 요청에도 응답하지 않는다. 그 결과, 마스터는 대기 상태에 놓이게 된다. 이러한 경우에, 슬레이브는 중계기(19) 내의 마이크로프로세서(23)에 응답하고, 마스터는 셋탑 박스(1) 내의 마이크로프로세서(5)에 응답한다.
IIC 버스(36)가 비도통 상태인 동안에, 중계기(19) 내의 마이크로프로세서(23)는 EDID 메모리(8)로부터 제어 데이터를 판독한다. 이러한 제어 데이터 판독은 IIC 버스(37)의 클록 라인(37CL)과 직렬 데이터 라인(37DT)을 포함하는 직렬 링크를 통해 이루어진다. 마이크로프로세서(23)는 IIC 버스 표준에 기초하여 단자(61, 62)를 통해 EDID 메모리(27)에 상기 판독한 제어 데이터를 기록한다.
이러한 기록 동작이 종료되면, 마이크로프로세서(23)는 단자(61, 62)를 개방시킨다. 다음에, 마이크로프로세서(23)는 단자(63, 64)를 하이로 설정한다. 이것에 의해, 트랜지스터(51, 52)가 턴온됨으로써, IIC 버스(36)의 클록 라인(36CL)과 직렬 데이터 라인(36DT)이 도통된다. 그 결과, EDID 메모리(27)로부터 제어 데이터가 판독될 수 있다.
마이크로프로세서(23)의 단자(65)를 H 레벨로 설정함으로써, 트랜지스터(53) 가 턴온된다. 이것에 의해, IIC 버스(36)의 클록 라인(CL)이 L 레벨로 설정됨으로써, 마스터와 슬레이브간의 통신이 확실하게 중단된다. 즉, 마스터의 역할을 하는 셋탑 박스(1) 내의 마이크로프로세서(5)는 슬레이브의 역할을 하는 중계기(19) 내의 EDID 메모리(27)에 액세스할 수 없다.
*이러한 경우에, 메모리 제어 장치의 기능은 마이크로프로세서(23)에 통합된 프로그램 또는 회로, 그 마이크로프로세서의 단자 및 스위칭 소자 등과 같은 회로 구성 요소에 의해 구현된다.
이와 같이, 마스터와 슬레이브간의 연결을 제어하는 스위칭 소자를 IIC 버스에 부착하고 스위칭 소자를 제어하는 기능을 슬레이브에 통합함으로써, 마스터가 슬레이브측의 메모리에 액세스하는 것을 금지시킬 수 있다. 트랜지스터를 스위칭 소자로 사용하였지만, 이것은 단지 일례일 뿐이며, 다른 종류의 스위칭 소자를 사용할 수도 있다.
메모리 제어 장치의 기능은 전술한 트랜지스터, 단자 및 프로그램과 다른 수단에 의해 구현될 수도 있다. 예컨대, 기록 금지 신호를 EDID 메모리(27)로 출력하여 그 메모리(27)를 기록 금지 상태로 설정하도록 마이크로프로세서(23)를 구성할 수 있다. 메모리 제어 장치를 구현함에 있어서, 하드웨어, 소프트웨어 및 펌웨어를 개별적으로 사용하거나 또는 조합하여 사용할 수 있다.
도 1 내지 도 9의 예에 있어서, 그래픽 호스트인 셋탑 박스(1) 또는 DVD 플레이어(18)와 텔레비전 수상기(2) 사이에 데이터 중계 장치로서 단일 중계기(19)를 배치하였지만, 상기 실시예를 이것으로 한정하는 것은 아니다. 2개 이상의 데이터 중계 장치를 그래픽 호스트와 텔레비전 수상기 사이에 배치할 수도 있다.
도 10은 중계기들이 복수단 구성으로 배치된 데이터 표시 시스템의 블록도이다. 도 10에 있어서, 도 2 내지 도 9의 구성 요소와 동일한 구성 요소에는 동일한 참조 번호를 부여하고, 그에 대한 상세한 설명을 생략한다.
3개의 중계기(19a, 19b, 19c)가 셋탑 박스(1)와 텔레비전 수상기(2) 사이에 배치되어, 그 둘을 연결한다. 각 중계기는 마이크로프로세서 및 EDID 메모리를 갖는장치라면 DVD 플레이, VTR, 텔레비전 수상기 등 어떤 종류의 장치이어도 좋다.
셋탑 박스(1)는 중계기(19a)에 대해서는 소스 장치이다. 중계기(19a)는 셋탑 박스(1)에 대해서는 싱크 장치인 반면에, 중계기(19b)에 대해서는 소스 장치이다. 중계기(19b)는 중계기(19a)에 대해서는 싱크 장치인 반면에, 중계기(19c)에 대해서는 소스 장치이다. 중계기(19c)는 중계기(19b)에 대해서는 싱크 장치인 반면에, 텔레비전 수상기(2)에 대해서는 소스 장치이다.
중계기(19a)는 마이크로프로세서(23a)와 EDID 메모리(27a)를 갖는다. 마이크로프로세서(23a)는 메모리 제어 장치(102a, 103a)를 갖는다.
중계기(19b)는 마이크로프로세서(23b)와 EDID 메모리(27b)를 갖는다. 마이크로프로세서(23b)는 메모리 제어 장치(102b, 103b)를 갖는다.
중계기(19c)는 마이크로프로세서(23c)와 EDID 메모리(27c)를 갖는다. 마이크로프로세서(23c)는 메모리 제어 장치(102c, 103c)를 갖는다.
셋탑 박스(1)의 마이크로프로세서(5)는 메모리 제어 장치(71)를 갖는다.
셋탑 박스(1)와 중계기(19a)는 IIC 버스(36a), 파워온 라인(30a) 및 핫 플러그 라인(33a)을 통해 상호 연결된다. IIC 버스(36a)는 메모리 제어 장치(71)와 메모리 제어 장치(102a)와 EDID 메모리(27a)를 연결한다. 파워온 라인(30a)은 마이크로프로세서(5)와 마이크로프로세서(23a)를 상호 연결하고, 셋탑 박스(1)의 상태를 나타낸다. 핫 플러그 라인(33a)은 마이크로프로세서(5)와 마이크로프로세서(23a)를 상호 연결하고, 중계기(19a)의 상태를 나타낸다.
중계기(19a)와 중계기(19b)는 IIC 버스(36b), 파워온 라인(30b) 및 핫 플러그 라인(33b)을 통해 상호 연결된다. IIC 버스(36b)는 메모리 제어 장치(103a)와 EDID 메모리(27b)를 연결한다. 메모리 제어 장치(102b)와 EDID 메모리(27b)는 버스(36b')를 통해 상호 연결된다. 이와 달리, IIC 버스(36b)는 메모리 제어 장치(103a)와 메모리 제어 장치(102b)와 EDID 메모리(27b)를 연결할 수도 있다. 파워온 라인(30b)은 마이크로프로세서(23a)와 마이크로프로세서(23b)를 상호 연결하고, 중계기(19a)의 상태를 나타낸다. 핫 플러그 라인(33b)은 마이크로프로세서(23a)와 마이크로프로세서(23b)를 상호 연결하고, 중계기(19b)의 상태를 나타낸다.
중계기(19b)와 중계기(19c)는 IIC 버스(36c), 파워온 라인(30c) 및 핫 플러그 라인(33c)을 통해 상호 연결된다. IIC 버스(36c)는 메모리 제어 장치(103b)와 EDID 메모리(27c)를 연결한다. 메모리 제어 장치(102c)와 EDID 메모리(27c)는 버스(36c')를 통해 상호 연결된다. 이와 달리, IIC 버스(36c)는 메모리 제어 장치(103b)와 메모리 제어 장치(102c)와 EDID 메모리(27c)를 연결할 수도 있다. 파워온 라인(30c)은 마이크로프로세서(23b)와 마이크로프로세서(23c)를 상호 연결하고, 중 계기(19b)의 상태를 나타낸다. 핫 플러그 라인(33c)은 마이크로프로세서(23b)와 마이크로프로세서(23c)를 상호 연결하고, 중계기(19c)의 상태를 나타낸다.
중계기(19c)와 텔레비전 수상기(2)는 IIC 버스(36d), 파워온 라인(31d) 및 핫 플러그 라인(33d)을 통해 상호 연결된다. IIC 버스(36d)는 메모리 제어 장치(103c)와 EDID 메모리(8)를 연결한다. 파워온 라인(31d)은 마이크로프로세서(23c)와 EDID 메모리(8)를 상호 연결하고, 중계기(19c)의 상태를 나타낸다. 핫 플러그 라인(33d)은 마이크로프로세서(23c)와 EDID 메모리(8)를 상호 연결하고, 텔레비전 수상기(8)의 상태를 나타낸다.
도 6의 예에서와 같이, EDID 메모리(8)에는 텔레비전 수상기(2)의 표시 속성에 관한 정보를 포함하는 EDID 데이터가 저장된다.
EDID 메모리(8)에 저장된 제어 데이터는 마이크로프로세서(23c)를 통해 EDID 메모리(27c)에 저장된다. 마이크로프로세서(23c)는 제어 데이터가 EDID 메모리(27c)에 저장될 때까지, 계속해서 액세스 금지 신호를 핫 플러그 라인(33c)을 통해 중계기(19b) 내의 마이크로프로세서(23b)로 출력함으로써, 마이크로프로세서(23b)가 EDID 메모리(27c) 내의 제어 데이터에 액세스하는 것을 금지시킨다.
중계기(19b) 내의 마이크로프로세서(23b)는 마이크로프로세서(23c)가 액세스 금지 신호의 출력을 중단한 후에 EDID 메모리(27c) 내의 제어 데이터에 대한 액세스를 시작한다. 이것에 의해, 제어 데이터가 IIC 버스(36c)를 통해 전달된다. 마이크로프로세서(23b)의 메모리 제어 장치(102b)는 전달된 제어 데이터를 EDID 메모리(27b)에 기록한다. 마이크로프로세서(23b)는 제어 데이터가 EDID 메모리(27b)에 저 장될 때까지, 계속해서 액세스 금지 신호를 핫 플러그 라인(33b)을 통해 마이크로프로세서(23a)로 출력함으로써, 마이크로프로세서(23a)가 EDID 메모리(27b) 내의 제어 데이터에 액세스하는 것을 금지시킨다.
마이크로프로세서(23a)는 마이크로프로세서(23b)가 액세스 금지 신호의 출력을 중단한 후에 EDID 메모리(27b) 내의 제어 데이터에 대한 액세스를 시작한다. 이것에 의해, 제어 데이터가 IIC 버스(36b)를 통해 전달된다. 마이크로프로세서(23a)의 메모리 제어 장치(102a)는 전달된 제어 데이터를 EDID 메모리(27a)에 기록한다. 마이크로프로세서(23a)는 제어 데이터가 EDID 메모리(27a)에 저장될 때까지, 계속해서 액세스 금지 신호를 핫 플러그 라인(33a)을 통해 셋탑 박스(1) 내의 마이크로프로세서(5)로 출력함으로써, 마이크로프로세서(5)가 EDID 메모리(27a) 내의 제어 데이터에 액세스하는 것을 금지시킨다.
마이크로프로세서(5)는 마이크로프로세서(23a)가 액세스 금지 신호의 출력을 중단한 후에 EDID 메모리(27a) 내의 제어 데이터에 대한 액세스를 시작한다. 이것에 의해, 제어 데이터가 IIC 버스(36a)를 통해 마이크로프로세서(5)로 전달된다.
마이크로프로세서(5)는 EDID 메모리(27a)에 액세스하여 취득한 제어 데이터에 기초하여 튜너 디코딩 장치(3)(도 10에서는 도시 생략)에서의 디코딩 모드를 설정한다.
이와 같이, 텔레비전 수상기(2)로부터의 제어 데이터의 판독과 디코딩 모드의 설정은 셋탑 박스(1)에 의해 완료된다. 상기 설정 후에, 셋탑 박스(1)로부터 중계기(19a, 19b, 19c)를 통해 텔레비전 수상기(2)로 DVI, EDID 및 HDCP 표준에 기초 하여 데이터 전송이 이루어진다.
도 10의 예에서도, EDID 메모리(27a~27c)에 제어 데이터가 저장될 때까지, 다음 단의 마이크로프로세서(5, 23a~23c)에 의한 이전 단의 EDID 메모리(27a~27c) 내의 제어 데이터에 대한 액세스가 금지된다.
그러므로, 텔레비전 수상기(2) 내의 EDID 메모리(8)에 저장된 제어 데이터는 각 중계기 내의 메모리에 저장되는 도중에 전달되는 일이 없이 셋탑 박스(1)로 정확하게 전달된다.
도 10의 예에서는 3개의 중계기를 그래픽 호스트와 텔레비전 수상기 사이에 배치하였지만, 상기 실시예를 이것으로 한정하는 것은 아니다. 그래픽 호스트와 텔레비전 수상기 사이에 중계기를 더 적게 또는 더 많이 배치할 수도 있다.
각 중계기는 그 자체에 내장된 메모리에 제어 데이터가 저장되는 동안에는 그 메모리에 대한 액세스를 금지시킨다. 이것에 의해, 잘못된 제어 데이터가 소스 장치의 디코더로 전달되는 것을 방지한다. 그러므로, 소스 장치의 디코더는 오로지 정확한 제어 데이터에 따라 디지털 신호를 디코딩할 수 있다. 따라서, 디코더는 오작동하지 않을 것이다.
본 발명에 의하면, 전술한 바와 같이, 소스 장치의 역할을 하는 셋탑 박스 또는 DVD 플레이어는 텔레비전 수상기의 표시 속성에 맞지 않는 조건에 따른 데이터를 디코딩하지 않을 것이다.

Claims (24)

  1. 비디오 데이터의 형태를 나타내는 표시 속성 및 오디오 데이터의 형태를 나타내는 오디오 속성을 표시하는 제어 데이터를 저장하고 상기 제어 데이터에 따라 상기 비디오 데이터 및 오디오 데이터를 나타내는 표시 장치와;
    상기 표시 장치에 액세스하여 상기 제어 데이터를 판독하고, 상기 판독한 제어 데이터를 제1 메모리에 저장하며, 제1 소스 장치가 IIC 버스 라인을 경유하여 상기 제1 메모리에 액세스하는 경우에, 상기 표시 장치로부터 상기 제1 메모리로 상기 판독한 제어 데이터 모두가 저장되는 것이 완료될 때까지, 상기 제1 소스 장치가 상기 제1 메모리에 저장된 상기 판독한 제어 데이터에 액세스하는 것을 금지하도록 구성된 데이터 중계 장치로서, 상기 데이터 중계 장치는 핫 플러그 라인을 경유하여 상기 제1 소스 장치에 연결되고, 상기 데이터 중계 장치는 상기 표시 장치로부터 상기 제 1 메모리로 상기 판독한 제어 데이터의 저장이 완료될 때까지, 상기 제1 소스 장치가 상기 핫 플러그 라인의 비활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 금지하고, 상기 제1 소스 장치가 상기 핫 플러그 라인의 활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 허용하는 신호를 상기 제1 소스 장치에 출력하는 상기 데이터 중계 장치
    를 포함하는 데이터 표시 시스템.
  2. 제 1 항에 있어서, 복수의 데이터 중계 장치가 상기 제 1 소스 장치와 상기 표시 장치 사이에 직렬로 연결된 데이터 표시 시스템.
  3. 제 1 항에 있어서,
    상기 표시 장치 내에 저장된 상기 제어 데이터를 상기 데이터 중계 장치로 전달하는 제 1 데이터 버스; 및
    상기 데이터 중계 장치 내의 상기 제 1 메모리 내에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치로 전달하는 제 2 데이터 버스
    를 더 포함하는 데이터 표시 시스템.
  4. 제 1 항에 있어서,
    상기 표시 장치에 저장된 제어 데이터를 상기 데이터 중계 장치에 전달하는 제 1 데이터 버스; 및
    상기 데이터 중계 장치 내의 상기 제 1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치에 전달하는 제 2 데이터 버스
    를 더 포함하고,
    상기 데이터 중계 장치는 상기 데이터 중계 장치가 상기 제 1 메모리로 액세스하는가 안 하는가에 따라, 상기 제 2 데이터 버스의 도통/비도통을 제어하도록 상기 제 2 데이터 버스에 연결된 단자들을 가지는, 데이터 표시 시스템.
  5. 제 1 항에 있어서,
    상기 표시 장치에 저장된 상기 제어 데이터를 상기 데이터 중계 장치에 전달하는 제 1 직렬 링크; 및
    상기 데이터 중계 장치 내의 상기 제 1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치에 전달하는 제 2 직렬 링크
    를 더 포함하고,
    상기 데이터 중계 장치는, 상기 데이터 중계 장치가 상기 제 1 메모리로 액세스하는가 안 하는가에 따라 상기 제 2 직렬 링크의 도통/비도통을 제어하도록 상기 제 2 직렬 링크에 연결된 단자들과 상기 제 2 직렬 링크의 온-오프 제어를 수행하는 스위칭 요소들을 포함하는 것인 데이터 표시 시스템.
  6. 제 1 항에 있어서, 상기 제 1 소스 장치에 제공되고, 상기 데이터 중계 장치 내의 상기 제 1 메모리에 액세스하여 상기 제 1 메모리내의 상기 판독한 데이터를 획득하는 제어 장치를 더 포함하는, 데이터 표시 시스템.
  7. 제 1 항에 있어서,
    제 2 직렬 디지털 신호를 출력하기 위해 상기 판독한 제어 데이터에 따라 제 2 디지털 신호를 인코딩하는 제 2 소스 장치;
    상기 데이터 중계 장치 내에 제공되고, 상기 표시 장치로부터 전달된 상기 제어 데이터를 저장하는 제 2 메모리; 및
    상기 데이터 중계 장치 내에 제공되는 제어 장치로서, 상기 표시 장치로부터 획득한 상기 제어 데이터를 상기 제 2 메모리로 저장하기 위해 상기 표시 장치에 액세스하고, 상기 제 2 소스 장치가 상기 제 2 메모리에 액세스하는 경우에, 상기 표시 장치로부터 상기 제 2 메모리로 상기 제어 데이터가 저장되는 것이 완료된 후에, 상기 제 2 메모리에 저장된 상기 제어 데이터를 상기 제 2 소스 장치로 전달하도록 구성되는 제어 장치
    를 더 포함하는 데이터 표시 시스템.
  8. 제 7 항에 있어서, 상기 데이터 중계 장치는 상기 제 1 소스 장치로부터 상기 표시 장치로의 데이터 전송을 리셋시키고, 데이터가 상기 제 1 소스 장치로부터 상기 표시 장치로 중계되는 동안 상기 제 2 소스 장치의 전력 상태가 활성으로 된 것을 검출한 경우, 상기 제어 장치의 동작을 개시하는 것인 데이터 표시 시스템.
  9. 제 1 항에 있어서, 상기 제 1 소스 장치는 상기 판독한 제어 데이터에 따라 제 1 디지털 신호를 인코딩하고 직렬 디지털 신호를 출력하며, 상기 데이터 중계 장치는 상기 제 1 소스 장치로부터 상기 표시 장치로 상기 직렬 디지털 신호를 중계하는 것인 데이터 표시 시스템.
  10. 비디오 데이터의 형태를 나타내는 표시 속성 및 오디오 데이터의 형태를 나타내는 오디오 속성을 표시하는 제어 데이터를 저장하고 상기 제어 데이터에 따라 상기 비디오 데이터 및 오디오 데이터를 나타내는 표시 장치와 제 1 소스 장치 간에 제공되고, 핫 플러그 라인을 경유하여 상기 제1 소스 장치에 연결되는 데이터 중계 장치로서:
    상기 표시 장치의 표시 속성들을 나타내는 상기 제어 데이터를 저장하도록 구성되는 제 1 메모리; 및
    상기 표시 장치로부터의 제어 데이터를 판독하기 위해 상기 표시 장치에 액세스하고 상기 제 1 메모리에 상기 판독한 제어 데이터를 저장하며, 상기 제 1 소스 장치가 IIC 버스 라인을 경유하여 상기 제 1 메모리에 액세스하는 경우에, 상기 표시 장치로부터 상기 제 1 메모리로 상기 제어 데이터 모두가 저장되는 것이 완료될 때까지, 상기 제 1 소스 장치가 상기 제 1 메모리 내에 저장된 상기 판독한 제어 데이터에 액세스하는 것을 금지하도록 구성되는 제 1 제어 장치로서, 상기 제 1 제어 장치는 상기 표시 장치로부터의 상기 제 1 메모리로 상기 제어 데이터가 저장되는 것이 완료될 때까지, 상기 제1 소스 장치가 상기 핫 플러그 라인의 비활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 금지하고, 상기 제1 소스 장치가 상기 핫 플러그 라인의 활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 허용하는 신호를 출력하는 것인 상기 제1 제어 장치
    를 포함하는 데이터 중계 장치.
  11. 제 10 항에 있어서,
    상기 제어 데이터를 상기 표시 장치로부터 상기 제 1 메모리에 전달하는 제 1 데이터 버스; 및
    상기 제 1 메모리에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치에 전달하는 제 2 데이터 버스
    를 더 포함하는 데이터 중계 장치.
  12. 제 10 항에 있어서,
    상기 제어 데이터를 상기 표시 장치로부터 상기 제 1 메모리로 전달하는 제 1 데이터 버스; 및
    상기 제 1 메모리 내에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치에 전달하는 제 2 데이터 버스
    를 더 포함하고,
    상기 제 1 제어 장치는 상기 제 1 제어 장치가 상기 제 1 메모리에 액세스 하는가 안 하는가에 따라 상기 제 2 데이터 버스의 도통/비도통을 제어하기 위해 상기 제 2 데이터 버스에 연결된 단자들을 가지는 것인 데이터 중계 장치.
  13. 제 10 항에 있어서,
    상기 제어 데이터를 상기 표시 장치로부터 상기 제 1 메모리로 전달하는 제 1 직렬 링크; 및
    상기 제 1 메모리 내에 저장된 상기 판독한 제어 데이터를 상기 제 1 소스 장치로 전달하는 제 2 직렬 링크
    를 더 포함하고,
    상기 제 1 제어 장치는 상기 제 1 제어 장치가 상기 제 1 메모리에 액세스 하는가 안 하는가에 따라 상기 제 2 직렬 링크의 도통/비도통을 제어하도록 상기 제 2 직렬 링크에 연결된 단자들과 상기 제 2 직렬 링크의 온-오프 제어를 수행하는 스위칭 요소들을 포함하는 데이터 중계 장치.
  14. 비디오 데이터의 형태를 나타내는 표시 속성 및 오디오 데이터의 형태를 나타내는 오디오 속성을 표시하는 제어 데이터를 저장하고 상기 제어 데이터를 따라 상기 비디오 데이터 및 오디오 데이터를 나타내는 표시 장치와 제 1 소스 장치 사이에 데이터를 중계하기 위한 데이터 중계 방법으로서:
    상기 표시 장치에 액세스하여 상기 제어 데이터를 판독하는 단계;
    상기 판독한 제어 데이터를 제 1 메모리에 저장하는 단계; 및
    상기 제 1 소스 장치가 IIC 버스 라인을 경유하여 상기 제 1 메모리에 액세스하는 것에 응답하여, 상기 표시 장치로부터 상기 제 1 메모리에 상기 제어 데이터 모두가 저장되는 것이 완료될 때까지, 상기 제1 소스 장치가 상기 핫 플러그 라인의 비활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 금지하고, 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 금지하고, 상기 제1 소스 장치가 상기 핫 플러그 라인의 활성 상태를 검출한 경우에 상기 제1 소스 장치에 의한 상기 제1 메모리로의 액세스를 허용하는 단계
    를 포함하는, 데이터 중계 방법.
  15. 제 14 항에 있어서,
    상기 표시 장치로부터 상기 제어 데이터를 획득하기 전에 상기 제 1 소스 장치의 전력 상태를 검출하는 단계; 및
    상기 검출 후에 상기 표시 장치가 활성상태에 있다는 것을 알리는 신호를 출력하는 단계
    를 더 포함하는, 데이터 중계 방법.
  16. 제 14 항에 있어서,
    제 2 소스 장치의 전력 상태가 상기 제 1 소스 장치로부터 상기 표시 장치로의 데이터 중계 동안 활성이었다는 것을 검출하는 경우 상기 제 1 소스 장치로부터 상기 표시 장치로의 데이터 전송을 리셋시키는 단계;
    상기 리셋 후에 상기 제어 데이터를 획득하기 위해 상기 표시 장치에 액세스하는 단계;
    상기 제어 데이터를 제 2 메모리에 저장하는 단계; 및
    상기 표시 장치로부터의 상기 제어 데이터를 상기 제 2 메모리에 저장하는 것이 완료된 후에 상기 제 2 소스 장치가 상기 제 2 메모리에 액세스하는 것에 응답하여 상기 제 2 메모리에 저장된 상기 제어 데이터를 전달하는 단계
    를 더 포함하는 데이터 중계 방법.
  17. 비디오 데이터 및 오디오 데이터를 출력하도록 구성되는 소스 장치; 및
    상기 비디오 데이터의 형태를 나타내는 표시 속성 및 상기 오디오 데이터의 형태를 나타내는 오디오 속성을 표시하는 표시 식별 데이터를 저장하도록 구성되는 메모리를 포함하고, IIC 버스와 핫 플러그 라인을 통해 상기 소스 장치에 연결되어 있는 싱크 장치로서, 상기 소스 장치가 IIC 버스 라인을 경유하여 상기 메모리에 액세스하는 경우에, 상기 핫 플러그 라인의 불활성 상태가 검출된 때에 상기 소스 장치가 상기 메모리에 저장된 상기 표시 식별 데이터에 액세스하는 것을 금지하고, 상기 핫 플러그 라인의 활성 상태가 검출된 때에 상기 소스 장치가 상기 메모리에 저장되어 있는 상기 표시 식별 데이터로 액세스하는 것을 허용하는 것인 상기 싱크 장치
    를 포함하는 데이터 표시 시스템.
  18. 제 17 항에 있어서, 상기 표시 식별 데이터는 해상도 데이터를 포함하는 것인 데이터 표시 시스템.
  19. 제 17 항에 있어서, 상기 표시 식별 데이터는 비디오 프레임 주기 데이터(video frame period data)를 포함하는 것인 데이터 표시 시스템.
  20. 소스 장치로부터 공급되는 비디오 데이터의 형태를 나타내는 표시 속성 및 상기 소스 장치로부터 공급되는 오디오 데이터의 형태를 나타내는 오디오 속성을 나타내는 표시 식별 데이터를 저장하도록 구성되는 메모리; 및
    상기 소스 장치로부터의 데이터를 입력하는 제어 장치로서, 상기 소스 장치가 IIC 버스 라인을 경유하여 상기 메모리에 액세스하는 경우에, 상기 핫 플러그 라인의 불활성 상태가 검출된 때에 상기 소스 장치가 상기 메모리에 저장된 상기 표시 식별 데이터에 액세스하는 것을 금지하고, 상기 핫 플러그 라인의 활성 상태가 검출된 때에 상기 소스 장치가 상기 메모리에 저장된 상기 표시 식별 데이터에 액세스하는 것을 허용하는 것인 상기 제어 장치
    를 포함하는 싱크 장치.
  21. 제 20 항에 있어서, 상기 표시 식별 데이터는 해상도 데이터를 포함하는 것인 싱크 장치.
  22. 제 20 항에 있어서, 상기 표시 식별 데이터는 비디오 프레임 주기 데이터를 포함하는 것인 싱크 장치.
  23. 삭제
  24. 삭제
KR1020057015486A 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치 KR100790432B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002041167 2002-02-19
JPJP-P-2002-00041167 2002-02-19

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-7007304A Division KR100524507B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법, 및 데이터 판독 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020077002218A Division KR100782965B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치

Publications (2)

Publication Number Publication Date
KR20050091791A KR20050091791A (ko) 2005-09-15
KR100790432B1 true KR100790432B1 (ko) 2008-01-02

Family

ID=27750460

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020077011518A KR100782964B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치
KR10-2003-7007304A KR100524507B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법, 및 데이터 판독 방법
KR1020057015486A KR100790432B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치

Family Applications Before (2)

Application Number Title Priority Date Filing Date
KR1020077011518A KR100782964B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치
KR10-2003-7007304A KR100524507B1 (ko) 2002-02-19 2003-02-18 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법, 및 데이터 판독 방법

Country Status (6)

Country Link
US (5) US20030214507A1 (ko)
EP (2) EP2254038B1 (ko)
JP (3) JP2005517997A (ko)
KR (3) KR100782964B1 (ko)
CN (2) CN1873769B (ko)
WO (1) WO2003071413A2 (ko)

Families Citing this family (101)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8137619B2 (en) * 1997-08-11 2012-03-20 Ventana Medical Systems, Inc. Memory management method and apparatus for automated biological reaction system
CN1873769B (zh) * 2002-02-19 2010-06-09 株式会社东芝 数据显示系统、数据中继设备、数据中继方法及数据系统
AU2003226128A1 (en) * 2002-03-27 2003-10-13 First Virtual Communications System and method for traversing firewalls with protocol communications
EP1646227B1 (en) * 2003-07-14 2016-08-31 Panasonic Intellectual Property Management Co., Ltd. Signal switching device, signal distribution device, display device, and signal transmission system
US7983326B2 (en) * 2003-07-16 2011-07-19 Hitachi Kokusai Electric, Inc. Digital transmission system and its transmission status recognition method
KR20060083195A (ko) * 2003-08-27 2006-07-20 파이오니아 가부시키가이샤 디스플레이 장치 및 디스플레이 방법
KR100549067B1 (ko) * 2003-09-23 2006-02-06 삼성전자주식회사 디스플레이장치 및 그 제어방법
US20050120384A1 (en) * 2003-12-01 2005-06-02 General Instrument Corporation Methods and systems for enabling software and firmware downloads to high definition television appliances
WO2005055182A1 (en) * 2003-12-02 2005-06-16 Samsung Electronics Co., Ltd. Display apparatus and a method of controlling the same
WO2005059877A1 (de) * 2003-12-17 2005-06-30 Dicom Ag Verfahren zur übertragung von bildinformationen zu einer anzeigeeinheit eines flachbildschirms, flachbildschirm und set-top box
US7398547B2 (en) 2004-01-13 2008-07-08 Pace Plc. High-bandwidth digital content protection during rapid channel changing
US7446433B2 (en) 2004-01-23 2008-11-04 American Power Conversion Corporation Methods and apparatus for providing uninterruptible power
US7379305B2 (en) * 2004-01-23 2008-05-27 American Power Conversion Corporation Modular UPS
US7612472B2 (en) 2004-01-23 2009-11-03 American Power Conversion Corporation Method and apparatus for monitoring energy storage devices
KR100662902B1 (ko) * 2004-03-09 2007-01-02 삼성전자주식회사 Dvi 규격의 디지털 신호를 출력할 수 있는 광재생장치및 그 재생방법
KR100587547B1 (ko) 2004-04-07 2006-06-08 삼성전자주식회사 컨텐츠별로 싱크 디바이스로의 출력을 제어하는 소스디바이스 및 그 방법
KR20050099305A (ko) * 2004-04-09 2005-10-13 삼성전자주식회사 디스플레이시스템 및 그 제어방법
US7911473B2 (en) 2004-10-18 2011-03-22 Genesis Microchip Inc. Method for acquiring extended display identification data (EDID) in a powered down EDID compliant display controller
US7995043B2 (en) 2004-10-18 2011-08-09 Tamiras Per Pte. Ltd., Llc Arbitration for acquisition of extended display identification data (EDID)
US7839409B2 (en) * 2004-10-18 2010-11-23 Ali Noorbakhsh Acquisition of extended display identification data (EDID) using inter-IC (I2C) protocol
US7477244B2 (en) 2004-10-18 2009-01-13 Genesis Microchip Inc. Automatic activity detection in a display controller
US7911475B2 (en) 2004-10-18 2011-03-22 Genesis Microchip Inc. Virtual extended display information data (EDID) in a flat panel controller
US7484112B2 (en) 2004-10-18 2009-01-27 Genesis Microchip Inc. Power management in a display controller
JP4468142B2 (ja) * 2004-10-29 2010-05-26 株式会社東芝 データ中継装置、データ中継方法、データ伝送システム
US7675509B2 (en) * 2005-01-13 2010-03-09 Sony Corporation Methods and apparatus for optical wireless communication
EP1816868B1 (en) * 2004-11-25 2010-05-19 Panasonic Corporation Repeater apparatus and method for controlling the same
US8035665B2 (en) * 2005-02-25 2011-10-11 Hewlett-Packard Development Company, L.P. Methods and systems for using control data to control a display of an image by a display device
JP4572128B2 (ja) 2005-03-04 2010-10-27 Nec液晶テクノロジー株式会社 表示パネルの駆動方法及びその装置
US20070274689A1 (en) * 2005-04-26 2007-11-29 General Instrument Corporation Method and apparatus for establishing audio/video formats for sink devices
WO2006118106A1 (ja) * 2005-04-28 2006-11-09 Matsushita Electric Industrial Co., Ltd. リップシンク補正装置及びリップシンク補正方法
CN101248667B (zh) * 2005-08-26 2012-09-12 松下电器产业株式会社 信号源装置以及信号源装置的控制方法
JP5145633B2 (ja) * 2005-10-31 2013-02-20 パナソニック株式会社 音響再生装置及び映像音声視聴システム
JP4548307B2 (ja) * 2005-10-31 2010-09-22 ソニー株式会社 分離型処理装置及びそのソフトウエアの版更新方法
US20070186015A1 (en) * 2006-02-08 2007-08-09 Taft Frederick D Custom edid content generation system and method
US9198084B2 (en) 2006-05-26 2015-11-24 Qualcomm Incorporated Wireless architecture for a traditional wire-based protocol
JP3952077B1 (ja) 2006-06-06 2007-08-01 オンキヨー株式会社 ホットプラグ信号検出装置、ソース機器およびリピータ機器
KR100744077B1 (ko) * 2006-08-21 2007-07-30 옵티시스 주식회사 DCC(Display Data Channel) 통신모듈
US7893941B2 (en) 2006-09-15 2011-02-22 Rgb Spectrum Intelligent video graphics switcher
US8121178B2 (en) * 2006-09-28 2012-02-21 At&T Intellectual Property I, Lp Method and system for sending data using a very high bit rate digital subscriber line
KR100869702B1 (ko) 2007-01-11 2008-11-21 옵티시스 주식회사 디지털 영상 데이터를 전송하는 디지털 영상 시스템
KR100858318B1 (ko) * 2007-01-25 2008-09-11 주식회사 디엠테크놀로지 디스플레이 특성정보의 복구 기능을 구비한 디스플레이장치 및 그 복구방법
US8810732B1 (en) * 2007-02-09 2014-08-19 Aliphcom Auto-select algorithm for a high-definition multimedia interface switch
JP5029121B2 (ja) * 2007-04-25 2012-09-19 ソニー株式会社 データ受信装置、データ送信装置、および情報処理方法、並びにコンピュータ・プログラム
CA2686564C (en) 2007-05-15 2018-04-17 American Power Conversion Corporation Methods and systems for managing facility power and cooling
US8054382B2 (en) * 2007-05-21 2011-11-08 International Business Machines Corporation Apparatus, method and system for synchronizing a common broadcast signal among multiple television units
US20080309584A1 (en) * 2007-06-12 2008-12-18 Aten International Co., Ltd. Video extender devices capable of providing edid of a display to a computer
JP5261993B2 (ja) * 2007-06-15 2013-08-14 富士通セミコンダクター株式会社 ディスプレイ制御回路およびディスプレイ装置
JP2009003882A (ja) * 2007-06-25 2009-01-08 Toshiba Corp データ受信装置及びデータ送受信方法
US7929525B2 (en) * 2007-06-28 2011-04-19 Dell Products L.P. System and method for adding transport layer to uncompressed visual information packets
KR101380753B1 (ko) 2007-07-23 2014-04-02 삼성전자 주식회사 디스플레이장치 및 그 제어방법
US20090033668A1 (en) * 2007-07-31 2009-02-05 Pederson Douglas A Display EDID emulator system and method
US8127335B2 (en) * 2007-11-02 2012-02-28 Sony Corporation Communication error message for TV internet adapter
US8723756B2 (en) 2008-01-15 2014-05-13 Synaptics Incorporated System having capability for daisy-chained serial distribution of video display data
US8661497B2 (en) * 2008-01-25 2014-02-25 General Instrument Corporation Set-top box for converting media signals based on stored output settings
US9143507B2 (en) * 2008-02-28 2015-09-22 Lattice Semiconductor Corporation Method, apparatus, and system for pre-authentication and processing of data streams
JP2009246461A (ja) * 2008-03-28 2009-10-22 Toshiba Corp 電子機器および電子機器の制御方法
US8237624B2 (en) * 2008-05-06 2012-08-07 Integrated Device Technology, Inc. System having capability for daisy-chained serial distribution of video display data
US8094684B2 (en) * 2008-05-09 2012-01-10 Parade Technologies, Ltd. Link training scheme for displayport source repeaters
CN102090055A (zh) * 2008-07-14 2011-06-08 松下电器产业株式会社 影像数据处理装置和影像数据处理方法
KR20100033199A (ko) * 2008-09-19 2010-03-29 삼성전자주식회사 액정 표시 장치 및 이를 포함하는 표시 시스템
US20100128181A1 (en) * 2008-11-25 2010-05-27 Advanced Micro Devices, Inc. Seam Based Scaling of Video Content
US9398089B2 (en) 2008-12-11 2016-07-19 Qualcomm Incorporated Dynamic resource sharing among multiple wireless devices
JP5055254B2 (ja) * 2008-12-19 2012-10-24 日立コンシューマエレクトロニクス株式会社 映像伝送システム及びedidの読み出し方法
WO2010104506A1 (en) 2009-03-11 2010-09-16 Hewlett-Packard Development Company, L.P. Color space matching of video signals
US9264248B2 (en) 2009-07-02 2016-02-16 Qualcomm Incorporated System and method for avoiding and resolving conflicts in a wireless mobile display digital interface multicast environment
US20110013772A1 (en) * 2009-07-20 2011-01-20 Transwitch Corporation Method and Apparatus for Fast Switching Between Source Multimedia Devices
US9582238B2 (en) 2009-12-14 2017-02-28 Qualcomm Incorporated Decomposed multi-stream (DMS) techniques for video display systems
JP5671838B2 (ja) * 2010-05-21 2015-02-18 ソニー株式会社 データ送信装置、データ受信装置、データ送信方法およびデータ受信方法
US8750176B2 (en) 2010-12-22 2014-06-10 Apple Inc. Methods and apparatus for the intelligent association of control symbols
JP5170264B2 (ja) * 2011-01-18 2013-03-27 オンキヨー株式会社 映像処理装置及び映像処理プログラム
US10135900B2 (en) 2011-01-21 2018-11-20 Qualcomm Incorporated User input back channel for wireless displays
US9582239B2 (en) 2011-01-21 2017-02-28 Qualcomm Incorporated User input back channel for wireless displays
US9413803B2 (en) 2011-01-21 2016-08-09 Qualcomm Incorporated User input back channel for wireless displays
US9787725B2 (en) 2011-01-21 2017-10-10 Qualcomm Incorporated User input back channel for wireless displays
US9503771B2 (en) 2011-02-04 2016-11-22 Qualcomm Incorporated Low latency wireless display for graphics
US10108386B2 (en) * 2011-02-04 2018-10-23 Qualcomm Incorporated Content provisioning for wireless back channel
CN102208178B (zh) * 2011-06-02 2013-07-10 广东威创视讯科技股份有限公司 基于stb的分布式多屏图像处理器
KR101706181B1 (ko) 2011-06-29 2017-02-13 삼성전자주식회사 방송 수신 장치 및 그의 방송 수신 방법
US9589540B2 (en) * 2011-12-05 2017-03-07 Microsoft Technology Licensing, Llc Adaptive control of display refresh rate based on video frame rate and power efficiency
US8713316B2 (en) 2011-12-13 2014-04-29 Crestron Electronics Inc. System, apparatus and method for enabling/disabling display data channel access to enable/disable high-bandwidth digital content protection
US8681977B2 (en) * 2011-12-13 2014-03-25 Crestron Electronics Inc. Enabling/disabling display data channel access to enable/ disable high-bandwidth digital content protection
CN104137105B (zh) 2011-12-22 2017-07-11 施耐德电气It公司 关于瞬时事件对数据中心中的温度的影响分析
US9525998B2 (en) 2012-01-06 2016-12-20 Qualcomm Incorporated Wireless display with multiscreen service
US9838226B2 (en) 2012-01-27 2017-12-05 Apple Inc. Methods and apparatus for the intelligent scrambling of control symbols
US8897398B2 (en) 2012-01-27 2014-11-25 Apple Inc. Methods and apparatus for error rate estimation
US9001133B2 (en) * 2012-05-24 2015-04-07 Apple Inc. Edid shadowing techniques for fast display startup
JP5535273B2 (ja) * 2012-06-11 2014-07-02 株式会社東芝 データ受信装置及びデータ送受信方法
WO2014050807A1 (ja) * 2012-09-25 2014-04-03 Necディスプレイソリューションズ株式会社 電子機器、通信システムおよびホットプラグ制御方法
WO2014049686A1 (ja) * 2012-09-25 2014-04-03 Necディスプレイソリューションズ株式会社 Hdmi装置、通信システムおよびホットプラグ制御方法
TWI544801B (zh) * 2012-12-25 2016-08-01 宏正自動科技股份有限公司 顯示資料通道切換裝置及顯示資料通道切換方法
US9450790B2 (en) 2013-01-31 2016-09-20 Apple Inc. Methods and apparatus for enabling and disabling scrambling of control symbols
US9210010B2 (en) 2013-03-15 2015-12-08 Apple, Inc. Methods and apparatus for scrambling symbols over multi-lane serial interfaces
US8917194B2 (en) 2013-03-15 2014-12-23 Apple, Inc. Methods and apparatus for context based line coding
CN103440844A (zh) * 2013-08-16 2013-12-11 西安诺瓦电子科技有限公司 Led灯板、led箱体和led显示屏
TWI536819B (zh) * 2014-12-23 2016-06-01 宏正自動科技股份有限公司 通訊認證系統及使用其之方法
CN105632542B (zh) * 2015-12-23 2019-05-28 小米科技有限责任公司 音频播放方法及装置
US10269325B2 (en) * 2016-02-05 2019-04-23 Advoli Limited Display system for an array of video displays
US10474614B2 (en) * 2016-03-31 2019-11-12 Intel Corporation Function extenders for enhancing a displayport feature set
US10931476B2 (en) * 2018-10-29 2021-02-23 Analog Devices Global Unlimited Company Content protection over synchronous data networks
CN112399157A (zh) 2019-08-15 2021-02-23 中强光电股份有限公司 投影机及投影方法
CN110737419A (zh) * 2019-10-24 2020-01-31 深圳市杰和科技发展有限公司 外部显示设备标识数据读取系统及方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002175068A (ja) * 2000-09-22 2002-06-21 Canon Inc 画像表示システム、画像表示方法、記憶媒体及び画像表示装置

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4432050A (en) * 1978-10-02 1984-02-14 Honeywell Information Systems, Inc. Data processing system write protection mechanism
EP0618561B1 (en) 1990-05-14 1996-03-06 International Business Machines Corporation Display system
JP3048812B2 (ja) 1993-12-15 2000-06-05 三菱電機株式会社 ディスプレイモニタ
GB2286322A (en) 1994-01-29 1995-08-09 Ibm Computer display system
US5642129A (en) * 1994-03-23 1997-06-24 Kopin Corporation Color sequential display panels
US6800747B1 (en) * 1995-06-07 2004-10-05 Pestka Biomedical Laboratories, Inc. Nucleic acids encoding phosphorylated fusion proteins
GB2302489A (en) 1995-06-15 1997-01-15 Ibm Computer monitor with user-selectable communication protocol
JPH09128330A (ja) * 1995-11-06 1997-05-16 Sony Corp 映像表示装置
JPH09198880A (ja) * 1996-01-22 1997-07-31 Toshiba Corp 不揮発性半導体メモリ
US5943029A (en) * 1996-01-26 1999-08-24 Dell Usa, L.P. Method and apparatus to provide non-DDC monitor characteristics to system software
EP0807880B1 (en) * 1996-05-13 2003-08-27 Sun Microsystems, Inc. Method and apparatus for selecting an optimal capability between a computer system and a peripheral device
JP3280888B2 (ja) * 1996-08-19 2002-05-13 三星電子株式会社 量子化された平均−マッチングヒストグラム等化を用いた画質改善方法及びその回路
US6314479B1 (en) * 1997-08-04 2001-11-06 Compaq Computer Corporation Universal multi-pin plug and display connector for standardizing signals transmitted between a computer and a display for a PC theatre interconnectivity system
KR19990079978A (ko) 1998-04-10 1999-11-05 김영환 I2c 버스를 이용한 pci 핫플러그 장치 및 제어방법
US6263440B1 (en) * 1998-07-10 2001-07-17 International Business Machines Corporation Tracking and protection of display monitors by reporting their identity
US6252614B1 (en) 1998-07-20 2001-06-26 Toshiba American Information Systems, Inc. Software architecture which maintains system performance while pipelining data to an MFP and uses shared DLL
US6600747B1 (en) * 1998-09-17 2003-07-29 Dell Products L.P. Video monitor multiplexing circuit
US6331905B1 (en) * 1999-04-01 2001-12-18 The Trustees Of Columbia University In The City Of New York Network switch failure restoration
US6433785B1 (en) 1999-04-09 2002-08-13 Intel Corporation Method and apparatus for improving processor to graphics device throughput
US6331950B1 (en) * 1999-10-19 2001-12-18 Fujitsu Limited Write protect input implementation for a simultaneous operation flash memory device
US6618773B1 (en) * 2000-01-25 2003-09-09 Dell Usa L.P. Receiving a particular identification file among an analog identification file and a digital identification file in response to a request to a dual-interface monitor
JP3349490B2 (ja) 2000-02-14 2002-11-25 インターナショナル・ビジネス・マシーンズ・コーポレーション 画像表示方法、画像表示システム、ホスト装置、画像表示装置、およびディスプレイ用インターフェイス
US6300877B1 (en) * 2000-03-10 2001-10-09 Adc Telecommunications, Inc. DSX baytracer illuminator
JP4859154B2 (ja) * 2000-06-09 2012-01-25 キヤノン株式会社 表示制御装置、表示制御システム、表示制御方法および記憶媒体
JP4656699B2 (ja) * 2000-06-20 2011-03-23 オリンパス株式会社 表示システム
US7474276B2 (en) * 2000-06-20 2009-01-06 Olympus Optical Co., Ltd. Display system and microdisplay apparatus
DE10034010A1 (de) 2000-07-13 2002-01-24 Krautkraemer Gmbh Verfahren zur Bolzenprüfung und Vorrichtung hierzu
US20040039927A1 (en) * 2000-10-30 2004-02-26 Katsuki Hazama Semiconductor intergrated circuit, receiver apparatus using the same, receiver apparatus manufacturing method and repairing method, and video providing method
JP2002168926A (ja) * 2000-11-15 2002-06-14 Internatl Business Mach Corp <Ibm> インテリジェント電池の容量計算方法、インテリジェント電池及び携帯型電子機器
WO2002056547A1 (fr) * 2000-12-27 2002-07-18 Fujitsu Limited Système et dispositif d'acheminement par commutation
US6473295B2 (en) * 2001-01-05 2002-10-29 Hon Hai Precision Ind. Co., Ltd. Computer enclosure
JP3754635B2 (ja) * 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法
US7131004B1 (en) * 2001-08-31 2006-10-31 Silicon Image, Inc. Method and apparatus for encrypting data transmitted over a serial link
US6806881B2 (en) 2001-09-18 2004-10-19 Seiko Epson Corporation Graphics controller for high speed transmission of memory read commands
CN1873769B (zh) * 2002-02-19 2010-06-09 株式会社东芝 数据显示系统、数据中继设备、数据中继方法及数据系统
US6885375B2 (en) 2002-03-11 2005-04-26 Sun Microsystems, Inc. Stalling pipelines in large designs
US8068485B2 (en) * 2003-05-01 2011-11-29 Genesis Microchip Inc. Multimedia interface

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002175068A (ja) * 2000-09-22 2002-06-21 Canon Inc 画像表示システム、画像表示方法、記憶媒体及び画像表示装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1020057015486 - 672631
14175068

Also Published As

Publication number Publication date
JP2005517997A (ja) 2005-06-16
US7825932B2 (en) 2010-11-02
CN1592884A (zh) 2005-03-09
JP2005130520A (ja) 2005-05-19
JP4077445B2 (ja) 2008-04-16
US7825931B2 (en) 2010-11-02
CN1873769B (zh) 2010-06-09
KR100782964B1 (ko) 2007-12-07
EP2254038A2 (en) 2010-11-24
US20090244076A1 (en) 2009-10-01
EP1485788B1 (en) 2015-03-25
WO2003071413A2 (en) 2003-08-28
US20030214507A1 (en) 2003-11-20
US7589734B2 (en) 2009-09-15
EP2254038A3 (en) 2012-12-26
US7667706B2 (en) 2010-02-23
KR20030088420A (ko) 2003-11-19
US20090237412A1 (en) 2009-09-24
WO2003071413A3 (en) 2004-07-08
JP4074305B2 (ja) 2008-04-09
JP2006072333A (ja) 2006-03-16
US20060125832A1 (en) 2006-06-15
EP1485788A2 (en) 2004-12-15
KR100524507B1 (ko) 2005-10-31
US20050232030A1 (en) 2005-10-20
EP2254038B1 (en) 2015-04-29
CN1873769A (zh) 2006-12-06
CN1277178C (zh) 2006-09-27
KR20070061923A (ko) 2007-06-14
KR20050091791A (ko) 2005-09-15

Similar Documents

Publication Publication Date Title
KR100790432B1 (ko) 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치
EP2162823B1 (en) Apparatus and method of receiving data
KR101520964B1 (ko) 데이터 수신 장치, 데이터 송신 장치, 및 정보 처리 방법,및 컴퓨터 프로그램
KR100774172B1 (ko) 영상기기 및 그의 제어 방법
JP4799254B2 (ja) 表示装置及び表示システム
US20100231795A1 (en) Apparatus to process signal of digital interface and method thereof
JP3689067B2 (ja) データ中継装置及びデータ表示システム
US11818499B2 (en) Reception device, method for controlling reception device, and transmission/reception system
KR100782965B1 (ko) 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치
JP2023533623A (ja) シンク装置、ソース装置及びhdmi制御方法
US20090122193A1 (en) Video processing apparatus and control method thereof

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
A107 Divisional application of patent
AMND Amendment
E902 Notification of reason for refusal
E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121130

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131119

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181129

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20191202

Year of fee payment: 13