KR100738732B1 - 동조 복조기용 캐리어 복구 회로 및 방법 - Google Patents

동조 복조기용 캐리어 복구 회로 및 방법 Download PDF

Info

Publication number
KR100738732B1
KR100738732B1 KR1020050088412A KR20050088412A KR100738732B1 KR 100738732 B1 KR100738732 B1 KR 100738732B1 KR 1020050088412 A KR1020050088412 A KR 1020050088412A KR 20050088412 A KR20050088412 A KR 20050088412A KR 100738732 B1 KR100738732 B1 KR 100738732B1
Authority
KR
South Korea
Prior art keywords
signal
carrier
phase
control
mixed
Prior art date
Application number
KR1020050088412A
Other languages
English (en)
Other versions
KR20060051544A (ko
Inventor
스타인바흐 인고
Original Assignee
마이크로나스 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마이크로나스 게엠베하 filed Critical 마이크로나스 게엠베하
Publication of KR20060051544A publication Critical patent/KR20060051544A/ko
Application granted granted Critical
Publication of KR100738732B1 publication Critical patent/KR100738732B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset
    • H04L2027/0032Correction of carrier offset at baseband and passband
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0046Open loops
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0053Closed loops
    • H04L2027/0057Closed loops quadrature phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 동조 복조기(synchronous demodulator) 용의 캐리어 복구 방법에 대한 것으로서, 입력 신호(in)가 제공되며, 제공된 입력 신호(in) 용으로 캐리어(tr)가 재구성되며, 출력될 혼합 신호(i,q)를 발생하기 위하여 입력 신호(in)와 상기 캐리어(tr)가 혼합되며, 여기에서 출력 신호(i0, q0)를 제공하기 위하여 혼합 신호(i, q)의 잔류 위상 에러(residual phase error)가 위상 시프트(shift)에 의하여 보정된다. 또한, 상기 방법을 실행하기 위한 대응 회로가 제안된다.
동조, 복조기, 변조, 캐리어(carrier), 잔류위상에러, 위상 시프트

Description

동조 복조기용 캐리어 복구 회로 및 방법{Circuit and Methood for Recovering a Carrier}
도 1은 잔류 위상 에러를 고려하여 캐리어를 복구하는 바람직한 회로를 도시한다.
도 2는 잔류 위상 에러 보정을 가진 PLL과 비교한 순수 PLL의 곡선을 예시하는 시뮬레이션 결과를 도시한다.
도 3은 이러한 형태의 회로를 가진 디지털 작동 텔레비젼 수신기를 예시하는 블럭도이다.
도 4는 종래 기술에 의거하여 캐리어를 복구하는 동조 복조기를 예시하는 블럭도이다.
도 5는 종래기술에 기초한 동조 복조기의 주파수 변조 텔레비젼 신호용 베이스대역 그래프도이다.
도 6은 종래기술에 기초한 주파수 변조 픽쳐 캐리어 및 캐리어의 느린 복구를 위한 복조된 영상 신호의 그래프도이다.
본 발명은 청구항 1항의 전제에 표시된 특징에 따른 동조(synchronous) 복조기용의 캐리어 복구 방법 혹은 청구항 7항의 전제에 나타내진 특징에 따라 캐리어를 복구하기 위한 대응 회로에 관한 것이다.
신호를 전송하기 위해서, 특히 무선 인터페이스를 통하여 신호를 전송하기 위해서, 신호는 전송에 앞서 변조된다. 복조는 수신 측에서 실행된다. 동조 복조기를 사용하여 신호를 복조하기 위해서는 캐리어 신호를 재구성하거나 신호용 캐리어를 재구성하는 것이 필요하다. 이어서 수신된 신호는 이러한 재구성된 캐리어와 혼합되어 I/Q 혼합기를 사용하여 베이스 대역에 들어가서 복조된다. 위상-고정 루프(PLL)는 캐리어 복구 과정에서 캐리어를 재구성하도록 구성된다. 이러한 루프는 그로부터 위상용 제어 보정 신호를 산출하기 위하여 수신된 캐리어와 재구성 캐리어 사이의 전류 위상 차를 측정하며, 이러한 보정 신호는 재구성 신호를 추적하기 위하여 사용된다.
위상-고정 루프의 최대 속도, 소위 PLL 대역폭은 제어 루프 내에서 발생하는 전파 시간에 의하여 제한된다. 제어 엔지니어링에서 이러한 전파 시간들은 무용의 시간(dead time)으로 불린다. 그들은 안정한 방식으로 시스템이 계속 작동하는 최대 가능 루프 이득을 감소시킨다. 그러나, 수신된 신호가 PLL 대역폭 외부에 위치하는 성분들을 포함하는 경우, 잔류 위상 에러가 존재한다. 이러한 에러는 복조 레벨을 감소시켜 신호의 부정확한 복조를 유발한다.
이와 같이 문제점은 이러한 잔류 위상 에러에 기인하여 에러가 없는 복조가 실행될 수 없는 것인 데; 이러한 이유로서 캐리어를 복구하기 위한 적절한 향상된 방법 혹은 회로가 제안된다.
도 4는 공지의 동조 복조기를 예시하는 블럭도이다. 수신된 입력 신호(in)는 I/Q 혼합기(I:입력 위상(in-phase), Q:사각형(quadrature) 위상)의 일 입력(IN)에 인가된다. 혼합기(MIX)는 캐리어(tr) 형태의 신호 캐리어 혹은 국부적으로 재구성된 픽쳐 캐리어와 입력 신호(in)를 곱하기 위하여 2 개의 곱셈기를 사용하며, 이로써 입력 신호(in)를 베이스 대역에 혼합한다. 곱셈 중에 혼합 산물이 생성되어 캐리어 주파수를 2 배로 하도록 위치된다. 이러한 혼합 산물들은 바람직하지 않으므로 로우패스 필터(TPM)에 의하여 혼합기(MIX) 내에서 필터링된다. 혼합기(MIX)의 출력에서 캐리어는 대략 f=0의 주파수이다. 출력(OU)에서 이와 같이 출력된 것은 입력 위상과 사각형 위상 성분들(I, Q)의 혼합 신호(I, q) 이다.
혼합 신호(i, q)는 또한 PLL 제어 루프에 공급된다. 제어 루프 또는 텔레비젼 신호의 경우 음성 정보를 제거하기 위한 루프 내에서 다른 로우패스 필터(TPC)에서 로우패스 필터링을 재차 실행한 후에, 필터링된 혼합 신호는 소위 CORDIC(좌표 회전 디지털 컴퓨터;Coordinate Rotation Digital Computer)에 인가된다. 극좌표 변환을 사용하여 CORDIC은 입력에서의 I/Q 신호 쌍의 위상값(ph)을 결정한다. 재구성된 캐리어(tr)가 입력 신호의 수신된 캐리어와 정확히 일치하면, 측정된 위상값(ph)은 0이다. 그렇지 않으면 위상값(ph)은 디지털 I/Q 오실레이터(LO)를 보정하기 위하여 사용된다. 이러한 디지털 I/Q 오실레이터(LO)는 입력 신호(in)와 혼합되도록 혼합기(MIX)에 공급되는 캐리어(tr)를 발생한다. 이러한 목적으로서, 위상값(ph)은 CORDIC에 의하여 적절한 산출을 실행하고 이에 따라 오실레이터(LO)를 제 어하는 제어 장치(C)에 공급된다.
디지털 회로로서의 기능 수행에서 이러한 종류의, 소위 ADPLL(모든 디지털 PLL) 제어 루프 내에서의 필요한 산출, 즉 CORDIC 알고리즘에 의하여 실행되는 바와 같은 산출, 필터링, 및 제어 장치(C)에 의하여 보정 신호를 산출하는 것은 제어 엔지니어링에서 소위 무용의 시간으로 불리며 최대 가능 효율과 제어 루프의 속도를 감소시키는 필터의 그룹 전파 시간 및 산출 시간에 기인하여 신호 지연을 발생한다. 이러한 경우 과도하게 높은 루프 이득이 선택되면, 제어 루프는 불안정하게 된다. ADPLL의 속도를 특정하기 위하여 시스템의 전달 함수로부터 얻어진 PLL-대역폭이 사용된다. 이는 여전히 보충될 수 있는 주파수 변화를 나타낸다.
도 5는 픽쳐 캐리어가 바람직하지 않은 주파수 변조를 포함하는 경우의 신호 시뮬레이션을 나타낸다. 여기에서의 픽쳐 캐리어의 주파수는 진폭의 변화에 따라 아주 신속하게 변화한다. 이 회로에서 캐리어 복구가 충분히 빠르게 반응할 수 없으므로 주파수 변화는 회전으로서 나타내며, 진폭 즉 주파수가 최초 상태로 복귀하기까지 위상 에러는 점점 더 크게 증가함을 의미한다.
도 6은 실제 출력된 복조 신호가 이상적인 반응으로부터 명확하게 벗어나는 답변을 나타낸다. 여기에서의 신호 사례는 흑색 픽쳐 내용을 가지는 영상 신호이다. 이상적인 신호의 수평 동조 펄스는 사각형이며 고주파수 성분의 소음이 없다. 한편, 시뮬레이션된 복조 신호는 높은 소음 성분을 나타내며, 강력한 높은 주파수 진동 성분을 나타내는 경사 에지를 나타낸다. 연결된 텔레비젼 세트에서 이러한 동조 펄스의 왜곡은 주사 라인들의 수평 정렬이 결과적인 왜곡된 픽쳐 내용을 가지고 간단하게 결정될 수 없음을 의미한다.
본 발명의 목적은 향상된 캐리어 복구가 가능하도록 잔류 위상 에러를 고려하는 캐리어 복구 방법 및/또는 회로를 제안하는 것이다.
이러한 목적은 청구항 1항의 특징을 가지는 캐리어 복구 방법 및/또는 청구항 7항의 특징을 가지는 캐리어 복구 회로에 의하여 달성된다.
따라서 바람직한 것은 입력 신호가 제공된 동조 복조기용 캐리어 복구 방법으로서, 캐리어는 제공된 입력 신호에 따라 재구성되며, 입력 신호와 캐리어는 출력될 혼합 신호를 생성하도록 혼합되며, 출력 신호를 제공하기 위하여 혼합 신호의 잔류 위상 에러가 위상 시프트에 의하여 보정된다.
따라서 바람직하기로는 입력 신호용의 재구성 캐리어의 캐리어 복구를 발휘하기 위한 회로로서, 입력 신호를 입력하기 위한 입력, 입력 신호를 캐리어와 혼합하기 위한 혼합기, 제공된 혼합 신호, 캐리어를 제어하기 위하여 제어 보정 신호를 결정하기 위한 위상-고정 루프를 포함한다. 상기 회로는 출력 신호를 제공하기 위하여 혼합 신호의 잔류 위상 에러를 보정하도록 위상 시프터를 부가함으로써 효과적으로 구성된다.
상기 방법 및/또는 회로는 이와 같이 PLL 대역폭 외측에서 신호 변화가 존재하는 경우에도 혼란 없이 복조가 실행될 수 있거나 적어도 상당히 향상된 방식으로 실행될 수 있도록 캐리어의 복구를 실행하기 위하여 잔류 위상 에러를 이용한다.
효과적인 실시예들이 종속 청구항들에 표현된다.
특히 바람직한 방법은 혼합 신호의 위상을 측정하고 캐리어를 제어하기 위하여 제어 보정 신호를 결정하도록 제어 루프 내의 잔류 위상 에러가 결정되는 것이다.
특히 바람직한 방법은 제어 루프에서 잔류 위상 에러가 결정되고, 이어서 보충 위상 시프트의 형태로서 제어 루프를 따르는 위상 시프트로서 사용되는 이러한 형태의 것이다.
특히 바람직한 방법은 제어 루프에서의 전파 시간에 기초하여 위상 시프트에 앞서 혼합 신호가 지연되는 것이다.
더욱 특히 바람직한 방법은 캐리어의 재구성 동안에 제어 작용의 경우 위상 에러값이 사용된 샘플링 속도로 위상 시프트를 적용하기 앞서 보간되는 것이다.
특히 바람직한 방법은 잔류 위상 에러의 로우패스 필터링의 파라미터들이 캐캐리어의 재구성 동안의 제어 작용의 감도과 제어 대역폭 사이의 조화(compromise)에 기초하여 정의되는 것이다.
특히 바람직한 회로는 위상-고정 루프가 잔류 위상 에러를 결정하도록 설계되거나 및/또는 제어되고, 위상 시프터에 대해 보정 신호를 제공하는 것이다.
특히 바람직한 회로는 상기 위상 시프터가 위상-고정 루프의 혼합 신호의 제어 탭을 따라 위치되는 것이다.
특히 바람직한 회로는 상기 위상 시프터의 입력 측 위에 지연 기구가 연결되어 위상 시프터 앞에서 혼합 신호를 지연시키는 것이다.
특히 바람직한 회로는 위상-고정 루프의 내부에서 샘플링을 진행 중인 경우 사용된 샘플링 속도에 대한 정정값 혹은 위상 에러값을 보간하기 위하여 위상 시프터 전방에서 보간 기구를 가지는 것이다.
특히 바람직한 것은 잔류 위상 에러를 필터링 하기 위한 로우패스 필터와 보정 신호를 제공하기 위한 위상 에러값을 가지는 회로로서, 로우패스 필터의 파라미터들은 감도와 제어 대역폭 사이의 조화의 형태로 제어 기구에 의하여 규정되는 것이다.
이하에서는 실시예에 기초하여 본 발명을 더욱 상세하게 설명한다.
도 1은 입력 신호(in), 특히 텔레비젼 신호(in)를 위해 재구성된 캐리어의 캐리어 복구를 실행하기 위한 바람직한 회로의 예를 도시한다. 기술된 각각의 부품은 개별적이고 분리된 소자들로서 표시될 수 있다. 개별 부품들이 가능한 정도에서 프로세서에 집적회로 혹은 소프트웨어 형태로 구현되는 것도 가능하다.
상기 입력 신호(in)는 회로의 입력(IN)에서 인가된다. 동시에 입력(IN)은 혼합기(MIX)의 제 1 입력에 대응한다. 혼합기에서, 입력 신호는 각각의 제 1 입력들에서 곱셈기(M)에 인가된다. 곱셈기(M)의 각각의 2차 입력들에서 캐리어(tr)에 의한 입력 신호(in)의 곱셈 이후에 입력 위상 및 사각형 위상 신호들이 곱셈기(M)의 각각의 출력들에서 출력되도록 공지 방식으로 캐리어 신호(tr)가 인가된다. 이들 배가된 신호들은 각각 로우패스 필터(TPM)에 공급된다. 로우패스 필터(TPM)의 출력 신호들은 혼합 신호(i,q)의 성분으로서 입력 위상 출력(I) 혹은 사각형 위상 출력 (Q)에 공급된다.
혼합 신호(i,q)는 공지 방식으로 위상-고정 루프(PLL) 및 CORDIC CD를 가진 제 1 처리 유닛(CB)에 공급된다. 동시에, 혼합 신호(i,q)의 두 성분들 각각은, 예컨대, 텔레비젼 신호 영상 정보가 제거되어야 하는 경우, 다른 로우패스 필터(TPC)에 공급된다. 이어서 두 로우패스 필터들(TPC)의 출력 신호들은 공지 방식으로서 실제 CORDIC CD에 처리를 위해 공급된다. 입력에서 CORDIC CD에 의하여 결정되는 I/Q 신호 쌍의 위상값이 이후의 고려의 견지에서 중요하므로 간략화를 위해 이 값은 도 1에만 표시되고 추후에 고려된다. 간략화를 위하여, 또한 이러한 회로에서 정상적으로 발견되는 부가적인 신호들과 부품들은 고려되지 않으며 통상의 기술 지식에 의하여 지시되는 바와 같이 부가되어야 한다.
CORDIC CD에 의하여 출력된 신호는 국부적인 오실레이터(LO) 용의 제어 보정 신호(los)를 발생하고 제공하는 제어 장치(C)에 특정의 순간 위상값(ph)에 따라 공급된다. 국부적인 오실레이터(LO)는 입력 신호(in)로 곱하기 위하여 국부적인 오실레이터(LO)에 의하여 생성되고 혼합기(MIX)에 공급되는 캐리어(tr)를 조정하도록 제어 보정 신호(los)를 이용한다.
또한, CORDIC CD에 의하여 결정되고 출력된 위상값(ph)을 가진 신호는 다른 로우패스 필터(TP)에 공급되는 데, 그 출력에서는 보정 신호(TP-ph)가 캐리어를 재조정하기 위하여 공급된다. 이 보정 신호(TP-ph)는 제어 신호로서 혼합 신호(i,q)의 성분들이 공급되는 두 입력들을 가지는 위상 시프터(PS)에 공급된다. 제어 루프 에 의하여 전파 시간 지연(z-k)이 초래되므로 지연 기구(V)는 우선 상응하는 값(z-k)만큼 혼합 신호(i,q)를 지연시킨다. 지연기구(V)로부터의 출력 신호 혹은 그 성분들이 위상 시프터(PS)의 두 입력들에 공급된다. 인가된 보정 신호(TP-ph)를 사용하여 위상 시프터(PS)는 혼합 신호(i,q)의 잔류 위상 에러의 보정을 제공하며 일 출력(OU)에서 보정된 신호(i0,q0)를 출력한다. 설계에 따라, 위상 시프터(PS)는 또한 혼합 신호(i,q)의 두 신호 성분들에 대한 독립 성분들에 기초하여 설계될 수 있다.
도 3은 본 발명 형태의 회로가 채용될 수 있는 디지털 구성의 텔레비젼 수신기의 블럭도이다. 수신된 텔레비젼 신호(IFin)는 국부 오실레이터(LO) 및 혼합기(MIX)에 의하여 제 2 중간 주파수로 변환된다. 밴드패스 필터(BP)에서의 밴드패스 필터링 후에, 바람직하지 않은 혼합 산물은 신호로부터 제거되고 이어서 아날로그-디지털(A/D) 변환기에서 재명명 없이 수치화된다. 이어지는 수치화 처리를 위한 디지털 유닛(DSP)에서 이 유닛에 입력된 신호는 우선 동조 복조기(SD)에 의해 혼합되어 베이스대역으로 들어간다. 다른 필터(F)에서의 부가적인 필터링 및 부가적인 알고리즘에 의하여 영상 신호 및 음성 중간 주파수 신호는 동조 복조기(SD)로부터 출력된 I/Q 데이타(I, Q)로부터 얻어진다. AGC(자동 이득 제어) 튜너를 사용하여 튜너 출력 레벨은 조정되므로 아날로그-디지털(A/D) 변환기는 과부하되지 않는다. 출력측에서 여러 공지 성분들(VAGC(영상 AGC) 및 AAGC(음성 AGC))를 이용하여 출력될 신호들은 대응하는 디지털-아날로그 변환기에 대해 적절한 방식으로 변조된다. 상기 디지털-아날로그 변환기는 텔레비젼 수신기의 부가적인 성분들로 대응하는 공지 신호 튜너-ABC, FBAS(혼합 칼라 영상 신호) 혹은 음성-IF(음성 중간 주파수)를 출력한다.
이러한 디지털로 실행되는 텔레비젼 수신기의 회로에서 도 1의 회로는 입력 위상 혹은 사각형 위상 성분(I, Q)의 출력 신호로서 위상 시프터(PS)의 출력 신호(i0,q0)를 출력하는 동조 복조기(SD)로서 효과적으로 사용될 수 있다.
도 1의 동조 복조기는 또한 다른 수신기 시스템에서 효과적으로 사용될 수 있다. 아날로그 텔레비젼 신호를 수신하는 이론적 원리는 단지 예로서 기술된다. 아날로그 텔레비젼의 예를 사용하는 아날로그-디지털 변환기에서 입력 신호는 다음 식(1)에 따라 생성된다:
(식 1)
u(t) = uBT cos(2πfBT(t)t)(l + mUBild(t))
+ uTTcos(2πfTTt + ΔΨTTUTon(t))
여기에서 첫번째 부분은 픽쳐 AM 변조에 대응하며 두번째 부분은 음성 FM 변조에 대응하며 uBT는 픽쳐 캐리어 진폭이고 m은 변조 지수이며, UBild(t)는 픽쳐 정보이고, fBT(t)는 픽쳐 캐리어 주파수, uTT는 음성 캐리어 진폭, fTT는 음성 캐리어 주파수, ΔΨTT는 FM 변조의 위상 편차, UTon(t)는 음성 정보이다.
음성 캐리어는 필터링에 의하여 제거되며, 캐리어 복구과 관련된 신호 모델은 다음 식(2)에 의해 픽쳐 AM 변조로서 얻어진다:
(식 2)
u(t) = uBT cos(2πfBT(t)t)(l + mUBild(t))
식(2)으로부터 명백해지는 바와 같이, 픽쳐 캐리어 주파수는 시간의 함수로서 변화한다. 이는 예컨대 송신자로부터의 위상 지터의 결과로서 순전히 임의적인 방식으로 혹은 부가적인 주파수 변조의 형태로서 영상신호의 진폭의 함수로서 변화한다.
공지의 캐리어 복구 루프는 도 1 도시와 같이, 혼합기(MIX)를 따르고 그리고 제어 루프용 탭을 따르는 실제 신호 경로에서 위상 시프터(PS)에 의하여 잔류 위상 에러를 보정하는 전방 제어(supervision)에 의하여 확대된다. 여기에서 지연 기구(V)는 필터링의 시스템 지연(z-k) 및 신호 경로의 위상 측정에 사용되므로 위상 시프터(PS)의 입력에서 쌍을 이루는 혼합 신호(i,q)의 각각의 I/Q 값에 대해 적절한 위상 에러가 동시에 인가된다.
예컨대, 위상 시프터(PS)는 공지의 CORDIC 알고리즘을 채용함으로써 실행될 수 있다. 위상 시프터(PS)의 실행은 또한 다음 식(3)에 따라 실행될 수 있는 복합 곱셈 공식을 사용하여 가능하다:
(식 3)
Irot + jQrot = (Iin + jQin)e-j
= (Iin + jQin)(cosΨ- jsinΨ)
= IcosΨ + QsinΨ) + j(QcosΨ - IsinΨ)
위상 시프터(PS)용 보정 신호(TP-ph)는 상술한 바와 같이 전방 보정 경로의 다른 로우패스 필터(TP)에 의하여 위상값(ph)으로부터 발생되며, 이 값은 CORDIC CD에 의하여 출력된다. 이 로우패스 필터(TP)를 사용함으로써 에러 보정의 대역폭을 조정할 수 있다. 이러한 성질은, 예컨대, 송신 오실레이터의 광대역 위상 지터를 보정으로부터 제외시킬 수 있게 한다.
컴퓨터 상의 노력을 절감하기 위하여 제어 루프의 루프는 자주 낮은 샘플링 속도로 설정된다. 이러한 경우, 다른 로우패스 필터(TP)가 처음의 샘플링 속도를 복구하기 위하여 보간 필터로서 부가적이거나 대체적인 기능을 가지도록 구성될 수 있다.
도 2는 전체 시스템의 시뮬레이션에 대한 시뮬레이션 결과를 보여준다. 예기의 예로서 간단한 제어 루프(PLL)의 실행에 기초하여 복조 텔레비젼 신호, 특히 FBAS 신호를 제 1 신호(a)로서 나타내며 이에 대해 잔류 위상 에러의 부가적인 보정을 가진 것을 제 2 신호(b)로서 나타낸다. 상기 그래프는 전방 보정을 제 1 신호들로서 이용하지 않으면 모두 중대한 왜곡을 발생하는 수평 동조 펄스 혹은 수직 동조 펄스를 강조하며, 그 결과, 연결된 텔레비젼 세트는 전방 보정의 활성화 후에 신호로부터 안정된 픽쳐를 발생할 수 없으며 중첩된 제 2 신호들(b)은 정확하게 복조된 동조 펄스들을 나타낸다.
따라서, 본 발명에 의하면 텔레비젼의 신호를 복구하는데 사용되는 캐리어의 복구를 향상시킬 수 있다.

Claims (12)

  1. 동조 복조기(SD)용의 캐리어 복구 방법으로서, 입력 신호(in)가 제공되며;
    제공된 입력 신호(in) 용의 캐리어(tr)가 재구성되며;
    출력될 혼합 신호(i,q)를 발생하기 위하여 입력 신호(in)와 상기 캐리어(tr)가 혼합되는 동조 복조기(SD)용의 캐리어 복구 방법에 있어서;
    출력 신호(i0, q0)를 제공하기 위하여 혼합 신호(i, q)의 잔류 위상 에러가 위상 시프트에 의하여 보정되는 것을 특징으로 하는 캐리어 복구방법.
  2. 제 1 항에 있어서, 상기 잔류 위상 에러는 혼합 신호(i, q)의 위상(ph)을 측정하고 캐리어(tr)를 제어하기 위한 제어 보정 신호(los)를 결정하기 위하여 제어 루프 내에서 결정되는 것을 특징으로 하는 캐리어 복구방법.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 잔류 위상 에러는 상기 제어 루프 내에서 결정되고 보충 위상 시프트 형태의 위상 시프트용 제어 루프를 따라 이용되는 것을 특징으로 하는 캐리어 복구방법.
  4. 제 1 항 또는 제 2 항에 있어서, 상기 혼합 신호(i, q)는 전파 시간들에 기초하여 상기 제어 루프 내에서 위상 시프트에 앞서 지연되는 것을 특징으로 하는 캐리어 복구방법.
  5. 제 1 항 또는 제 2 항에 있어서, 캐리어의 재구성 동안 제어 작용의 경우 위상 에러값(ph)은 위상 시프트의 적용에 앞서 사용된 샘플링 속도에 대해 보간되는 것을 특징으로 하는 캐리어 복구방법.
  6. 제 1 항 또는 제 2 항에 있어서, 상기 잔류 위상 에러의 로우패스 필터링으로부터의 파라미터들이 상기 캐리어(tr)의 재구성 동안의 제어 작용의 제어 대역폭 및 감도 사이의 조화에 기초하여 규정되는 것을 특징으로 하는 캐리어 복구방법.
  7. 입력 신호(in)용의 재구성 캐리어(tr)의 캐리어 복구를 실행하기 위한 회로로서, 상기 입력 신호(in)를 입력하기 위한 입력(IN);
    상기 입력 신호(in)와 상기 캐리어(tr)를 혼합하여 혼합 신호(i,q)를 제공하기 위한 혼합기(MIX, M); 및
    상기 캐리어(tr)를 제어하기 위하여 제어 보정신호(los)를 결정하기 위한 위상-고정 루프(MIX, CB, C, LO)를 포함하는 캐리어 복구회로에 있어서;
    출력 신호(i0,q0)를 제공하기 위하여 혼합 신호(i, q)의 잔류 위상 에러를 보정하기 위한 위상 시프터(PS)를 포함하는 것을 특징으로 하는 캐리어 복구회로.
  8. 제 7 항에 있어서, 상기 위상-고정 루프는 상기 잔류 위상 에러를 결정하고 상기 위상 시프터(PS)용의 보정 신호(TP-ph)를 제공하도록 설계되거나 및/또는 제어되는 것을 특징으로 하는 캐리어 복구회로.
  9. 제 7 항 또는 제 8 항에 있어서, 상기 위상 시프터(PS)는 상기 위상-고정 루프용의 혼합 신호(i,q)의 제어 탭을 따라 위치되는 것을 특징으로 하는 캐리어 복구회로.
  10. 제 7 항 또는 제 8 항에 있어서, 위상 시프터(PS) 전방에서 혼합 신호(i,q)를 지연(z-k)시키기 위하여 상기 위상 시프터(PS) 전방에 지연 기구(V)가 연결되는 것을 특징으로 하는 캐리어 복구회로.
  11. 제 7 항 또는 제 8 항에 있어서, 위상-고정 루프에서 샘플링 중인 경우의 사용된 샘플링 속도에 대한 보정 신호(TP-ph) 혹은 위상 에러값(ph)을보간하기 위하여 위상 시프터(PS) 전방에 보간 기구(TP)를 구비하는 것을 특징으로 하는 캐리어 복구회로.
  12. 제 7 항 또는 제 8 항에 있어서, 상기 잔류 위상 에러를 필터링하기 위한 로우패스 필터(TP) 및 보정 신호(TP-ph)를 제공하기 위한 위상 에러값(ph)을 포함하며, 상기 로우패스 필터(TP)의 파라미터들은 감도와 제어 대역폭 사이의 조화로서 제어 기구에 의하여 규정되는 것을 특징으로 하는 캐리어 복구회로.
KR1020050088412A 2004-09-28 2005-09-22 동조 복조기용 캐리어 복구 회로 및 방법 KR100738732B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102004047424A DE102004047424A1 (de) 2004-09-28 2004-09-28 Schaltung und Verfahren zur Trägerrückgewinnung
DE102004047424.9 2004-09-28

Publications (2)

Publication Number Publication Date
KR20060051544A KR20060051544A (ko) 2006-05-19
KR100738732B1 true KR100738732B1 (ko) 2007-07-12

Family

ID=35500838

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050088412A KR100738732B1 (ko) 2004-09-28 2005-09-22 동조 복조기용 캐리어 복구 회로 및 방법

Country Status (6)

Country Link
US (1) US8098769B2 (ko)
EP (1) EP1641205B1 (ko)
JP (1) JP2006121677A (ko)
KR (1) KR100738732B1 (ko)
CN (1) CN1770752B (ko)
DE (2) DE102004047424A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004048572A1 (de) * 2004-10-04 2006-04-13 Micronas Gmbh Verfahren sowie Schaltungsanordnung zur Unterdrückung einer orthogonalen Störung
JP2006237819A (ja) * 2005-02-23 2006-09-07 Nec Corp 復調装置及びその位相補償方法
DE102006017868A1 (de) * 2006-04-13 2007-10-18 Micronas Gmbh Verfahren und Schaltung zur Trägerregelung in einem Quadraturdemodulator
US7688918B2 (en) * 2006-07-07 2010-03-30 Alcatel-Lucent Usa Inc. Recursive phase estimation for a phase-shift-keying receiver
KR100901984B1 (ko) * 2007-12-13 2009-06-08 한국전자통신연구원 위상 천이 보상 기법을 이용한 잔류 주파수 옵셋 보상 장치
CN101621335B (zh) * 2008-07-01 2012-05-30 富士通株式会社 平均长度自适应优化方法和装置
CN103021470B (zh) * 2011-09-21 2016-08-03 瑞昱半导体股份有限公司 取样相位校正方法和使用此取样相位校正方法的储存系统
WO2015061617A1 (en) * 2013-10-24 2015-04-30 Marvell World Trade Ltd. Cartesian digital power amplifier using coordinate rotation
EP3217554B1 (en) * 2016-03-11 2019-10-02 Intel IP Corporation Apparatuses and methods for compensating phase fluctuations

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030036594A (ko) * 2000-07-18 2003-05-09 톰슨 라이센싱 소시에떼 아노님 Ofdm 신호의 파라미터 결정 방법 및 관련 수신기

Family Cites Families (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5731235A (en) 1980-08-01 1982-02-19 Hitachi Denshi Ltd Receiving system
SE419581B (sv) 1980-09-12 1981-08-10 Ericsson Telefon Ab L M Anordning i ett radarsystem for korrektion av fas- och amplitudfel, som uppstar i kvadraturdetektorn
DE3120050A1 (de) 1981-05-20 1982-12-09 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Zf-verstaerker fuer einen mehrnormen-fernsehempfaenger
US4860018A (en) 1982-03-01 1989-08-22 Western Atlas International, Inc. Continuous wave interference rejection for reconstructed carrier receivers
US4608703A (en) 1983-05-12 1986-08-26 Ricoh Company, Ltd. Synchronization detection system for data transmission
US4729110A (en) 1984-12-24 1988-03-01 General Electric Company Correction of offset and gain errors in RF receivers
JPH06105898B2 (ja) 1986-04-03 1994-12-21 日本電信電話株式会社 干渉補償回路
US5177604A (en) 1986-05-14 1993-01-05 Radio Telcom & Technology, Inc. Interactive television and data transmission system
CA1279906C (en) 1987-12-24 1991-02-05 Hizuru Nawata Carrier recovery circuit for offset qpsk demodulators
CA1288878C (en) 1988-08-15 1991-09-10 John D. Mcnicol Timing and carrier recovery in tdma without preamable sequence
JP2513331B2 (ja) * 1989-11-10 1996-07-03 日本電気株式会社 搬送波再生器
US5245611A (en) 1991-05-31 1993-09-14 Motorola, Inc. Method and apparatus for providing carrier frequency offset compensation in a tdma communication system
US5604768A (en) 1992-01-09 1997-02-18 Cellnet Data Systems, Inc. Frequency synchronized bidirectional radio system
JP3241098B2 (ja) 1992-06-12 2001-12-25 株式会社東芝 多方式対応の受信装置
JPH06104788A (ja) 1992-09-22 1994-04-15 Toko Inc スーパーヘテロダイン方式の受信機
JPH06112858A (ja) 1992-09-29 1994-04-22 Hitachi Ltd 受信装置
JPH06189342A (ja) * 1992-12-17 1994-07-08 Pioneer Electron Corp 映像合成装置
US5572264A (en) 1994-02-14 1996-11-05 Hitachi, Ltd. High definition TV signal receiver
CA2144596A1 (en) 1994-04-05 1995-10-06 Richard Prodan Modulator/demodulator using baseband filtering
US5507024A (en) 1994-05-16 1996-04-09 Allegro Microsystems, Inc. FM data-system radio receiver
JPH07326980A (ja) 1994-06-02 1995-12-12 Japan Radio Co Ltd 移動通信用受信機
EP0696854A1 (en) 1994-08-08 1996-02-14 THOMSON multimedia S.A. Broadcast receiver adapted for analog and digital signals
JP3171052B2 (ja) 1995-04-13 2001-05-28 松下電器産業株式会社 Catvコンバータ
FR2734681B1 (fr) 1995-05-23 1997-07-04 Thomson Multimedia Sa Procede pour numeriser un signal de frequence intermediaire fi, en particulier de television, et circuit pour la mise en oeuvre de ce procede
US5983025A (en) * 1995-06-07 1999-11-09 International Business Machines Corporation Computer system buffers for providing concurrency and avoid deadlock conditions between CPU accesses, local bus accesses, and memory accesses
FR2735316B1 (fr) 1995-06-12 1997-07-18 Thomson Multimedia Sa Procede de numerisation de signaux video fi et dispositif pour mettre en oeuvre ce procede
KR0157531B1 (ko) 1995-07-14 1998-11-16 김광호 텔레비젼신호 수신기에서 디지탈 반송파 복구 장치 및 방법
US5828705A (en) 1996-02-01 1998-10-27 Kroeger; Brian W. Carrier tracking technique and apparatus having automatic flywheel/tracking/reacquisition control and extended signal to noise ratio
JP3636397B2 (ja) * 1996-04-04 2005-04-06 富士通株式会社 ジッタ抑圧回路
JPH09294151A (ja) 1996-04-26 1997-11-11 Hitachi Denshi Ltd ディジタル変復調器
KR100200589B1 (ko) 1996-06-12 1999-06-15 윤종용 고해상도 텔레비젼 수신기의 디지털 복조회로 및 방법
KR100241890B1 (ko) 1997-01-10 2000-03-02 윤종용 디지털 통신 시스템에서 간섭 제거 회로
US6028903A (en) * 1997-03-31 2000-02-22 Sun Microsystems, Inc. Delay lock loop with transition recycling for clock recovery of NRZ run-length encoded serial data signals
DE19739645C2 (de) * 1997-09-10 1999-07-15 Fraunhofer Ges Forschung Vorrichtung zur Gewinnung eines Takt- oder Trägersignales
US6233295B1 (en) 1998-08-26 2001-05-15 Thomson Licensing S.A. Segment sync recovery network for an HDTV receiver
US6184921B1 (en) 1998-02-20 2001-02-06 Samsung Electronics Co., Ltd. Method for transmitting VSB digital TV with carrier frequency near co-channel NTSC audio carrier frequency
EP0948128B1 (en) 1998-04-03 2004-12-01 Motorola Semiconducteurs S.A. DC offset cancellation in a quadrature receiver
JP3659800B2 (ja) 1998-04-15 2005-06-15 三菱電機株式会社 位相誤差検出装置
JP3576410B2 (ja) 1998-05-29 2004-10-13 松下電器産業株式会社 受信装置と送受信装置及び方法
DE19825455C2 (de) 1998-06-06 2000-04-06 Micronas Intermetall Gmbh Frequenzumsetzungseinrichtung für ein Fernsehsignalgemisch
KR100318959B1 (ko) 1998-07-07 2002-04-22 윤종용 부호분할다중접속통신시스템의서로다른부호간의간섭을제거하는장치및방법
ATE278275T1 (de) 1998-11-03 2004-10-15 Broadcom Corp Qam/vsb zweimodenempfänger
US6005363A (en) * 1998-11-06 1999-12-21 Texas Instruments Incorporated Method and apparatus for position error signal (PES) measurement in a disk drive servo system
JP3578650B2 (ja) 1998-12-02 2004-10-20 日本放送協会 キャリア同期回路及び直交復調回路及び混信波除去装置
JP3481486B2 (ja) * 1999-02-15 2003-12-22 Necビューテクノロジー株式会社 ディジタル復調装置
US6304136B1 (en) 1999-03-03 2001-10-16 Level One Communications, Inc. Reduced noise sensitivity, high performance FM demodulator circuit and method
FR2792103B1 (fr) * 1999-03-16 2001-11-09 St Microelectronics Sa Procede et dispositif d'asservissement d'un faisceau optique incident sur une piste d'un support mobile d'informations, en particulier un disque numerique
JP2001008118A (ja) 1999-06-22 2001-01-12 Alps Electric Co Ltd デジタルテレビジョンチューナ
CN1360751A (zh) 1999-07-07 2002-07-24 西门子公司 校正有用信号失真的方法和装置
US6661852B1 (en) 1999-07-21 2003-12-09 Raytheon Company Apparatus and method for quadrature tuner error correction
JP3694639B2 (ja) 2000-07-26 2005-09-14 株式会社日立国際電気 デジタルpll回路及び位相同期方法
US20020097812A1 (en) 2000-12-01 2002-07-25 John Wiss In-phase and quadrature-phase rebalancer
JP2002217992A (ja) 2001-01-17 2002-08-02 Matsushita Electric Ind Co Ltd 復調装置および復調方法
DE10129783C1 (de) * 2001-06-20 2003-01-02 Infineon Technologies Ag Verzögerungsregelkreis
JP2003046587A (ja) 2001-08-03 2003-02-14 Nec Corp 復調器
US7212797B2 (en) 2002-04-26 2007-05-01 Qualcomm Incorporated DC removal techniques for wireless networking
JP3917919B2 (ja) 2002-09-19 2007-05-23 日本電信電話株式会社 直交復調誤差補償方法および回路
JP2004254243A (ja) 2003-02-21 2004-09-09 Fujitsu Ltd 干渉測定評価システム
CA2470546C (en) * 2003-06-13 2010-08-17 The Directv Group, Inc. Method and apparatus for providing carrier synchronization in digital broadcast and interactive systems
KR100581059B1 (ko) 2003-09-26 2006-05-22 한국전자통신연구원 직교 복조 수신 시스템에서 가변루프이득을 이용한 동위상채널과 직교 채널 간 위상 및 이득 불일치 보상 장치 및그 방법
KR100554981B1 (ko) * 2003-11-20 2006-03-03 주식회사 하이닉스반도체 지연 고정 루프
US7327806B2 (en) 2004-04-20 2008-02-05 Delphi Technologies, Inc. System/method for receiving ASK and FSK signals using a single RF receiver
DE102004048572A1 (de) 2004-10-04 2006-04-13 Micronas Gmbh Verfahren sowie Schaltungsanordnung zur Unterdrückung einer orthogonalen Störung
DE102004054893A1 (de) 2004-11-12 2006-05-24 Micronas Gmbh Verfahren und Schaltungsanordnung zur Kanalfilterung analog oder digital modulierter TV-Signale

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030036594A (ko) * 2000-07-18 2003-05-09 톰슨 라이센싱 소시에떼 아노님 Ofdm 신호의 파라미터 결정 방법 및 관련 수신기

Also Published As

Publication number Publication date
JP2006121677A (ja) 2006-05-11
DE102004047424A1 (de) 2006-04-06
EP1641205B1 (de) 2010-10-06
US20060067431A1 (en) 2006-03-30
EP1641205A3 (de) 2007-10-03
EP1641205A2 (de) 2006-03-29
US8098769B2 (en) 2012-01-17
CN1770752B (zh) 2010-12-08
KR20060051544A (ko) 2006-05-19
CN1770752A (zh) 2006-05-10
DE502005010333D1 (de) 2010-11-18

Similar Documents

Publication Publication Date Title
KR100738732B1 (ko) 동조 복조기용 캐리어 복구 회로 및 방법
JPH09121315A (ja) テレビジョン信号受信機におけるディジタル搬送波復旧装置及び方法
US4054838A (en) QAM phase jitter and frequency offset correction system
CA2338411A1 (en) Vsb/qam receiver and method
JPH0678014A (ja) テレビジョン信号処理装置
JPH08340359A (ja) ディジタル残留側波帯変調通信装置の位相検出方法及び位相トラッキングループ回路
JP2755210B2 (ja) 周波数自動制御回路
JPH11136597A (ja) シンボルタイミング回復装置及び方法
US6370210B1 (en) Circuitry for generating a gain control signal applied to an AGC amplifier and method thereof
JPH09275425A (ja) 位相変調信号復調方法およびその方法を実施するための装置
US4686569A (en) Circuitry for reducing demodulation phase error as for an automatic deghosting system
JPH08107434A (ja) 2つの同期ループを有するデジタル伝送装置
KR20030071045A (ko) 반송파 복구 장치
JP3537738B2 (ja) クロック再生回路
JPH05344537A (ja) ディジタル色信号復調装置
JPH04207802A (ja) デジタル型fm信号復調装置
KR100395565B1 (ko) 반송파 오류 계산 장치, 반송파 복원 장치 및 방법
JP2001257733A (ja) キャリア再生装置およびその方法と受信装置
JPH0936924A (ja) 多値fsk受信装置
JP3578650B2 (ja) キャリア同期回路及び直交復調回路及び混信波除去装置
JP2001211218A (ja) 受信装置およびその方法
JPH07226781A (ja) 位相誤差検出回路およびクロック再生回路
JP2543802B2 (ja) 音声信号注入形搬送波同期装置
JP2001086175A (ja) Vsb復調器
JP2002051092A (ja) 残留側波帯復調装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120622

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee