KR100596889B1 - 반도체 소자의 제조 방법 - Google Patents

반도체 소자의 제조 방법 Download PDF

Info

Publication number
KR100596889B1
KR100596889B1 KR1020050023507A KR20050023507A KR100596889B1 KR 100596889 B1 KR100596889 B1 KR 100596889B1 KR 1020050023507 A KR1020050023507 A KR 1020050023507A KR 20050023507 A KR20050023507 A KR 20050023507A KR 100596889 B1 KR100596889 B1 KR 100596889B1
Authority
KR
South Korea
Prior art keywords
layer
etching
gate
semiconductor substrate
forming
Prior art date
Application number
KR1020050023507A
Other languages
English (en)
Inventor
이상돈
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020050023507A priority Critical patent/KR100596889B1/ko
Priority to US11/321,594 priority patent/US7375016B2/en
Priority to JP2006002605A priority patent/JP5027417B2/ja
Application granted granted Critical
Publication of KR100596889B1 publication Critical patent/KR100596889B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28114Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor characterised by the sectional shape, e.g. T, inverted-T
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Element Separation (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명은 특히 리세스 게이트 영역의 식각 공정에서 채널 영역과 이에 인접한 소자 분리막을 부분적으로 노출시키는 아일랜드형 마스크를 사용하여 소자 분리막을 먼저 식각한 후 반도체 기판을 식각함으로써 리세스 게이트 영역에 실리콘 뿔이 형성되는 것을 방지하고 식각 공정의 마진을 높이는 반도체 소자의 제조 방법에 관한 것이다.

Description

반도체 소자의 제조 방법{METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE}
도 1은 종래 기술에 따른 반도체 소자의 레이아웃을 도시한 평면도.
도 2a 내지 도 2f는 종래 기술에 따른 반도체 소자의 제조 방법을 도시한 단면도들.
도 3은 종래 기술에 따른 반도체 소자의 제조 공정에서 오정렬이 발생한 경우를 도시한 단면도.
도 4는 본 발명에 따른 반도체 소자의 레이아웃을 도시한 평면도.
도 5a 내지 도 5f는 본 발명에 따른 반도체 소자의 제조 방법을 도시한 단면도들.
도 6은 본 발명에 따른 반도체 소자의 제조 공정에서 오정렬이 발생한 경우를 도시한 단면도.
본 발명은 반도체 소자의 제조 방법에 관한 것으로, 특히 리세스 게이트 영역의 식각 공정에서 채널 영역과 이에 인접한 소자 분리막을 부분적으로 노출시키는 마스크를 사용하여 소자 분리막을 먼저 식각한 후 반도체 기판을 식각함으로써 리세스 게이트 영역에 실리콘 뿔이 형성되는 것을 방지하고 식각 공정의 마진을 높이는 반도체 소자의 제조 방법에 관한 것이다.
도 1은 종래 기술에 따른 반도체 소자의 레이아웃을 도시한 평면도이다.
도 1을 참조하면, 반도체 기판 상부에 소자 분리막(40), 활성 영역(10a) 및 활성 영역(10a)과 교차하는 워드라인인 게이트 구조물(120)이 형성되어 있다. 게이트 구조물(120) 사이의 간격은 F이며(F는 디자인 룰에 따른 최소 선폭), 리세스 게이트 영역(70)은 라인형으로서 게이트 구조물(120) 하부에 구비되며, 게이트 구조물(120)의 폭보다 좌우로 각각 D만큼 작다. 즉, 리세스 게이트 영역(70)의 오정렬 마진은 D이다.
도 2a 내지 도 2f는 종래 기술에 따른 반도체 소자의 제조 방법을 도시한 단면도들로서 도 2a(i) 내지 도 2f(i)는 도 1의 I-I'을 따른 단면을 도시한 것이며, 도 2a(ii) 내지 도 2f(ii)는 도 1의 II-II'을 따른 단면을 도시한 것이다.
도 2a를 참조하면, 반도체 기판(10) 상부에 패드 산화막(20) 및 패드 질화막(30)을 적층한다. 다음에는, STI 공정을 수행하여 활성 영역(10a)을 정의하는 소자 분리막(40)을 형성한다.
도 2b를 참조하면, 소자 분리막(40)을 소정 두께 식각하여 그 높이를 낮춘 후 패드 질화막(30)을 제거한다. 다음에는, 전체 표면 상부에 폴리실리콘층(50)을 형성한다.
도 2c를 참조하면, 폴리실리콘층(50) 상부에 감광막(미도시)을 형성한 후 도 1의 리세스 게이트 영역(70)을 정의하는 노광 마스크를 이용한 노광 및 현상 공정 으로 리세스 게이트 영역(70)을 노출시키는 라인형의 감광막 패턴(미도시)을 형성한다. 다음에는, 상기 감광막 패턴을 식각 마스크로 노출된 폴리실리콘층(50) 및 패드 산화막(20)을 식각하여 리세스 게이트 예정 영역(60)을 정의하는 폴리실리콘층 패턴(50a) 및 패드 산화막 패턴(20a)을 형성한다. 그 다음에, 상기 감광막 패턴을 제거한다.
도 2d를 참조하면, 폴리실리콘층 패턴(50a)을 식각 마스크로 노출된 반도체 기판(10)을 식각하여 리세스 게이트 영역(70)을 형성한다. 여기서, 반도체 기판(10)과 폴리실리콘층 패턴(50a)이 함께 식각되도록 한다. 이 때 소자 분리막(40)과 인접한 반도체 기판(10)의 식각 속도가 소자 분리막(40)과 인접하지 않은 반도체 기판(10)보다 느리므로 리세스 게이트 영역(70) 내의 반도체 기판에는 실리콘 뿔(A)이 형성된다. 그 다음에, 패드 산화막(20)을 제거한다.
도 2e를 참조하면, 노출된 반도체 기판(10)의 표면에 게이트 산화막(80)을 형성한 후 전체 표면 상부에 리세스 게이트 영역(70)을 매립하는 하부 게이트 전극층(90)을 형성하고 하부 게이트 전극층(90) 상부에 상부 게이트 전극층(100) 및 하드 마스크층(110)을 순차적으로 적층한다.
도 2f를 참조하면, 하드 마스크층(110), 상부 게이트 전극층(100) 및 하부 게이트 전극층(90)을 패터닝하여 하부 게이트 전극층 패턴(90a), 상부 게이트 전극층 패턴(100a) 및 하드 마스크층 패턴(110a)의 적층 구조로 이루어진 게이트 구조물(120)을 형성한다.
도 3은 종래 기술에 따른 반도체 소자의 제조 공정에서 오정렬이 발생한 경 우를 도시한 단면도이다.
도 3을 참조하면, 감광막(미도시)을 식각 마스크로 리세스 게이트 예정 영역(60)의 폴리실리콘층(50) 및 패드 산화막(20)을 식각하는 경우(도 2c의 식각 공정) 정렬 오차가 최대 오정렬 마진보다 큰 M만큼 발생한 경우를 도시한 것이다. 리세스 게이트 영역 형성시 라인형의 마스크를 사용하므로 오정렬이 M만큼 발생하는 경우에는 소자 분리막(40)과 폴리실리콘층 패턴(50a) 사이로 반도체 기판(10)이 노출된다. 따라서 도 2d의 반도체 기판(10) 식각 공정에서 원하지 않는 부분의 반도체 기판(10)이 비정상적으로 식각된다. 소자의 크기가 작아짐에 따라 공정 마진은 점점 감소하는데, 정렬 오차가 조금만 커져도 도 3과 같이 원하지 않는 부분의 반도체 기판이 노출되어 비정상적인 식각이 발생한다는 문제점이 있다.
또한, 리세스 게이트 영역 내에 실리콘 뿔이 형성되어 셀 트랜지스터의 문턱 전압을 감소시키고 누설 전류를 증가시켜 소자의 리프레시 특성을 저하시키는 문제점이 있다.
상기 문제점을 해결하기 위하여, 리세스 게이트 영역의 식각 공정에서 채널 영역과 이에 인접한 소자 분리막을 부분적으로 노출시키는 마스크를 사용하여 소자 분리막을 먼저 식각한 후 반도체 기판을 식각함으로써 리세스 게이트 영역에 실리콘 뿔이 형성되는 것을 방지하고 식각 공정의 마진을 높이는 반도체 소자의 제조 방법을 제공하는 것을 그 목적으로 한다.
본 발명에 따른 반도체 소자의 제조 방법은
(a) 반도체 기판 상부에 패드 산화막 및 패드 질화막을 형성하는 단계와,
(b) STI 공정을 수행하여 활성 영역을 정의하는 소자 분리막을 형성하는 단계와,
(c) 상기 소자 분리막을 소정 두께 식각하는 단계와,
(d) 상기 패드 질화막을 제거하는 단계와,
(e) 전체 표면 상부에 폴리실리콘층을 형성하는 단계와,
(f) 아일랜드형 리세스 게이트 예정 영역의 상기 폴리실리콘층, 패드 산화막 및 소정 두께의 소자 분리막을 식각하여 상기 활성 영역의 측벽을 노출시키는 리세스를 형성하는 단계와,
(g) 상기 폴리실리콘층을 마스크로 상기 반도체 기판을 식각하되, 상기 폴리실리콘층과 상기 반도체 기판을 동시에 식각하는 단계와,
(h) 상기 패드 산화막을 적어도 소정 두께 식각하는 단계와,
(i) 게이트 산화막을 형성하는 단계와,
(j) 전체 표면 상부에 상기 리세스 게이트 예정 영역을 매립하는 하부 게이트 전극층을 형성하고 상기 하부 게이트 전극층 상부에 상부 게이트 전극층 및 하드 마스크층을 적층하는 단계 및 (k) 상기 하드 마스크층, 상부 게이트 전극층 및 하부 게이트 전극층을 패터닝하여 게이트 구조물을 형성하는 단계를 포함하되, 상기 아일랜드형 리세스 게이트 영역은 상기 게이트 길이 방향으로는 상기 게이트 전극의 선폭보다 작으며, 상기 활성 영역 단축 방향으로는 상기 활성 영역의 단축의 선폭보다 큰 것을 특징으로 한다.
이하에서는 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명하기로 한다.
도 4는 본 발명에 따른 반도체 소자의 레이아웃을 도시한 평면도이다.
도 4를 참조하면, 반도체 기판 상부에 소자 분리막(240), 활성 영역(230) 및 활성 영역(230)과 교차하는 워드라인인 게이트 구조물(310)이 형성되어 있다. 게이트 구조물(310) 사이의 간격은 F(F는 디자인 룰에 따른 최소 선폭)이며, 리세스 게이트 영역(260)은 라인형이 아닌 직사각형의 아일랜드형(island type)으로서 게이트 구조물(310) 하부에 구비되며, 게이트 구조물(310)의 폭보다 좌우로 각각 D만큼 작고, 활성 영역(230)의 선폭보다 상하로 각각 E만큼 크다. 여기서, 0≤D≤(1/3)F, 0≤E≤(1/3)F인 것이 바람직하다.
도 5a 내지 도 5f는 본 발명에 따른 반도체 소자의 제조 방법을 도시한 단면도들로서, 도 5a(i) 내지 도 5f(i)는 도 4의 I-I'을 따른 단면을 도시한 것이며, 도 5a(ii) 내지 도 5f(ii)는 도 4의 II-II'을 따른 단면을 도시한 것이다.
도 5a를 참조하면, 반도체 기판(200) 상부에 패드 산화막(210) 및 패드 질화막(220)을 적층한다. 다음에는, 소자 분리막(240)을 형성하기 위한 STI 공정을 수행한다. 구체적으로는, 먼저 소자 분리 영역으로 예정된 부분의 패드 질화막(220), 패드 산화막(210) 및 소정 두께의 반도체 기판(200)을 식각하여 소자 분리 트렌치(미도시)를 형성한다. 다음에는 전체 표면 상부에 소자 분리 트렌치를 매립하는 소자 분리용 절연막(미도시)을 형성한 후 패드 질화막(220)이 노출될 때까지 상기 소 자 분리용 절연막을 연마하여 활성 영역(230)을 정의하는 소자 분리막(240)을 형성한다. 여기서, 소자 분리막(240)과 반도체 기판(200)의 계면에 열산화막(미도시)을 형성하거나, 소자 분리막(240)과 상기 열산화막의 계면에 라이너 질화막을 형성할 수도 있다.
도 5b를 참조하면, 소자 분리막(240)을 소정 두께 식각하여 그 높이를 낮춘 후 패드 질화막(220)을 제거한다. 다음에는, 전체 표면 상부에 폴리실리콘층(250)을 형성한다. 여기서, 패드 질화막(220)을 제거한 후에 패드 산화막(210)을 식각하여 제거하고 노출된 반도체 기판(200)의 표면에 버퍼 산화막(미도시)을 형성한 후 웰 및 채널 주입 공정을 수행하여 활성 영역에 불순물을 주입하는 공정을 수행할 수 있다. 또한, 패드 질화막(220)을 제거한 후에 웰 및 채널 주입 공정을 수행하여 활성 영역에 불순물을 주입한 후 패드 산화막(210)을 식각하여 제거하고 노출된 반도체 기판(200)의 표면에 버퍼 산화막을 형성할 수도 있다.
도 5c를 참조하면, 폴리실리콘층(250) 상부에 감광막(미도시)을 형성한 후 도 4의 리세스 게이트 영역(260)을 정의하는 노광 마스크를 이용한 노광 및 현상 공정으로 리세스 게이트 영역(260)을 노출시키는 감광막 패턴(미도시)을 형성한다. 즉, 게이트 길이 방향으로는 게이트 구조물(310)의 선폭보다 2D만큼 작으며, 게이트 길이 방향과 수직인 방향 즉, 활성 영역(230) 단축 방향으로는 활성 영역(230)의 단축의 선폭보다 2E만큼 큰 리세스 게이트 영역(260)을 노출시키는 감광막 패턴을 형성한다. 상기 감광막 패턴은 채널 영역의 폴리실리콘층(250)의 일부 및 채널 영역과 인접한 소자 분리막(240)을 노출시킨다.
다음에는, 상기 감광막 패턴을 식각 마스크로 노출된 폴리실리콘층(250), 폴리실리콘층(250) 하부의 패드 산화막(210) 및 소정 두께의 소자 분리막(240)을 식각하여 리세스 게이트 영역(260)을 정의하는 폴리실리콘층 패턴(250a) 및 패드 산화막 패턴(210a)을 형성한다. 소자 분리막(240)의 식각 공정에 의해 활성 영역(230)의 측벽을 노출시키는 리세스가 형성된다. 여기서, 식각되는 소자 분리막(240)의 두께는 하기의 도 5d에 도시된 반도체 기판(200)의 식각 공정에서 식각되는 반도체 기판(200)의 식각 깊이에 따라 적절히 조절하는 것이 바람직하다. 그 다음에, 상기 감광막 패턴을 제거한다.
도 5d를 참조하면, 폴리실리콘층 패턴(250a)을 식각 마스크로 도 5e의 식각 공정에 의해 노출된 반도체 기판(200)을 식각한다. 여기서, 식각되는 반도체 기판(200)의 두께는 도 5c에 도시된 소자 분리막(240)의 식각 공정에서 식각되는 소자 분리막(240)의 두께 이상인 것이 더욱 바람직하다. 또한, 반도체 기판(200)과 폴리실리콘층 패턴(250a)이 함께 식각되도록 한다. 여기서, 종래 기술에는 소자 분리막과 반도체 기판을 동시에 식각하므로 식각 속도가 느린 반도체 기판에 실리콘 뿔이 형성되었으나, 본 발명의 경우 소자 분리막(240)을 먼저 식각한 후 반도체 기판(200)을 식각하므로 실리콘 뿔이 형성되지 않는다. 그 다음에, 패드 산화막 패턴(210a)을 적어도 소정 두께 식각하여 제거한다. 여기서, 패드 산화막 패턴(210a)을 완전히 제거하거나 소정 두께만 제거할 수 있다.
도 5e를 참조하면, 노출된 반도체 기판(200)의 표면에 게이트 산화막(270)을 형성한다. 도 5d에 도시된 식각 공정에서 패드 산화막 패턴(210a)을 완전히 제거한 경우에는 게이트 산화막(270)은 활성 영역(230)의 상부면 및 측벽을 포함하는 반도체 기판(200)의 표면에 형성되며, 소정 두께만 제거된 경우에는 게이트 산화막(270)은 남아있는 패드 산화막(210)의 표면 및 활성 영역(230)의 측벽에 형성된다. 그 다음에, 전체 표면 상부에 리세스 게이트 예정 영역(260)을 매립하는 하부 게이트 전극층(280)을 형성하고 하부 게이트 전극층(280) 상부에 상부 게이트 전극층(290) 및 하드 마스크층(300)을 순차적으로 적층한다.
도 5f를 참조하면, 하드 마스크층(300), 상부 게이트 전극층(290) 및 하부 게이트 전극층(280)을 패터닝하여 하부 게이트 전극층 패턴(280a), 상부 게이트 전극층 패턴(290a) 및 하드 마스크층 패턴(300a)의 적층 구조로 이루어진 게이트 구조물(310)을 형성한다.
도 6은 본 발명에 따른 반도체 소자의 제조 공정에서 오정렬이 발생한 경우를 도시한 단면도이다.
도 6을 참조하면, 감광막(미도시)을 식각 마스크로 리세스 게이트 영역(260)의 폴리실리콘층(250), 패드 산화막(210) 및 소자 분리막(240)을 식각하는 경우(도 5c의 식각 공정) 정렬 오차가 최대 오정렬 마진보다 큰 M만큼 발생한 경우를 도시한 것이다. 본 발명에 따른 반도체 소자의 제조 방법은 종래 기술과 같이 리세스 게이트 영역 형성시 라인형의 마스크가 아닌 도 4의 리세스 게이트 영역(260)을 정의하는 아일랜드형의 마스크를 사용하므로 오정렬이 M만큼 발생하는 경우라도 리세스 게이트 영역이 아닌 부분의 반도체 기판이 노출되지 않아서 도 5d의 반도체 기판(200) 식각 공정에서 원하지 않는 부분의 반도체 기판(200)이 비정상적으로 식각 되지 않는다는 것을 알 수 있다.
본 발명에 따른 반도체 소자의 제조 방법은 리세스 게이트 영역의 식각 공정에서 채널 영역과 이에 인접한 소자 분리막을 부분적으로 노출시키는 마스크를 사용하여 소자 분리막을 먼저 식각한 후 반도체 기판을 식각함으로써 (i) 리세스 게이트 영역에 실리콘 뿔이 형성되는 것을 방지하여 셀 트랜지스터의 누설 전류를 감소시키고 따라서 소자의 리프레시 특성을 향상시키며, (ii) 리세스 게이트 마스크의 정렬 오차가 공정 마진보다 큰 경우라도 반도체 기판의 비정상적인 식각이 발생하는 것을 방지하는 효과가 있다.

Claims (11)

  1. (a) 반도체 기판 상부에 패드 산화막 및 패드 질화막을 형성하는 단계;
    (b) STI 공정을 수행하여 활성 영역을 정의하는 소자 분리막을 형성하는 단계;
    (c) 상기 소자 분리막을 소정 두께 식각하는 단계;
    (d) 상기 패드 질화막을 제거하는 단계;
    (e) 전체 표면 상부에 폴리실리콘층을 형성하는 단계;
    (f) 아일랜드형 리세스 게이트 예정 영역의 상기 폴리실리콘층, 패드 산화막 및 소정 두께의 소자 분리막을 식각하여 상기 활성 영역의 측벽을 노출시키는 리세스를 형성하는 단계;
    (g) 상기 폴리실리콘층을 마스크로 상기 반도체 기판을 식각하되, 상기 폴리실리콘층과 상기 반도체 기판을 동시에 식각하는 단계;
    (h) 상기 패드 산화막을 적어도 소정 두께 식각하는 단계;
    (i) 게이트 산화막을 형성하는 단계;
    (j) 전체 표면 상부에 상기 리세스 게이트 예정 영역을 매립하는 하부 게이트 전극층을 형성하고 상기 하부 게이트 전극층 상부에 상부 게이트 전극층 및 하드 마스크층을 적층하는 단계; 및
    (k) 상기 하드 마스크층, 상부 게이트 전극층 및 하부 게이트 전극층을 패터닝하여 게이트 구조물을 형성하는 단계
    를 포함하되,
    상기 아일랜드형 리세스 게이트 영역은 상기 게이트 길이 방향으로는 상기 게이트 전극의 선폭보다 작으며, 상기 활성 영역 단축 방향으로는 상기 활성 영역의 단축의 선폭보다 큰 것을 특징으로 하는 반도체 소자의 제조 방법.
  2. 제1항에 있어서,
    상기 (b) 단계는
    소자 분리 예정 영역의 패드 질화막, 패드 산화막 및 소정 두께의 반도체 기판을 식각하여 트렌치를 형성하는 단계;
    전체 표면 상부에 상기 트렌치를 매립하는 소자 분리용 절연막을 형성하는 단계; 및
    상기 패드 질화막이 노출될 때까지 상기 소자 분리용 절연막을 연마하여 상기 소자 분리막을 형성하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  3. 제1항에 있어서,
    상기 (f) 단계는
    (f-1) 상기 폴리실리콘층 상부에 감광막을 형성하는 단계;
    (f-2) 상기 감광막을 노광 및 현상하여 상기 게이트 길이 방향으로는 상기 게이트 전극의 선폭보다 작으며, 게이트 길이 방향과 수직한 방향인 상기 활성 영 역 단축 방향으로는 상기 활성 영역의 단축의 선폭보다 큰 상기 리세스 게이트 영역을 노출시키는 감광막 패턴을 형성하는 단계;
    (f-3) 상기 감광막 패턴을 마스크로 상기 리세스 게이트 영역의 폴리실리콘층, 상기 폴리실리콘층 하부의 패드 산화막 및 소자 분리막을 식각하는 단계; 및
    (f-4) 상기 감광막 패턴을 제거하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  4. 제1항에 있어서,
    상기 아일랜드형 리세스 게이트 영역의 상기 게이트 길이 방향의 선폭은 상기 게이트의 선폭보다 2D만큼 작으며, 상기 아일랜드형 리세스 게이트 영역의 활성 영역 단축 방향의 선폭은 상기 활성 영역의 단축보다 2E만큼 큰 것을 특징으로 하는 반도체 소자의 제조 방법(단, 0≤D≤(1/3)F, 0≤E≤(1/3)F).
  5. 제1항에 있어서,
    상기 소자 분리막과 반도체 기판의 계면에 열산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  6. 제5항에 있어서,
    상기 소자 분리막과 열산화막의 계면에 라이너 질화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  7. 제1항에 있어서,
    상기 (d) 단계를 수행한 후에
    상기 패드 산화막을 식각하는 단계;
    상기 패드 산화막이 식각되어 노출된 반도체 기판의 표면에 버퍼 산화막을 형성하는 단계; 및
    웰 및 채널 주입 공정을 수행하여 상기 활성 영역에 불순물을 주입하는 단계;
    를 더 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  8. 제1항에 있어서,
    웰 및 채널 주입 공정을 수행하여 상기 활성 영역에 불순물을 주입하는 단계;
    상기 패드 산화막을 식각하는 단계; 및
    상기 패드 산화막이 식각되어 노출된 반도체 기판의 표면에 버퍼 산화막을 형성하는 단계;
    포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  9. 제1항에 있어서,
    상기 (f) 단계에서 식각되는 소자 분리막의 두께는 상기 (g) 단계에서 식각 되는 반도체 기판의 두께 이하인 것을 특징으로 하는 반도체 소자의 제조 방법.
  10. 제1항에 있어서,
    상기 (h) 단계는 상기 반도체 기판이 노출될 때까지 상기 패드 산화막을 식각하는 단계이며, 상기 (i) 단계는 상기 노출된 반도체 기판에 게이트 산화막을 형성하는 단계인 것을 특징으로 하는 반도체 소자의 제조 방법.
  11. 제1항에 있어서,
    상기 (h) 단계는 상기 패드 산화막을 소정 두께 식각하는 단계이며, 상기 (i) 단계는 남아 있는 패드 산화막 상부에 게이트 산화막을 형성하는 단계인 것을 특징으로 하는 반도체 소자의 제조 방법.
KR1020050023507A 2005-03-22 2005-03-22 반도체 소자의 제조 방법 KR100596889B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050023507A KR100596889B1 (ko) 2005-03-22 2005-03-22 반도체 소자의 제조 방법
US11/321,594 US7375016B2 (en) 2005-03-22 2005-12-30 Method for fabricating semiconductor device
JP2006002605A JP5027417B2 (ja) 2005-03-22 2006-01-10 半導体素子の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050023507A KR100596889B1 (ko) 2005-03-22 2005-03-22 반도체 소자의 제조 방법

Publications (1)

Publication Number Publication Date
KR100596889B1 true KR100596889B1 (ko) 2006-07-04

Family

ID=37035748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050023507A KR100596889B1 (ko) 2005-03-22 2005-03-22 반도체 소자의 제조 방법

Country Status (3)

Country Link
US (1) US7375016B2 (ko)
JP (1) JP5027417B2 (ko)
KR (1) KR100596889B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100881818B1 (ko) 2006-09-04 2009-02-03 주식회사 하이닉스반도체 반도체 소자의 형성 방법
KR20160053892A (ko) * 2014-06-12 2016-05-13 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 반도체 소자 및 그 형성 방법

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100549010B1 (ko) * 2004-06-17 2006-02-02 삼성전자주식회사 채널부 홀의 일 측벽에 채널 영역을 갖는 트랜지스터의형성방법들
KR100798774B1 (ko) * 2006-09-29 2008-01-29 주식회사 하이닉스반도체 반도체소자의 리세스게이트 제조 방법
KR100801315B1 (ko) * 2006-09-29 2008-02-05 주식회사 하이닉스반도체 돌기형트랜지스터가 구비된 반도체소자의 제조 방법
JP2008103420A (ja) * 2006-10-17 2008-05-01 Elpida Memory Inc 半導体装置の製造方法
KR100801706B1 (ko) * 2006-10-25 2008-02-11 삼성전자주식회사 다중 게이트 유전막들을 갖는 반도체소자의 제조방법 및그에 의해 제조된 반도체소자
KR100876079B1 (ko) * 2007-06-26 2008-12-26 삼성전자주식회사 배선 구조물 형성 방법
KR102047097B1 (ko) * 2012-10-25 2019-11-20 삼성전자주식회사 반도체 장치의 제조방법
CN113345805B (zh) * 2021-06-04 2024-09-10 长江存储科技有限责任公司 半导体器件的制作方法及半导体器件

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004172643A (ja) 2002-02-14 2004-06-17 Matsushita Electric Ind Co Ltd 半導体装置
KR20040108247A (ko) * 2003-06-17 2004-12-23 삼성전자주식회사 반도체 메모리에서의 리세스 채널을 갖는 트랜지스터형성방법 및 그에 따른 구조
KR20050009513A (ko) * 2003-07-16 2005-01-25 매그나칩 반도체 유한회사 트렌치 방식을 이용한 플래시 메모리 셀의 제조방법
KR20050027294A (ko) * 2003-09-15 2005-03-21 삼성전자주식회사 반도체 메모리에서의 리세스 게이트 형성방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3311070B2 (ja) * 1993-03-15 2002-08-05 株式会社東芝 半導体装置
US6362506B1 (en) * 1998-08-26 2002-03-26 Texas Instruments Incorporated Minimization-feasible word line structure for DRAM cell
US20020197823A1 (en) * 2001-05-18 2002-12-26 Yoo Jae-Yoon Isolation method for semiconductor device
KR100539276B1 (ko) * 2003-04-02 2005-12-27 삼성전자주식회사 게이트 라인을 포함하는 반도체 장치 및 이의 제조 방법
KR100680415B1 (ko) * 2005-05-31 2007-02-08 주식회사 하이닉스반도체 반도체 소자의 제조 방법
KR100756808B1 (ko) * 2006-04-14 2007-09-07 주식회사 하이닉스반도체 반도체 소자 및 그 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004172643A (ja) 2002-02-14 2004-06-17 Matsushita Electric Ind Co Ltd 半導体装置
KR20040108247A (ko) * 2003-06-17 2004-12-23 삼성전자주식회사 반도체 메모리에서의 리세스 채널을 갖는 트랜지스터형성방법 및 그에 따른 구조
KR20050009513A (ko) * 2003-07-16 2005-01-25 매그나칩 반도체 유한회사 트렌치 방식을 이용한 플래시 메모리 셀의 제조방법
KR20050027294A (ko) * 2003-09-15 2005-03-21 삼성전자주식회사 반도체 메모리에서의 리세스 게이트 형성방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100881818B1 (ko) 2006-09-04 2009-02-03 주식회사 하이닉스반도체 반도체 소자의 형성 방법
KR20160053892A (ko) * 2014-06-12 2016-05-13 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 반도체 소자 및 그 형성 방법
KR101649842B1 (ko) 2014-06-12 2016-08-19 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 반도체 소자 및 그 형성 방법
US9520296B2 (en) 2014-06-12 2016-12-13 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device having a low divot of alignment between a substrate and an isolation thereof and method of forming the same

Also Published As

Publication number Publication date
JP5027417B2 (ja) 2012-09-19
US20060216885A1 (en) 2006-09-28
US7375016B2 (en) 2008-05-20
JP2006270049A (ja) 2006-10-05

Similar Documents

Publication Publication Date Title
KR100596889B1 (ko) 반도체 소자의 제조 방법
KR100680415B1 (ko) 반도체 소자의 제조 방법
US8048597B2 (en) Semiconductor device with a bulb-type recess gate
KR100610421B1 (ko) 반도체 소자의 제조 방법
KR102637621B1 (ko) 반도체 소자의 제조 방법
KR100609524B1 (ko) 반도체 소자의 형성방법
KR100827509B1 (ko) 반도체 소자의 형성 방법
KR100280516B1 (ko) 반도체 소자의 분리 구조 제조방법 및 반도체 소자 제조방법
KR100609525B1 (ko) 반도체 소자의 제조 방법
KR100753105B1 (ko) 반도체 소자의 리세스패턴 제조방법
KR20110077687A (ko) 반도체 메모리 장치 및 그 제조방법
KR20050027381A (ko) 트랜지스터의 리세스 채널 형성 방법
KR100567074B1 (ko) 반도체 소자의 제조방법
KR20080089999A (ko) 반도체 소자의 제조 방법
KR100972911B1 (ko) 반도체 소자 및 그 형성 방법
KR100958632B1 (ko) 플래쉬 메모리 소자의 제조방법
KR100636682B1 (ko) 리세스채널을 갖는 반도체소자 및 그 제조방법
KR100685601B1 (ko) 반도체 소자 및 그 형성 방법
KR100687874B1 (ko) 반도체소자의 리세스 채널 형성방법
KR100772688B1 (ko) 반도체 소자의 리세스패턴 제조방법
KR100604760B1 (ko) 반도체소자의 제조방법
KR20040008423A (ko) 반도체소자의 트랜지스터 형성방법
KR20090098290A (ko) 새들 핀 트랜지스터 및 그 제조 방법
KR20020056347A (ko) 반도체 소자의 제조 방법
KR20070002381A (ko) 플래쉬 메모리 소자의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120524

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee