KR100550790B1 - 플래시 메모리용 드레인 펌프 - Google Patents
플래시 메모리용 드레인 펌프 Download PDFInfo
- Publication number
- KR100550790B1 KR100550790B1 KR1020030014254A KR20030014254A KR100550790B1 KR 100550790 B1 KR100550790 B1 KR 100550790B1 KR 1020030014254 A KR1020030014254 A KR 1020030014254A KR 20030014254 A KR20030014254 A KR 20030014254A KR 100550790 B1 KR100550790 B1 KR 100550790B1
- Authority
- KR
- South Korea
- Prior art keywords
- current
- node
- voltage
- output terminal
- transistors
- Prior art date
Links
- 238000005086 pumping Methods 0.000 claims abstract description 12
- 230000004044 response Effects 0.000 claims abstract description 10
- 230000003247 decreasing effect Effects 0.000 claims abstract description 8
- 230000007423 decrease Effects 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 10
- 230000015556 catabolic process Effects 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 239000000969 carrier Substances 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
- H03K17/164—Soft switching using parallel switching arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
Landscapes
- Read Only Memory (AREA)
- Dc-Dc Converters (AREA)
Abstract
Description
Claims (7)
- 제 1 및 제 2 전류를 생성하고, 상기 제 1 및 제 2 전류에 기초하여 기준 전압을 생성하는 OP 앰프와, 외부 입력 데이터들에 응답하여 상기 제1 및 제2 전류들을 증가 또는 감소시키는 바이너리 디지털 아날로그 컨버터를 포함하고, 상기 외부 입력 데이터들의 값들이 변경될 때, 상기 기준 전압을 증가 또는 감소시키는 수단;입력되는 전압을 소정의 레벨로 펌핑하여, 그 펌핑 전압을 출력하는 펌프; 및상기 펌핑 전압에 기초하여 출력 전압을 발생하고, 상기 기준 전압에 응답하여, 상기 출력 전압을 증가 또는 감소시키는 레귤레이터를 포함하여 구성되고,상기 외부 입력 데이터들의 값들은 프로그램할 비트의 수가 변경될 때, 변경되는 것을 특징으로 하는 플래시 메모리용 드레인 펌프.
- 삭제
- 제 1 항에 있어서,상기 바이너리 디지털 아날로그 컨버터는,상기 외부 입력 데이터들 및 그 반전된 외부 입력 데이터들에 응답하여, 각각 턴 온 또는 오프 되는 한 쌍의 트랜지스터로 각각 이루어지고, 상기 한 쌍의 트랜지스터의 드레인 단자들에는 상기 제 1 및 제 2 전류들이 공급되고, 그 소스 단자들은 서로 접속되는 다수의 전류 패스 수단; 및상기 다수의 전류 패스 수단의 상기 소스 단자들과 접지 간에 각각 접속되며, 제 1 제어 전압에 응답하여 턴 온 또는 오프 되는 다수의 트랜지스터를 포함하여 이루어지고,상기 다수의 트랜지스터가 턴 온되고, 상기 다수의 전류 패스 수단 중 일부에 각각 포함된 상기 한 쌍의 트랜지스터가 턴 온될 때, 상기 OP 앰프, 상기 다수의 전류 패스 수단, 및 상기 다수의 트랜지스터로 이루어지는 상기 제1 및 제2 전류의 패스가 형성되고,상기 다수의 전류 패스 수단에 포함되는 트랜지스터들 중 턴 온되는 트랜지스터의 수가 증가할 때, 상기 제 1 및 제 2 전류가 증가하고, 상기 턴 온되는 트랜지스터의 수가 감소할 때, 상기 제 1 및 제 2 전류가 감소하는 것을 특징으로 하는 플래시 메모리용 드레인 펌프.
- 제 3 항에 있어서, 상기 OP 앰프는,전원과 제 1 노드 간에 접속되고, 제 2 제어 전압에 응답하여, 턴 온 또는 오프되고, 턴 온 될 때, 상기 제 1 노드에 상기 전원을 공급하는 제 1 PMOS 트랜지스터;상기 제 1 노드와 제 1 출력 단자 사이에 접속되고, 상기 제 1 노드에 상기 전원이 공급될 때 생성되는 상기 제 1 전류를 증폭하여, 제 1 증폭 전류를 발생하는 제 1 커런트 미러;상기 제 1 출력 단자와 접지 사이에 연결되고, 상기 제 1 증폭 전류에 기초하여, 상기 제 1 출력 단자에 상기 기준 전압을 발생하는 제 1 저항;상기 제 1 노드와 제 2 출력 단자 사이에 접속되고, 상기 제 1 노드에 상기 전원이 공급될 때 생성되는 상기 제 2 전류를 증폭하여, 제 2 증폭 전류를 발생하는 제 2 커런트 미러; 및상기 제 2 출력 단자와 상기 접지 사이에 연결되고, 상기 제 2 증폭 전류에 기초하여, 상기 제 2 출력 단자에 상기 기준 전압을 발생하는 제 2 저항을 포함하여 구성되고,상기 제 1 출력 단자와 상기 제 2 출력 단자 중 어느 하나가 상기 레귤레이터에 연결되는 것을 특징으로 하는 플래시 메모리용 드레인 펌프.
- 삭제
- 제 4 항에 있어서, 상기 제 1 커런트 미러는,상기 제 1 노드와 제 2 노드 사이에 접속되어, 상기 제 1 전류를 상기 제 2 노드에 공급하는 제 2 PMOS 트랜지스터; 및상기 제 1 노드와 상기 제 1 출력 단자 사이에서 상기 제 2 PMOS 트랜지스터와 전류 미러 구조로 접속되고, 상기 제 1 전류의 N(N은 정수)배로 증폭된 상기 제 1 증폭 전류를 발생하는 제 3 PMOS 트랜지스터를 포함하여 구성된 것을 특징으로 하는 플래시 메모리용 드레인 펌프.
- 제 4 항에 있어서, 상기 제 2 커런트 미러는,상기 제 1 노드와 제 3 노드 사이에 접속되어, 상기 제 2 전류를 상기 제 3 노드에 공급하는 제 2 PMOS 트랜지스터; 및상기 제 1 노드와 상기 제 2 출력 단자 사이에서 상기 제 2 PMOS 트랜지스터와 전류 미러 구조로 접속되고, 상기 제 2 전류의 N(N은 정수)배로 증폭된 상기 제 2 증폭 전류를 발생하는 제 3 PMOS 트랜지스터를 포함하여 구성된 것을 특징으로 하는 플래시 메모리용 드레인 펌프.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030014254A KR100550790B1 (ko) | 2003-03-07 | 2003-03-07 | 플래시 메모리용 드레인 펌프 |
TW092135386A TWI239011B (en) | 2003-03-07 | 2003-12-15 | Drain pump for flash memory |
US10/736,731 US7301375B2 (en) | 2003-03-07 | 2003-12-16 | Off-chip driver circuit and data output circuit using the same |
US10/739,244 US6922360B2 (en) | 2003-03-07 | 2003-12-18 | Drain pump for flash memory |
JP2003434676A JP2004273096A (ja) | 2003-03-07 | 2003-12-26 | フラッシュメモリ用ドレインポンプ |
DE10361719A DE10361719B4 (de) | 2003-03-07 | 2003-12-30 | Drain-Pumpe für Flash-Speicher |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030014254A KR100550790B1 (ko) | 2003-03-07 | 2003-03-07 | 플래시 메모리용 드레인 펌프 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040079464A KR20040079464A (ko) | 2004-09-16 |
KR100550790B1 true KR100550790B1 (ko) | 2006-02-08 |
Family
ID=32866977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030014254A KR100550790B1 (ko) | 2003-03-07 | 2003-03-07 | 플래시 메모리용 드레인 펌프 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6922360B2 (ko) |
JP (1) | JP2004273096A (ko) |
KR (1) | KR100550790B1 (ko) |
DE (1) | DE10361719B4 (ko) |
TW (1) | TWI239011B (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100672984B1 (ko) | 2004-12-14 | 2007-01-24 | 삼성전자주식회사 | 프로그램 시간을 줄일 수 있는 플래시 메모리 장치 |
KR101333503B1 (ko) * | 2006-02-03 | 2013-11-28 | 삼성전자주식회사 | 프로그램 셀의 수에 따라 프로그램 전압을 조절하는 반도체메모리 장치 및 그것의 프로그램 방법 |
KR100744133B1 (ko) * | 2006-02-25 | 2007-08-01 | 삼성전자주식회사 | 안정적인 전압레벨을 제공하는 승압전압 발생회로 |
JP5250254B2 (ja) * | 2007-12-26 | 2013-07-31 | 三星電子株式会社 | 不揮発性半導体メモリ装置 |
US7936617B2 (en) * | 2007-12-26 | 2011-05-03 | Samsung Electronics Co., Ltd. | Nonvolatile semiconductor memory device |
KR101391362B1 (ko) | 2008-07-23 | 2014-05-07 | 삼성전자주식회사 | 읽기 전압 레벨이 설정가능한 플래시 메모리 시스템 및읽기 전압 레벨의 설정방법 |
WO2010089815A1 (ja) * | 2009-02-06 | 2010-08-12 | パナソニック株式会社 | 不揮発性半導体メモリ |
US8391094B2 (en) | 2009-02-10 | 2013-03-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory circuits, systems, and operating methods thereof |
US9704581B2 (en) * | 2014-12-27 | 2017-07-11 | Intel Corporation | Voltage ramping detection |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5263000A (en) * | 1992-10-22 | 1993-11-16 | Advanced Micro Devices, Inc. | Drain power supply |
JPH06303137A (ja) * | 1992-12-29 | 1994-10-28 | Hitachi Ltd | D/a変換器、オフセット調整回路及びこれを用いた携帯通信端末装置 |
US5537350A (en) * | 1993-09-10 | 1996-07-16 | Intel Corporation | Method and apparatus for sequential programming of the bits in a word of a flash EEPROM memory array |
JP3737525B2 (ja) * | 1994-03-11 | 2006-01-18 | 株式会社東芝 | 半導体記憶装置 |
JP2705585B2 (ja) * | 1994-09-08 | 1998-01-28 | 日本電気株式会社 | 直並列型アナログ/ディジタル変換器 |
US5798966A (en) * | 1997-03-31 | 1998-08-25 | Intel Corporation | Flash memory VDS compensation techiques to reduce programming variability |
US5835420A (en) * | 1997-06-27 | 1998-11-10 | Aplus Flash Technology, Inc. | Node-precise voltage regulation for a MOS memory system |
JP3497708B2 (ja) * | 1997-10-09 | 2004-02-16 | 株式会社東芝 | 半導体集積回路 |
JP2003109389A (ja) * | 2001-09-28 | 2003-04-11 | Fujitsu Ltd | 半導体記憶装置 |
-
2003
- 2003-03-07 KR KR1020030014254A patent/KR100550790B1/ko active IP Right Grant
- 2003-12-15 TW TW092135386A patent/TWI239011B/zh not_active IP Right Cessation
- 2003-12-18 US US10/739,244 patent/US6922360B2/en not_active Expired - Lifetime
- 2003-12-26 JP JP2003434676A patent/JP2004273096A/ja active Pending
- 2003-12-30 DE DE10361719A patent/DE10361719B4/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE10361719A1 (de) | 2004-09-16 |
TW200428398A (en) | 2004-12-16 |
TWI239011B (en) | 2005-09-01 |
JP2004273096A (ja) | 2004-09-30 |
KR20040079464A (ko) | 2004-09-16 |
US20040174745A1 (en) | 2004-09-09 |
DE10361719B4 (de) | 2012-02-23 |
US6922360B2 (en) | 2005-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7113026B2 (en) | Voltage generating circuit | |
KR20010077519A (ko) | 반도체 메모리 장치의 전압 레귤레이터 회로 | |
US20080238530A1 (en) | Semiconductor Device Generating Voltage for Temperature Compensation | |
KR20020048264A (ko) | 펌핑 전압 레귤레이션 회로 | |
JPH06196944A (ja) | 電圧調整器 | |
JPWO2007017926A1 (ja) | 半導体装置およびその制御方法 | |
KR100550790B1 (ko) | 플래시 메모리용 드레인 펌프 | |
US7446683B2 (en) | Digital current source | |
KR20080114489A (ko) | 전압 레귤레이터, 그것을 포함한 플래시 메모리 장치 및그것을 포함한 메모리 시스템 | |
CN100449643C (zh) | 控制内电压电平的内部电压发生电路和基准电压发生电路 | |
US6778007B2 (en) | Internal power voltage generating circuit | |
JP3735698B2 (ja) | 内部電圧発生回路 | |
KR20050021175A (ko) | 데이터 구동회로 및 이를 이용한 반도체 장치 | |
US20050093581A1 (en) | Apparatus for generating internal voltage capable of compensating temperature variation | |
US7196572B2 (en) | Integrated circuit for stabilizing a voltage | |
US20020070722A1 (en) | Apparatus for generating constant reference voltage signal regardless of temperature change | |
TW202034317A (zh) | 電流電壓轉換電路、基準電壓產生電路及非揮發性半導體存儲裝置 | |
US6795344B2 (en) | Floating gate memory architecture with program voltage stable circuit | |
KR100495854B1 (ko) | 부스팅 회로 | |
KR100446297B1 (ko) | 외부 전압의 변화에 무관하게 안정된 출력 전압을발생하는 전압 발생회로 | |
JP2018148304A (ja) | 増幅回路 | |
KR100597625B1 (ko) | 내부 전원전압 발생회로 | |
US20070182479A1 (en) | Semiconductor memory device including circuit for blocking operation of bias circuit, and method of generating bias voltage | |
KR20030057885A (ko) | 전압 레귤레이션 회로 | |
JP2004145703A (ja) | 電源回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130128 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140122 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150121 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160121 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20170124 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20180122 Year of fee payment: 13 |