KR100545980B1 - 전압 제어 발진기 - Google Patents

전압 제어 발진기 Download PDF

Info

Publication number
KR100545980B1
KR100545980B1 KR1020030053356A KR20030053356A KR100545980B1 KR 100545980 B1 KR100545980 B1 KR 100545980B1 KR 1020030053356 A KR1020030053356 A KR 1020030053356A KR 20030053356 A KR20030053356 A KR 20030053356A KR 100545980 B1 KR100545980 B1 KR 100545980B1
Authority
KR
South Korea
Prior art keywords
voltage
current
control
signal
output
Prior art date
Application number
KR1020030053356A
Other languages
English (en)
Other versions
KR20040012587A (ko
Inventor
기요세마사시
시라이시다꾸야
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20040012587A publication Critical patent/KR20040012587A/ko
Application granted granted Critical
Publication of KR100545980B1 publication Critical patent/KR100545980B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/004Recording, reproducing or erasing methods; Read, write or erase circuits therefor
    • G11B7/0045Recording
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • H03L7/0898Details of the current generators the source or sink current values being variable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

보다 적절한 이득 조정을 가능하게 하는 전압 제어 발진기를 제공한다. 전류원(112)은, 제1 입력 단자 a에의 입력 전압에 따라서 제1 전류를 출력함과 함께, 입력 전압에 대한 제1 전류의 변화량의 변경 제어가 가능하게 설정된다. 제2 전류원(114)은, 제2 입력 단자 b에의 입력 전압에 따라서 제2 전류를 출력함과 함께, 입력 전압에 대한 제2 전류의 변화량의 변경 제어가 가능하게 설정된다. 제어 전압 발생 회로(116)에서는, 제1 및 제2 전류를 합성한 합성 전류에 기초하여 제어 전압을 출력한다. 그리고 링오실레이터(118)에서는, 이 제어 전압에 따른 주파수의 출력 펄스를 발진시킨다.
이득 조정, 전압 제어 발진기, 출력 펄스, 제어 전압, 링오실레이터

Description

전압 제어 발진기{VOLTAGE CONTROL OSCILLATOR}
도 1은 본 발명에 따른 전압 제어 발진기의 일 실시 형태의 구성을 도시하는 회로도.
도 2는 상기 실시 형태에 있어서의 전압 제어 발진기의 특성을 도시하는 도면.
도 3은 상기 실시 형태에 있어서의 전압 제어 발진기의 특성을 도시하는 도면.
도 4는 상기 실시 형태에 있어서의 전압 제어 발진기의 특성을 도시하는 도면.
도 5는 상기 실시 형태에 있어서의 전압 제어 발진기의 특성을 도시하는 도면.
도 6은 상기 실시 형태의 전압 제어 발진기의 탑재되는 DVD-R의 데이터 기록 제어 장치의 구성을 도시하는 블록도.
도 7은 워블 신호 및 LPP 신호의 특성을 도시하는 타임차트.
도 8은 상기 데이터 기록 제어 장치가 구비하는 차지 펌프의 구성을 도시하는 도면.
도 9는 상기 데이터 기록 제어 장치가 구비하는 상승 비교부 및 차지 펌프 유닛의 구성을 도시하는 회로도.
도 10은 상기 실시 형태에 있어서 워블 신호와 주파수 동기된 클럭의 생성 형태를 도시하는 타임차트.
도 11은 상기 데이터 기록 제어 장치가 구비하는 위상 비교 회로 및 차지 펌프 유닛의 구성을 도시하는 회로도.
도 12는 상기 실시 형태에 있어서의 LPP 신호와 위상 동기한 클럭의 생성 형태를 도시하는 타임차트.
도 13은 상기 데이터 기록 제어 장치가 구비하는 전압 발생 회로의 구성을 도시하는 도면.
<도면의 주요 부분에 대한 부호의 설명>
1 : 광 디스크
10 : 광학 헤드
20 : RF 증폭기
30 : 디코더
100 : 클럭 생성 장치
105 : 분주기
110 : 전압 제어 발진기
112, 114 : 전류원
115 : 이득 제어 회로
115a : 레지스터
116 : 제어 전압 발생 회로
118 : 링오실레이터
120a, 120b : 비교부
130a, 130b : 차지 펌프
131a : 이득 전환 회로
132a : 출력부
133a : 바이어스 회로
140 : 가산기
142 : 저역 통과 필터
150 : 위상 비교 회로
160 : 차지 펌프
172 : 지령부
174 : LPP 출력부
176 : 분주기
180, 182 : 모니터 회로
184 : 전압 발생 회로
185 : 전환 회로
186 : 제어 회로
본 발명은, 입력 전압에 따라서 출력 펄스의 주파수를 가변 제어하는 전압 제어 발진기에 관한 것이다.
주지하는 바와 같이, 기준이 되는 펄스 신호에 동기한 클럭을 생성하는 방법으로서 PLL이 이용되고 있다. 이 PLL은, 기준이 되는 펄스 신호와 이 PLL에 의해서 생성되는 발진 클럭을 비교하는 위상 비교기와, 이 위상 비교기의 비교 결과에 따른 직류 전압을 출력하는 저역 통과 필터와, 이 저역 통과 필터로부터 출력되는 직류 전류를 제어 전압으로 하여 상기 발진 클럭을 생성하는 전압 제어 발진기를 구비하고 있다. 그리고, 전압 제어 발진기의 발진 클럭과 기준 신호와의 주파수 및 위상차에 기초하는 신호가 상기 제어 전압으로서, 상기 전압 제어 발진기에 인가됨으로써 피드백 제어가 이루어진다.
여기서 이용되는 전압 제어 발진기는, 상기 제어 전압에 따라서 그 발진하는 클럭의 주파수를 가변으로 할 수 있는 발진기이다. 이러한 전압 제어 발진기를 이용하여 여러 가지 주파수 신호와 동기한 클럭을 생성할 수 있게 된다.
이 전압 제어 발진기 중에는, 그 이득을 가변으로 할 수 있는 구성으로 되어있는 것도 있다. 이 이득을 가변으로 할 수 있는 전압 제어 발진기는, 예를 들면, 배속 기록 등을 갖는 데이터 기록 장치에서 회전 제어되는 디스크 매체의 회전 동작에 대응한 기준 클럭을 생성할 때에도, 그 이용이 적합하다. 즉, 배속 기록 등, 디스크 매체의 회전 속도에 따라서 전압 제어 발진기의 이득을 가변으로 함으로써, 디스크 매체의 회전 속도의 변경에 관계없이, 상기 회전 동작에 대응한 기준 클럭 을 적절하게 생성할 수 있다.
그런데, 상기 전압 제어 발진기에 있어서는, 그 발진 클럭의 제어가 발진 클럭과 기준 신호와의 주파수차 및 위상차에 기초하여 직접 제어된다고 한정하지 않는다. 즉, 다른 개소에서의 요청에 의해, 이 주파수차 및 위상차에 기초하는 신호에 소정의 전압을 가한 전압으로써 제어되는 등에 의하는 경우가 있다.
더구나, 상기 주파수차 및 위상차에 기초하는 신호에 가산되는 이러한 전압에 있어서는, 반드시 상기 위상차에 따른 신호에 의한 전압 제어 발진기의 제어 이득이 최적값이 되는 것은 아니다. 즉, 예를 들면, 상기 배속 기록 등을 갖는 데이터 기록 장치에서, 디스크 매체의 회전 속도에 따라서 전압 제어 발진기의 이득을 가변시키면, 이것은, 상기 가산되는 전압에 있어서의 제어 이득으로서는 적절하지 않을 수 있다.
본 발명은 상기 실정을 감안하여 이루어진 것으로, 그 목적은, 보다 적절한 이득 조정을 가능하게 하는 전압 제어 발진기를 제공하는 것에 있다.
본 발명은, 입력 전압에 따라서 출력 펄스의 주파수를 가변 제어하는 전압 제어 발진기에 있어서, 제1 입력 단자에의 입력 전압에 따라서 제1 전류를 출력함과 함께, 입력 전압에 대한 상기 제1 전류의 변화량의 변경 제어가 가능하게 설정되는 제1 전류원과, 제2 입력 단자에의 입력 전압에 따라서 제2 전류를 출력함과 함께, 입력 전압에 대한 상기 제2 전류의 변화량의 변경 제어가 가능하게 설정되는 제2 전류원과, 상기 제1 및 제2 전류를 합성한 합성 전류에 기초하여 제어 전압을 출력하는 제어 전압 발생 회로와, 상기 제어 전압에 따른 주파수의 출력 펄스를 생성하는 링오실레이터를 구비함으로써, 보다 적절한 이득 조정을 가능하게 한다.
이하, 본 발명에 따른 전압 제어 발진기를 DVD-R의 데이터 기록 장치가 구비하는 클럭 생성 장치에 적용한 일 실시 형태에 대하여, 도면을 참조하면서 설명한다.
여기서는, 전압 제어 발진기를 설명하는 데 있어서, 우선, 전압 제어 발진기를 이용한 클럭 생성 장치를 설명한다.
도 6은, 상기 데이터 기록 제어 장치의 구성을 도시하는 블록도이다.
상기 데이터 기록 제어 장치의 기록 대상이 되는 디스크 매체인 광 디스크(1)는, 데이터를 기입하는(기록하는) 것이 가능한 디스크 매체인 DVD-R 디스크이다. 이 광 디스크(1)에는, 상기 디스크 내의 안내구(溝)로서 기능하는 프리그루브가 나선 형상으로 형성되어 있음과 함께, 나선 형상으로 형성된 프리그루브에 근접하여 랜드 프리피트(이하, LPP)가 형성되어 있다.
이 중, 상기 프리그루브는, 광 디스크(1) 상을 사행하면서 형성되어 있다. 이 사행(워블) 성분이 갖는 신호는, 「140.6 ㎑」의 주파수를 갖는다. 한편, 상기 LPP는, 광 디스크(1)에 나선 형상으로 형성되어 있는 프리그루브를 따라 소정의 간격으로 형성되어 있다. 이 간격은, 상기 워블 신호의 약 16 펄스에 1 펄스의 비율의 신호가 얻어지는 간격으로 설정되어 있다. 이 LPP의 재생에 기초하여 얻어지는 신호가 LPP 신호이다.
한편, 상기 데이터 기록 제어 장치는, 광학 헤드(10)나 RF 증폭기(20), 디코더(30), 클럭 생성 장치(100)를 구비하고 있다. 여기서, 광학 헤드(10)는, 광 디스크(1)에 레이저를 조사함과 함께, 광 디스크(1)에 조사된 레이저의 반사광을 수광하는 회로이다. 또한, RF 증폭기(20)는, 광학 헤드(10)에 있어서 수광된 반사광으로부터 2치(値)의 디지털 신호를 생성하는 회로이다. 또한, 디코더(30)는, RF 증폭기(20)에서 생성된 디지털 신호를 디코드하여, 상기 워블 신호나 LPP 신호를 생성하는 회로이다.
그리고, 본 실시 형태에 따른 클럭 생성 장치(100)는, 이러한 워블 신호나 LPP 신호에 기초하여 상기 데이터 기록 장치에서 이용되는 클럭을 생성하는 회로이다. 자세히는, LPP 신호의 주파수의 분주비「1/5952」로 분주된 클럭을, 바꾸어 말하면 각 LPP 신호의 펄스 사이에 5952의 펄스를 갖는 클럭을 생성한다. 이에 따라, 클럭은, 「52.32 ㎒」의 주파수를 갖는 신호가 된다.
상기 클럭 생성 장치(100)에서는, 발진 클럭을, 워블 신호와 거의 주파수 동기시키는 처리를 행한 후, LPP 신호에 기초하여 상기 클럭의 위상을 조정하는 처리를 행하는 2 단계의 처리로써, 이러한 LPP 신호에 위상 동기한 클럭의 생성을 행한다. 구체적으로는, 워블 신호와 발진 클럭과의 주파수의 차가 소정의 범위 내에 들어가는 정도로 작아진 뒤에, LPP 신호에 기초하는 발진 클럭의 위상 제어를 행하도록 한다. 이것은, 상술한 바와 같이 LPP 신호의 빈도가 워블 신호의 빈도와 비교하여 낮거나 데이터 기록 시에 있어서 디스크 매체에 형성되어 있는 LPP가 누락하는 등에 의해, 이 LPP 신호에 동기한 클럭을 생성하는 것이 곤란한 것에 의한다. 이 때문에 본 실시 형태에서는, 워블 신호에 기초하여 클럭의 초벌 조정을 행한 후에, LPP 신호에 기초하여 미세 조정을 행함으로써, LPP 신호에 위상 동기한 클럭을 생성한다.
이러한 제어를 행하는 상기 클럭 생성 장치(100)는, 도시한 바와 같이, 그 출력하는 클럭의 분주기(105)에 의한 분주 클럭을 워블 신호와 주파수 동기시키는 제1 루프 A와, 동일하게 출력하는 클럭의 분주 클럭을 LPP 신호에 위상 동기시키는 제2 루프 B의 2개의 위상 로크 루프를 구비하고 있다. 그리고, 이들 제1 루프 A와 제2 루프 B는, 상기 클럭 생성 장치(100)에서 생성되는 상기 클럭을 출력하는 전압 제어 발진기(110)를 공유하고 있다. 이 전압 제어 발진기(110)는, 2개의 제어 전압 입력 단자 a, b를 구비하고 있고, 이들 각 제어 전압 입력 단자에는, 상기 분주 클럭과 워블 신호와의 주파수차에 따른 전압과, 상기 분주 클럭과 LPP 신호와의 위상차에 따른 전압이 각각 인가된다.
여기서, 상기 제1 루프 A와 제2 루프 B에 의해 공유되는 전압 제어 발진기(110)에 대하여 설명한다.
도 1은, 본 실시 형태에 따른 전압 제어 발진기(110)의 구성을 도시하는 회로도이다.
상기 도 1에 도시한 바와 같이, 이 전압 제어 발진기(110)는, 제1 전류원(112), 제2 전류원(114), 이득 제어 회로(115), 제어 전압 발생 회로(116), 및 링오실레이터(118)를 구비하고 있다.
여기서, 제1 전류원(112)은, 제어 전압 입력 단자 a로부터 입력되는 제어 전압에 대응하는 제어 전류로써 링오실레이터(118)를 구동하는 데에 있어서의 이득 조정을 행하는 부분이다. 자세하게는, 이 제1 전류원(112)은, P채널 트랜지스터 Tip로 이루어진 출력측 전류 경로 및 이것에 직렬로 접속된 스위치 SWi를 복수개 구비하고, 이들이 전원 전압 VDD의 전원과 제1 전류원(112)의 출력 사이에 상호 병렬 접속되어 있다. 여기서, 스위치(스위치 소자) SW는, 상기 이득 제어 회로(115)에 의해서 전원 및 출력 사이의 도통 및 차단을 제어하는 회로이다. 그리고, 이에 따라, 상호 병렬 접속되어 있는 출력측 전류 경로의 사용단의 개수가 설정된다.
또한, 제1 전류원(112)은, 전원 전압 VDD 및 접지 간에 상호 직렬 접속되어 있는 N 채널 트랜지스터 Tan 및 이것에 직렬로 접속된 P채널 트랜지스터 Tap로 이루어진 입력측 전류 경로를 구비하고 있다. 그리고, 제어 전압 입력 단자 a를 통하여 상기 N 채널 트랜지스터 Tan의 게이트에 인가되는 제어 전압의 크기에 따라서, 이것과 직렬로 접속된 P채널 트랜지스터 Tap를 흐르는 전류량을 결정하여, 게이트의 전압이 결정된다. 그리고, P채널 트랜지스터 Tap와 전류 미러(current mirror) 접속된 P채널 트랜지스터 Tip의 게이트에 P채널 트랜지스터 Tap의 게이트 전압과 동일한 전압이 인가된다. 또한, 이 P채널 트랜지스터 Tip과 병렬 접속된 P채널 트랜지스터 Tip의 게이트에도 동일한 전압이 인가되어, 소스 및 드레인 사이를 흐르는 전류량이 결정된다. 따라서, 제어 전압 입력 단자 a에 인가되는 제어 전압의 크기에 따라서, 제1 전류원(112)으로부터 출력되는 전류량이 제어된다.
또한, 제2 전류원(114)도, 상기 제1 전류원(112)과 마찬가지의 구성을 갖는 회로이다. 단, 이 제2 전류원(114)은, 제어 전압 입력 단자 b로부터 입력되는 제 어 전압에 대응한 제어 전류로써 링오실레이터(118)를 구동하는 데에 있어서의 이득 조정을 행하는 부분이다. 이 때문에, 제어 전압 입력 단자 b에 인가되는 제어 전압의 크기에 따라서, 그 출력하는 전류량이 제어된다.
이득 제어 회로(115)는, 레지스터(115a)에 저장되는 모드 데이터에 따라서 제1 전류원(112)이나 제2 전류원(114)을 전환 제어하는 회로이다. 즉, 이득 제어 회로(115)는, 제1 전류원(112)의 스위치 SWi 및 제2 전류원(114)의 스위치 SWk를 선택적으로 개폐함으로써, 각 제어 전압 입력 단자 a, b에의 인가 전압의 변화에 대한 제1 및 제2 전류원(112, 114)의 출력 전류의 변화 정도를 변경한다.
제어 전압 발생 회로(116)는, 각 전류원(112) 및 전류원(114)으로부터 출력되는 전류 신호를 전압 신호로 변환하는 회로이다. 이 제어 전압 발생 회로(116)는, N 채널 트랜지스터 T1n, T2n 및 P채널 트랜지스터 T3p 및 T4p으로 이루어지는 2단의 전류 미러 회로로 구성되어 있다. 그리고, P채널 트랜지스터 T4p 및 2단째의 전류 미러 회로에 직렬 접속되는 N 채널 트랜지스터 T5n의 게이트 바이어스 전압을 링오실레이터(118)로 출력한다.
링오실레이터(118)는, 전원 전압 VDD와 접지 간에 급전 가능하게 접속된 인버터 IV가 홀수단 직렬로 접속되어 구성된 회로이다. 그리고, 이들 각 인버터 IV에 공급되는 전류량이, 상기 제어 전압 입력 단자 a 및 제어 전압 입력 단자 b에 인가되는 제어 전압에 따라서 제어된다. 자세히는, 상기 전원 전압 VDD와 각 인버터 IV 사이에는, P채널 트랜지스터 Tjp가 각각 접속되어 있고, 또한, 각 인버터 IV와 접지점 사이에는 N 채널 트랜지스터 Tjn이 각각 접속되어 있다. 그리고, 상기 제1 전류원(112) 및 제2 전류원(114)의 출력 전류에 따른 전압이 제어 전압 발생 회로(116)를 통하여 이들 인버터 IV에 유입되는 전류량을 제어하는 트랜지스터 Tjp, Tjn에 인가된다.
여기서, 전압 제어 발진기(110)의 특성에 대하여 설명한다.
도 2는, 상기 제어 전압 입력 단자 a에 인가되는 제어 전압과 전압 제어 발진기(110)의 발진 주파수와의 관계를 도시하는 도면이다. 도 2에 있어서, 곡선 f1은, 제어 전압 입력 단자 b에 인가되는 전압이「0」이 되었을 때의 곡선이다. 상기 도 2에 도시된 바와 같이, 제어 전압 입력 단자 a에 인가되는 제어 전압이 클수록 발진 주파수가 상승한다.
또한, 곡선 f2∼f4는, 제어 전압 입력 단자 b에 전원 전압 VDD를 인가했을 때에 대하여, 상기 도 1에서의 제2 전류원(114)에 있어서 사용되는 출력측 전류 경로의 단 수가 각각 「1」개∼「3」개일 때에 대한 곡선이다. 상기 도 2에 도시한 바와 같이, 제어 전압 입력 단자 a에 인가되는 제어 전압이 일정할 때에는, 제2 전류원(114)에 있어서의 상기 출력측 전류 경로의 사용단의 개수가 많을수록 발진 주파수가 상승한다.
그리고, 제어 전압 입력 단자 a에 인가되는 제어 전압이 일정한 조건 하에서, 제어 전압 입력 단자 b에 인가되는 전압을 가변으로 하였을 때의 발진 주파수의 대역폭은, 상기 도 1에 도시한 제2 전류원(114)에 있어서 능동이 되는 출력측 전류 경로의 단의 개수가 많을수록 넓어 진다(ΔA<ΔB<ΔC).
따라서, 상기 도 1에 도시한 제2 전류원(114)에 있어서 능동이 되는 출력측 전류 경로의 단의 개수를 소정개 「n」으로 고정한 경우, 제어 전압 입력 단자 a 및 제어 전압 입력 단자 b에 인가되는 전압을 가변으로 하였을 때의 전압 제어 발진기(110)의 발진 주파수 대역은 도 3에 사선으로 도시된 대역이 된다.
또한, 제어 전압 입력 단자 b에 인가되는 전압을 「0」으로 하는 조건 하에서, 상기 도 1에 도시한 제1 전류원(112)에 있어서 능동이 되는 출력측 전류 경로의 단의 개수를 변경한 경우의 제어 전압 입력 단자 a에 인가되는 전압과 발진 주파수와의 관계는 도 4에 예시한 바와 같다. 여기서, 제1 전류원(112)에 있어서 사용되는 출력측 전류 경로의 단의 개수는, 곡선 f1', 곡선 f1, 곡선 f1''의 순서로 많아지게 된다. 상기 도 4에 도시한 바와 같이, 제1 전류원(112)에 있어서 사용되는 상기 출력측 전류 경로의 단의 개수가 많을수록, 제어 전압 입력 단자 a에 인가되는 전압의 변화에 대한 발진 주파수의 상승 정도가 커진다.
또, 이들 도 2∼도 4에 있어서 모식적으로 도시하는 성질은, 제어 전압 입력 단자 a와 제어 전압 입력 단자 b와의 역할을 반대로 하였을 때에도 마찬가지로 된다.
이러한 2개의 제어 전압 입력 단자 a와 제어 전압 입력 단자 b를 구비하는 전압 제어 발진기(110)에 있어서, 본 실시 형태에서는, 제어 전압 입력 단자 a에는, 상기 도 6에 도시한 저역 통과 필터(142)의 출력 전압 Va를, 또한, 제어 전압 입력 단자 b에는, 상기 도 6에 도시한 저역 통과 필터(170)의 출력 전압 Vb를 각각 인가한다. 그리고 이에 따라, 제어 전압 입력 단자 a를 통하여 전압 제어 발진기(110)가 발진하는 클럭(정확하게는 그 분주 클럭)을 워블 신호에 주파수 동 기시킴과 함께, 제어 전압 입력 단자 b를 통하여 상기 클럭(정확하게는 그 분주 클럭)을 LPP 신호에 위상 동기시킨다. 즉, 도 5의 (a)에 도시한 바와 같이 제어 전압 입력 단자 a 측에서 발진 주파수의 초벌 조정을 행함과 함께, 도 5의 (b)에 도시한 바와 같이 제어 전압 입력 단자 b측에서 발진 주파수의 미세 조정을 행한다.
다음에, 이 전압 제어 발진기(110)의 발진 주파수에 대한 제1 루프 A에 의한 초벌 조정, 및 제2 루프 B에 의한 미조정을 행하는 회로에 대하여 또한 설명한다.
여기서, 상기 제1 루프 A에 대하여 또한 설명한다.
이 제1 루프 A 에서는, 전압 제어 발진기(110)가 발진하는 클럭의 분주 클럭과 워블 신호와의 상승 엣지 및 하강 엣지의 각각을 비교하고, 이 비교 결과에 기초하여 전압 제어 발진기(110)를 제어하는 것이다. 이와 같이 상승 엣지 및 하강 엣지의 쌍방을 이용하는 것은, 이하의 이유에 의한다.
도 7에 도시된 바와 같이, 레이저에 의해서 판독되는 상기 디스크 매체의 워블에 대응하는 신호(도 7의 (a))는, 상기 RF 증폭기(20)에서 2치화되어 워블 신호가 된다(도 7의 (b)). 이 워블 신호는 그 듀티비(duty ratio)가 변화하기 때문에, 상기 분주 클럭과 워블 신호와의 위상차에 기초하여 상기 전압 제어 발진기(110)를 제어할 때에, 이 제어가 이 듀티비의 변화의 영향을 받을 우려가 있다.
그러나, 워블 신호는, 도 7의 (d)에 도시된 바와 같이, 펄스 폭 Wh가 변화함에도 불구하고, 각 펄스의 중심 사이의 주기 Tw나 위상은 유지된다. 따라서, 이 펄스 중심의 주기 Tw 및 위상과, 상기 분주 클럭의 펄스 중심의 주기 및 위상에 기초하여 상기 전압 제어 발진기(110)를 제어함으로써, 듀티비의 변화의 영향을 회피 할 수 있다.
구체적으로는, 상기 도 6에 도시하는 제1 루프 A 에서는, 우선, 상승 비교부(120a) 및 하강 비교부(120b)에서, 워블 신호와 상기 분주 클럭과의 상승 및 하강이 비교된다. 그리고, 이들 비교 결과에 기초하는 신호가, 차지 펌프(130a) 및 차지 펌프(130b)에서 소정의 출력으로 변환된다. 이들 출력이 변환된 신호는, 가산기(140)에서 합성되고, 저역 통과 필터(142)에서 평활화된 후, 제어 전압으로서 전압 제어 발진기(110)의 제어 전압 입력 단자 a에 인가된다. 이 제어 전압을 통하여 제어되는 전압 제어 발진기(110)가 발진하는 클럭의 주파수는, 상기 분주기(105)에서 분주된 후, 상기 상승 비교부(120a) 및 하강 비교부(120b)에 입력된다. 이렇게 해서 전압 제어 발진기(110)가 발진하는 클럭(의 분주 클럭)이 워블 신호에 주파수 동기하도록 제어된다. 또, 이 분주기(105)의 분주비는「1/372」이고, 이에 따라, 전압 제어 발진기(110)의 출력 신호는「52.32 ㎒」로 제어된다.
여기서, 차지 펌프(130a)는, 도 8에 도시한 바와 같이, 이득을 가변 제어할 수 있는 구성을 갖는다. 즉, 차지 펌프(130a)는, 상기 상승 비교부(120a)의 출력 신호에 따른 전류를 출력하는 복수의 차지 펌프 유닛 CP와, 이 차지 펌프 유닛 CP 중의 몇 개를 선택적으로 구동하는 이득 전환 회로(131a)를 구비한다. 그리고, 구동되는 차지 펌프 유닛 CP의 단의 개수가, 이 이득 전환 회로(131a)에 의해서 전환됨으로써, 차지 펌프(130a)의 이득, 즉, 위상 비교 출력에 대한 차지 펌프(130a)의 출력 전류량의 정도를 전환할 수 있다.
도 9에, 상승 비교부(120a) 및 차지 펌프 유닛 CP의 회로 구성을 예시한다. 도 9에 도시된 바와 같이, 차지 펌프 유닛 CP는, 상기 상승 비교부(120a)로부터 출력되는 신호에 따른 신호를 출력하는 출력부(132a)와, 이 출력부(132a)의 출력을 조정하는 바이어스 회로(133a)를 구비하고 있다. 여기서, 출력부(132a)는, 워블 신호의 펄스의 상승 타이밍이 상기 분주 클럭의 펄스의 상승 타이밍보다도 빠른 경우에, 이 워블 신호가 상승하였을 때로부터 분주 클럭이 상승할 때까지의 기간, 고전위의 신호를 출력한다(충전 동작). 또한, 상기 분주 클럭의 펄스의 상승 타이밍이 워블 신호의 펄스의 상승 타이밍보다도 빠른 경우에, 분주 클럭의 펄스가 상승하였을 때로부터 워블 신호가 상승할 때까지의 기간, 저전위의 신호를 출력한다(방전 동작).
또, 차지 펌프(130a)에서, 상기 충전 동작 및 방전 동작을 행하는 기간이 같을 때에는, 이들 충전 전류 및 방전 전류는 상호 같게 되도록 설정된다.
한편, 상승 비교부(120a)에서는, 상기 입력되는 워블 신호 및 분주 클럭의 펄스 중 어느 한쪽이 상승하고 나서 다른 쪽이 상승하기까지의 기간, 차지 펌프(130a)를 통하여 소정의 출력 신호를 출력하기 위한 제어를 행한다. 우선, 워블 신호 및 분주 클럭은 각각 다른 플립플롭(F/F)에 입력된다. 그리고, 입력되는 펄스의 상승에 동기하여 이들 플립플롭으로부터 「H」 레벨 신호가 출력된다. 또한, 2개의 플립플롭에 입력되는 펄스가 양쪽 모두 상승하였을 때에, 이들 2개의 플립플롭을 리세트함으로써, 차지 펌프(130a)에서 상기 신호의 출력이 중단된다.
또, 상기 도 6에 도시한 하강 비교부(120b) 및 차지 펌프(130b)는, 상기 상승 비교부(120a) 및 차지 펌프(130a)와 각각 동일한 구성을 갖고 있다. 그리고, 도 6에 도시된 바와 같이, 하강 비교부(120b)에는, 상승 비교부(120a)에 입력되는 신호가 인버터를 통하여 반전되어 입력됨으로써, 하강이 검출된다.
도 10에, 상승 비교부(120a) 및 하강 비교부(120b)에 입력되는 신호와, 가산기(140)의 출력과의 관계를 도시한다. 도 10에 도시된 바와 같이, 분주 클럭의 상승 및 하강(도 10의 (b))과 워블 신호의 펄스의 상승 및 하강이 같은 경우(도 10의 (a)의 β)에는, 상기 가산기(140)로부터의 출력은 거의 「0」이 된다.
이것에 대하여, 분주 클럭의 펄스 폭보다도 워블 신호의 펄스 폭이 좁아진 경우(도 10의 (a)의 α)에는, 분주 클럭이 상승하고 나서 워블 신호의 펄스가 상승하기까지의 기간, 상기 가산기(140)로부터 저전위의 신호가 출력된다(방전 동작이 이루어진다)(도 10의 (c)의 α). 또한, 워블 신호의 펄스가 하강하고 나서 분주 클럭이 하강하기까지의 기간, 상기 가산기(140)로부터 고전위의 신호가 출력된다(충전 동작이 이루어진다)(도 10의 (c)의 α). 그리고, 이들 분주 클럭이 상승하고 나서 워블 신호의 펄스가 상승하기까지의 기간과, 워블 신호의 펄스가 하강하고 나서 분주 클럭이 하강하기까지의 기간이 상호 같기 때문에, 이들 방전 전류와 충전 전류는 상호 같게 된다.
한편, 분주 클럭의 펄스 폭보다도 워블 신호의 펄스 폭이 넓어진 경우(도 10의 (a)의 γ)에는, 워블 신호의 펄스의 상승으로부터 분주 클럭이 상승하기까지의 기간, 상기 가산기(140)로부터 고전위의 신호가 출력된다(충전 동작이 이루어진다)(도 10의 (c)의 γ). 또한, 분주 클럭의 하강으로부터 워블 신호의 펄스가 하강하기까지의 기간, 상기 가산기(140)로부터 저전위의 신호가 출력된다(방 전 동작이 이루어진다)(도 10의 (c)의 γ). 그리고, 이들 워블 신호의 펄스의 상승으로부터 분주 클럭이 상승하기까지의 기간과, 분주 클럭의 하강으로부터 워블 신호의 펄스가 하강하기까지의 기간은 상호 같기 때문에, 이들 충전 전류와 방전 전류는 상호 같게 된다.
이와 같이, 펄스 중심이 같은 경우에는, 차지 펌프(130a) 및 차지 펌프(130b)에서, 충전 전류 및 방전 전류는 같게 된다. 따라서, 워블 신호의 펄스 및 분주 클럭의 펄스의 각 펄스 폭의 차이에 관계없이, 워블 신호 및 분주 클럭의 펄스의 중심이 일치하도록 제어된다.
다음에, 상기 전압 제어 발진기(110)가 발진하는 클럭의 분주 클럭을 LPP 신호에 위상 동기시키는 회로인 상기 도 6에 도시한 제2 루프 B에 대하여 또한 설명한다.
이 제2 루프 B에 있어서는, 우선, LPP 신호가 검출될 시기를 예측함으로써, 디코더(30)로부터 클럭 생성 장치(100)에 입력되는 LPP 신호와 노이즈를 구별하는 처리가 이루어진다. 즉, 지령부(172)에 있어서, 기록 개시 시에 LPP 신호가 처음으로 검출되었을 때가 기억됨과 함께, 예를 들면 클럭 생성 장치(100)가 출력하는 클럭을 카운트하는 등을 하여, LPP 신호가 검출되고 나서 다음의 LPP 신호가 검출되기까지의 기간을 추정한다. 그리고 지령부(172)에서는, LPP 신호가 검출될 것으로 예측되는 시기에 동기하여 소정 주기마다 윈도우 펄스를 출력한다. 이 윈도우 펄스의 펄스 폭은, LPP 신호가 검출될 가능성이 있는 시기를 커버하는 시간 폭을 갖고 있다. 한편, LPP 출력부(174)에서는, 이 윈도우 펄스가 입력되어 있는 기간 에 있어서, LPP 신호가 검출되었을 때에만 이 LPP 신호가 출력된다. 이에 따라 노이즈를 LPP 신호라고 잘못 검출하는 것을 회피할 수 있게 된다.
이 LPP 출력부(174)로부터 출력된 LPP 신호는, 전압 제어 발진기(110)가 발진하는 클럭이 분주기(176)에서 분주된 분주 클럭과 위상 비교 회로(150)에서 그 위상이 비교된다. 이 비교 결과에 기초하는 신호는, 차지 펌프(160)에서 소정의 출력 레벨로 변환된 뒤에, 저역 통과 필터(170)에서 평활화된다. 그리고, 저역 통과 필터(170)가 출력하는 제어 전압 신호는, 상기 전압 제어 발진기(110)의 제어 전압 입력 단자 b에 인가된다.
상기 분주기(176)의 분주비는, 「1/5952」이지만, 상기 LPP 신호와 비교하여 소정의 위상만큼 어긋난 클럭을 생성 출력하도록 되어 있다. 그리고, 위상 비교 회로(150)에서는, 상기 LPP 출력부(174)로부터 LPP 신호가 출력되고 있을 때에만, 이 LPP 신호와 분주기(176)에 의해서 분주된 분주 클럭과의 비교에 기초하는 신호를 출력한다. 이 때문에, 위상 비교 회로(150)에서는, 전압 제어 발진기(110)가 발진하는 클럭을 분주비「1/5952」로써 분주한 분주 클럭과 LPP 신호를 비교하게 된다. 그리고 이에 따라, 전압 제어 발진기(110)가 발진하는 클럭의 주파수가「52.32 ㎒」로 제어된다.
이들 LPP 신호와 분주 클럭과의 비교는, 자세히는, 상기 분주기(176)를 통하여 전압 제어 발진기(110)로부터 위상 비교 회로(150)에 입력되는 펄스의 상승이, 상기 위상 비교 회로(150)에 입력되는 LPP 신호의 펄스의 중심과 일치하도록 제어된다. 덧붙여서 말하면, 이러한 제어를 행하기 위한 LPP 출력부(174)나, 위상 비 교 회로(150) 등은, 도 11에 예시되는 것 같은 구성을 갖는다. 또, 도 11에 있어서 위상 비교 회로(150)의 출력측에 접속되는 차지 펌프 유닛 CP은, 상기 차지 펌프(160) 내에 구비되는 것이다. 이 차지 펌프(160)는, 상기 도 8에 도시한 차지 펌프(130a)와 마찬가지의 구성을 갖는다.
여기서, 상기 도 6에 도시한 윈도우 펄스나 LPP 신호, 또한 분주기(176)로부터 출력되는 분주 클럭, 차지 펌프(160)의 출력의 관계를 도 12에 도시한다.
즉, 상기 LPP 출력부(174)에 윈도우 펄스가 입력되어 있지 않은 기간(도 12의 (a))에 있어서는, 노이즈가 혼입하였다고(도 12의 (b)) 해도 이것이 위상 비교 회로(150)로 출력되지는 않는다. 이것에 대하여, 윈도우 펄스(도 12의 (a))가 LPP 출력부(174)에 입력되어 있을 때에, LPP 신호가 입력되면(도 12의 (b)), 이 LPP 신호가 상기 위상 비교 회로(150)로 출력된다. 이에 따라, 상기 차지 펌프(160)에서는, 위상 비교 회로(150)에 LPP 신호가 입력되고 나서 분주 클럭(도 12의 (c))의 펄스가 상승하기까지의 기간에 고전위의 신호를 출력한다(도 12의 (d)). 그리고, LPP 신호의 펄스가 입력되어 있는 기간에 있어서, 또한 분주 클럭의 펄스가 상승하고 있는(도 12의 (c)) 기간에 상기 차지 펌프(160)는 저전위의 신호를 출력한다.
덧붙여서 말하면, 이 차지 펌프(160)는, 충전 동작 및 방전 동작을 행하는 시간이 같을 때에는, 이들 충전 전류 및 방전 전류가 같게 되도록 설정되어 있다. 이에 따라, 분주 클럭의 상승 엣지가 LPP 신호의 중심에 왔을 때에 충전 시간 및 방전 시간이 같게 되기 때문에, 이들 충전 전류 및 방전 전류가 같게 된다. 이렇게 해서, 차지 펌프(160)의 출력 신호에 기초하여, 전압 제어 발진기(110)는, 분주 기(176)의 분주 클럭의 펄스의 상승이 LPP 신호의 펄스의 중심과 일치하도록 제어된다.
특히, 이 제2 루프 B에 의한 미세 조정에 의해서, 전압 제어 발진기(110)가 발진하는 클럭은, 워블 신호와 거의 주파수 동기하면서도, LPP 신호에 위상 동기한 것이 된다. 이 때문에, 상기 도 7의 (c)에 도시하는 LPP 신호와 도 7의 (b)에 도시한 워블 신호의 중심이 도 7의 (d)에 도시한 바와 같이 변동하였다고 해도, 전압 제어 발진기(110)가 발진하는 클럭은, LPP 신호에 위상 동기한 것에 제어되게 된다.
다음에, 이들 제1 루프 A 및 제2 루프 B를 이용하여, 워블 신호와 거의 주파수 동기시킨 후, LPP 신호에 위상 동기시킨다고 하는 초벌 조정 및 미세 조정의 2 단계의 처리를 행하는 회로에 대하여 설명한다.
도 6에 도시한 바와 같이, 상기 초벌 조정 및 미세 조정을 행하기 위한 회로로서, 본 실시 형태에서는, 제1 모니터 회로(180), 제2 모니터 회로(182), 전압 발생 회로(184), 제어 회로(186)를 구비하고 있다.
여기서, 제1 모니터 회로(180)는, 워블 신호와 분주기(105)에서 분주된 분주 클럭을 수신하여, 제1 루프 A에 의한 이들 워블 신호와 분주 클럭과의 주파수 동기가 완료하였는가의 여부를 모니터하는 회로이다.
또한, 제2 모니터 회로(182)는, LPP 신호 및 분주기(176)에서 분주된 분주 클럭을 수신하여, 제2 루프 B에 의한 이들 LPP 신호와 분주 클럭과의 상태를 모니터하는 회로이다.
또한, 전압 발생 회로(184)는, 소정의 직류 전압을 발생시키는 회로이다. 이 회로는, 도 13에 그 구성을 예시하도록, 상호 전압값이 다른 복수의 전압을 생성하는 전압 생성부(184c)와, 입력되는 신호를 디코드하여 전압 생성부(184c)에 의해서 생성되는 전압의 값을 선택적으로 전환하는 디코더(184d)를 구비하고 있다. 또, 이 전압 발생 회로(184)가 생성하는 직류 전압은, 도 6에 도시한 바와 같이, 전환 회로(185)를 통하여 저역 통과 필터(170)에의 입력, 및 비입력의 전환이 가능하게 되어 있다.
한편, 제어 회로(186)는, 이들 제1 모니터 회로(180), 제2 모니터 회로(182)로부터의 신호 외에, 외부로부터 입력되는 모드 신호에 따라서, 상기 초벌 조정 및 미세 조정을 행하도록, 제1 모니터 회로(180), 제2 모니터 회로(182), 전압 발생 회로(184)를 제어하는 회로이다. 또, 여기서 모드 신호란, 데이터를 기록하는 속도를 지정하는 신호이고, 예를 들면 상기 데이터 기록 제어 장치에서 그 전체를 통괄적으로 제어하는 마이크로 컴퓨터에 의해서 지정된다.
여기서, 전압 제어 발진기(110)의 발진 주파수의 제1 루프 A에 의한 초벌 조정, 및 제2 루프 B에 의한 미세 조정에 대하여, 상기 제어 회로(186)에 의한 제어를 중심으로 설명한다.
이 일련의 처리에 있어서는, 우선 상기 마이크로 컴퓨터 등으로부터 제어 회로(186)에 모드 신호가 입력됨과 함께, 상기 도 1에 도시한 전압 제어 발진기(110)의 이득 제어 회로(115) 내의 레지스터(115a)에, 모드 데이터가 기입된다. 이 모드 데이터에 기초하여, 전압 제어 발진기(110)에서는, 데이터의 기록 속도(광 디스 크(1)의 회전에 관한 선속도)에 적합한 이득이 되도록, 바꾸어 말하면 데이터의 기록 속도에 따른 발진 주파수에의 제어에 적합한 이득(구동 능력)이 되도록 각 전류원(112, 114)이 설정되게 된다. 덧붙여서 말하면, 이 이득 조정은, 데이터의 기록 속도가 빠르게 될수록 이득을 상승시키도록 하는 것이 바람직하다.
또한, 도 6에 도시하는 제어 회로(186)에서는, 차지 펌프(130a, 130b)를, 데이터의 기록 속도에 적합한 구동 능력으로, 바꾸어 말하면 데이터의 기록 속도(광 디스크(1)의 회전에 관한 선속도)에 따른 발진 주파수에의 제어에 적합한 구동 능력으로 설정한다. 이 제어 회로(186)에 의한 각 차지 펌프(130a, 130b)의 구동 능력의 설정은, 상기 도 8에 도시한 이득 전환 회로나 그것에 상당하는 회로에 대하여 명령 신호를 출력함으로써 행한다. 또, 이 구동 능력의 조정은, 데이터의 기록 속도가 빠르게 될수록 상승시키도록 하는 것이 바람직하다.
또한, 제어 회로(186)에서는, 상기 모드 신호에 기초하여, 상기 전압 발생 회로(184)의 디코더(184d)에 대하여, 전압 생성부(184c)에서 생성하는 전압값에 대한 명령 신호를 출력한다.
덧붙여, 제어 회로(186)에서는, 전압 발생 회로(184)가 출력하는 전압을 저역 통과 필터(170)에 인가하도록 전환 회로(185)를 전환함과 함께, 차지 펌프(160)를 비구동 상태로 한다. 즉, 상기 도 8에 도시하는 구성과 마찬가지의 구성을 갖는 차지 펌프(160)에 있어서, 모든 차지 펌프 유닛 CP로 인에이블 신호를 인가하지 않음으로써, 이들 모두를 비구동 상태로 한다.
이들 일련의 처리에 의해서 클럭 생성 장치(100)에 있어서의 초기 설정이 종 료된다.
이러한 초기 설정이 이루어진 후에, 워블 신호가 상기 클럭 생성 장치(100)에 입력되면, 상기 제1 루프 A에서는, 전압 제어 발진기(110)가 발진하는 클럭(실제로는 그것이 분주기(105)에서 분주된 분주 클럭)과 워블 신호와의 주파수 동기가 취해진다. 이 때, 제2 루프 B에서는 차지 펌프(160)가 비구동 상태가 되어 있고, 전압 제어 발진기(110)의 제어 전압 입력 단자 b에는 상기 전압 발생 회로(184)로부터의 직류 전압, 즉, 일정 전압이 인가된다. 이 때문에, 이 시점에서는 제2 루프 B는 개방 루프 제어가 된다.
그리고, 제1 루프 A에서, 전압 제어 발진기(110)가 발진하는 클럭의 분주 클럭과 워블 신호와의 주파수의 차가 소정의 범위 내에 들어간 것이 제1 모니터 회로(180)를 통하여 검지되면, 제어 회로(186)에서는, 제2 루프 B를 폐루프 제어로 전환한다. 즉, 차지 펌프(160) 내의 소정 개수의 차지 펌프 유닛 CP을 구동 상태로 함과 함께, 상기 저역 통과 필터(170)로 전압 발생 회로(184)로부터의 전압이 인가되지 않도록 전환 회로(185)를 전환한다. 이에 따라, 전압 제어 발진기(110)의 제어 전압 입력 단자 b에 전압 제어 발진기(110)가 발진하는 클럭(실제로는 그것이 분주기(176)에서 분주된 분주 클럭)과 LPP 신호와의 위상차에 따른 전압이 인가되게 된다.
또한, 제어 회로(186)에서는, 이 전환과 함께, 상기 차지 펌프(130a, 130b)의 구동 능력을 낮추는 제어가 행해진다. 이것은, 워블 신호와 발진 클럭과의 주파수의 차가 작아진 뒤에, 제1 루프 A 측의 가중을 제2 루프 B 측보다도 가볍게 하기 위해서이다. 즉, 워블 신호에 대한 주기가 거의 완료된 후에는, 제1 루프 A 측의 영향을 받기 어렵게 되어, 제2 루프 B에 의한 발진 클럭의 미세 조정을 적절하게 행할 수 있다.
또한, 상술된 바와 같이 제1 루프 A에 기초하는 초벌 조정이 행하여지고 있는 동안에, 전압 발생 회로(184)로부터의 전압을 전압 제어 발진기(110)의 제어 전압 입력 단자 b에 인가함으로써, 제2 루프 B에 의한 미세 조정으로의 전환의 원활화를 도모한다. 즉, 차지 펌프(160)를 비구동 상태로부터 구동 상태로 전환함으로써 전압 제어 발진기(110)의 제어 전압 입력 단자 b에 인가되는 전압값이 급변함에 따른 발진 주파수의 급변을 회피한다.
또, 전압 발생 회로(184)에 기초하는 제어 전압 입력 단자 b에의 인가 전압은, 제2 루프 B에 의해서 전압 제어 발진기(110)가 발진하는 클럭과 LPP 신호와의 위상 동기가 취해졌을 때에 제어 전압 입력 단자 b에 인가된다고 상정되는 전압과 대략 같게 되도록 설정하는 것이 바람직하다. 이에 따라, 차지 펌프(160)를 비구동 상태에서 구동 상태로 전환하는 것에 기인하는 전압 제어 발진기(110)의 제어 전압 입력 단자 b에 인가되는 전압값의 변화를 매우 억제할 수 있다.
또한, 이 전압 발생 회로(184)에 기초하는 제어 전압 입력 단자 b에의 인가 전압은, 제어 전압 입력 단자 b에 인가되는 전압의 최대값과 최소값과의 대략 중간이 되는 것이 바람직하다.
이상 설명한 본 실시 형태에 따르면 이하의 효과가 얻어지게 된다.
(1) 전압 제어 발진기(110)가 전류원(112, 114)을 구비하는 구성으로 함으로써, 광 디스크(1)의 회전 속도의 설정 등에 따라서 이 전압 제어 발진기(110)의 특성을 가변으로 할 수 있다.
(2) 전류원(112, 114)이, 상호 병렬 접속되는 복수의 출력측 전류 경로를 구비하여, 이들 몇 개를 선택적으로 능동으로 함으로써, 제어 전압 입력 단자 a, b에의 인가 전압에 대한 출력 전류의 변화량을 변경하는 구성으로 하였기 때문에, 이득 조정을 간이하게 행할 수 있게 된다.
또, 상기 실시 형태는, 이하와 같이 변경하여 실시해도 된다.
제1 전류원(112)의 구성에 대해서는, 제1 입력 단자(제어 전압 입력 단자 a)에의 입력 전압에 따라서 제1 전류를 출력함과 함께, 입력 전압에 대한 제1 전류의 변화량의 변경 제어가 가능하게 설정되는 범위에서 적절하게 변경하여도 된다.
제2 전류원(114)의 구성에 대해서는, 제2 입력 단자(제어 전압 입력 단자 b)에의 입력 전압에 따라서 제2 전류를 출력함과 함께, 입력 전압에 대한 제2 전류의 변화량의 변경 제어가 가능하게 설정되는 범위에서 적절하게 변경하여도 된다.
제어 전압 발생 회로의 구성도, 제1 및 제2 전류를 합성한 합성 전류에 기초하여 링오실레이터에 제어 전압을 인가하는 구성이면, 상기 실시 형태에서 예시한 것에 한정되지 않는다.
링오실레이터의 구성은, 홀수개의 인버터로 구성되는 것에 한정되지 않는다. 예를 들면, 급전량에 따라서 그 지연량이 가변 제어되는 지연 회로의 입력측 또는 출력측에 홀수개의 인버터를 구비하는 구성으로 하여도 된다.
데이터 기록 장치의 구성은, 도 6에 예시하는 것에 한정되지 않는다.
또한, 본 발명에 따른 전압 제어 발진기는, 디스크 매체의 데이터 기록 장치에 구비되는 클럭 생성 장치에 탑재되는 것에 한정되지 않는다.
본원에 따르면, 보다 적절한 이득 조정이 가능해진다.

Claims (2)

  1. 입력 전압에 따라서 출력 펄스의 주파수를 가변 제어하는 전압 제어 발진기에 있어서,
    제1 입력 단자에의 입력 전압에 따라서 제1 전류를 출력함과 함께, 입력 전압에 대한 상기 제1 전류의 변화량의 변경 제어가 가능하게 설정되는 제1 전류원과,
    제2 입력 단자에의 입력 전압에 따라서 제2 전류를 출력함과 함께, 입력 전압에 대한 상기 제2 전류의 변화량의 변경 제어가 가능하게 설정되는 제2 전류원과,
    상기 제1 및 제2 전류를 합성한 합성 전류에 기초하여 제어 전압을 출력하는 제어 전압 발생 회로와,
    상기 제어 전압에 따른 주파수의 출력 펄스를 생성하는 링오실레이터
    를 포함하는 것을 특징으로 하는 전압 제어 발진기.
  2. 제1항에 있어서,
    상기 제1 및 제2 전류원은,
    상기 제1 및 제2 입력 단자에의 입력 전압에 따른 전류를 흘리는 입력측 전류 경로와,
    상기 입력측 전류 경로에 전류 미러 접속됨과 함께, 서로가 병렬 접속되는 복수의 출력측 전류 경로와,
    상기 복수의 출력측 전류 경로의 각각에 직렬로 접속되는 복수의 스위치 소자
    를 포함하고,
    상기 복수의 스위치 소자를 선택적으로 개폐하여, 상기 제1 및 제2 입력 단자에의 입력 전압에 대한 제1 및 제2 전류의 변화량을 변경하는 것을 특징으로 하는 전압 제어 발진기.
KR1020030053356A 2002-08-02 2003-08-01 전압 제어 발진기 KR100545980B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2002226742 2002-08-02
JPJP-P-2002-00226742 2002-08-02
JPJP-P-2003-00153873 2003-05-30
JP2003153873A JP4083077B2 (ja) 2002-08-02 2003-05-30 電圧制御発振器

Publications (2)

Publication Number Publication Date
KR20040012587A KR20040012587A (ko) 2004-02-11
KR100545980B1 true KR100545980B1 (ko) 2006-01-25

Family

ID=32095374

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030053356A KR100545980B1 (ko) 2002-08-02 2003-08-01 전압 제어 발진기

Country Status (5)

Country Link
US (1) US6992536B2 (ko)
JP (1) JP4083077B2 (ko)
KR (1) KR100545980B1 (ko)
CN (1) CN1216373C (ko)
TW (1) TWI233602B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101034867B1 (ko) 2008-09-10 2011-05-17 한국전기연구원 전자파 장해 저감용 전원장치

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE602005021629D1 (de) 2004-03-29 2010-07-15 Nxp Bv Schnelle phasenfrequenz-detektoranordnung
JP2006135857A (ja) * 2004-11-09 2006-05-25 Renesas Technology Corp 半導体集積回路装置及び光ディスク記録再生装置
JP2006352384A (ja) * 2005-06-15 2006-12-28 Fuji Electric Device Technology Co Ltd 集積回路内蔵発振器
US7342465B2 (en) * 2005-10-20 2008-03-11 Honeywell International Inc. Voltage-controlled oscillator with stable gain over a wide frequency range
US20070152761A1 (en) * 2005-12-13 2007-07-05 Broadcom Corporation Voltage controlled oscillator with variable control sensitivity
JP2007258981A (ja) * 2006-03-22 2007-10-04 Fujitsu Ltd 電圧制御発振回路
US7893777B2 (en) * 2006-03-23 2011-02-22 Panasonic Corporation Voltage controlled oscillation circuit
US7940139B2 (en) 2006-08-11 2011-05-10 Nec Corporation Voltage-controlled oscillator, frequency synthesizer, and oscillation frequency control method
JP4884942B2 (ja) * 2006-11-29 2012-02-29 オンセミコンダクター・トレーディング・リミテッド 発振回路
US7667514B2 (en) * 2007-01-10 2010-02-23 Seiko Epson Corporation Delay circuit and electronic device including delay circuit
US20090115484A1 (en) * 2007-11-01 2009-05-07 George Alexander Digitally controlled delay element
JP2010035098A (ja) * 2008-07-31 2010-02-12 Sony Corp 位相同期回路並びに記録再生装置および電子機器
CN101977054B (zh) * 2010-09-30 2012-08-08 苏州大学 一种张弛型压控振荡器
JP2012191275A (ja) * 2011-03-09 2012-10-04 Toshiba Corp Vco回路
US8604885B2 (en) 2011-07-12 2013-12-10 Kunihiko Kouyama Differential ring oscillator-type voltage control oscillator
US8742856B2 (en) * 2011-11-04 2014-06-03 Broadcom Corporation Frequency synthesis using a ring oscillator
CN103368565A (zh) * 2013-07-10 2013-10-23 成都锐成芯微科技有限责任公司 一种限频压控振荡器
US9424951B2 (en) * 2013-08-27 2016-08-23 Synopsys, Inc. Dynamic static random access memory (SRAM) array characterization using an isolated bit-line
JP6200389B2 (ja) * 2014-08-22 2017-09-20 株式会社東芝 無線通信装置、集積回路および無線通信方法
CN108964658A (zh) * 2018-06-25 2018-12-07 哈尔滨工业大学 基于锁相环和标准尺延迟线的时钟发生装置及其实现方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4511859A (en) 1982-08-30 1985-04-16 At&T Bell Laboratories Apparatus for generating a common output signal as a function of any of a plurality of diverse input signals
JP2589814B2 (ja) 1989-07-19 1997-03-12 松下電器産業株式会社 クロック抽出装置およびトラッキング誤差信号採取装置
US5072195A (en) 1990-04-05 1991-12-10 Gazelle Microcircuits, Inc. Phase-locked loop with clamped voltage-controlled oscillator
US5363419A (en) 1992-04-24 1994-11-08 Advanced Micro Devices, Inc. Dual phase-locked-loop having forced mid range fine control zero at handover
JPH1139806A (ja) 1997-07-14 1999-02-12 Oki Electric Ind Co Ltd クロック逓倍回路
US6215835B1 (en) 1997-08-22 2001-04-10 Lsi Logic Corporation Dual-loop clock and data recovery for serial data communication
US5933037A (en) 1997-08-29 1999-08-03 Adaptec, Inc. High speed phase lock loop having constant bandwidth
TW476192B (en) * 1998-12-22 2002-02-11 Sanyo Electric Co Phase lock loop and a charge pump circuit using the phase lock loop, and voltage control oscillation circuit
US6812754B1 (en) * 2000-06-05 2004-11-02 Renesas Technology Corp. Clock synchronizer with offset prevention function against variation of output potential of loop filter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101034867B1 (ko) 2008-09-10 2011-05-17 한국전기연구원 전자파 장해 저감용 전원장치

Also Published As

Publication number Publication date
TWI233602B (en) 2005-06-01
JP2004129208A (ja) 2004-04-22
US6992536B2 (en) 2006-01-31
CN1482601A (zh) 2004-03-17
TW200402698A (en) 2004-02-16
JP4083077B2 (ja) 2008-04-30
US20040090276A1 (en) 2004-05-13
CN1216373C (zh) 2005-08-24
KR20040012587A (ko) 2004-02-11

Similar Documents

Publication Publication Date Title
KR100545980B1 (ko) 전압 제어 발진기
KR100414628B1 (ko) Pll 회로
JP3055607B2 (ja) シュミットトリガ回路を利用した位相同期ループ回路
KR100585899B1 (ko) Pll 회로
JP2898957B1 (ja) 位相比較回路
US7203149B1 (en) PLL circuit and data read-out circuit
KR100545979B1 (ko) Pll 회로 및 데이터 기록 제어 장치
US6781469B2 (en) Phase-locked loop having phase detector error signal reshaping and method thereof
US20080290916A1 (en) System Clock Generation Circuit
JPH11317018A (ja) ディスク再生装置及びrfアンプ制御回路
US7084712B2 (en) Clock generation system
JP2001135038A (ja) Pll回路及びデータ読み取り装置
JP2008159265A (ja) Pll回路
JP2002252551A (ja) 電圧制御発振器
JP2002246901A (ja) 位相比較器
JP3807470B2 (ja) Pll回路
JPH118552A (ja) 位相同期発振器
JP3627423B2 (ja) 低電圧型pll半導体装置
JP2000188542A (ja) 位相ロックループ
JP2000201070A (ja) Pllロックアップタイム短縮回路
JP2003234652A (ja) Pll回路
KR19990084921A (ko) 트랙킹 서보 시스템에 의한 위상동기루프 홀드방법 및 이를 수행하는 장치
KR20060074516A (ko) 위상 고정 루프의 전하 펌프
JPH11330929A (ja) インバータのスイッチング速度制御回路及び方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111228

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee