KR100495882B1 - 동벡터 처리회로 - Google Patents

동벡터 처리회로 Download PDF

Info

Publication number
KR100495882B1
KR100495882B1 KR10-1999-7012019A KR19997012019A KR100495882B1 KR 100495882 B1 KR100495882 B1 KR 100495882B1 KR 19997012019 A KR19997012019 A KR 19997012019A KR 100495882 B1 KR100495882 B1 KR 100495882B1
Authority
KR
South Korea
Prior art keywords
vector
difference
frame
set value
motion vector
Prior art date
Application number
KR10-1999-7012019A
Other languages
English (en)
Other versions
KR20010013992A (ko
Inventor
코바야시마사유기
나카지마마사미치
덴다하야토
Original Assignee
가부시키가이샤 후지츠 제네랄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 후지츠 제네랄 filed Critical 가부시키가이샤 후지츠 제네랄
Publication of KR20010013992A publication Critical patent/KR20010013992A/ko
Application granted granted Critical
Publication of KR100495882B1 publication Critical patent/KR100495882B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/144Movement detection
    • H04N5/145Movement estimation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • H04N5/70Circuit details for electroluminescent devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Television Systems (AREA)
  • Color Television Systems (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

현 프레임과 후 프레임의 동벡터의 차분 D 1 과, 전 프레임과 현 프레임의 동벡터의 차분 D 2 를 검출하는 동벡터차분검출부 10 과, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 이하인 가 아닌 가, 차분 D 1, D 2 의 절대값의 적어도 한 쪽이 설정값 L 1 을 초과하고 있는 가 아닌 가, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 또 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 변화량판별부 20 과, 출력제어수단으로서의 래치회로50 을 구비하고, 래치회로 50 은 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 이하의 경우에는 입력된 현 프레임의 동벡터(S1)를 동벡터(S2)로 출력하고, 차분 D 1, D 2 의 절대값의 적어도 한 쪽이 설정값 L 1 을 초과하고 있는 경우에는 대응하는 프레임보다 앞의 프레임의 동벡터(S1)를 동벡터(S2)로서 출력하고, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 또 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있는 경우에는 0 의 동벡터를 동벡터(S2)로 출력한다. 이 때문에 동벡터의 변화가 작을 때에는 대응한 프레임의 동벡터에 의한 동화보정이 가능하게 되고, 동벡터의 변화가 클 때에는 전 프레임의 작은 동벡터 또는 0 의 동벡터에 의한 동화보정이 가능하게 되고, 움직이고 있는 사물을 눈으로 쫓았을 때에도 위화감이 없는 표시가 가능하다.

Description

동벡터 처리회로{MOTION VECTOR PROCESSING CIRCUIT}
본 발명은 동화보정용 동벡터의 시간축방향의 처리를 하는 동벡터 처리회로에 관한 것이다. 이 동벡터 처리회로는 예를 들면 P D P (플라즈마 디스플레이 패널) 이나 L C D (액정 디스플레이 패널) 와 같은 1 프레임을 복수의 서브 필드 (또는 서브 프레임) 로 시분할하여 중간조화상을 표시하는 표시디바이스에 이용된다.
최근 텔레비죤영상등을 큰 화면으로 표시 할 수 있는 얇은 형의 표시디바이스로서 P D P 나 L C D 가 일반적으로 되어 왔다. P D P 와 같은 표시디바이스에서 텔레비죤영상등의 중간조화상을 표시하는 경우 종래에는 1 프레임을 복수의 서브 필드로 시분할하고, 입력영상신호의 휘도 수준에 대응한 서브필드를 발광하여 중간조화상을 표시하고 있다. 이와 같은 중간조화상의 표시방법은 점순차주사방식의 C R T (음극선관) 의 경우와 다르다. 이 때문에 텔레비죤 카메라 등에서 얻을 수 있는 영상신호와 P D P 등에서 표시하는 신호간에 프레임 (또는 필드) 내에서의 표시타이밍에 차이가 있으며, 동화를 표시할 때에 표시대상물의 움직임의 흔들림 이나 가상이메지가 발생하는 일이 있다. 그래서 종래의 예에서는 표시하는 영상신호의 프레임내의 동벡터를 검출하고, 움직임이 큰 곳에서는 화소간의 움직임 량의 평균화 처리 등을 하고, 이와 같은 불편함을 저감하는 보정을 하는 동화보정 (動畵補正) 을 하고 있었다.
그렇지만 동화보정을 위한 동벡터처리를 프레임 내에서 검출된 동벡터에 의거하여 행하면 인간이 동화를 볼 때에 움직이고 있는 사물을 눈으로 따라가는 특성에 맞춘 시간축방향의 처리를 할 수 없기 때문에 표시동체의 움직임에 위화감이 있는 보정을 해버린다고하는 문제점이 있었다. 예를 들면 입력영상데이터에 의거하여 검출된 동벡터가 눈의 움직임이 추종할 수 없을 정도 프레임 간에서 급격하게 변화된 경우 이와 같이 급격하게 변화된 동벡터로 동화보정하면 표시동체의 움직임에 위화감을 느끼는 문제점이 있었다.
본 발명은 상술의 문제점을 해결하기 위한 것으로 인간의 눈의 움직임을 고려한 동화보정을 하기 위한 동벡터의 시간축방향의 처리를 하는 동벡터처리회로를 제공하는 것을 목적으로 한다.
도 1 은 본 발명에 의한 동벡터처리회로의 한 실시 예를 표시한 블록도임
도 2 는 제 1 도의 작용을 설명하는 설명도임
도 3 은 본 발명에 의한 동벡터처리회로의 다른 실시 예를 표시한 블록도임
본 발명은 1 프레임을 복수의 서브 필드에 시분할하여 중간조화상를 표시하는 표시디바이스의 동화표시특성을 보정하는 동벡터처리회로에 있어서, 표시하는 영상신호의 N (N 은 2 이상의 정수) 프레임의 동벡터의 프레임 간의 차분을 검출하는 동벡터차분검출수단과, 이 동벡터차분검출수단에 의한 차분검출값이 미리 설정된 설정값 L 1 이하인 가 아닌 가를 판별하는 변화량판별수단과, 이 변화량판별수단에 의해 차분검출값이 설정값 L 1 이하로 판별되었을 때에 대응하는 프레임의 동벡터를 출력하고, 차분검출값이 설정값 L 1 을 초과되었다고 판별되었을 때 대응하는 프레임보다 앞의 차분검출값이 설정값 L 1 이하 인 프레임의 동벡터를 출력하는 출력제어수단을 구비하여 되는 것을 특징으로 한다.
프레임간에서 동벡터의 변화가 적은 경우에는 동벡터차분검출수단에 의한 차분검출값이 설정값 L 1 이하로 변화량판별수단에 의해 차분검출값이 설정값 L 1 이하로 판별되기 때문에 출력제어수단에 의해 대응하는 프레임의 동벡터가 출력된다. 프레임간에서 동벡터의 변화가 큰 경우에는 동벡터 차분검출수단에 의한 차분검출값이 설정값 L 1 을 초과되어 변화량 판별수단에 의해 차분검출값이 설정값 L 1 을 초과되었다고 판별되기 때문에, 출력제어수단에 의해 대응하는 프레임보다 앞의 차분검출값이 설정값 L 1 이하였던 프레임의 동벡터를 출력하다. 이 때문에 동벡터의 변화가 적을 때에는 대응된 프레임의 동벡터에 의한 동화보정이 가능하게 되고, 동벡터의 변화가 클 때에는 대응된 프레임의 동벡터보다 작은 동벡터에 의한 동화보정이 가능하게 되고, 움직이고 있는 사물을 눈으로 쫓아 갈 때에도 위화감이 없는 표시로 할 수 있다.
또 본 발명에 의한 동벡터처리회로는 동벡터 차분검출수단이 현 프레임의 동벡터와 직후의 프레임의 동벡터와의 차분 D 1 과, 현 프레임의 동벡터와 직전의 프레임의 동벡터와의 차분 D 2 를 검출하고, 변화량판별수단이 차분 D 1, D 2 가 모두 설정값 L 1 이하인 가 아닌 가를 판별하고, 차분 D 1, D 2 가 모두 설정값 L 1 이하로 판별되었을 때에는 출력제어수단이 현 프레임의 동벡터를 출력하고, 차분 D 1, D 2 가 적어도 한 쪽이 설정값 L 1 을 초과하고 있다고 판별된 때에는 출력제어수단이 설정값 L 1 을 초과하기 전의 프레임의 동벡터를 출력한다. 이와 같이 구성된 경우 각 구성 요소의 구성을 간단히 할 수가 있다.
또 변화량판별수단에 차분 D 1, D 2 가 모두 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능을 부가하고, 출력제어수단에 차분 D 1, D 2 가 모두 설정값 L 1 을 초과하고 있다고 판별되었을 때에 0 의 동벡터 (즉 동벡터의 치가 0) 를 출력하는 기능을 부가한다. 이와 같이 구성된 경우 차분 D 1, D 2 가 모두 설정값 L 1 을 초과하고 있을 때에는 출력수단이 0 의 동벡터를 출력하여 동화보정을 하지 않기 때문에 동벡터변화량이 큰 상태가 2 프레임이상 나타나는 화상에 대하여 극단적인 동화보정을 하는 것을 방지할 수 있다.
또 변화량판별수단에 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고, 또 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능을 부가하고, 출력제어수단에 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고, 또 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있다고 판별되었을 때에 0 의 동벡터를 출력함과 동시에 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하여도 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 이하일 때에는 0 의 동벡터출력을 금지하는 기능을 부가한다. 이와 같이 구성된 경우 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 있는 경우 중 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있을 때만 출력제어수단이 0 의 동벡터를 출력하고, 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 이하일 때에는 0 의 동벡터 출력을 금지하고 있기 때문에, 동벡터의 변화방향을 고려한 동화보정을 행할 수 있다.
또, 동벡터차분검출수단을 입력된 동벡터를 순차 1 프레임분 지연시켜 출력하는 제 1, 제 2 프레임메모리와, 제 1 프레임메모리에 입력하는 동벡터와 제 1 프레임메모리에서 출력하는 동벡터의 차분 D 1 을 연산하는 제 1 차분연산기와, 제 1 프레임메모리에서 출력하는 동벡터와 제 2 프레임메모리에서 출력하는 동벡터의 차분 D 2 를 연산하는 제 2 차분연산기로 구성한다. 이와 같이 구성된 경우 동벡터차분검출부를 2 개의 프레임메모리와 2 개의 차분연산기로 구성할 수가 있다.
또, 동벡터차분검출수단을 입력된 동벡터를 1 프레임분 지연시켜 출력하는 제 1 프레임메모리와, 이 제 1 프레임메모리에 입력하는 동벡터와 제 1 프레임메모리에서 출력하는 동벡터의 차분 D 1 을 연산하는 차분연산기와, 이 차분연산기에서 구한 차분 D 1 을 1 프레임분 지연시켜 차분 D 2 로 출력하는 제 2 프레임메모리로 구성한다. 이와 같이 구성된 경우 동벡터차분검출수단을 2 개의 프레임메모리와 1개의 차분연산기로 구성할 수가 있다.
다음에서 본 발명을 상세하게 설명하기 위하여 첨부도면에 의거하여 이것을 설명한다. 도 1 은 본 발명에 의한 동벡터처리회로의 한 실시 예를 표시한 것이다.
도 1 에 있어서, 10 은 동벡터차분검출부로 이 동벡터차분검출부 10 은 입력된 동벡터 S 1 을 순차 1 프레임분지연하여 출력하는 제 1, 제 2 프레임메모리 11, 12 와, 상기 제 1 프레임메모리 11 에 입력되는 직후 프레임의 동벡터와 상기 제 1프레임메모리 11 에서 출력하는 현프레임의 동벡터와의 차분 D 1 을 검출하는 제 1 차분연산기 13 과, 상기 제 1 프레임메모리 11 에서 출력하는 현 프레임의 동벡터와 상기 제 2 프레임메모리 12 에서 출력하는 직전 프레임의 동벡터와 차분 D 2 를 검출하는 제 2 차분연산기 14 로 구성되어 있다.
상기 동벡터 S 1 은 표시화면중의 대상블록 (예를 들면 물체) 이 동 방향과 크기 (움직임의 속도) 를 나타내고, 예를 들면 다음과 같이 하여 검출된다.
표시화면을 8 ×8 화소의 블록으로 분할하고, 각 블록마다 동벡터를 검출하는 경우 현 프레임화면의 검출대상블럭 (8 ×8 화소) 을 기준으로 직전 프레임화면내의 모든 블록에 대한 영상신호의 상관치 (예를 들면 차분치) 를 구하고, 상관치가 최소가 되기 직전 프레임화면의 블록위치와 동벡터 0 의 원점을 시점, 종점으로 하는 동벡터가 현 프레임의 동벡터로 검출된다.
20 은 변화량판별부로 이 변화량판별부 20 은 차분 D 1, D 2 에서 절대값 |D 1|, |D 2| 를 연산하여 출력하는 절대값연산기 21, 22 와, 차분 D 1, D 2 를 가산하는 가산기 23 과, 가산값 (D 1 + D 2) 에서 절대값 |D 1 + D 2| 를 연산하여 출력하는 절대값연산기 24 와, 절대값 |D 1| 을 설정값회로 25 에서 미리 설정된 설정값 L 1 과 비교하여, |D 1| ≤L 1 일 때에는 H 수준신호를 출력하고, |D 1| > L 1 일 때에는 L 수준신호를 출력하는 비교기 31 과, 절대값 |D 2| 를 설정값 L 1 과 비교하고, |D 2| ≤L 1 일 때에는 H 수준신호를 출력하고, |D 2| > L 1 일 때에는 L 수준신호를 출력하는 비교기 32 와, 절대값 |D 1| 을 설정값 L 1 과 비교하고, |D 1| > L 1 일 때에는 H 수준신호를 출력하고 |D 1| ≤L 1 일 때에는 L 수준신호를 출력하는 비교기 33 과, 절대값 |D 2| 를 설정값 L 1 과 비교하고, |D 2| > L 1 일 때에는 H 수준신호를 출력하고, |D 2| ≤L 1 일 때에는 L 수준신호를 출력하는 비교기 34 와, 절대값 |D 1 + D 2| 를 설정값 L 1 과 비교하고, |D 1 + D 2| ≤L 1일 때에는 H 수준신호를 출력하고 |D 1 + D 2| > L 1 일 때에는 L 수준신호를 출력하는 비교기 35 와, 상기 비교기 35 의 출력신호를 반전하여 출력하는 부정회로 36 과, 상기 비교기 31, 32 에서 출력하는 신호의 논리적신호를 출력하는 논리적회로 41 과, 상기 비교기 33, 34 및 부정회로 36 에서 출력하는 신호의 논리적신호를 출력하는 논리적회로 42 로 구성되어 있다.
50 은 출력제어수단의 한 예로서 래치 (latch) 회로로, 이 래치회로 50 은
상기 논리적회로 41 에서 출력하는 신호를 로드신호 L O 로 하고, 이 신호 L O 가 H 수준일 때에는 상기 제 1 프레임메모리 11 에서 출력된 현 프레임의 동벡터를 로드하여 래치함 (기억함) 과 동시에 동벡터 S 2 로서 출력하고, 신호 L O 가 L 수준이 되면 현 프레임 동벡터를 로드하지 않고 이전에 로드하여 래치하고 있던 동벡터를 동벡터 S 2 로서 출력한다.
상기 래치회로 50 은 게다가 상기 논리적회로 42 에서 출력하는 신호를 리셋 (reset) 신호 R 로 하고, 이 신호 R 이 L 수준일 때에는 상기 논리적회로 41 에서 출력하는 신호 L O 에 의해서 제어되고, 신호 R 이 H 수준일 때에는 상기 논리적회로 41 에서 신호 L O 에 의한 제어를 배제하여 0 의 동벡터를 동벡터 S 2 로서 출력한다.
다음에 도 1 의 실시 예의 작용을 도 2 를 겸용하여 설명한다. 설명의 편의상 N = 3, L 1 = 1 의 경우에 관해서 설명한다.
(1) 직전 프레임, 현 프레임, 직후 프레임 3 개의 프레임에 관해서 프레임간에 있어서 동벡터의 변화량의 절대값이 L 1 이하일 때에는 동벡터차분검출부 10 에서 검출된 차분 D 1 , D 2 의 절대값 모두 설정값 L 1 이하이기 때문에 비교기 31, 32 에서 출력하는 신호 모두가 H 수준, 제 1 논리적회로 41 에서 출력하는 신호 L O 가 H 수준이 되고, 래치회로 50 은 현 프레임의 동벡터를 로드하여 기억한다. 예를 들면 도 2 의 ① 에서 표시하고 있는 것처럼, 직전프레임, 현프레임, 직후프레임의 동벡터가 「0」, 「1」, 「1」일 때에는 D 1 = 0, D 2 = + 1 이 되고, 모두 설정값 L 1 이하이기 때문에, 현프레임의 동벡터「1」이 출력 동벡터 S 2 가 된다. 이 때 비교기 33, 34 에서 출력하는 신호 R 은 L 수준이 되고, 논리적회로 42 의 출력신호가 L 수준이기 때문에 래치회로 50 이 리셋되는 일이 없다.
(2) 직전프레임과 현프레임의 프레임간에 있에서 동벡터의 변화량의 절대값과 현프레임과 직후프레임의 프레임간에 있에서 동벡터의 변화량의 절대값의 어느 한 쪽이 설정값 L 1 을 초과하고 있을 때에는 동벡터차분검출부 10 에서 검출된 차분 D 1, D 2 의 절대값의 한 쪽이 설정값 L 1 보다 크게되고, 비교기 31, 32 에서 출력하는 신호의 한 쪽이 L 수준으로 되기 때문에 논리적회로 41 에서 출력하는 신호 L O 가 L 수준이 되고, 래치회로 50 은 이전에 로드하여 기억하고 있던 동벡터를 출력한다. 예를 들면 도 2 의 ② 또는 ③ 에서 나타내는 것처럼 직전프레임, 현프레임, 직후프레임의 동벡터가 「1」, 「3」,「3」 또는 「4」, 「9」, 「9」일 때에는 D 1 = 0, D 2 = + 2 또는 D 1 = 0, D 2 = + 5 가 되고, D 2 가 L 1 ( = 1) 을 초과하고 있기 때문에 래치회로 50 으로 이전 로드하여 기억하고 있던 동벡터 「2」 또는 「4」가 출력 동벡터 S 2 가 된다. 이 때 비교기 33, 34 에서 출력하는 신호의 한 쪽이 L 수준이기 때문에 논리적회로 42 의 출력신호 R 도 L 수준이 되고, 래치회로 50 이 리셋되는 일이 없다.
(3) 직전프레임과 현프레임의 프레임간 및 현프레임과 직전프레임의 간에 있어서 동벡터의 변화량의 절대값이 모두 설정값 L 1 을 초과하고 있을 때에는 동벡터 차분검출부 10 에서 검출된 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 보다 크게되고, 비교기 31, 32 에서 출력이 L 수준, 비교기 33, 34 의 출력이 H 수준이 된다. 이 때 래치회로 50 에서 출력하는 동벡터 S 2 는 직후프레임과 현프레임의 프레임간, 현프레임과 직전프레임의 프레임간에 있어서 동벡터의 변화량의 합의 절대값이 설정값 L 1 이하인 가 아닌 가에 의해서 틀려진다.
(3 a) 변화량의 합의 절대값이 설정값 L 1 이하인 경우.
변화량의 합의 절대값이 설정값 L 1 이하 일 때에는 부정회로 36 에서 출력하는 신호가 L 수준이 되기 때문에, 논리적회로 42 에서 출력하는 신호 R 이 L 수준이 된다. 이 때문에 래치회로 50 은 리세트되지 않고 이전으로 로드하여 래치하고 있던 동벡터를 동벡터 S 2 로서 출력한다. 예를 들면 도 2 의 ④ 에서 나타내는 것처럼 직전프레임, 현프레임, 직후프레임의 동벡터가 「7」, 「3」, 「7」일 때에는 D 1 = + 4, D 2 = - 4 가 되고, |D 1 + D 2| 가 0 으로 L 1( = 1) 이하이기 때문에 래치회로 50 에 이전 로드하여 기억하고 있던 동벡터 「8」이 동벡터 S 2 가 된다.
(3 b) 변화량의 합의 절대값이 설정값 L 1 을 초과 한 경우.
변화량의 합의 절대값이 설정값 L 1 을 초과 한 경우에는 부정회로 36 에서 출력하는 신호가 H 수준으로 변화하기 때문에, 논리적회로 42 에서 출력하는 신호 R 이 H 수준이 되어 래치회로 50 은 리셋한다. 이 때문에 래치회로 50 은 0 의 동벡터를 동벡터 S 2 로서 출력한다. 예를 들면 도 2 의 ⑤ 에서 나타내는 것처럼 직전프레임, 현프레임, 직후프레임의 동벡터가 「7」, 「9」, 「2」일 때에는 D 1 = - 7, D 2 = + 2 가 되고, |D 1 + D 2| 가 5 로 L 1 ( = 1) 을 초과하고 있기 때문에 0 의 동벡터를 동벡터 S 2 로서 출력한다.
도 3 은 도 1 의 실시 예에 있어서 동벡터차분검출부의 다른 실시 예를 나타내는 것으로 이 도에 있어서 도 1 과 동일한 부분은 설명을 생략한다.
도 3 에 있어서 60 은 동벡터차분검출부로 이 동벡터차분검출부 60 은 입력된 동벡터 S 1 을 1 프레임분 지연하여 출력하는 제 1 프레임메모리 61 과, 상기 제1 프레임메모리 61 에 입력하는 동벡터와 상기 제 1 프레임메모리 61 에서 출력하는 동벡터와의 차분 D 를 검출하는 차분연산기 62 와, 상기 차분연산기 62 에서 출력한 차분 D 를 1 프레임분지연하여 출력하는 제 2 프레임메모리 63 으로 구성되고, 차분연산기 62 에서 출력하는 차분 D 를 현프레임의 동벡터와 직후프레임의 동벡터의 차분 D 1 으로서 출력하고, 제 2 프레임메모리 63 에서 출력하는 차분 D 를 현프레임의 동벡터와 직후프레임의 동벡터의 차분 D 2 로서 출력한다.
동벡터차분검출부 60 에서 출력하는 차분 D 1, D 2 에 의거하여 변화량판별부 20 이 동벡터의 변화량을 판별하고, 이 판별신호에 의거하여 래치회로 50 이 대응된 동벡터 S 2 를 출력하는 작용은 도1의 경우와 동일하기 때문에 설명을 생략한다.
상기 실시 예에서는 변화량판별부 20 에 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 이하인 가 아닌 가를 판별하는 기능, 차분 D 1, D 2 의 절대값이 적어도 한 쪽이 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능, 및 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 있을 때에 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 이하인 가 아닌 가를 판별하는 기능을 부여하고, 래치회로 50 에 차분 D 1, D 2 가 모두 설정값 L 1 이하일 때에는 현프레임의 동벡터를 로드하여 래치함과 동시에 출력하고, 차분 D 1, D 2 의 절대값이 적어도 한 쪽이 설정값 L 1 을 초과하고 있을 때에는 이전으로 로드하여 래치하고 있던 동벡터를 출력하고, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과함과 동시에 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있을 때에는 0 의 동벡터를 출력하는 기능을 부여한 경우에 관해서 설명했지만 본 발명은 이에 한정되는 것은 아니다.
예를 들면 도1 및 도2에 있어서 가산기 23 , 절대값연산기 24 , 비교기 35 및 부정회로 36 을 생략하고, 비교기 33, 34 의 출력신호 만을 논리적회로 42 에 공급하고, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과할 때에는 래치회로 50 을 리셋하여 0 의 동벡터를 출력하도록 한 경우에 관해서도 이용할 수가 있다.
또, 도 1 및 도 2 에 있어서 가산기 23 , 절대값연산기 24 , 비교기 35 및 부정회로 36 를 생략함과 동시에, 비교기 33, 34 및 논리적회로 42 도 생략하여 래치회로 50 에 리셋기능을 가지지 않도록 한 경우에서도 이용할 수가 있다.
상기 실시 예에서는 N = 3 의 경우에 관해서 설명했지만, 본 발명은 이것에 한정되는 것은 아니고, N = 2 또는 N = 4 이상의 경우에 관해서도 이용할 수가 있다.
예를 들면 N = 4 의 경우, 동벡터차분검출부가 3 개의 프레임메모리와 3 개의 차분연산기 또는 3 개의 프레임 메모리와 1 개의 차분연산기로 구성되어, 4 프레임에 관해서 각 프레임의 동벡터의 프레임간차분 D 1, D 2, D 3 을 검출하고, 변화량판별부가 3 종류의 차분 D 1, D 2, D 3 을 대상으로하여 그 절대값이 모두 설정값 L 1 이하인 가 아닌 가, 차분 D 1, D 2, D 3 의 절대값이 적어도 하나가 설정값 L 1 을 초과했는 가 아닌 가, 차분 D 1, D 2, D 3 의 절대값이 모두 설정값 L 1 을 초과한 때에 차분 D 1, D 2, D 3 의 합의 절대값이 설정값 L 1 을 초과했었던 가 아닌 가를 판별하도록 했던 경우에서도 이용할 수가 있다.
이상과 같이 본 발명은 P D P 와 같은 1 프레임을 복수의 서브 필드에 시분할하여 중간조화상을 표시하는 표시디바이스에 이용할 수 있고, 본 발명에 의해서 시간축방향을 처리한 동벡터에서 동화보정을 행하는 것에 의해 그 동화표시특성의 보정을 인간의 눈의 움직임을 고려하여 행할 수가 있다. 이 때문에 움직임을 눈으로 쫓아 동화를 본 때에도 위화감이 없는 표시를 할 수 있고, 표시디바이스의 표시특성을 개선할 수가 있다.

Claims (6)

1 프레임을 복수의 서브 필드로 시분할하여 중간조화상를 표시하는 표시디바이스의 동화표시특성을 보정하는 동벡터처리회로에 있어서, 표시하는 영상신호의 N (N 은 2 이상의 정수)프레임의 동벡터의 프레임 간 차분을 검출하는 동벡터차분검출수단과, 이 동벡터차분검출수단에 의한 차분검출값이 미리 결정된 설정값 L 1 이하인 가 아닌 가를 판별하는 변화량판별수단과, 이 변화량판별수단에 의해 동벡터 차분검출값이 설정값 L 1 이하로 판별되었을 때에는 대응하는 프레임의 동벡터를 출력하고, 동벡터 차분검출값이 설정값 L 1 을 초과했다고 판별되었을 때에는 대응하는 프레임보다 앞의 동벡터 차분검출값이 설정값 L 1 이하이었던 프레임의 동벡터를 출력하는 출력제어수단을 구비하여 되는 것을 특징으로 하는 동벡터처리회로
청구항 1 에 있어서, 동벡터 차분검출수단은 현 프레임의 동벡터와 직후의 프레임의 동벡터와의 차분 D 1 과, 현 프레임의 동벡터와 직전의 프레임의 동벡터와의 차분 D 2 를 검출하여 되고, 변화량판별수단은 차분 D 1, D 2 가 모두 설정값 L 1 이하인 가 아닌 가를 판별하여 되며, 출력제어수단은 차분 D 1, D 2 가 모두 설정값 L 1 이하로 판별되었을 때에 현 프레임의 동벡터를 출력하고, 차분 D 1, D 2 가 적어도 한 쪽이 설정값 L 1 을 초과하고 있다고 판별된 때에 설정값 L 1 을 초과하기 전의 프레임의 동벡터를 출력하여 되는 동벡터처리회로
청구항 2 에 있어서, 변화량판별수단은 차분 D 1, D 2 가 모두 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능을 구비하여 이루어지고, 출력제어수단은 차분 D 1, D 2 가 모두 설정값 L 1 을 초과하고 있다고 판별되었을 때에 0 의 동벡터를 출력하는 기능을 구비하여 되는 동벡터처리회로.
청구항 2 에 있어서, 변화량판별수단은 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능과, 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고, 또 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있는 가 아닌 가를 판별하는 기능을 구비하고, 출력제어수단은 차분 D 1, D 2 의 절대값이 모두 설정값 L 1 을 초과하고 있을 때에 차분 D 1, D 2 의 합의 절대값이 설정값 L 1 을 초과하고 있는 가 아닌 가에 따라서 0의 동벡터와 설정값 L1을 초과하기 전의 프레임의 동벡터와를 전환하여 출력하는 기능을 구비하여 되는 동벡터처리회로.
청구항 2, 청구항 3 또는 청구항 4 에 있어서, 동벡터차분검출수단은 입력된 동벡터를 순차 1 프레임분 지연시켜 출력하는 제 1, 제 2 프레임메모리와, 상기 제 1 프레임메모리에 입력하는 동벡터와 상기 제 1 프레임메모리에서 출력하는 동벡터의 차분 D 1 을 연산하는 제 1 차분연산기와, 상기 제 1 프레임메모리에서 출력하는 동벡터와 상기 제 2 프레임메모리에서 출력하는 동벡터의 차분 D 2 를 연산하는 제 2 차분연산기로 되는 동벡터처리회로.
청구항 2, 청구항 3 또는 청구항 4 에 있어서, 동벡터차분검출수단은 입력된 동벡터를 1 프레임분 지연시켜 출력하는 제 1 프레임메모리와, 상기 제 1 프레임메모리에 입력하는 동벡터와 상기 제 1 프레임메모리에서 출력하는 동벡터의 차분 D 1 을 연산하는 차분연산기와, 이 차분연산기에서 구한 차분 D 1 을 1 프레임분 지연시켜 차분 D 2 로 출력하는 제 2 프레임메모리로 되는 동벡터처리회로.
KR10-1999-7012019A 1997-06-20 1998-06-19 동벡터 처리회로 KR100495882B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP1997-163818 1997-06-20
JP16381897A JPH1115429A (ja) 1997-06-20 1997-06-20 動きベクトル時間軸処理方式
PCT/JP1998/002753 WO1998059336A1 (fr) 1997-06-20 1998-06-19 Circuit de traitement de vecteurs de mouvement

Publications (2)

Publication Number Publication Date
KR20010013992A KR20010013992A (ko) 2001-02-26
KR100495882B1 true KR100495882B1 (ko) 2005-06-17

Family

ID=15781318

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-7012019A KR100495882B1 (ko) 1997-06-20 1998-06-19 동벡터 처리회로

Country Status (9)

Country Link
US (1) US6348930B1 (ko)
EP (1) EP0999537A1 (ko)
JP (1) JPH1115429A (ko)
KR (1) KR100495882B1 (ko)
AU (1) AU738410B2 (ko)
CA (1) CA2289948C (ko)
RU (1) RU2210817C2 (ko)
TW (1) TW376653B (ko)
WO (1) WO1998059336A1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000062275A1 (fr) * 1999-04-12 2000-10-19 Matsushita Electric Industrial Co., Ltd. Afficheur d'image
US7023450B1 (en) * 1999-09-29 2006-04-04 Thomson Licensing Data processing method and apparatus for a display device
CN1203659C (zh) * 1999-11-26 2005-05-25 皇家菲利浦电子有限公司 处理图象的方法及单元
KR100769167B1 (ko) * 2001-09-04 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
EP1436796A2 (en) * 2001-09-05 2004-07-14 Koninklijke Philips Electronics N.V. A plasma display panel with reduction of motion artifacts and method of driving thereof
KR100579542B1 (ko) 2003-07-29 2006-05-15 삼성전자주식회사 블럭 간의 상관성을 고려한 움직임 추정 장치 및 방법
JP4686148B2 (ja) * 2003-08-11 2011-05-18 三星電子株式会社 液晶表示装置及びその映像信号補正方法
EP2120461B1 (en) 2007-03-14 2011-07-06 Nippon Telegraph and Telephone Corporation Code quantity estimating method and device, their program, and recording medium
CN101682775B (zh) 2007-03-14 2015-04-01 日本电信电话株式会社 运动矢量搜索方法和装置
CN101632308B (zh) 2007-03-14 2011-08-03 日本电信电话株式会社 编码比特率控制方法和装置
BRPI0808489A2 (pt) 2007-03-14 2014-07-15 Nippon Telegraph & Telephone Método e aparelho de controle de quantização, programa para os mesmos, e meio de armazenamento que armazena o programa
JP2008261984A (ja) * 2007-04-11 2008-10-30 Hitachi Ltd 画像処理方法及びこれを用いた画像表示装置
US20090079873A1 (en) * 2007-09-20 2009-03-26 Samsung Electronics Co., Ltd. Apparatus for and method of processing image signal and display apparatus
KR20090037084A (ko) * 2007-10-11 2009-04-15 삼성전자주식회사 영상신호처리장치 및 그의 영상신호처리방법
KR20100016741A (ko) * 2008-08-05 2010-02-16 삼성전자주식회사 영상처리장치 및 그 제어 방법
JP2010197785A (ja) * 2009-02-26 2010-09-09 Seiko Epson Corp 画像表示装置、電子機器および画像表示方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06351000A (ja) * 1993-06-07 1994-12-22 Matsushita Electric Ind Co Ltd 画像信号符号化装置と画像信号復号装置
JP3158904B2 (ja) * 1994-10-19 2001-04-23 株式会社富士通ゼネラル ディスプレイパネルの映像表示方法
JPH09138666A (ja) * 1995-11-10 1997-05-27 Fujitsu General Ltd 表示装置の動画補正方法及び動画補正装置
JP3719783B2 (ja) * 1996-07-29 2005-11-24 富士通株式会社 中間調表示方法および表示装置
US6115423A (en) * 1997-11-19 2000-09-05 Rockwell Science Center, Llc Image coding for liquid crystal displays

Also Published As

Publication number Publication date
CA2289948C (en) 2006-08-15
WO1998059336A1 (fr) 1998-12-30
AU738410B2 (en) 2001-09-20
KR20010013992A (ko) 2001-02-26
CA2289948A1 (en) 1998-12-30
RU2210817C2 (ru) 2003-08-20
TW376653B (en) 1999-12-11
AU8036798A (en) 1999-01-04
JPH1115429A (ja) 1999-01-22
US6348930B1 (en) 2002-02-19
EP0999537A1 (en) 2000-05-10

Similar Documents

Publication Publication Date Title
KR100495882B1 (ko) 동벡터 처리회로
US7061511B2 (en) Liquid crystal device having improved-response-characteristic drivability
US4394688A (en) Video system having an adjustable digital gamma correction for contrast enhancement
US7439984B2 (en) Image signal processing method, image signal processing apparatus, and image displaying apparatus
EP0911795A2 (en) Liquid crystal display panel driving device and method
US7420617B2 (en) Image display apparatus
JP5346426B2 (ja) 画像表示器の画面焼け防止方法および装置
JP2007310096A (ja) 映像表示装置、及びその表示輝度調整方法
KR100454027B1 (ko) 플라즈마 표시 패널의 잔상 방지 방법과 장치, 그 장치를갖는 플라즈마 표시 패널 장치
US7471343B2 (en) Image processing device, image processing method, and image processing program
JP2002189458A (ja) 表示制御装置及び画像表示装置
WO2007149424A2 (en) Method and system for frame insertion in a digital display system
US8194189B2 (en) Method and device for protecting displays from burn-in effect
US20060103644A1 (en) Display apparatus and method for eliminating incidental image thereof
JP2000330501A (ja) 液晶駆動回路
US20050248557A1 (en) Picture signal processing device, display device, receiver, and display method
JP4196580B2 (ja) 表示制御装置及び画像表示装置
JP2783695B2 (ja) 液晶投写型映像表示装置の信号処理回路
KR20040083822A (ko) 카메라의 움직임 검출 장치 및 방법
US8134764B2 (en) Image processing device with a CSA accumulator for improving image quality and related method
KR20040078279A (ko) 자동 잔상 방지 기능을 갖는 디스플레이 기기 및 그 잔상방지 방법
JPH09139865A (ja) ガンマ補正回路
JPH06334897A (ja) 画像信号処理回路
KR0135598Y1 (ko) 화소 보정 장치의 보정 데이타 저장 장치
JPH05281926A (ja) 液晶映像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee