KR100410792B1 - 라디오 수신기 - Google Patents

라디오 수신기 Download PDF

Info

Publication number
KR100410792B1
KR100410792B1 KR10-1999-0053227A KR19990053227A KR100410792B1 KR 100410792 B1 KR100410792 B1 KR 100410792B1 KR 19990053227 A KR19990053227 A KR 19990053227A KR 100410792 B1 KR100410792 B1 KR 100410792B1
Authority
KR
South Korea
Prior art keywords
circuit
reference value
radio receiver
data
frequency
Prior art date
Application number
KR10-1999-0053227A
Other languages
English (en)
Other versions
KR20000035736A (ko
Inventor
사에끼다까오
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20000035736A publication Critical patent/KR20000035736A/ko
Application granted granted Critical
Publication of KR100410792B1 publication Critical patent/KR100410792B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Abstract

외부 CPU로부터의 데이타에 의해 기준 전압을 작성하는 라디오 수신기에 있어서, 신호선의 수를 줄인다.
외부 CPU(1)로부터의 제1 및 제2 기준치 데이타는, PLL 제어 회로(19)의 입력부(20)에 수신된 후, 래치 회로(21)에 래치된다. 래치된 데이타는 D/A 변환기(23 및 24)에서 아날로그치의 기준치로 변환된다. 기준치는 라디오 수신 회로(2)에 전송되고, 라디오 수신 회로(2) 내에서는 각각 1개의 신호선으로 비교 회로(16 및 18)에 인가된다.

Description

라디오 수신기{RADIO RECEIVER}
본 발명은, 외부 CPU(중앙 연산 처리 장치)에 의해 특성 설정이 가능한 라디오 수신기에 관한 것이다.
일반적으로, 라디오 수신기는, RF 신호 레벨에 따라 RF 신호의 레벨을 일정 레벨로 하는 RF-AGC 회로, IF 신호 레벨에 따라 RF 신호의 레벨을 일정하게 하는 IF-AGC 회로, 수신 전계 강도가 일정 레벨 이상이 되면 방송국이 있는 것으로 검출하는 국검출 회로 등의 기능을 갖고 있다. 이들 기능은, 제어 대상이 되는 신호 레벨과 기준치를 비교하여, 그 비교 결과로 구동되는 것이다. 이와 같이 비교 결과로 구동되는 기능은, 상기한 회로에 한정되지 않는다.
도 3은, 외부 CPU의 제어 회로로부터 발생하는 기준치 데이타를 받아, 기준치 데이타에 따라 기준 전압을 설정하는 회로를 포함하는 라디오 수신기를 나타내고 있다. 외부 CPU(1)로부터 라디오 수신 회로(2)에 기준치 데이타가 직렬 형태로 전송되면, 기준치 데이타는 데이타 입출력 회로(3)에 수신되고, 또한 데이타에 따라 제어 신호가 예를 들면 국검출 회로(4)에 인가된다. 국검출 회로(4)는 비교 회로(5)와, 저항치가 각각 R, 2R, 4R 및 8R인 저항과, 저항에 각각 접속되는 트랜지스터 TR1∼TR4를 포함한다. 제어 신호에 따라 트랜지스터 TR1∼TR4가 온 또는 오프함으로써, 저항 R∼8R의 조합을 변경시킬 수 있어 조합에 따라 기준 전압이 변경된다.
그런데, 도 3의 회로에서는, 기준치를 정하기 위한 제어 신호는 국검출 회로(4)에 인가되는데 한정되는 것이 아니라, 그 외에도 이용 회로(6)로서 도시되는 RF-AGC 회로나 IF-AGC 회로 등에도 기준 전압을 설정하기 위해 제어 신호가 데이타 입출력 회로(3)로부터 발생한다. 따라서, 기준 전압을 필요로 하는 회로가 증대하면, 국검출 회로(4)와 같은 저항이나 트랜지스터의 소자가 증대한다. 그 때문에, 상기 트랜지스터를 제어하기 위한 제어 신호의 갯수가 증가하여, 그 결과 라디오 수신 회로(2) 내에서 제어 신호용 신호선들의 배치에 따른 영향이 증가한다고 하는 문제가 있었다.
본 발명은, 헤테로다인 방식의 라디오 수신 회로와, 주파수 데이타에 따라 상기 라디오 수신부에 인가되는 국부 발진 신호의 주파수를 제어하는 주파수 제어 회로와, 수신 주파수에 따라 상기 주파수 데이타를 출력하는 제어 회로를 구비하는 라디오 수신기에 있어서, 상기 제어 회로는, 상기 라디오 수신 회로 내의 이용 회로의 기준치에 대응하는 기준치 데이타를 출력함과 함께, 상기 주파수 제어 회로는, 상기 기준치 데이타를 기준치로 변환하여 기준치를 발생하는 기준치 발생 회로를 포함하는 것을 특징으로 한다.
특히, 상기 라디오 수신기 내의 이용 회로는, 적어도 RF-AGC 회로, IF-AGC 회로 또는 방송국 검출 회로인 것을 특징으로 한다.
또한, 상기 제어 회로는 주파수 데이타와 기준치 데이타를 조합하여, 직렬 데이타로서 보내는 것을 특징으로 한다.
또한, 상기 라디오 수신 회로와, 상기 주파수 제어 회로를 동일 반도체 기판상에 집적화하고, 상기 기판 상에서 국부 발진 주파수를 제어함과 함께, 변환된 기준치를 각종 회로에 인가시키는 것을 특징으로 한다.
본 발명에 따르면, 주파수 데이타뿐만 아니라, 기준치 데이타도 주파수 제어 회로에 인가하고, 주파수 제어 회로에서 기준치 데이타를 기준으로 변환하여, 전압신호로서 라디오 수신 회로의 이용 회로에 인가한다. 그 때문에, 이용 회로에는 1개의 전압 신호가 대응한다.
도 1은 본 발명의 실시 형태를 나타낸 블럭도.
도 2는 본 발명의 다른 실시 형태를 나타낸 블럭도.
도 3은 종래 예를 나타낸 블럭도.
〈도면의 주요 부분에 대한 부호의 설명〉
1 : CPU
2 : 라디오 수신 회로
10 : RF 증폭 회로
11 : 국부 발진 회로
12 : 혼합 회로
13: IF 필터
14: IF 리미터 증폭기
15, 17 : 레벨 검파 회로
16, 18 : 비교 회로
19 : PLL 제어 회로
20 : 입력부
21 : 래치 회로
22 : PLL 제어부
23, 24 : 제1 및 제2 D/A 변환 회로
도 1은 본 발명의 실시 형태를 나타낸 도면이고, 참조 번호(10)는 가변 이득을 지니고, 수신 RF 신호를 증폭하는 RF 증폭 회로, 참조 번호(11)는 국부 발진 신호를 발생하는 국부 발진 회로, 참조 번호(12)는 국부 발진 신호에 따라 RF 신호를 IF 신호로 주파수 변환하는 혼합기, 참조 번호(13)는 IF 신호의 주파수 대역을 제한하는 IF 필터, 참조 번호(14)는 IF 필터(13)의 출력 신호를 진폭 제한하는 IF 리미터, 참조 번호(15)는 혼합기(12)의 출력 신호를 레벨 검파하는 레벨 검파 회로, 참조 번호(16)는 레벨 검파 회로(15)의 출력 신호와 기준 전압을 비교하여, 비교 결과에 따라 RF 증폭 회로(10)의 이득을 변경하는 비교 회로, 참조 번호(17)는 IF 리미터(14)의 출력 신호를 레벨 검파하는 레벨 검파 회로, 참조 번호(18)는 레벨 검파 회로(17)의 출력 신호를 기준치와 비교하여, 기준치보다 높으면 국검출 신호를 발생하는 비교 회로이다.
또한, 참조 번호(19)는 주파수 제어 회로로서의 PLL 제어 회로이고, 참조 번호(20)는 CPU(1)로부터의 데이타를 수신하는 입력부, 참조 번호(21)는 입력부(18)의 출력 데이타를 래치하는 래치 회로, 참조 번호(22)는 국부 발진 회로(11)와 PLL 루프를 구성하고, 래치된 분주 데이타에 의해 국부 발진 회로(11)의 국부 발진 주파수를 제어하는 PLL 제어부, 참조 번호(23)는 래치된 제1 기준치 데이타를 D/A 변환하고, 비교 회로(16)의 기준치를 생성하는 제1 D/A 변환기, 참조 번호(24)는 래치된 제2 기준치 데이타를 D/A 변환하고, 비교 회로(18)의 기준치를 생성하는 제2 D/A 변환기이다. 또한, 기준치 데이타는 1∼10비트로 구성되지만, 도 1에서는 기준치 데이타가 4비트로 구성되므로, D/A 변환기(23 및 24)도 4비트에 대응하는 것으로 구성된다.
또한, 도 1에 있어서는, 라디오 수신 회로(2) 및 PLL 제어 회로(19)는 독립한 반도체 기판 상에 집적화되어 있다.
도 1에 있어서, CPU(1)로부터 분주 데이타 및/또는 기준치 데이타를 포함하는 직렬 데이타가 전송되면, 입력부(20)에 수신된다. 입력부(20)에 수신된 데이타는 래치 회로(21)에 전송되어 래치된다. 래치됨으로써, 분주 데이타는 PLL 제어부(22)에, 제1 및 제2 기준치 데이타는 제1 및 제2 D/A 변환기(23 및 24)에 인가된다. 국부 발진 회로(11) 및 PLL 제어부(22)에 의해, 일반적으로 알려지는 구성의 PLL 루프가 구성된다. 따라서, 분주 데이타가 제공되면, 분주 데이타에 대응한 국부 발진 주파수의 신호가 국부 발진 회로(11)로부터 발생하여, 그 결과 희망의 방송국이 수신된다.
또한, 제1 기준치 데이타는 D/A 변환기(23)에서 아날로그치로 변환되고, 이 아날로그치는 제1 기준치로서 비교 회로(16)의 마이너스 입력 단자에 인가된다. 레벨 검파 회로(15) 및 비교 회로(16)는 IF-AGC 회로로서 기능하며, D/A 변환기(23)의 출력 신호는 이 IF-AGC 회로의 기준치가 된다. 혼합 회로(12)의 출력 IF 신호는 레벨 검파 회로(15)로 레벨 검파되고, 비교 회로(16)로 레벨 검파 회로(15)의 출력 신호와 기준치가 비교된다. 비교차에 따른 비교 회로(16)의 출력 신호에 기초하여, RF 증폭 회로(10)의 이득이 변경된다. 이러한 IF-AGC 회로에 의해, RF 신호가 소정 레벨 이상보다 높아지지 않도록 제어된다. 이 소정 레벨을, 기준치를 변경함으로써 IF-AGC 회로의 특성을 변경하는 것이 가능하다.
제2 기준치 데이타는 D/A 변환기(24)에서 아날로그의 제2 기준치에 설정된다. 제2 기준치는 비교 회로(18)의 마이너스 입력 단자에 인가된다. 리미터 회로(18)의 출력 신호는 레벨 검파 회로(17)에서 레벨 검파된 후, 검파 출력 신호는 비교 회로(18)에서 제2 기준치와 비교된다. 검파 출력 신호가 제2 기준치보다 높으면 국검출 신호가 비교 회로(18)로부터 발생한다. 그리고, 제2 기준치를 변경함으로써, 국검출 레벨이 변경된다.
그런데, 도 1에 있어서, 수신국 변경의 경우, 분주 데이타를 변경함으로써 국부 발진 주파수를 변경하고, 그 결과 수신 RF 신호의 주파수가 변경된다. 그 경우의 데이타 전송은, 수신국 변경 전과 동일한 제1 및 제2 기준치 데이타로, 변경된 분주 데이타를 부가하여 행해진다. 그 때문에, PLL 제어부(22)의 분주 데이타만이 변경되고, 비교 회로(16 및 18)의 기준치는 변경되지 않는다.
도 1에 따르면, PLL 제어 회로(19)에서 기준치 데이타를 아날로그치로 변환하고, 아날로그 신호를 라디오 수신 회로에 제공하고 있으므로, 비교 회로(16 및 18)의 기준치는 외부 회로로부터 1개의 신호 라인으로 제공한다. 그 때문에, 라디오 수신 회로(2) 내에서의 제어 신호용 신호선들의 배치에 따른 문제를 줄일 수 있다.
또한, CPU(1)로부터 PLL 제어 회로(19)에의 데이타 전송은, 분주 데이타에 기준치 데이타를 부가하여 직렬 데이타 방식으로 가능하게 되므로, CPU(1) 및 PLL 제어 회로(19) 사이의 데이타선을 하나로 구성할 수 있다.
도 2는, 라디오 수신 회로(2)와 PLL 제어 회로(19)를 동일한 반도체 기판 상에 집적화한 실시 형태를 나타내고 있다. 도 2에 있어서, CPU(1)로부터 입력된 분주 데이타에 따라, 동일한 반도체 기판 상에서 국부 발진 신호의 주파수를 제어할 수 있다. 또한, 기준치 데이타는 PLL 제어 회로(19)로 기준치로 변환된 후, 단일의 신호 라인으로 기준치를 라디오 수신 회로(2)의 비교 회로(16 및 18)로 전송하는 것이 가능하다. 그 때문에, 도 1과 마찬가지로, 라디오 수신 회로(2) 내에서 신호 라인의 인출을 삭감할 수 있다.
도 1 및 도 2에 있어서는, FM 라디오 수신기에 의해 실시 형태를 나타내고 있었지만, 이것에 한정하지 않고 AM 수신기에도 본 발명을 적용할 수 있다. 또한, 도 1 및 도 2와 같이, IF-AGC 회로나 국검출 회로에 한하지 않고, RF-AGC 회로나 전계 강도에 기초하여 스테레오 분리도를 변경하는 회로 등의 기준치가 필요한 회로에 본 발명을 적용하는 것도 가능하다. 또한, 도 1 및 도 2의 제1 및 제2 D/A변환 회로(23 및 24)로서는, 이것에 한정하지 않고 디코더로 구성하여도 기준치를 발생시키는 것이 가능하다.
본 발명에 따르면, 기준치를 정하기 위한 라디오 수신 회로 내에서 제어 신호용 신호선의 수를 대폭 줄일 수 있다. 특히, 라디오 수신 회로를 IC화한 경우에는, 신호선의 삭감에 의해 칩 면적을 줄일 수 있다.

Claims (4)

  1. 헤테로다인 방식의 라디오 수신 회로, 주파수 데이타에 따라 상기 라디오 수신부에 인가되는 국부 발진 신호의 주파수를 제어하는 주파수 제어 회로, 및 수신 주파수에 따라 상기 주파수 데이타를 출력하는 제어 회로를 구비하는 라디오 수신기에 있어서,
    상기 제어 회로는 상기 라디오 수신 회로 내의 각종 회로의 기준치에 대응하는 기준치 데이타를 출력하고,
    상기 주파수 제어 회로는 상기 기준치 데이타를 기준치로 변환하여 기준치를 발생하는 기준치 발생 회로를 포함하는
    것을 특징으로 하는 라디오 수신기.
  2. 제1항에 있어서, 상기 라디오 수신기 내의 각종 회로는 적어도 RF-AGC 회로, IF-AGC 회로 또는 방송국 검출 회로인 것을 특징으로 하는 라디오 수신기.
  3. 제1항에 있어서, 상기 제어 회로는 상기 주파수 데이타와 상기 기준치 데이타를 조합시켜 직렬 데이타로서 보내는 것을 특징으로 하는 라디오 수신기.
  4. 제1항에 있어서, 상기 라디오 수신 회로와 상기 주파수 제어 회로를 동일 반도체 기판 상에 집적화하고, 상기 기판 상에서 국부 발진 주파수를 제어함과 함께,변환된 기준치를 각종 회로에 인가시키는 것을 특징으로 하는 라디오 수신기.
KR10-1999-0053227A 1998-11-30 1999-11-27 라디오 수신기 KR100410792B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1998-340504 1998-11-30
JP34050498A JP3462772B2 (ja) 1998-11-30 1998-11-30 ラジオ受信機

Publications (2)

Publication Number Publication Date
KR20000035736A KR20000035736A (ko) 2000-06-26
KR100410792B1 true KR100410792B1 (ko) 2003-12-18

Family

ID=18337612

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0053227A KR100410792B1 (ko) 1998-11-30 1999-11-27 라디오 수신기

Country Status (3)

Country Link
US (1) US6445909B1 (ko)
JP (1) JP3462772B2 (ko)
KR (1) KR100410792B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4697208B2 (ja) * 2007-09-26 2011-06-08 ソニー株式会社 位相雑音除去装置及び方法、並びにプログラム
JP5834577B2 (ja) * 2011-07-21 2015-12-24 株式会社リコー 直交信号生成回路、直交信号生成回路の調整方法、及び無線通信装置
US10692640B2 (en) 2015-09-24 2020-06-23 Fuji Corporation Non-contact power feeding coil and non-contact power feeding system

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5883446A (ja) * 1981-11-12 1983-05-19 Matsushita Electric Ind Co Ltd 受信機
JPS60214637A (ja) * 1984-04-10 1985-10-26 Nec Corp 周波数シンセサイザ方式ラジオ受信機
KR960004316A (ko) * 1994-07-26 1996-02-23 강박광 1, 4-비스(2-시아노스티릴)벤젠의 제법
WO1999007091A1 (fr) * 1997-07-31 1999-02-11 T.I.F. Co., Ltd. Recepteur radio
JPH11289270A (ja) * 1998-04-01 1999-10-19 Sony Corp 受信機

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5854682B2 (ja) * 1978-04-17 1983-12-06 富士通テン株式会社 中間周波検出回路
JPS6035856B2 (ja) * 1978-10-28 1985-08-16 ヤマハ株式会社 受信機
JP2982567B2 (ja) * 1993-07-20 1999-11-22 松下電器産業株式会社 受信装置
JPH09224059A (ja) * 1996-02-15 1997-08-26 General Res Of Electron Inc 直接変換fsk受信機
US6188716B1 (en) * 1998-03-02 2001-02-13 Pan Atlantic Corporation Radio and communication method using a transmitted intermediate frequency

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5883446A (ja) * 1981-11-12 1983-05-19 Matsushita Electric Ind Co Ltd 受信機
JPS60214637A (ja) * 1984-04-10 1985-10-26 Nec Corp 周波数シンセサイザ方式ラジオ受信機
KR960004316A (ko) * 1994-07-26 1996-02-23 강박광 1, 4-비스(2-시아노스티릴)벤젠의 제법
WO1999007091A1 (fr) * 1997-07-31 1999-02-11 T.I.F. Co., Ltd. Recepteur radio
JPH11289270A (ja) * 1998-04-01 1999-10-19 Sony Corp 受信機

Also Published As

Publication number Publication date
KR20000035736A (ko) 2000-06-26
JP2000165275A (ja) 2000-06-16
US6445909B1 (en) 2002-09-03
JP3462772B2 (ja) 2003-11-05

Similar Documents

Publication Publication Date Title
US6807406B1 (en) Variable gain mixer circuit
US7558546B2 (en) Selectable high-side/low-side mix for high intermediate frequency (IF) receivers
US6774739B2 (en) Frequency converter, orthogonal demodulator and orthogonal modulator
US8340606B2 (en) Doherty amplifier and transmitter using mixer
US6606489B2 (en) Differential to single-ended converter with large output swing
US20040014450A1 (en) Signal receiving apparatus and gain control method using analog control AGC and step control AGC
US6922556B2 (en) System and method for establishing a bias current using a feedback loop
JP2007325212A (ja) 半導体装置
US6879643B2 (en) Process and device for controlling the phase shift between four signals mutually in phase quadrature
KR100410792B1 (ko) 라디오 수신기
US6744308B1 (en) System and method for establishing the input impedance of an amplifier in a stacked configuration
US20030027531A1 (en) Wireless communications system having variable gain mixer
KR100414371B1 (ko) 자동이득조정전압을 이용한 수신기의 동작범위 제어장치및 그 방법
US6850113B2 (en) Demodulator and communication device using the same
US6388529B2 (en) Grounded emitter amplifier and a radio communication device using the same
US20050220195A1 (en) Filter circuit and radio apparatus
US20040176057A1 (en) Receiver
JP3075971B2 (ja) ラジオ受信機
JP2551330B2 (ja) ミキサ回路
JP3291462B2 (ja) ラジオ受信機
JPH07307622A (ja) 低雑音増幅器の電源回路
US7133653B2 (en) Receiver and composite component having local oscillator components and mixing circuit integrally formed on semiconductor substrate
JPH11234161A (ja) 切換回路
JPS63217725A (ja) 受信回路
KR19980063134A (ko) 스켈치회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111129

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee