KR100366823B1 - 중간주파입력회로 - Google Patents

중간주파입력회로 Download PDF

Info

Publication number
KR100366823B1
KR100366823B1 KR10-2001-0001557A KR20010001557A KR100366823B1 KR 100366823 B1 KR100366823 B1 KR 100366823B1 KR 20010001557 A KR20010001557 A KR 20010001557A KR 100366823 B1 KR100366823 B1 KR 100366823B1
Authority
KR
South Korea
Prior art keywords
intermediate frequency
circuit
input
pair
capacitor
Prior art date
Application number
KR10-2001-0001557A
Other languages
English (en)
Other versions
KR20010070506A (ko
Inventor
야마모토마사키
Original Assignee
알프스 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알프스 덴키 가부시키가이샤 filed Critical 알프스 덴키 가부시키가이샤
Publication of KR20010070506A publication Critical patent/KR20010070506A/ko
Application granted granted Critical
Publication of KR100366823B1 publication Critical patent/KR100366823B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/4446IF amplifier circuits specially adapted for B&W TV
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Superheterodyne Receivers (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명의 목적은 선택채널 중간주파수로 고이득이 얻어지고, 상측 및 하측 인접채널 각 중간주파수성분에 의해 양호한 트랩특성을 가지는 중간주파입력회로를 제공하는 것이다.
이를 위하여 본 발명에서는 주파수 혼합회로(2)의 출력단(21, 22)과 중간주파증폭회로(3)의 입력단(31, 32) 사이에 접속되는 중간주파입력회로(1)에서 입력단 (11, 12) 및 출력단(13, 14)과, 입력단(11, 12) 사이에 접속된 선택채널 중간주파수에 공진하는 병렬공진회로(4, 5)와, 한쪽의 입력단(11)과 한쪽의 출력단(13)사이에 접속된 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로(6, 7) 및 제 1 저항(11)의 직렬회로와, 다른쪽의 입력단(12)과 다른쪽의 출력단(14)사이에 접속된 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로(8, 9) 및 제 2 저항 (13)의 직렬회로와, 출력단(13, 14) 사이에 접속된 제 3 저항(14) 및 콘덴서(15)의 병렬회로로 이루어진다.

Description

중간주파입력회로{INTERMEDIATE FRQUENCY INPUT CIRCUIT}
본 발명은 중간주파입력회로에 관한 것으로, 특히 주파수 혼합회로의 출력단과 중간주파증폭회로의 입력단 사이에 접속되고, 선택채널의 중간주파수특성이나 상측 및 하측 인접채널의 각 중간주파수성분의 트랩특성의 선택이 가능한 중간주파입력회로에 관한 것이다.
종래, 텔레비젼튜너에 있어서는 주파수 혼합회로의 출력단과 중간주파증폭회로의 입력단 사이에 선택채널의 중간주파수를 선택적으로 통과시켜 그 중간주파수의 근방에 있는 불필요한 주파수성분, 예를 들어 상측 인접채널의 중간주파수성분이나 하측 인접채널의 중간주파수성분을 제거하는 중간주파입력회로를 접속하여 높은 레벨이 불필요한 주파수성분이 중간주파증폭회로에 입력되지 않도록 하고 있다.
여기서 도 4는 종래의 대표적인 중간주파입력회로의 구성의 일례를 나타내는회로도이다.
도 4에 나타내는 바와 같이 중간주파입력회로(41)는 전단(前段)에 배치된 주파수 혼합회로(42)와, 다음단에 배치된 중간주파증폭회로(43)의 사이에 접속된다.
중간주파입력회로(41)는 한 쌍의 입력단(411, 412)과, 한 쌍의 출력단(413, 414)과, 전원단자(415)와, 제 1 콘덴서(44)와, 중간탭이 붙어 있는 제 1 인덕터(45)와, 제 2콘덴서(46)와, 제 2 인덕터(47)와, 제 3 인덕터(48)와, 제 3 콘덴서(49)와, 제 4 콘덴서(50)와, 제 1 저항(51)과, 제 5 콘덴서(52)와, 제 2 저항(53)으로 이루어진다. 또 주파수 혼합회로(42)는 한 쌍의 출력단(421, 422)과 베이스접지 접속된 한 쌍의 출력트랜지스터(54, 55)를 포함하고, 중간주파증폭회로(43)는 한 쌍의 입력단 (431, 432)과 에미터접지 접속된 한 쌍의 입력트랜지스터(56, 57)를 포함하고 있다.
그리고 중간주파입력회로(41)에 있어서, 한 쌍의 입력단(411, 412) 사이에 제 1 콘덴서(44)와 제 1 인덕터(45)가 병렬접속되고, 제 1 인덕터(45)의 중간탭이 전원단자(415)에 접속된다. 한쪽의 입력단(411)과 한쪽의 출력단(413) 사이에 제 2 콘덴서(46)와 제 2 인덕터(47)의 병렬접속회로와 제 4 콘덴서(50)와 제 1 저항 (51)이 직렬접속되고, 다른쪽의 입력단(412)과 다른쪽의 출력단(414) 사이에 제 3 인덕터(48)와 제 3 콘덴서(49)의 병렬접속회로와 제 5 콘덴서(52)와 제 2 저항(53)이 직렬접속된다. 또 주파수 혼합회로(42)에 있어서 출력트랜지스터(54)의 콜렉터가한쪽의 출력단(421)에 접속되고, 출력트랜지스터(55)의 콜렉터가 다른쪽의 출력단(422)에 접속된다. 중간주파증폭회로(43)에 있어서 한쪽의 입력트랜지스터(56)의 베이스가 한쪽의 입력단(431)에 접속되고, 다른쪽의 입력트랜지스터(57)는 베이스가 다른쪽의 입력단(432)에 접속된다. 또한 중간주파입력회로(41)의 한 쌍의 입력단(411, 412)은 주파수 혼합회로(42)의 한 쌍의 출력단(421, 422)에 접속되고, 중간주파입력회로(41)의 한 쌍의 출력단(413, 414)은 중간주파증폭회로(43)의 한 쌍의 입력단(431, 432)에 접속된다.
이 경우, 중간주파입력회로(41)에 있어서 제 1 콘덴서(44)와 제 1 인덕터 (45)는 선택채널의 중간주파수에 병렬 공진하도록 그들의 용량치와 인덕턴스치가 선택되어 있다. 제 2 콘덴서(46)와 제 2 인덕터(47)는 상측 인접채널의 중간주파수성분에 병렬 공진하도록 그들의 용량치와 인덕턴스치가 선택되어 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로를 구성한다. 제 3 인덕터(48)와 제 3 콘덴서(49)는 하측 인접채널의 중간주파수성분에 병렬 공진하도록 그들의 용량치와 인덕턴스치가 선택되어 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로를 구성하고 있다.
상기 구성에 의한 종래의 중간주파입력회로(41)는 다음과 같이 동작한다.
주파수 혼합회로(42)의 한 쌍의 출력단(421, 422)으로부터 불필요한 주파수성분을 포함한 선택채널의 중간주파수의 신호(이들을 중간주파신호라 함)가 출력되면그 중간주파신호는 한 쌍의 입력단(411, 412)으로부터 중간주파입력회로(41)에 입력된다. 이 때 중간주파입력회로(41)에 있어서는 제 1 콘덴서(44)와 제 1 인덕터(45)로 이루어지는 병렬 공진회로에 의해 중간주파신호중에서 선택채널의 중간주파수가 선택되고, 이어서 제 2 콘덴서(46)와 제 2 인덕터(47)로 이루어지는 상측 인접채널의 중간주파수성분의 제 1 트랩회로에 의해 선택채널의 중간주파수에 있어서의 선택채널의 상측 인접채널의 중간주파수성분이 트랩됨과 동시에, 제 3 인덕터 (48)와 제 3 콘덴서(49)로 이루어지는 하측 인접채널의 중간주파수성분의 제 2 트랩회로에 의해 선택채널의 중간주파수에 있어서의 선택채널의 하측 인접채널의 중간주파수성분이 트랩된다. 계속해서 제 1 트랩회로를 통과한 중간주파신호는 제 4콘덴서(결합콘덴서)(50)를 통과하여 제 1 저항(51)에서 레벨조정되어 한쪽의 출력단(413)에 공급되고, 동시에 제 2 트랩회로를 통과한 중간주파신호는 제 5 콘덴서(결합콘덴서)(52)를 통과하여 제 2 저항(53)에서 레벨조정되어 다른쪽의 출력단 (414)에 공급된다. 그 후 한 쌍의 출력단(413, 414)에 얻어진 중간주파신호는 중간주파증폭회로(43)의 한 쌍의 입력단(431, 432)에 공급되고, 한 쌍의 입력트랜지스터 (56, 57)에 의해 증폭된다.
도 5는 도 4에 나타낸 중간주파입력회로(41)에 있어서의 주파수 특성의 일례를 나타내는 특성도이다.
도 5에 있어서 P는 선택채널의 중간주파수에 있어서의 픽처주파수, S는 선택채널의 중간주파수에 있어서의 사운드주파수, T1은 선택채널(N)의 하측 인접채널(N-1)의 중간주파수성분, T2는 선택채널(N)의 상측 인접채널(N + 1)의 중간주파수성분이다.
도 5에 나타내는 바와 같이 종래의 중간주파입력회로(41)는 선택채널의 중간주파수에 대하여 선택특성을 가짐과 동시에, 하측 인접채널 및 상측 인접채널의 중간주파수성분에 대하여 각각 트랩특성을 가지고 있다.
상기 종래의 중간주파입력회로(41)는 도 5에 나타내는 바와 같이 선택채널의 중간주파수에 대하여 선택특성을 가지며, 또 하측 인접채널 및 상측 인접채널의 중간주파수성분에 대하여 각각 트랩특성을 가지는 것이나, 선택채널의 중간주파수의 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 레벨차가 약 11.4 dB 정도이며, 또 선택채널의 중간주파수의 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 레벨차가 약 9.0 dB 정도이기 때문에 불필요한 주파수성분이 되는 하측 인접채널의 중간주파수성분이나 상측 인접채널의 중간주파수성분의 제거가 매우 불충분하며, 또한 선택채널의 중간주파수에 대한 이득도 역시 불충분하다.
본 발명은 이와 같은 기술적 배경을 감안하여 이루어지는 것으로, 그 목적은 선택채널의 중간주파수에 대하여 높은 이득이 얻어지고, 또한 상측 인접채널이나 하측 인접채널의 각 중간주파수성분에 대하여 양호한 트랩특성을 가지는 중간주파입력회로를 제공하는 데 있다.
도 1은 본 발명에 의한 중간주파입력회로의 일 실시형태를 나타내는 회로 구성도,
도 2는 도 1에 나타낸 중간주파입력회로에 있어서의 주파수 특성의 일례를 나타내는 특성도,
도 3은 도 1에 나타낸 중간주파입력회로에 있어서의 주파수 특성의 다른 일례를 나타내는 특성도,
도 4는 종래의 대표적인 중간주파입력회로의 구성의 일례를 나타내는 회로도,
도 5는 도 4에 나타낸 중간주파입력회로에 있어서의 주파수 특성의 일례를 나타내는 특성도이다.
※도면의 주요부분에 대한 부호의 설명
1 : 중간주파입력회로 11, 12, 31, 32: 입력단
13, 14, 21, 22: 출력단 15 : 전원단자
2 : 주파수 혼합회로 3 : 중간주파증폭회로
4 : 제 1 콘덴서 5 : 제 1 인덕터
6 : 제 2 콘덴서 7 : 제 2 인덕터
8 : 제 3 인덕터 9 : 제 3 콘덴서
10 : 제 4 콘덴서 11 : 제 1 저항
12 : 제 5 콘덴서 13 : 제 2 저항
14 : 제 3 저항 15 : 제 6 콘덴서
16, 17 : 출력트랜지스터 18, 19 : 입력트랜지스터
20 : 저항 21 : 콘덴서
상기 목적을 달성하기 위하여 본 발명에 의한 중간주파입력회로는 주파수 혼합회로의 출력단과 중간주파증폭회로의 입력단 사이에 접속되는 것으로서, 한 쌍의 입력단 및 한 쌍의 출력단과, 한 쌍의 입력단 사이에 접속된 선택채널의 중간주파수에 공진하는 병렬 공진회로와, 한 쌍의 입력단의 한쪽과 한 쌍의 출력단의 한쪽 사이에 접속된 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로 및 제 1저항의 직렬회로와, 한 쌍의 입력단의 다른쪽과 한 쌍의 출력단의 다른쪽 사이에 접속된 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로 및 제 2 저항의 직렬회로와, 한 쌍의 출력단 사이에 접속된 제 3 저항 및 콘덴서의 병렬회로로 이루어지는 구성을 구비한다.
상기 구성에 의하면 한 쌍의 출력단 사이에 제 3 저항 및 콘덴서의 병렬회로를 접속함으로써 지금까지의 이와 같은 종류의 중간주파입력회로의 특성과 비교하여 선택채널의 중간주파수에 대하여 고이득 특성을 얻을 수 있을 뿐만 아니라, 상측 인접채널의 중간주파수성분 및 하측 인접채널의 중간주파수성분에 대하여 각각 양호한 트랩특성을 얻을 수 있게 되어 중간주파입력회로의 특성을 전체적으로 양호하게 할 수 있다.
이하, 본 발명의 실시형태를 도면을 참조하여 설명한다.
도 1은 본 발명에 의한 중간주파입력회로의 일 실시형태를 나타내는 회로 구성도이다.
도 1에 나타내는 바와 같이 이 실시형태에 의한 중간주파입력회로(1)는 종래의 중간주파입력회로(41)와 마찬가지로 전단에 배치된 고출력 임피던스특성을 나타내는 주파수 혼합회로(2)와, 다음단에 배치된 저입력 임피던스특성을 나타내는 중간주파증폭회로(3) 사이에 접속된다.
중간주파입력회로(1)는 한 쌍의 입력단(11, 12)과, 한 쌍의 출력단(13, 14)과, 전원단자(15)와, 제 1 콘덴서(4)와, 중간탭부착의 제 1 인덕터(5)와, 제 2 콘덴서(6)와, 제 2 인덕터(7)와, 제 3 인덕터(8)와, 제 3 콘덴서(9)와, 제 4 콘덴서 (10)와, 제 1 저항(11)과, 제 5 콘덴서(12)와, 제 2 저항(13)과, 제 3 저항(14)과, 제 6 콘덴서(15)로 이루어진다. 또 주파수 혼합회로(2)는 한 쌍의 출력단(21, 22)과 베이스접지 접속된 한 쌍의 출력트랜지스터(16, 17)를 포함하고, 중간주파증폭회로(3)는 한 쌍의 입력단(31, 32)과 에미터접지 접속된 한 쌍의 입력트랜지스터 (18, 19)와, 저항(20)과, 콘덴서(21)를 포함하고 있다.
그리고 중간주파입력회로(1)에 있어서 한 쌍의 입력단(11, 12)사이에는 제 1 콘덴서(4)와 제 1 인덕터(5)가 병렬접속되고, 제 1 인덕터(5)의 중간탭이 전원단자 (15)에 접속된다. 한쪽의 입력단(11)과 한쪽의 출력단(13) 사이에는 제 2 콘덴서 (6)와 제 2 인덕터(7)의 병렬 접속회로(뒤에서 설명하는 제 1 트랩회로)와 제 4 콘덴서(10)와 제 1 저항(11)이 직렬 접속되고, 다른쪽의 입력단(12)과 다른쪽의 출력단(14) 사이에는 제 3 인덕터(8)와 제 3 콘덴서(9)의 병렬 접속회로(뒤에서 설명하는 제 2 트랩회로)와 제 5 콘덴서(12)와 제 2 저항(13)이 직렬 접속된다. 한 쌍의 출력단(13, 14)사이에는 제 3 저항(14)과 제 6 콘덴서(15)가 병렬접속된다.
또 주파수 혼합회로(2)에 있어서, 한쪽의 출력트랜지스터(16)는 콜렉터가 한쪽의 출력단(21)에 접속되고, 다른쪽의 출력트랜지스터(17)는 콜렉터가 다른쪽의 출력단(22)에 접속된다. 중간주파증폭회로(3)에 있어서 한 쌍의 입력단(31, 32) 사이에는 저항(20)과, 콘덴서(21)가 병렬 접속되고, 한쪽의 입력트랜지스터(18)는 베이스가 한쪽의 입력단(31)에 접속되고, 다른쪽의 입력트랜지스터(19)는 베이스가 다른쪽의 입력단(32)에 접속된다. 또한 중간주파입력회로(41)의 한 쌍의 입력단 (11, 12)은 주파수 혼합회로(2)의 한 쌍의 출력단(21, 22)에 접속되고, 중간주파입력회로 (1)의 한 쌍의 출력단(13, 14)은 중간주파증폭회로(3)의 한 쌍의 입력단(31, 32)에 접속된다.
이 경우, 중간주파입력회로(1)에 있어서 제 1 콘덴서(4)와 제 1 인덕터(5)는 선택채널의 중간주파수에 병렬 공진하도록 그들의 용량치 및 인덕턴스치가 선택된다. 제 2 콘덴서(6)와 제 2 인덕터(7)는 상측 인접채널의 중간주파수성분에 병렬 공진하도록 그들의 용량치 및 인덕턴스치가 선택되어 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로를 구성한다. 제 3 인덕터(8)와 제 3 콘덴서(9)는 하측 인접채널의 중간주파수성분에 병렬 공진하도록 그들의 용량치 및 인덕턴스치가 선택되어 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로를 구성한다. 또 제 3 저항(14)은 그 저항치를 조정함으로써, 상측 인접채널의 중간주파수성분 및 아래쪽 인접채널의 중간주파수성분의 각 트랩특성을 조정할 수 있는 것으로, 제 6 콘덴서(15)는 그 용량치를 조정함으로써 선택채널의 중간주파수 대역폭을 조정할 수 있는 것이다.
상기 구성을 가지는 중간주파입력회로(1)는 다음과 같이 동작한다.
주파수 혼합회로(2)의 한 쌍의 출력단(21, 22)으로부터 불필요한 주파수성분을 포함한 선택채널의 중간주파수의 신호(여기서도 이들을 중간주파신호라 함)가 출력되면 그 중간주파신호는 한 쌍의 입력단(11, 12)으로부터 중간주파입력회로(1)에 입력된다. 이 때 중간주파입력회로(1)는 선택채널의 중간주파수에 병렬 공진하는 제 1 콘덴서(4)와 제 1 인덕터(5)로 이루어지는 병렬 공진회로에 있어서, 중간주파신호중의 선택채널의 중간주파수가 주로 선택되고, 다음으로 제 2 콘덴서(6)와 제 2 인덕터(7)로 이루어져 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로에 있어서, 선택채널의 중간주파수에 있어서의 선택채널의 상측 인접채널의 중간주파수성분이 트랩됨과 동시에, 제 3 인덕터(8)와 제 3 콘덴서(9)로 이루어져 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로에 있어서, 선택채널의 중간주파수에 있어서의 선택채널의 하측 인접채널의 중간주파수성분이 트랩된다. 이어서 제 1 트랩회로에 의해 상측 인접채널의 중간주파수성분이 트랩된 중간주파신호는 결합콘덴서인 제 4 콘덴서(10)를 통과하여 제 1 저항(11)에 있어서 그 레벨이 조정되고, 동시에 제 2 트랩회로에 의해 하측 인접채널의 중간주파수성분이 트랩된 중간주파신호는 결합콘덴서인 제 5 콘덴서(12)를 통과하여 제 2 저항(13)에 있어서 그 레벨이 조정된다. 계속해서 중간주파신호는 제 3 저항(14)과 제 6 콘덴서(15)의 병렬회로에 있어서, 중간주파대역폭, 중간주파수 피크레벨, 중간주파수 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 레벨차, 중간주파수 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 레벨차가 각각 조정되어 한 쌍의 출력단(13, 14)에 공급된다. 그런 다음에 한 쌍의 출력단(13, 14)에 공급된 중간주파신호는 중간주파증폭회로(3)의 한 쌍의 입력단(31, 32)에 인가되고, 한 쌍의 입력트랜지스터(18, 19)에 의해 증폭된다.
여기서 제 3 저항(14)의 저항치와 제 6 콘덴서(15)의 용량치에 의해 중간주파신호의 각 부분이 조정되는 상태에 대하여 더욱 상세하게 설명한다.
먼저, 제 3 저항(14)의 저항치를 작게 하여 가면, 중간주파수 피크레벨이 순차 저하하나, 하측 인접채널의 중간주파수성분의 트랩레벨과 상측 인접채널의 중간주파수성분의 트랩레벨이 중간주파수 피크레벨의 저하보다도 크게 저하하여 중간주파수 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비) 및 중간주파수 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 커진다. 한편, 제 3 저항(14)의 저항치를 크게 하여 가면 중간주파수 피크레벨이 순차 증대하나, 하측 인접채널의 중간주파수성분의 트랩레벨과 상측 인접채널의 중간주파수성분의 트랩레벨이 중간주파수 피크레벨의 증대보다도 크게 증대하여 중간주파수 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비) 및 중간주파수 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 작아진다.
다음으로, 제 6 콘덴서(15)의 용량치를 크게 하여 가면 선택채널의 중간주파대역에 있어서의 고대역측 대역이 차례로 넓어지게 되고, 한편, 제 6 콘덴서(15)의 용량치를 작게 하여 가면 선택채널의 중간주파대역에 있어서의 고대역측 대역이 차례로 좁아지게 된다.
이 밖에 제 1 저항(11)의 저항치를 작게 하여 가면, 선택채널의 중간주파대역의 고대역측 레벨이 차례로 증대하여 제 1 저항(11)의 저항치를 크게 하여 가면 선택채널의 중간주파대역의 고대역측 레벨이 차례로 감소한다. 마찬가지로 제 2 저항(13)의 저항치를 작게 하여 가면 선택채널의 중간주파대역의 저대역측 레벨이 차례로 증대하여 제 2 저항(13)의 저항치를 크게 하여 가면 선택채널의 중간주파대역의 저대역측 레벨이 차례로 감소한다.
도 2는 도 1에 나타낸 중간주파입력회로(1)에 있어서의 주파수 특성의 일례를 나타내는 특성도이며, 도 3은 도 1에 나타낸 중간주파입력회로(1)에 있어서의 주파수 특성의 다른 일례를 나타내는 특성도로서, 도 2와 도 3의 특성의 차이는 제 3 저항(14)의 저항치를 다르게 한 것이다.
도 2 및 도 3에 있어서, P는 선택채널의 중간주파수에 있어서의 픽처주파수, S는 선택채널의 중간주파수에 있어서의 사운드주파수, T1은 선택채널(N)의 하측 인접채널(N-1)의 중간주파수성분, T2는 선택채널(N)의 상측 인접채널(N + 1)의 중간주파수성분이다.
도 2에 나타내는 바와 같이 중간주파입력회로(1)에 있어서, 제 3 저항(14)의 저항치를 높은 값으로 선택한 경우(이하, 이를 제 1 실시형태라 함)는 중간주파수피크레벨이 커져 있는 데 대하여, 중간주파수 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 19.0 dB 이고, 중간주파수 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 15.5 dB 이다. 그리고 제 1 실시형태에 의한 중간주파입력회로(1)의 이들의 억압비(19.0 dB, 15.5 dB)와도 5에 나타낸 종래기술의 중간주파입력회로(41)에 있어서의 대응하는 억압비(11.4 dB, 9.0 dB)를 비교하면 제 1 실시형태에 의한 중간주파입력회로(1)의 억압비의 쪽이 매우 커서 억압비가 큰 중간주파입력회로(1)를 얻을 수 있는 것이다.
한편 도 3에 나타내는 바와 같이 중간주파입력회로(1)에 있어서, 제 3 저항 (14)의 저항치를 낮은 값으로 선택한 경우(이하, 이를 제 2 실시형태라 함)는, 중간주파수 피크레벨이 제 1 실시형태의 중간주파입력회로(1)와 비교하면 약간 작아져 있으나, 중간주파수 피크레벨과 하측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 21.5 dB 이며, 중간주파수 피크레벨과 상측 인접채널의 중간주파수성분의 트랩레벨과의 차(억압비)가 16.0 dB 이다. 그리고 제 2 실시형태에 의한 중간주파입력회로(1)의 이들의 억압비(21.5 dB, 16.0 dB)와 도 5에 나타낸 종래기술의 중간주파입력회로(41)에 있어서의 대응하는 억압비(11.4 dB, 9.0 dB)를 비교하면, 제 2 실시형태에 의한 중간주파입력회로(1)의 억압비쪽이 더욱 커서 억압비가 큰 중간주파입력회로(1)를 얻을 수 있는 것이며, 또한 제 1 실시형태에 의한 중간주파입력회로(1)와 비교하더라도 억압비가 더욱 큰 중간주파입력회로(1)를 얻을 수 있는 것이다.
이상과 같이 본 발명에 의하면 한 쌍의 출력단 사이에 제 3 저항 및 콘덴서(제 6 콘덴서)의 병렬회로를 접속함으로써 지금까지의 이와 같은 종류의 중간주파입력회로의 특성과 비교하여 선택채널의 중간주파수에 대하여 고이득 특성을 얻을 수 있을 뿐만 아니라, 상측 인접채널의 중간주파수성분 및 하측 인접채널의 중간주파수성분에 대하여 각각 양호한 트랩특성을 얻을 수 있게 되어 중간주파입력회로의 특성을 전체적으로 양호하게 할 수 있다는 효과가 있다.

Claims (1)

  1. 주파수 혼합회로의 출력단과 중간주파증폭회로의 입력단 사이에 접속되는 중간주파입력회로로서, 한 쌍의 입력단 및 한 쌍의 출력단과, 상기 한 쌍의 입력단 사이에 접속된 선택채널의 중간주파수에 공진하는 병렬 공진회로와, 상기 한 쌍의 입력단의 한쪽과 상기 한 쌍의 출력단의 한쪽과의 사이에 접속된 상측 인접채널의 중간주파수성분을 트랩하는 제 1 트랩회로 및 제 1 저항의 직렬회로와, 상기 한 쌍의 입력단의 다른쪽과 상기 한 쌍의 출력단의 다른쪽과의 사이에 접속된 하측 인접채널의 중간주파수성분을 트랩하는 제 2 트랩회로 및 제 2 저항의 직렬회로와, 상기 한 쌍의 출력단 사이에 접속된 제 3 저항 및 콘덴서의 병렬회로로 이루어지는 것을 특징으로 하는 중간주파입력회로.
KR10-2001-0001557A 2000-01-12 2001-01-11 중간주파입력회로 KR100366823B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000003723A JP3648113B2 (ja) 2000-01-12 2000-01-12 中間周波入力回路
JP2000-003723 2000-01-12

Publications (2)

Publication Number Publication Date
KR20010070506A KR20010070506A (ko) 2001-07-25
KR100366823B1 true KR100366823B1 (ko) 2003-01-09

Family

ID=18532620

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0001557A KR100366823B1 (ko) 2000-01-12 2001-01-11 중간주파입력회로

Country Status (6)

Country Link
US (1) US6647253B2 (ko)
EP (1) EP1117253B1 (ko)
JP (1) JP3648113B2 (ko)
KR (1) KR100366823B1 (ko)
CN (1) CN1147137C (ko)
DE (1) DE60029418T2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210066217A (ko) 2019-11-28 2021-06-07 롯데케미칼 주식회사 대전방지성이 우수한 폴리에틸렌 중합용 촉매 및 이의 제조방법

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3716912B2 (ja) 2001-04-09 2005-11-16 アルプス電気株式会社 テレビジョンチューナの中間周波回路
WO2004042920A2 (en) * 2002-11-08 2004-05-21 Koninklijke Philips Electronics N.V. A flat intermediate if filter for tuners
US7305221B2 (en) 2004-02-26 2007-12-04 Alps Electric Co., Ltd. Intermediate frequency circuit of television tuner
USH2265H1 (en) * 2006-08-09 2011-12-06 The United States Of America As Represented By The Secretary Of The Navy Transducer for measuring dynamic translation by differential variable reluctance

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR870014029U (ko) * 1986-02-28 1987-09-11 삼성전자부품주식회사 유선텔레비젼 튜너의 중간주파수 회로
JPH05304489A (ja) * 1992-04-27 1993-11-16 Funai Electric Co Ltd 中間周波検出回路
KR940011394U (ko) * 1992-10-02 1994-05-27 대우전자 주식회사 동기검파 전위를 이용한 라디오주파수 자동이득 제어전압 안정화회로
KR940018544U (ko) * 1992-12-09 1994-07-30 삼성전기주식회사 자동이득 조절 기능을 구비한 전치 증폭회로
JPH0955677A (ja) * 1995-08-16 1997-02-25 Toshiba Corp 電子同調チューナ回路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08163454A (ja) 1994-12-12 1996-06-21 Sony Corp 隣接チャンネル信号減衰装置
JP3273535B2 (ja) * 1995-12-08 2002-04-08 アルプス電気株式会社 Tvチューナの複同調回路
JP3283425B2 (ja) * 1996-08-07 2002-05-20 アルプス電気株式会社 チューナのトラップ回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR870014029U (ko) * 1986-02-28 1987-09-11 삼성전자부품주식회사 유선텔레비젼 튜너의 중간주파수 회로
JPH05304489A (ja) * 1992-04-27 1993-11-16 Funai Electric Co Ltd 中間周波検出回路
KR940011394U (ko) * 1992-10-02 1994-05-27 대우전자 주식회사 동기검파 전위를 이용한 라디오주파수 자동이득 제어전압 안정화회로
KR940018544U (ko) * 1992-12-09 1994-07-30 삼성전기주식회사 자동이득 조절 기능을 구비한 전치 증폭회로
JPH0955677A (ja) * 1995-08-16 1997-02-25 Toshiba Corp 電子同調チューナ回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210066217A (ko) 2019-11-28 2021-06-07 롯데케미칼 주식회사 대전방지성이 우수한 폴리에틸렌 중합용 촉매 및 이의 제조방법

Also Published As

Publication number Publication date
US20010007481A1 (en) 2001-07-12
DE60029418D1 (de) 2006-08-31
JP3648113B2 (ja) 2005-05-18
CN1147137C (zh) 2004-04-21
US6647253B2 (en) 2003-11-11
DE60029418T2 (de) 2007-02-08
EP1117253A1 (en) 2001-07-18
CN1304251A (zh) 2001-07-18
KR20010070506A (ko) 2001-07-25
JP2001196961A (ja) 2001-07-19
EP1117253B1 (en) 2006-07-19

Similar Documents

Publication Publication Date Title
KR100366823B1 (ko) 중간주파입력회로
EP1667441A1 (en) Intermediate frequency circuit for television tuner
KR100424691B1 (ko) Vhf대 및 uhf대 텔레비젼신호 수신튜너
KR950000080B1 (ko) 적응 대역폭 증폭기, if 증폭기/검파기 및 그 신호 대 잡음비의 최적화 방법
JP3896962B2 (ja) チューナ回路
US7852177B2 (en) Double-tuning circuit of television tuner
JP2004072451A (ja) 電子チューナ
JP2008035205A (ja) テレビジョンチューナ
JP4545811B2 (ja) テレビジョンチューナ
US20060046679A1 (en) Flat intermediate if filter for tuners
MXPA01000409A (en) High gain intermediate frequency input circuit with satisfactory trap characteristics
JP2002325047A (ja) レベル調整回路
JP3101832U (ja) 中間周波回路
US7440736B2 (en) Intermediate frequency circuit for television tuner with improved intermediate frequency characteristic
JPH01218202A (ja) 高周波増幅回路
KR950001643Y1 (ko) 위성방송 튜너의 TI(Terrestrial Interference)필터회로
JP2002271225A (ja) 中間周波結合回路
KR200218578Y1 (ko) 텔레비젼튜너의 불요파제거회로
JPH05235656A (ja) 高周波回路用半導体装置
JPH02222291A (ja) Agc装置
JPH04192977A (ja) テレビジョンチューナの受信回路
JP2003244567A (ja) テレビジョンチューナ
JPH05259770A (ja) ラジオ受信機
JPS5945274B2 (ja) 映像中間周波増巾回路
JP2000209067A (ja) チュ―ナ回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091016

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee