KR100336301B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR100336301B1
KR100336301B1 KR1019990018198A KR19990018198A KR100336301B1 KR 100336301 B1 KR100336301 B1 KR 100336301B1 KR 1019990018198 A KR1019990018198 A KR 1019990018198A KR 19990018198 A KR19990018198 A KR 19990018198A KR 100336301 B1 KR100336301 B1 KR 100336301B1
Authority
KR
South Korea
Prior art keywords
data
display
memory
information
circuit
Prior art date
Application number
KR1019990018198A
Other languages
English (en)
Other versions
KR19990088427A (ko
Inventor
무라까미히로시
Original Assignee
아끼구사 나오유끼
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쯔 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Publication of KR19990088427A publication Critical patent/KR19990088427A/ko
Application granted granted Critical
Publication of KR100336301B1 publication Critical patent/KR100336301B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 표시 장치와 제어 회로 간의 신호선의 접속 개수나 표시 장치 및 제어 회로의 부품수의 증가를 초래하는 일이 없이, 복잡한 정보를 판독할 수 있는 고기능의 표시 장치를 제공하는 것을 과제로 한다.
액정 표시 장치 LCD(100)는 화상을 표시하는 표시부(2)와, 상기 표시부(2)에 화상을 표시하게 하는 동작을 행하는 동작 회로(CIR1)를 포함하는 동작 회로(CIR1, CIR2,ㆍㆍㆍ, CIR2m-1, CIR2m)와, 메모리(MEM1, MEM2,ㆍㆍㆍ, MEM2m-1, MEM2m)와, LCD(100) 외부의 제어 회로(150)를 접속하는 인터페이스(5)를 갖고, 동작 회로(CIR1)에 접속되는 메모리(MEM1)는 인터페이스(5)와 데이터 버스를 통해서 제어 회로(150)로부터 주어지는 정보를 기억하고, 동작 회로(CIR1)는 메모리(MEM1)에 기억된 정보에 의거해서 동작한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 특히 액정에 의해 복잡한 문자나 그림 등의 화상 정보를 판독 기입할 수 있는 표시 장치에 관한 것이다.
근래 고도의 정보화 사회로의 진전에 따라, 보다 소형이고 또한 복잡한 정보를 표시하거나 판독할 수 있는 표시 장치가 요구되고 있다.
도 1은 종래의 표시 장치의 예로서 액정 표시 장치(LCD=Liquid Crysta1 Display)(200)의 전체 구성도를 나타낸다. LCD(200)는 드라이버, 검사 회로, 태블릿의 검출 회로 등으로 구성되는 2m개의 동작 회로(CIR1, CIR2, ㆍㆍㆍ, CIR2m)를 갖는다. LCD(200)는 또한 액정 표시가 행하여지는 표시부(2)를 갖는다.
LCD(200)의 외부에는 LCD(200)의 동작 제어 수단인 제어 회로(150)가 배치되어 있다. LCD(200)는 제어 회로(150)와 복수의 신호선을 통해서 접속되어 있고, 상기 신호선을 통해서 제어 회로(150)와 정보를 주고 받는다. 액정 표시시에는 제어 회로(150)로부터 주어진 정보에 근거하여 동작 회로 중의 드라이브가 구동하고, 정보에 대응하는 부분의 액정을 동작시킨다. 또 예를 들면 표시부(2)에 대하여 펜 입력이 된 경우는 펜 입력된 장소에 대응하는 정보가 동작 회로 중의 좌표 검출 회로(81)부터 제어 회로(150)에 주어진다.
종래의 LCD(200)에서는, 제어 회로(150)와 LCD(200)를 접속하는 신호선의 수는 각 동작 회로의 비트수의 합계분만큼 필요했다. 예를 들면 2m개의 동작 회로(CIR1, CIR2, ㆍㆍㆍ, CIR2m)가 각각n 비트의 것으로 하면, 제어 회로(150)와 LCD(200)를 접속하는 신호선의 수(L0)는 L0=n ×2m개 필요했다.
종래의 LCD(200)는 각 동작 회로의 비트수를 합계한 개수의 신호선을 제어 회로(150)의 접속을 위해 설치한 구성이다. 따라서 복잡한 정보를 판독 기입할 수 있는 구성의 LCD(200)로 하면, LCD(200)가 갖는 동작 회로의 수나 각 동작 회로가 요하는 비트수가 증가하기 때문에, 이에 따라 신호선 및 신호선의 접속 단자수가 매우 많아지고, 신호선의 접속에 관한 비용이 증가하는 문제가 있었다. 또 접속 단자수의 증가에 따라, LCD(200)나 제어 회로(150)의 부품 개수가 증가하고, LCD(200)나 제어 회로(150) 자체의 제조 비용이 증가하고 또한 LCD(200) 및 제어 회로(150)가 대형화되는 문제도 있었다.
그래서 종래는 상기 문제를 회피하기 위해, LCD(200)의 내부에는 비교적 단순한 구성의 동작 회로만을 설치함으로써, LCD(200)의 소형화를 우선하여, 복잡한 정보의 판독 기입 기능의 장비를 포기하는 경향이 있었다.
그래서 본 발명의 과제는 표시 장치와 제어 회로간의 신호선의 접속 개수나 표시 장치 및 제어 회로의 부품수의 증가를 초래하는 일이 없이, 복잡한 정보를 판독 기입할 수 있는 고기능의 표시 장치를 제공하는 것이다.
도 1은 종래예의 LCD(200)의 구성도.
도 2는 3단자 소자 방식의 AM-LCD(Active Matrix LCD)(100)의 구성예를 나타내는 도면.
도 3은 본 발명의 원리를 설명하기 위한 도면.
도 4는 본 발명의 제 1 실시예인 LCD(100a)의 구성도.
도 5는 메모리 MEM1의 구성예를 나타내는 도면.
도 6은 제 2 실시예인 LCD(100b)의 구성도.
도 7은 어드레스 카운터(46)의 구성도.
도 8은 제 3 실시예인 LCD(100c)의 구성도.
도 9는 제 4 실시예인 LCD(100d)의 구성도.
도 10은 제 5 실시예인 LCD(100e)의 구성도.
도 11은 플립플롭을 사용하는 메모리(11)의 구성도.
도 12는 샘플홀드 회로(16) 및 버퍼(17)를 사용하는 메모리(12)의 구성도.
도 13은 플로팅 게이트 소자를 사용하는 메모리(13)의 구성도.
도 14는 와이어 게이트를 사용하는 메모리(14)의 구성도.
(부호의 설명)
2 표시부
4 동작 회로부
5 인터페이스
6 어드레스 디코더
7 기억 회로
10 대향 전극 기판
20 소자 어레이 기판
21 TFT
22 화소 전극
30 액정
40 게이트 드라이버
42 시프트 레지스터
50 데이터 드라이버
52 시프트 레지스터
53a, 53b,ㆍㆍㆍ, 53x 스위치
100, 100a, 100b, 100c, 100d, 100e, 200 LCD
150 제어 회로
상기 과제를 해결하기 위해 본 발명에서는, 다음에 설명하는 각 수단을 강구한 것을 특징으로 하는 것이다.
본 발명의 청구항 1 기재의 발명에서는, 화상을 표시하는 표시부와, 상기 화상의 데이터를 외부로부터 상기 표시부로 공급하는 표시 데이터선과, 상기 표시부에 화상을 표시하게 하는 동작을 행하는 제 1 동작 회로를 갖는 동작 회로부와, 상기 표시 데이터선으로 부터 공급되는 상기 화상의 데이터의 상기 표시부로의 표시를 제어하는 정보를 기억하는 제 1 메모리와, 상기 제 1 메모리와 외부의 제어 수단을 접속하는 인터페이스를 갖고, 상기 제 1 메모리는 상기 인터페이스를 통하여 상기 제어 수단으로부터 주어지는 정보를 기억하고, 상기 제 1 동작 회로는 상기 제 1 메모리에 기억된 상기 정보에 근거하여 상기 표시 데이터선으로부터 공급되는 상기 화상의 데이터를 상기 표시부에 표시하도록 동작하는 것을 특징으로 하는 것이다.
또 본 발명의 청구항 2 기재의 발명에서는, 청구항 1에 기재된 표시 장치에있어서, 어드레스 버스와 데이터 버스를 더 갖고, 상기 제어 수단으로부터 상기 어드레스 버스를 통하여 주어지는 어드레스 신호에 의해 특정되는 상기 제 1 메모리가 상기 데이터 버스를 통하여 얻어지는 상기 정보를 기억하고, 상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고, 상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작하는 것을 특징으로 하는 것이다.
또 본 발명의 청구항 3 기재의 발명에서는, 청구항 1에 기재된 표시 장치에 있어서, 상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고, 상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 시프트 레지스터를 갖고, 상기 시프트 레지스터가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 화상 표시시의 주사 방향의 제어를 행하는 것을 특징으로 하는 것이다.또 본 발명의 청구항 4 기재의 발명에서는, 청구항 1에 기재된 표시 장치에 있어서, 상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고, 상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 디코더를 갖고, 상기 디코더가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 화상 표시시의 주사 방향 및 주사 순서의 제어를 행하는 것을 특징으로 하는 것이다.또 본 발명의 청구항 5 기재의 발명에서는, 청구항 4에 기재된 표시 장치에 있어서, 상기 디코더를 갖는 상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 어드레스 카운터를 더 갖고, 상기 어드레스 카운터가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 상기 디코더의 어드레스를 제어하고, 어드레스 제어되는 상기 디코더가 동작함으로써, 화상 표시시의 주사 방향 및 주사 순서의 제어를 행하는 것을 특징으로 하는 것이다.또 본 발명의 청구항 6 기재의 발명에서는, 청구항 2에 기재된 표시 장치에 있어서, 상기 제 1 메모리는 소정의 패턴 데이터를 기억하고, 상기 소정의 패턴 데이터가 입력되는 상기 데이터 드라이버의 동작에 의해, 상기 표시부에 소정의 패턴 화상을 표시하는 것을 특징으로 하는 것이다.또 본 발명의 청구항 7 기재의 발명에서는, 청구항 6에 기재된 표시 장치에 있어서, 상기 제 1 동작 회로는 데이터 합성 회로를 더 갖고, 상기 데이터 합성 회로는 상기 제 1 메모리가 기억하는 상기 소정의 패턴 데이터와 외부로부터 주어지는 표시 데이터를 합성하여 합성 패턴 데이터를 생성하고, 상기 합성 패턴 데이터가 입력되는 상기 데이터 드라이버의 동작에 의해, 상기 표시부에 소정의 합성 패턴 화상을 표시하는 것을 특징으로 하는 것이다.또 본 발명의 청구항 8 기재의 발명에서는, 청구항 1~ 7 중의 어느 한 항에 기재된 표시 장치에 있어서, 상기 동작 회로부는 표시부에 관한 정보를 기억하는 제 2 메모리와, 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작하여, 상기 표시부로부터 표시부에 관한 정보를 취득하는 제 2 동작 회로를 더 갖고, 상기 제 2 메모리는 상기 제 2 동작 회로로부터 상기 표시부에 관한 정보를 수취하고, 상기 표시부에 관한 정보를 상기 제어 수단이 판독 가능한 상태로 기억하여 두는 것을 특징으로 하는 것이다.
또 본 발명의 청구항 9 기재의 발명에서는, 청구항 8에 기재된 표시 장치에 있어서, 상기 제 2 동작 회로는 상기 표시부의 결함에 대하여 검사하여, 표시부의 결함 정보를 취득하는 결함 검사 회로인 것을 특징으로 하는 것이다.또 본 발명의 청구항 10 기재의 발명에서는, 청구항 8에 기재된 표시 장치에 있어서, 상기 제 2 동작 회로는 외부로부터 상기 표시부에 직접 정보가 주어졌을 때에, 상기 표시부 상에서의 상기 정보가 주어지는 위치의 좌표 정보를 검출하는 좌표 검출 회로인 것을 특징으로 하는 것이다.본 발명의 청구항 11 기재의 발명에서는, 청구항 2 내지 7중 어느 한 항에 기재된 표시 장치에 있어서, 상기 표시부는 스위칭 소자로서 복수의 폴리실리콘 박막 트랜지스터를 갖고, 상기 게이트 드라이버와 상기 데이터 드라이버에 의해 특정되는 상기 폴리실리콘 박막 트랜지스터를 통하여 상기 표시부에 표시 데이터를 줌으로써 화상 표시를 행하는 것을 특징으로 하는 것이다.상기의 각 수단은 이하와 같이 작용한다.
청구항 1 및 2 기재의 발명에 의하면, 제 1 동작 회로가 제 1 메모리에 기억되는 정보에 근거하여 동작한다. 또 표시 장치의 외부에 있는 제어 수단은 인터페이스를 통해서 제 1 메모리가 접속된다. 따라서 표시 장치가 다수의 동작 회로를 갖고 있어도, 제어 수단과 표시 장치를 접속하는 신호선은 제 1 메모리를 제어할 수 있는 개수만 있으면 충분하고, 신호선 및 접속을 위한 부품수를 저감시킨 표시 장치를 제공할 수 있다. 접속을 위한 부품수를 저감함으로써, 표시 장치 및 제어 수단의 사이즈를 소형화할 수 있다. 또 예를 들면 제어 수단에 컴퓨터를 사용함으로써, 컴퓨터에 저장된 소프트웨어로 표시 장치를 제어하는 것이 가능하다.
또 청구항 3 기재의 발명에 의하면, 드라이버에 시프트 레지스터를 사용하므로, 주사 방향의 제어가 가능한 표시 장치를 제공할 수 있다.
또 청구항 4 및 5 기재의 발명에 의하면, 드라이버에 디코더를 사용하므로, 주사 방향 및 주사 순서의 제어가 가능한 표시 장치를 제공할 수 있다.
또 청구항 6 및 7 기재의 발명에 의하면, 표시부에 소정의 패턴 표시가 되는 표시 장치를 제공할 수 있다.
또 청구항 8 기재의 발명에 의하면, 제 2 동작 회로가 표시부로부터 표시부에 관한 정보를 취득하고, 상기 정보를 제 2 메모리에 기억시켜 두는 표시 장치를 제공할 수 있다. 제어 수단은 제 2 메모리에 인터페이스를 통해서 액세스하는 것이 가능하므로, 제어 수단이 표시부에 관한 정보를 취득하고, 처리하는 것도 가능하다.
또 청구항 9 기재의 발명에 의하면, 결함 검사 회로가 표시부의 결함에 대하여 검사하고, 제 2 메모리가 상기 검사 결과를 기억하는 구성의 표시 장치를 제공할 수 있다. 제어 수단은 인터페이스를 통해서 메모리에 액세스하는 것이 가능하므로, 제어 수단이 검사 결과에 의거한 처리를 할 수 있다.
또 청구항 10 기재의 발명에 의하면, 외부로부터 직접 표시부상에 정보가 주어진 경우, 좌표 검출 회로가 정보가 주어진 위치의 좌표 정보를 검출하고, 제 2 메모리가 상기 좌표 정보를 기억하는 구성의 표시 장치를 제공할 수 있다. 제어 수단은 인터페이스를 통해서 메모리에 액세스하는 것이 가능하므로, 제어 수단이 좌표 정보에 의거한 처리를 할 수 있다.
청구항 11 기재의 발명에 의하면, 표시부에 주어지는 표시 데이터의 스위칭 소자로 하고, 폴리실리콘 박막 트랜지스터(p-Si TFT)를 더 갖는 표시 장치를 제공할 수 있다. 폴리실리콘 박막 트랜지스터는 표시부와 동작 회로부를 일체화하여 구성하는 데에도 적합하다. 따라서 폴리실리콘 박막 트랜지스터를 사용함으로써, 표시 장치의 새로운 소형화가 가능하다.
(실시예)
이하, 본 발명의 실시예를 도 2~ 도 14를 사용하여 설명한다. 도 2는 액정을 사용한 표시 장치인 3단자 소자 방식의 AM-LCD(Active Matrix Liquid Crystal Display)(100)( 이하, LCD(100)로 함)의 구성을 나타내는 도면이다.
LCD(100)는 크게는 표시부(2)와 동작 회로부(4)로 구성된다. 표시부(2)는 대향 전극 기판(10), 소자 어레이 기판(20), 액정(30)등을 갖고, 동작 회로부(4)는 제어 회로(150)로서 게이트 드라이버(40), 데이터 드라이버(50) 등을 갖는다.
소자 어레이 기판(20) 상에는 매트릭스상으로 복수의 게이트선 및 데이터선이 배열되어 있고, 소자 어레이 기판(20)외부에서, 게이트선은 게이트드라이버(40)에 접속되고, 데이터선은 데이터 드라이버(50)에 접속되어 있다.
게이트선과 데이터선의 각 교점에는 3단자 소자로 하여 TFT(Thin Film Transistor=박막 트랜지스터)(21)이 배치되어 있다. 이 TFT(21)는 LCD(100)의 표시 단위인 픽셀마다의 스위칭 소자로 하여 설치되어 있다. TFT(21)의 게이트 전극은 게이트선에 접속되고, 드레인 전극은 데이터선에 접속되고, 소스 전극은 픽셀 전극(22)에 접속된다.
LCD(100)에 대해서는 표시 프레임마다 전압의 극성을 반전시킨 교류 전압에 의한 구동이 행하여진다. 그 이유는 장시간에 걸쳐 직류 전압이 액정(30)에 주어지면, 액정의 재료 특성이 변화하고, 저항률이 감소 하는 등의 액정 특성의 열화에 연결되기 때문이다.
LCD(100)의 구동시에는 먼저 게이트 드라이버(40)로부터 게이트선에 어드레스 신호가 주어지고, 상기 어드레스 신호가 대응하는 TFT의 게이트에 입력됨으로써 TFT(21)의 온/오프 제어가 행하여진다. 한편 데이터선에는 데이터 드라이버(50)로부터 표시 데이터 신호가 주어진다. 이 표시 데이터 신호의 극성은 표시 프레임 주사 기간마다 반전한다. 표시 데이터 신호는 온상태의 TFT(21)를 통과하면, 각 픽셀 전극(22)에 입력된다. 그래서 표시 데이터 신호가 입력된 픽셀 전극(22)의 전압과, 대향 전극 기판(10)의 전압간의 전압차에 따라 각 픽셀 전극(22) 상의 액정이 동작하여 액정 표시가 이루어진다.
TFT(21)로서 a-Si(amorphous Silicone)TFT, p-Si(polySilicone)TFT, CdSe 반도체, Te 반도체등이 사용된다. a-Si TFT는 예를 들면 유리 기판상에 증착, 스퍼터로 형성한 비정질 실리콘의 박막을 에칭함으로써 형성된다. 또 p-Si TFT는 예를 들면 감압 CVD법으로 SiH4나 Si6H6등을 석영 기판상에 분해ㆍ증착하여 형성된다. 이 p-Si TFT를 사용하면, 게이트 드라이버(40)나 데이터 드라이버(50) 등의 동작 회로부를 표시부(2)와 함께 동일 기판상에 집적 일체화할 수 있으므로, 각종 동작 회로와 표시부(2) 간의 리드 접속이 간략화되고, LCD(100) 자체를 보다 소형화할 수 있다.
또한 LCD(100)에서의 게이트선, 데이터선, TFT(21), 픽셀 전극(22)의 수는 도 2에 나타낸 수에 한정되지 않는다.
도 3은 본 발명의 원리를 설명하기 위한 도면이다. 본 발명은 예를 들면 상술한 LCD(100)에 적용된다. 이하, 본 발명의 원리를 도 3을 사용하여 설명한다.
도 3에 나타내는 바와 같이, LCD(100)는 표시부(2) 외에, 동작 회로부(4)에 2m개의 메모리(MEM1, MEM2,ㆍㆍㆍ, MEM2m-1, MEM2m)와, 2m개의 동작 회로(CIR1, CIR2,ㆍㆍㆍ, CIR2m-1, CIR2m)와, 인터페이스(5)를 갖는다. 또 LCD(100)내에는 m개의 어드레스 버스와 n 개의 데이터 버스가 배치되어 있다. 각 어드레스 버스 및 데이터 버스는 메모리(MEM1, MEM2,ㆍㆍㆍ, MEM2m-1, MEM2m) 및 인터페이스(5)에 접속된다.
또 메모리(MEM1, MEM2,ㆍㆍㆍ, MEM2m-1, MEM2m)에는 각각 동작 회로(CIRl, CIR2,ㆍㆍㆍ, CIR2m-1, CIR2m)가 접속된다. 각 메모리(MEM1, MEM2,ㆍㆍㆍ, MEM2m-1, MEM2m)에는 미리 고유의 어드레스치가 할당되어 있고, 어드레스 신호가 지시하는 어드레스치에 대응하는 메모리가 데이터 버스와 정보를 주고 받는다.
동작 회로(CIR1, CIR2, ㆍㆍㆍ CIR2m-1, CIR2m)는 접속하는 메모리가 기억한 정보의 내용에 따라 동작하거나, 또는 접속하는 메모리에 정보를 기입하는 등의 기능을 갖는다. 동작 회로(CIRl, CIR2,ㆍㆍㆍ, CIR2m-1, CIR2m)는 구체적으로는 표시부(2)에 대한 드라이버나 LCD(100)의 이상의 검출 회로, LCD(100)에 대한 펜 입력시의 좌표 정보의 검출 회로 등이다.
LCD(100)의 외부에는 LCD(100)의 동작 제어 수단인 제어 회로(150)가 배치되고, LCD(100)내의 인터페이스(5)와, m 개의 어드레스 선 및 n 개의 데이터선을 통해서 접속상태에 있다.
상기 구성의 LCD(100)에서는, LCD(100)와 제어 회로(150)를 접속하는 신호선의 수(L1)는 L1=m+n 개이다. 한편 도 1을 사용하여 설명한 종래예의 LCD(200)에서는, 제어 회로(150)에 접속하기 위한 신호선의 수(L0)는 L0 =n ×2m개이었다. 가령 여기서 m=4, n=8이고, LCD(100, 200)가 모두 8비트의 동작 회로를 24=16개 갖는 구성으로 하면, 종래예의 LCD(200)와 제어 회로(150)를 접속하는 신호선수(L0)는 8×16=128개인 것에 대하여, 본 발명이 적용된 LCD(100)와 제어 회로(150)를 접속하는 신호선수(L1)는 4+8=12개이다.
따라서 본 발명의 LCD(100)는 종래예의 LCD(200)와 비교하여, 제어회로(150)와 접속하기 위한 신호선수가 적은 구성이다. 신호선수가 적기 때문에, LCD(100) 및 제어 회로(150)의 접속 단자수가 적어도 되고, 결과로서 LCD(100) 및 제어 회로(150)의 사이즈와 제조 비용의 저감이 실현된다. 이 신호선수를 감소시키는 효과는 n이나 m이 클수록 현저한 것은 상술의 식L1= m+n과 L0=n ×2m의 비교로부터 분명하다.
또 LCD(100)의 동작 회로(CIR1, CIR2,ㆍㆍㆍ, CIR2m-1, CIR2m)의 동작 제어는 어드레스 버스와 데이터 버스를 사용하여 하므로, 퍼스널 컴퓨터 등과 정합성이 높다. 따라서 예를 들면 퍼스널 컴퓨터의 확장 포트에 LCD(100)를 접속하고, 상기 퍼스널 컴퓨터에 인스톨된 소프트웨어로 LCD(100)의 동작 제어를 하는 것도 가능하다.
여기서 메모리 및 동작 회로수의 개수나 비트수 n은 상기예로 나타나낸 수에 한정되지 않는다. 또 LCD(100)내의 메모리와 동작 회로의 수는 동일수가 아니어도 좋다.
이하 본 발명이 적용된 LCD(100)의 구체예를 설명한다.
도 4는 본 발명의 제1 실시예인 LCD(100a)의 구성도이다.
도 4에 나타내는 바와 같이, LCD(100a)는 표시부(2) 외에, 게이트 드라이버(40)로서 시프트 레지스터(42)를 갖고, 데이터 드라이버(50)로서, 시프트 레지스터(52) 및 스위치(53a, 53b,ㆍㆍㆍ, 53x) 등을 갖는다. 또 LCD(100a)는 1 비트의 메모리(MEM1, MEM2)를 갖는다.
표시부(2)에는 Y 개의 게이트선과 X 개의 데이터선이 배치되어 있다. 게이트선은 시프트 레지스터(42)에 접속되고, 데이터선은 스위치(53a, 53b,ㆍㆍㆍ, 53x)를 통해서 표시 데이터가 송신되는 표시 데이터선에 접속되어 있다. 이 스위치(53a, 53b,ㆍㆍㆍ, 53x)는 예를 들면 표본 추출 회로(7)로 구성된다. 또 스위치(53a, 53b,ㆍㆍㆍ, 53x)에는 스위치(53a, 53b,ㆍㆍㆍ, 53x)의 온/오프를 제어하는 시프트 레지스터(52)가 접속되어 있다.
시프트 레지스터(52, 42)의 시프트 방향 제어 입력부(D1R1, D1R2)에는 1비트의 메모리(MEM1, MEM2)의 출력 단자(Q1, Q2)가 접속되어 있다. 또 메모리(MEM1, MEM2)의 어드레스 입력부(A1, A2)에는 1 비트(1개)의 어드레스 버스가 접속되고, 데이터 입력부(D1, D2)에는 1 비트(1개)의 데이터 버스가 접속되어 있다.
시프트 레지스터(42, 52)의 동작 제어는 각각 외부의 타이밍 발생부(도시하지 않음)로부터의 타이밍 클록에 의해 행하여진다.
도 5는 메모리 MEM1의 구성예를 나타내는 도면이다.
메모리 MEM1은 어드레스 디코더(6)와 기억 회로(7)를 갖는다. 어드레스 디코더(6)는 메모리 MEM1에 대하여 미리 할당된 고유의 어드레스치가 어드레스 입력부(A1)를 통하여 입력됐을 때에, 하이 레벨의 신호를 디코드 결과로 하여 출력한다. 기억 회로(7)는 어드레스 디코더(6)로부터 인에이블 단자(7e)에 하이 레벨의 신호가 입력됐을 때에, 데이터 입력부(D1)를 통하여 데이터 버스의 정보를 받아들여 기억한다. 데이터 버스의 정보가 기억 회로(7)에 기억됨으로써 정보의 기입이 행하여지게 된다. 여기서 기억 회로(7)는 어드레스 디코더(6)로부터 인에이블 단자(7e)에 하이 레벨의 신호가 입력됐을 때에, 데이터 버스에 접속하여 기억 회로(7)에 기억하고 있는 정보를 데이터 버스에 출력하는 구성이어도 좋다. 이 경우 데이터 버스에 정보가 출력됨으로써 정보의 읽기가 행하여지게 된다. 이 기억 회로(7)의 인에이블 단자(7e)에 로우 레벨의 신호가 입력될 때에는 기억 회로(7)는 데이터 버스에 접속하지 않고, 하이임피던스 상태를 유지한다.
또한 메모리 MEM2의 구성은 메모리 MEM1과 마찬가지로 하고, 그 설명을 생략한다.
LCD(100a)는 이른바 점순차적으로 구동을 하는 타입이다. 표시부(2)에 액정 표시하는 경우는 먼저 어드레스 버스에 보내질 어드레스 신호가 지시하는 어드레스치에 대응하는 메모리가 데이터 버스로부터 정보를 받아들이고, 상기 정보의 내용을 기억한다. 그래서 시프트 레지스터(42)는 메모리 MEM2가 기억한 정보의 내용에 따라 게이트선을 순차적으로 주사하고, 게이트선의 TFT(21)를 온으로 한다. 한편 시프트 레지스터(52)는 메모리 MEM1이 기억한 정보의 내용에 따라, 대응하는 스위치를 온으로 한다. 그래서 온이 된 스위치에 접속된 데이터선에 표시 데이터가 보내지고, 상기 데이터선에서의 온상태의 TFT(21)에 표시 데이터가 입력된다. 또한 상기 (TFT(21))에 접속된 픽셀 전극에 표시 데이터가 입력되고, 픽셀 전극상의 액정이 동작하여 액정 표시가 행하여진다.
이상과 같이 LCD(100a)에서는, 게이트 드라이버 및 데이터 드라이버를 시프트 레지스터(42, 52)로 구성하고 있으므로, 어드레스 버스와 데이터 버스를 사용하여 시프트 레지스터(42, 52)의 주사 방향을 제어하는 것이 가능하다. 따라서 본 LCD(100a)를 컴퓨터에 접속함으로써, 컴퓨터에 짜넣은 소프트웨어에 의해 LCD(100a)의 주사 방향을 제어할 수 있다. 구체적으로는 예를 들면 LCD(100a)의 상하, 좌우의 반전 표시의 제어가 가능해진다.
또한 메모리 MEM1, MEM2 등의 비트수는 상술한 것에 한정되지 않는다. 도 6은 본 발명의 제 2 실시예인 LCD(100b)의 구성도이다. 도 6에 나타내는 바와 같이, LCD(100b)는 표시부(2), 1 비트의 메모리 MEM0, MEM1,ㆍㆍㆍ, MEM7, 어드레스 카운터(46, 56)등을 갖는다. 또한 LCD(100b)는 게이트 드라이버(40)로서, 디코더(45)를 갖고, 데이터 드라이버(50)로서 디코더(55) 및 스위치(53a, 53b,ㆍㆍㆍ, 53x)를 갖는다. 상기와 같이 LCD(100b)는 제 1 실시예의 LCD(100a)의 시프트 레지스터(42, 52) 대신에 디코더(45, 55)를 사용한 구성이 되어 있다. 또한 제 1 실시예의 LCD(100a)와 마찬가지의 구성부에는 동일 부호를 붙이고, 그 설명을 생략한다.
각 메모리(MEM0,ㆍㆍㆍ, MEM7)의 어드레스 입력부에는 3 비트의 어드레스 버스가 접속되고, 정보 입력부에는 1 비트의 데이터 버스가 접속되어 있다. 또 메모리(MEM0,ㆍㆍㆍ, MEM3)의 출력부는 각각 어드레스 카운터(56)의 입력부(U/D, H0, H1, H2)에 접속되고, 메모리(MEM4,ㆍㆍㆍ, MEM7)의 출력부는 각각 어드레스 카운터(46)의 입력부(U/D, H0, H1, H2)에 접속되어 있다.
어드레스 카운터(46, 56)는 메모리로부터의 정보에 근거하여, 각각 디코더(45, 55)의 어드레스를 발생시킨다. 이 어드레스 카운터(46, 56)의 동작 제어는 외부의 타이밍 발생부(도시하지 않음)로부터의 타이밍 클록에 의해 행하여진다.
그래서 디코더(45, 55)는 어드레스 카운터(46, 56)에서 발생한 어드레스에 입각하여 동작하고, 표시부(2)에 액정 표시를 한다.
도 7은 어드레스 카운터(46)의 구성예를 나타내는 도면이다. 여기서 어드레스 카운터(56)의 구성도 어드레스 카운터(46)와 마찬가지로 한다.
상기 구성의 LCD(100b)는 어드레스 버스와 데이터 버스로 제어할 수 있을 뿐만 아니라, 어드레스 카운터의 제어에 의해 주사 순서의 제어도 가능하다. 도 7에 나타내는 어드레스 카운터(46)에 있어서, 예를 들면 메모리(MEM5, MEM6, MEM7)로부터 어드레스 카운터(46)의 입력부(H0, H1, H2)에 각각 하이 레벨, 로우 레벨, 로우 레벨의 정보가 입력되면, 출력의 최하위 비트(A0, /A0)는 항상 하이 레벨로 된다. 최하위 비트(A0, /A0)가 항상 하이 레벨의 경우, 게이트 드라이버(40)가 게이트선의 홀수 라인 및 짝수 라인에 대하여 동시에 선택 펄스를 출력한다. 따라서 게이트선에서의 홀수 라인과 짝수 라인의 구별이 없어지고, 2 라인이 동시에 선택 주사된다. 이것은 해상도가 거친 화상을 표시부(2) 전체에 표시하는 경우에 사용할 수 있는 수단이다. 그래서 본 LCD(100b)는 컴퓨터로부터 어드레스 버스와 데이터 버스에서 제어할 수 있기 때문에, 해상도가 거친 화상을 표시하게 하도록, 표시 모드를 컴퓨터에 저장된 소프트웨어에 의해 바꿀 수 있는 시스템을 구축할 수 있다.
또 LCD(100b)내부에 메모리를 사용함으로써, LCD(100b)와 제어 회로(150)를 접속하는 신호선의 개수를 감소시키고 있다. 따라서 본 발명에 의해, 구성이 보다 간단한 LCD(100b) 및 제어 회로(150)를 제공할 수 있다. 또한 어드레스카운터(46, 56)의 구성은 도 7에 나타내는 것에 한정되지 않는다. 또 메모리 등의 비트수도 필요에 따른 것을 사용하는 것으로 한다.
도 8은 본 발명의 제 3 실시예인 LCD(100c)의 구성도이다.
도 8에 나타내는 바와 같이, LCD(100c)는 표시부(2)와 게이트 드라이버(40) 외에 메모리(MEM90), 판독 제어 회로(95), 데이터 합성 회로(96) 및 데이터 드라이버(50)로 하고, 시프트 레지스터(91), 데이터 레지스터(92), 데이터 래치(93, D/A 컨버터(94) 등을 갖는다. 또한 제 1 실시예의 LCD(100a)와 마찬가지의 구성부에는 동일 부호를 붙이고, 그 설명을 생략한다.
메모리(MEM90)는 8 × 8 비트의 패턴 데이터를 128 개까지 기억할 수 있는 용량을 갖는다. 메모리(MEM90)의 어드레스 입력부(A)에는 10 비트의 어드레스 버스가 접속되고, 데이터 입력부에는 8 비트의 데이터 버스가 접속되어 있다. 메모리(MEM90)는 데이터 버스를 통하여 8 비트 단위로 패턴 데이터를 취득하여 기억해 둔다. 여기서 패턴은 소정의 문자열이나 그림에 관한 것이고, 예를 들면 테스트 패턴, 자막, Volume 등의 모드 표시 패턴에 관한 것을 가리킨다.
판독 제어 회로(95)는 외부로부터 주어지는 타이밍으로 메모리(MEM90)가 기억하고 있는 패턴 데이터를 순차적으로 판독 출력하고, 상기 패턴 데이터를 합성용 패턴 데이터로 하여 데이터 합성 회로(96)에 준다.
데이터 합성 회로(96)는 외부로부터의 디지털의 표시 데이터와 상기 합성용 패턴 데이터를 예를 들면 배타적 논리곱 XOR에 따라서 합성하고, 합성 완료 패턴 데이터로서 데이터 레지스터(92)에 준다.
여기서 LCD(100c)는 이른바 선순차적으로 구동을 하는 타입이다. 시프트 레지스터(91), 데이터 레지스터(92), 데이터 래치(93), D/A 컨버터(94)로 이루어지는 구성부는 디지털 데이터 드라이버로서 기능을 한다. 따라서 디지털 데이터 드라이버에 주어진 디지털의 합성 완료 패턴 데이터는 데이터 레지스터로부터 데이터 래치(93)에 입력되어 래치된 후, 외부로부터 주어지는 로우 펄스(LP)의 타이밍에서 D/A 컨버터(94)에 주어진다. 그래서 디지털 데이터 드라이버의 최종단의 D/A 컨버터(94)에서 아날로그 데이터로 변환되고, 표시부(2)에 입력된다.
상기와 같은 구성의 LCD(100c)는 소정의 패턴 표시가 가능함과 동시에, 메모리(MEM90)에 기억시키는 정보량이 많음에 비하여, 접속 개수가 10 + 8 = 18개로 적으므로, LCD의 소형화, 저비용화를 실현한다.
또한 패턴 등의 비트수나 패턴수는 상술한 것에 한정되지 않는다. 또 예를 들면 볼륨을 바꿀 때는 'Volume'의 문자만을 기입하고, 휘도를 바꿀 때는 'Bright'의 문자만을 써넣는 것처럼, 메모리(MEM90)가 필요한 패턴 데이터 전부를 기억해 두지 않아도, 필요에 따라 패턴 데이터를 기억하는 구성으로 하면, 메모리(MEM90)를 보다 소용량(소형)의 것으로 할 수 있다.
도 9는 본 발명의 제 4 실시예인 LCD(100d)의 구성도이다.
도 9에 나타내는 바와 같이, LCD(100d)는 표시부(2), 게이트 드라이버(40), 데이터 드라이버(50), 결함 검사 회로(60), 메모리(MEM70)등을 갖는다. 또한 제 1 실시예의 LCD(100a)와 마찬가지의 구성부에는 동일 부호를 붙이고, 그 설명을 생략한다. 결함 검사 회로(60)는 메모리(MEM70)에 접속되어 있다. 또 메모리(MEM70)의 어드레스 입력부에는 어드레스 버스가 접속되고, 정보 입력부에는 데이터 버스가 접속되어 있다.
결함 검사 회로(60)는 표시부(2)의 결함의 검사를 하기 위한 회로이고, 데이터선에 접속되어 있는 것으로 한다. 표시부(2)에 결함 개소가 있는 경우, 그 결함 개소의 정보가 데이터선을 통하여 결함 검사 회로(60)에 입력된다. 그래서 상기 결함 개소의 정보는 결함 검사 회로(60)에서 처리되고, 검사 결과로서 출력된다. 출력된 검사 결과의 정보는 메모리(MEM70)의 소정의 메모리부에 기억된다.
그래서 표시부(2)의 결함의 유무, 결함의 장소 등의 정보를 LCD(100d)의 외부에 출력할 때는 어드레스 신호로 지정되는 메모리(MEM70)의 메모리부에 기억된 검사 결과가 데이터 버스를 통하여 판독 출력된다. 여기서 결함 검사 회로(60)는 게이트선에 접속되는 구성으로 하여도 좋다.
상기 구성의 LCD(100d)에 의해, 검사 결과를 적은 신호선수로 용이하게 판독 출력할 수 있고, 제어 회로(150)의 복잡화나 제어 회로(150)의 접속의 복잡화를 초래하는 일이 없이, 효율적으로 LCD(100d)의 결함 검사를 할 수 있다. 제조 공정시에 TFT 기판에 대하여 결함 검사를 하면, 제조 공정에서의 기판 검사의 효율화를 꾀할 수 있다.
또 LCD(100d)를 어드레스 버스와 데이터 버스에서 제어할 수 있기 때문에, LCD(100d)의 검사 결과를 퍼스널 컴퓨터의 소프트웨어나 경고 등과 같은 하드 웨어에 주는 구성으로 함으로써, LCD(100d) 내부의 회로 불량을 검지하어, 경고를 내는 시스템을 구축하는 것도 가능하다.
LCD가 사용되는 정보 기기의 소형화에 의해 종래의 키보드가 아니라, 펜에 의해 표시부(2) 상에서의 아이콘 조작이나 육필 입력으로 조작을 할 수 있는 펜 입력 타입의 LCD가 개발되고 있다. 본 발명은 이와 같은 펜 입력 타입의 LCD에도 적용할 수 있다.
도 10은 본 발명의 제 5 실시예인 펜 입력이 가능한 LCD(100e)의 구성도이다.
도 10에 나타내는 바와 같이, LCD(100e)는 표시부(2)와, X 좌표 검출 회로(81), Y 좌표 검출 회로(82), 모드 정보 메모리(71, 72), X 좌표 메모리(73, 74) Y 좌표 메모리(75, 76) 등을 갖는다.
X 좌표 검출 회로(81), Y 좌표 검출 회로(82)는 표시부(2)에 접속된다. 또 모드 정보 메모리(71), X 좌표 메모리(73, 74)는 X 좌표 검출 회로(81)에 접속되고, 모드 정보 메모리(72), Y 좌표 메모리(75, 76)는 Y 좌표 검출 회로(82)에 접속된다. 모드 정보 메모리(71, 72), X 좌표 메모리(73, 74), Y 좌표 메모리(75, 76)는 각각3 비트의 어드레스 버스와 5 비트의 데이터 버스에 접속되어 있다.
LCD(100e)의 표시부(2)는 태블릿이나 센서 등의 좌표 정보 출력 수단을 구비하고 있고, 펜에 의해 정보 입력이 되었을 때에, 펜 입력된 좌표 위치에 따른 좌표 정보를 출력하는 것으로 한다. 표시부(2)로부터 출력된 좌표 정보에 입각하여 X 좌표 검출 회로(81)는 펜 입력 위치의 X 좌표를 검출하고, Y 좌표 검출 회로(82)는 펜 입력 위치의 Y 좌표를 검출한다. 구체적으로 좌표 검출의 방법으로서는 예를 들면 표시 패널에 루프 배선을 두고, 펜으로부터 나오는 교번 자계에 의해 유기되는 전류를 X 좌표 검출 회로(81), Y 좌표 검출 회로(82)에서 검출하는 전자 유도 방식이 사용된다.
검출된 펜 입력 위치의 X, Y 좌표 정보는 각각 X 좌표 메모리(73, 74), Y 좌표 메모리(75, 76)에 의해 기억된다. X 좌표 검출 회로(81), Y 좌표 검출 회로(82)의 비트수는 모두 10 비트이다. X 좌표 메모리(73), Y 좌표 메모리(75)는 각각X, Y 좌표 정보의 상위 5비트 분을 기억하고, X 좌표 메모리(74), Y 좌표 메모리(76)는 각각X, Y 좌표 정보의 하위 5비트 분을 기억한다.
X 좌표 검출 회로(81) 및 Y 좌표 검출 회로(82)는 모드 정보 메모리(71, 72)에 기억되는 모드 정보에 의거하고, 좌표 정보 판독을 위한 동작을 한다. 여기서 모드 정보는 좌표 검출의 정밀도나 주기 등, 용도에 따라 X 좌표 검출 회로(81) 및 Y 좌표 검출 회로(82)의 동작을 바꾸기 위한 정보이다. 각 좌표 메모리에 기억된 좌표 정보는 어드레스 버스와 데이터 버스를 사용하여 판독 출력된다.
상기와 같이, 간단한 구성으로 표시부(2)에 입력된 펜 입력의 좌표 정보를 판독 출력하는 것이 가능한 LCD(100e)를 실현할 수 있다. 이 LCD(100e)는 어드레스 버스와 데이터 버스에서 제어할 수 있으므로, 퍼스널 컴퓨터와 접속하여 퍼스널 컴퓨터를 사용하여 펜 입력된 좌표 정보를 이용한 처리를 하는 것도 용이하다.
또한 실시예로 나타내는 비트수는 일례이고, 사용하는 좌표 범위나 동작 모드 정보의 입력 비트수에 따라 변경하여도 좋다. 또 X 좌표 메모리(73, 74), Y 좌표 메모리(75, 76)는 상위, 하위 비트에 분할한 것이 아니어도 좋다. 상기 실시예로 나타내는 메모리는 예를 들면 이하에 도 11 ~ 도 14를 사용하여 설명하는 구성의 메모리이다.
도 11은 플립플롭을 사용하는 메모리(11)의 구성도이다. 이 메모리(11)는 인버터(15a, 15b, 15c)로 구성된다. 메모리(11)에서 입력 단자(D1)로부터 하이 또는 로우 레벨의 데이터가 입력되면, 메모리 내에서는 하이 또는 로우 레벨이 유지된다. 그래서 출력 단자(Q1)로부터는 입력내용에 따른 데이터가 출력된다. 클록 인버터(15c)는 출력 인에이블이 붙은 인버터라고 생각하면 되고, 보통 사용되는 인버터와 동일 정도의 회로 규모로 실현할 수 있다.
도 12는 샘플링 홀드 회로(16) 및 버퍼(17)를 사용하는 메모리(12)의 구성도이다. 버퍼(17)는 예를 들면 소스 팔로어 회로(16)로 구성할 수 있다. 샘플링 홀드 회로(16)는 스위치(S1)와 컨덴서(C1)로 구성된다. 입력 단자(D2)로부터 스위치(S1)를 통해서 샘플링 홀드 회로(16)에 입력된 데이터는 일시적으로 컨덴서(C1)에 기입된다. 그래서 컨덴서(C1)에 기입된 데이터가 버퍼(17)에 입력되면, 출력 데이터가 출력 단자(Q2)로부터 출력된다.
도 13은 플로팅 게이트 소자를 사용하는 메모리(13)의 구성도이다. 이 회로에서는 미리 컨덴서(C2)에 하이 또는 로우 레벨의 전압을 기입하여 둔다. 플로팅 게이트 소자의 온/오프는 컨덴서(C2)에 기입된 전압의 크기에 의해 결정된다. 그래서 입력 단자(D3)로부터 스위치(S2)를 통해서 데이터가 입력되어 왔을 때에, bias2의 전압이 출력 단자(Q3)로부터 출력하는지의 여부에 의해 데이터가 판독 출력된다.
도 14는 와이어 게이트를 사용하는 메모리(14)의 구성도이다. 메모리(14)는 재기입할 필요가 없는 고정 데이터를 기억시키는 경우에 사용된 ROM이다. 메모리(14)에서는 배선에 의해 소정의 전원에 접속된 출력 단자(Q4), 또는 그라운드 접속된 출력 단자(Q5)로부터 하이 또는 로우 레벨의 데이터가 판독 출력된다.
상기와 같은 메모리는 어느 것도 간단한 구성이므로, 표시부(2)와 동작 회로의 일체화에 적합한 폴리실리콘 LCD에도 용이하게 적용할 수 있다.
이상 설명한 상기 실시예에서는, 동작 회로(4)를 구성하는 게이트 드라이버(40)나 데이터 드라이버(50) 등의 일부의 동작 회로를 LCD에 대하여 외부 장착한 구성으로 하여도 좋다.
또한 상기 실시예에서, 게이트 드라이버(40), 데이터 드라이버(50)가 청구항에 기재한 제 1 동작 회로에 대응하고, 메모리(MEM0 ~ MEM7), 모드 정보 메모리(71, 72), 메모리(MEM90)가 청구항에 기재한 제 1 메모리에 대응한다. 또 제어 회로(150)가 청구항에 기재한 제어 수단에 대응하고, TFT(21)가 청구항에 기재한 폴리실리콘 박막 트랜지스터에 대응한다. 또한 결함 검사 회로(60), X 좌표 검출 회로(81), Y 좌표 검출 회로(82)가 청구항에 기재한 제 2 동작 회로에 대응하고, 메모리 MEM(70), X 좌표 메모리(73, 74), Y 좌표 메모리(75, 76)가 청구항에 기재한 제 2 메모리에 대응한다.
이상 설명한 바와 , 본 발명에 의하면, 표시 장치와 제어 회로간의 신호선의 접속 개수나 표시 장치 및 제어 회로의 부품수의 증가를 초래하는 일이 없고, 복잡한 정보를 판독 기입할 수 있는 고기능의 표시 장치를 제공할 수 있다.

Claims (11)

  1. 화상을 표시하는 표시부와,
    상기 화상의 데이터를 외부로부터 상기 표시부로 공급하는 표시 데이터선과,
    상기 표시부에 화상을 표시하게 하는 동작을 행하는 제 1 동작 회로를 갖는 동작 회로부와,
    상기 표시 데이터선으로 부터 공급되는 상기 화상의 데이터의 상기 표시부로의 표시를 제어하는 정보를 기억하는 제 1 메모리와,
    상기 제 1 메모리와 외부의 제어 수단을 접속하는 인터페이스를 갖고,
    상기 제 1 메모리는 상기 인터페이스를 통하여 상기 제어 수단으로부터 주어지는 정보를 기억하고, 상기 제 1 동작 회로는 상기 제 1 메모리에 기억된 상기 정보에 근거하여 상기 표시 데이터선으로부터 공급되는 상기 화상의 데이터를 상기 표시부에 표시하도록 동작하는 것을 특징으로 하는 표시 장치.
  2. 제 1항에 있어서,
    어드레스 버스와 데이터 버스를 더 갖고,
    상기 제어 수단으로부터 상기 어드레스 버스를 통하여 주어지는 어드레스 신호에 의해 특정되는 상기 제 1 메모리가 상기 데이터 버스를 통하여 얻어지는 상기 정보를 기억하고,
    상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고,
    상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작하는 것을 특징으로 하는 표시 장치.
  3. 제 1항에 있어서,
    상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고,
    상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 시프트 레지스터를 갖고,
    상기 시프트 레지스터가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 화상 표시시의 주사 방향의 제어를 행하는 것을 특징으로 하는 표시 장치.
  4. 제 1항에 있어서,
    상기 제 1 동작 회로는 게이트 드라이버 및 데이터 드라이버를 갖고,
    상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 디코더를 갖고,
    상기 디코더가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 화상 표시시의 주사 방향 및 주사 순서의 제어를 행하는 것을 특징으로 하는 표시 장치.
  5. 제 4항에 있어서,
    상기 디코더를 갖는 상기 게이트 드라이버 및 데이터 드라이버 중 적어도 한쪽은 어드레스 카운터를 더 갖고,
    상기 어드레스 카운터가 상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작함으로써, 상기 디코더의 어드레스를 제어하고,
    어드레스 제어되는 상기 디코더가 동작함으로써, 화상 표시시의 주사 방향 및 주사 순서의 제어를 행하는 것을 특징으로 하는 표시 장치.
  6. 제 2항에 있어서,
    상기 제 1 메모리는 소정의 패턴 데이터를 기억하고,
    상기 소정의 패턴 데이터가 입력되는 상기 데이터 드라이버의 동작에 의해, 상기 표시부에 소정의 패턴 화상을 표시하는 것을 특징으로 하는 표시 장치.
  7. 제 6항에 있어서,
    상기 제 1 동작 회로는 데이터 합성 회로를 더 갖고,
    상기 데이터 합성 회로는 상기 제 1 메모리가 기억하는 상기 소정의 패턴 데이터와 외부로부터 주어지는 표시 데이터를 합성하여 합성 패턴 데이터를 생성하고,
    상기 합성 패턴 데이터가 입력되는 상기 데이터 드라이버의 동작에 의해, 상기 표시부에 소정의 합성 패턴 화상을 표시하는 것을 특징으로 하는 표시 장치.
  8. 제 1항 내지 제 7항 중 어느 한 항에 있어서,
    상기 동작 회로부는 표시부에 관한 정보를 기억하는 제 2 메모리와,
    상기 제 1 메모리에 기억된 상기 정보에 근거하여 동작하여, 상기 표시부로부터 표시부에 관한 정보를 취득하는 제 2 동작 회로를 더 갖고,
    상기 제 2 메모리는 상기 제 2 동작 회로로부터 상기 표시부에 관한 정보를 수취하고, 상기 표시부에 관한 정보를 상기 제어 수단이 판독 가능한 상태로 기억하여 두는 것을 특징으로 하는 표시 장치.
  9. 제 8항에 있어서,
    상기 제 2 동작 회로는 상기 표시부의 결함에 대하여 검사하여, 표시부의 결함 정보를 취득하는 결함 검사 회로인 것을 특징으로 하는 표시 장치.
  10. 제 8항에 있어서,
    상기 제 2 동작 회로는 외부로부터 상기 표시부에 직접 정보가 주어졌을 때에, 상기 표시부 상에서의 상기 정보가 주어지는 위치의 좌표 정보를 검출하는 좌표 검출 회로인 것을 특징으로 하는 표시 장치.
  11. 제 2항 내지 제 7항 중 어느 한 항에 있어서,
    상기 표시부는 스위칭 소자로서 복수의 폴리실리콘 박막 트랜지스터를 갖고, 상기 게이트 드라이버와 상기 데이터 드라이버에 의해 특정되는 상기 폴리실리콘 박막 트랜지스터를 통하여 상기 표시부에 표시 데이터를 줌으로써 화상 표시를 행하는 것을 특징으로 하는 표시 장치.
KR1019990018198A 1998-05-22 1999-05-20 표시 장치 KR100336301B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP98-141499 1998-05-22
JP10141499A JPH11338427A (ja) 1998-05-22 1998-05-22 表示装置

Publications (2)

Publication Number Publication Date
KR19990088427A KR19990088427A (ko) 1999-12-27
KR100336301B1 true KR100336301B1 (ko) 2002-05-13

Family

ID=15293375

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990018198A KR100336301B1 (ko) 1998-05-22 1999-05-20 표시 장치

Country Status (4)

Country Link
US (1) US7242382B2 (ko)
JP (1) JPH11338427A (ko)
KR (1) KR100336301B1 (ko)
TW (1) TW454163B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6750835B2 (en) * 1999-12-27 2004-06-15 Semiconductor Energy Laboratory Co., Ltd. Image display device and driving method thereof
US7088322B2 (en) 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4783510B2 (ja) * 2001-03-15 2011-09-28 コニカミノルタプラネタリウム株式会社 ドームスクリーン用デジタル映像投映装置およびドームスクリーン用デジタル映像作成プログラム
JP2002311919A (ja) * 2001-04-18 2002-10-25 Seiko Epson Corp 液晶表示装置
JP4689097B2 (ja) * 2001-07-18 2011-05-25 シャープ株式会社 アクティブマトリクス型表示装置
JP4016930B2 (ja) 2003-10-10 2007-12-05 セイコーエプソン株式会社 表示ドライバ、電気光学装置及び駆動方法
KR100795720B1 (ko) * 2004-01-31 2008-01-17 삼성전자주식회사 액정표시장치의 소스 구동회로
JP4692956B2 (ja) * 2004-11-22 2011-06-01 株式会社ソニー・コンピュータエンタテインメント 描画処理装置および描画処理方法
TWI247314B (en) * 2004-11-26 2006-01-11 Innolux Display Corp Shift register system, method of driving the same, and a display driving circuit with the same
JP2006208653A (ja) * 2005-01-27 2006-08-10 Mitsubishi Electric Corp 表示装置
TWI396176B (zh) * 2008-10-29 2013-05-11 Raydium Semiconductor Corp 閘極驅動器、液晶顯示器以及計數器方法
JP2013530421A (ja) * 2010-05-18 2013-07-25 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド ディスプレイモードを選択するためのシステムおよび方法
JP6674002B2 (ja) * 2018-10-10 2020-04-01 ラピスセミコンダクタ株式会社 表示パネルドライバ

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5333261A (en) * 1985-12-03 1994-07-26 Texas Instruments, Incorporated Graphics processing apparatus having instruction which operates separately on X and Y coordinates of pixel location registers
JP2506120B2 (ja) * 1987-09-16 1996-06-12 株式会社日立製作所 画像表示方法
JP2832008B2 (ja) * 1988-07-29 1998-12-02 キヤノン株式会社 画像処理システム
US5594908A (en) * 1989-12-27 1997-01-14 Hyatt; Gilbert P. Computer system having a serial keyboard, a serial display, and a dynamic memory with memory refresh
US5168270A (en) * 1990-05-16 1992-12-01 Nippon Telegraph And Telephone Corporation Liquid crystal display device capable of selecting display definition modes, and driving method therefor
KR100326689B1 (ko) * 1993-06-30 2002-07-03 요트.게.아. 롤페즈 매트릭스디스플레이시스템
JPH07175445A (ja) 1993-12-20 1995-07-14 Hitachi Ltd メモリ内蔵液晶ドライバと液晶ディスプレイ
TW247359B (en) * 1993-08-30 1995-05-11 Hitachi Seisakusyo Kk Liquid crystal display and liquid crystal driver
US6121949A (en) * 1994-03-17 2000-09-19 Cirrus Logic, Inc. Method and apparatus for automatically maintaining a predetermined image quality in a display system
JPH07318940A (ja) * 1994-05-20 1995-12-08 Sharp Corp 液晶表示装置
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
EP0729129B1 (en) * 1995-02-21 2002-10-23 Canon Kabushiki Kaisha Display system and method comprising image conversion processing that can be inspected without a visual check
JP3610418B2 (ja) 1995-08-08 2005-01-12 カシオ計算機株式会社 液晶駆動方法及び液晶表示装置
JPH09101763A (ja) * 1995-10-05 1997-04-15 Sharp Corp 画像表示装置の駆動回路
US6598136B1 (en) * 1995-10-06 2003-07-22 National Semiconductor Corporation Data transfer with highly granular cacheability control between memory and a scratchpad area
US6115020A (en) * 1996-03-29 2000-09-05 Fujitsu Limited Liquid crystal display device and display method of the same
US5828592A (en) * 1997-03-12 1998-10-27 Information Storage Devices, Inc. Analog signal recording and playback integrated circuit and message management system

Also Published As

Publication number Publication date
US7242382B2 (en) 2007-07-10
TW454163B (en) 2001-09-11
KR19990088427A (ko) 1999-12-27
US20020075220A1 (en) 2002-06-20
JPH11338427A (ja) 1999-12-10

Similar Documents

Publication Publication Date Title
TW543025B (en) Test method and test circuit of electro-optical device, electro-optical device, and electronic equipment
US6683596B2 (en) Data line driving circuit of electro-optical panel, control method thereof, electro-optical device, and electronic apparatus
KR100336301B1 (ko) 표시 장치
JP3501939B2 (ja) アクティブマトリクス型画像表示装置
JP3578141B2 (ja) 表示ドライバ、表示ユニット及び電子機器
JP2005004120A (ja) 表示装置及び表示制御回路
JPH08101669A (ja) 表示装置駆動回路
KR100685699B1 (ko) 전기 광학 장치 및 전자기기
JP2007163877A (ja) アレイ基板及び表示装置
KR100614489B1 (ko) 라인 구동 회로, 전기 광학 장치 및 표시 장치
JP3975633B2 (ja) 電気光学パネル、電気光学パネルのデータ線駆動方法およびデータ線駆動回路、電気光学装置ならびに電子機器
KR100594655B1 (ko) 라인 구동 회로, 전기 광학 장치 및 표시 장치
US7443371B2 (en) Electro-optic apparatus, driving method for the same, and electronic appliance
US11521571B2 (en) Display device, for memory in pixel (MIP) system and inspection machine automatically detecting pixel defect
US7375708B2 (en) Image display panel, image display apparatus and image display method
JPH09223948A (ja) シフトレジスタ回路および画像表示装置
KR100317519B1 (ko) 액티브매트릭스패널및표시장치
JPH09281931A (ja) 表示装置および該表示装置の駆動回路ならびに表示装置の駆動方法
US7091942B2 (en) Electrooptic device and driving method thereof
JP3873337B2 (ja) 半導体集積回路、半導体集積回路装置並びにそれを用いた画像表示装置及び電子機器
JP2520169B2 (ja) 表示装置のための駆動回路
KR100914193B1 (ko) 액정 텔레비젼 및 이의 구동 방법
JP2017187567A (ja) 電気光学装置、電気光学装置の制御方法および電子機器
JP2000098416A (ja) 液晶表示装置およびそのデータ線駆動回路
JPH05188886A (ja) 液晶駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120418

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee