KR100305551B1 - 자기디스크장치와그의에러데이터정정장치및에러데이터정정방법 - Google Patents

자기디스크장치와그의에러데이터정정장치및에러데이터정정방법 Download PDF

Info

Publication number
KR100305551B1
KR100305551B1 KR1019980027599A KR19980027599A KR100305551B1 KR 100305551 B1 KR100305551 B1 KR 100305551B1 KR 1019980027599 A KR1019980027599 A KR 1019980027599A KR 19980027599 A KR19980027599 A KR 19980027599A KR 100305551 B1 KR100305551 B1 KR 100305551B1
Authority
KR
South Korea
Prior art keywords
error
data
signal
reproduction
circuit
Prior art date
Application number
KR1019980027599A
Other languages
English (en)
Other versions
KR19990062447A (ko
Inventor
쓰요시 다까하시
Original Assignee
아끼구사 나오유끼
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쯔 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Publication of KR19990062447A publication Critical patent/KR19990062447A/ko
Application granted granted Critical
Publication of KR100305551B1 publication Critical patent/KR100305551B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10203Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter baseline correction
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Digital Magnetic Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Recording Or Reproducing By Magnetic Means (AREA)

Abstract

본 발명은 자기디스크장치 및 자기디스크장치의 에러정정방법에 관한 것이며, 서멀 어스페리티(thermal asperity)에 기인하는 에러데이터를 정정하는 것을 목적으로 한다.
재생신호와 임계치신호를 비교하는 수단과, 이 비교수단의 출력 및 재생데이터로부터 에러신호를 생성하고, 이 에러신호에 의해 즉시정정 또는 소프트 ECC를 선택하여 에러정정을 하는 자기디스크장치이다. 에러신호의 생성은 데이터의 런길이(run length)제약으로도 할 수 있다.

Description

자기 디스크 장치와 그의 에러 데이터 정정장치 및 에러 데이터 정정방법
본 발명은 일반적으로 컴퓨터의 보조 기록장치로 이용되고 있는 자기 디스크장치와 그의 에러 데이터 정정장치 및 에러 데이터 정정방법에 관한 것이다.
퍼스널 컴퓨터, 오피스 컴퓨터 등의 OA기기는 급속한 기술진보에 뒷받침되어 소형화·고성능화가 한층 가속되고 있다. 이에 수반해서 소형·고속·대용량 파일의 수요가 급증하고 있으며, 소형 하드 디스크도 5.25인치, 3.5인치 및 2.5인치의 장치가 사용되고 있다.
최근의 자기 디스크 장치에서는 자기 디스크 매체의 기록밀도의 향상, 스핀들 회전수의 고속화 등에 따라 데이터 전송 속도의 고속화 등을 도모하고 있으며, 이 때문에 자기 디스크 매체의 회전수(원주속도)에 의존하지 않고, 재생시에 고출력 레벨을 확보할 수 있는 MR(magnetoresistive)헤드가 사용되기 시작하고 있다.
재생용 헤드로서 MR헤드를 사용할 경우에는, 부압에 의해 자기 디스크 매체의 표면으로부터 기록/재생 헤드가 30~50nm 정도밖에 부상하지 않는다. 자기 디스크 장치의 동작 개시전에는 기록 재생헤드는 정지하고 있는 자기 디스크 표면에 접촉하여 정지하고 있다. 만일 자기 디스크 매체의 표면이 경면과 같이 평활할 것 같으면, 자기 디스크 매체의 회전 동작이 개시되었을 때 기록/재생 헤드는 자기 디스크 매체의 표면에 흡착한 채로 되어 부상할 수 없게 된다. 이 흡착 현상을 피하기 위해 자기 디스크 매체의 표면은 적당한 텍스처 기술을 이용하여 거칠게 만들어, 표면에 미소한 요철이 형성되어 있는 기록/재생 헤드의 흡착현상이 생기지 않도록 고안하고 있다.
그러나 한편, 이 자기 디스크 매체의 표면 조화처리(粗化處理) 때문에 디스크의 표면에 돌기가 생기는 일이 있어서, 회전하는 자기 디스크 매체의 표면으로부터 돌출한 돌기와 기록/재생 헤드의 접촉·충돌이 발생할 수가 있다. 이와 같은 돌기에 대해서는 기록/재생 헤드는 디스크가 회전할 때마다 접촉을 되풀이하게 된다. 또 접촉 충돌의 원인은 자기 디스크 표면의 조화처리에 의해 생긴 돌기뿐만 아니라, 자기 디스크장치의 동작에 의해 온도 상승이 생겨서 자기 디스크의 표면상태가 변화한다거나, 또는 기록/재생 헤드에 열적 변형이 생겨서 자기 디스크장치 자체를 진동시키는 등 하였을 때, 자기 디스크장치의 동작 중에 접촉· 충돌이 발생하는 것도 보고되어 있다.
이들 여러 가지 원인에 의해 기록/재생 헤드의 재생용 MR헤드의 저항체는 이 접촉·충돌시에 헤드 온도가 과도적으로, 예를 들어 수 μ sec.의 자리수로 상승하고, 그 결과 저항치는 저항치의 변동(상승)을 초래한다.
MR헤드는 자기 저항소자에 대해 일정 전류를 흘리면서 정보를 자기적으로 기록한 자기 디스크 매체의 표면을 상대적으로 이동하여, 자기 저항소자의 저항변화율을 전압 변화율로서 검출하고 있다. 이 때문에, 이 접촉·충돌에 의해 자기 저항소자의 저항치가 변화하게 되면 검출된 전압치가 변화되어, 결국 자기 디스크 매체로부터 판독한 정보에 에러가 생기게 된다. 즉 MR헤드를 사용한 경우에 헤드와 디스크 매체 표면의 접촉·충돌에 기인하는 MR헤드의 자기 저항소자의(예를 들어 수 μ sec.의) 과도적 열 응답에 기인하여, 이 과도적 기간에 고속으로 재생되는, 예를 들어 수 10바이트 단위의 데이터에 걸쳐 에러가 발생할 가능성이 있다.
이와 같은 열적 과도응답 현상의 발생시에는, 자기 디스크 매체로부터의 재생신호에 트랜전트 파형(과도적인 파형)이 발생하여 출력레벨에 직류 바이어스 변동이 생기고, 그 후단의 데이터 복조회로에 의한 재생 동작이 불가능하게 되어, 회복 불능의 판독 에러(Unrecoverable Read Error)를 발생시키고 있다. MR헤드의 사용에 따라 발생하게 된 이와 같은 현상을 특히 서멀 어스페리티(TA : Thermal Asperity)라 칭하고 있다.
이 서멀 어스페리티 현상의 대책으로서, 데이터 복조회로에 재생신호의 저주파 부분을 커트하는 HPF(High Pass Filter)를 사용해서 트랜전트 파형의 발생을 억제하여 조기에 소속하는 방책이 제안되고 있다. 혹은 데이터 복조회로에 재생신호의 진폭을 일단 홀드하는 AGC(Auto Gain Control)회로 또는 위상 동기 이탈을 발생시키지 않도록 일단 PLL(Phase Locked Loop)회로를 이용하여, 재생신호가 직류 바이어스 변동에 추종하지 않도록 추종 정지 조치를 설정하여 재생신호의 홀드 동작 등을 실시하는 제안이 되어 있다.
또한, 이와 같은 방책으로 대응할 수 없는 재생 에러에 대해서는 복조회로에 설치한 하드웨어로 구성된 ECC(Error Correcting Code)회로에 의한 즉시(on the fly) 정정의 리커버리(회복)기능을 사용하고 있다.
그러나, 이상과 같은 방책으로는, 데이터 전송속도가 고속화된 현재의 자기 디스크 장치의 경우, 서멀 어스페리티가 발생하고 있는 기간에 전송되는 데이터량이 상대적으로 커서, 이 재생 에러의 데이터 길이는 ECC회로의 즉시정정 기능에 의한 정정 가능한 데이터 길이를 넘어버린다.
예를 들어, 현상의 하드웨어 방식에 의한 ECC회로의 에러정정 데이터 길이는 통상의 자기 디스크 장치에서는, 최대 9바이트 정도이고, 또 최신의 자기 디스크 장치에서도 최대 20바이트이며, 이에 대해 서멀 어스페리티 현상의 과도적 열응답 기간은 수 μsec.에 걸치고, 이 동안에 전송되는 데이터량은 수 10바이트의 데이터가 된다. 따라서 서멀 어스페리티에 의한 재생 에러의 데이터는 현상의 ECC회로의 에러정정 기능의 능력을 초과하고 있어서, ECC회로로는 대처할 수 없는 수가 있다.
따라서, 본 발명은 기록매체로부터 재생된 데이터의 에러 데이터를 정정하기 위하여, 재생 데이터에 포함된 에러 데이터를 특정할 수 있는 에러 데이터 정정 장치를 제공하는 것을 목적으로 한다.
또한, 본 발명은 기록매체로부터 재생된 데이터의 에러 데이터를 정정하기 위하여, 재생 데이터에 포함된 에러 데이터를 특정할 수 있는 에러 데이터 정정방법을 제공하는 것을 목적으로 한다.
또한, 본 발명은 주로 MR헤드와 자기 디스크 매체 표면과의 일시적인 접촉 충돌에 의한 열적 과도현상에 의한 MR소자부의 저항치의 급격한 변화에 기인하는 재생 에러(판독에러)를 검출하는 수단을 갖춘 자기 디스크 장치를 제공하는 것을 목적으로 한다. 또한 본 발명은 이와 같은 재생 에러를 검출하는 수단을 구비하며 또 회복(리커버리)하는 수단을 갖춘 자기 디스크 장치를 제공하는 것을 목적으로 한다.
또한, 본 발명은 자기 디스크 장치에서 재생에러를 검출하는 방법을 제공하는 것을 목적으로 한다.
또한, 본 발명은 자기 디스크 장치에서 재생에러를 검출하는 방법 및 회복하는 방법을 제공하는 것을 목적으로 한다.
제1도는 본 실시예에 의한 자기 디스크 장치의 전체 구성을 나타낸 도면.
제2도는 제1도의 자기 디스크의 구성 중에서 TA 발생에 의한 에러신호 생성을 위한 회로 블록도.
제3도는 전체로서, 자기 디스크 매체상의 데이터 포맷과 재생회로의 각종 신호의 타이밍 차트이며,
제3(a)도는 자기 디스크 매체(24)상의 데이터 포맷.
제3(b)도는 재생된 NRZ 데이터.
제3(c)도는 판독 클록(RCLK).
제3(d)도는 판독 게이트 신호(RG)를 나타낸 타이밍 차트.
제4도는 상술한 에러 데이터에 관한 에러 데이터의 장소 및 에러 데이터의 길이의 검출, 이러한 에러 데이터의 에러 정정을 어떤 방법으로 할 것인가의 결정등에 대한 동작 플로우 차트.
제5도는 전체로서, TA가 발생한 경우의 에러 데이터의 검출 및 이 에러 데이터 정정에 관련한 각종 파형을 설명하는 도면이며, 여기서,
제5(a)도는 자기 디스크 매체상의 데이터 포맷.
제5(b)도는 TA레벨 비교회로의 입력신호인 AGC 증폭기로부터의 TA 발생시의 파형 트랜전트(transient)를 포함한 아날로그 재생신호와 임계치 신호(Th)와의 관계.
제5(c)도는 TA레벨 비교회로의 출력 데이터.
제5(d)도는 8/9 디코더 및 디스크램블러로부터의 NRZ 데이터.
제5(e)도는 PLL회로로부터의 판독 블록(RCLK).
제5(f)도는 판독 게이트(RG).
제5(g)도는 에러신호 생성회로의 출력인 에러신호.
제5(h)도는 카운터 회로의 출력을 나타낸 도면.
제6도는 제1도의 하드 디스크 제어부의 내부에 설치한 카운터 회로와 레지스터회로를 나타낸 도면.
제7(a)도는 자기 디스크 매체상의 데이터 포맷.
제7(b)도는 복수개의 에러가 발생했을 때의 이 데이터 포맷의 NRZ 데이터 부분.
제7(c)도는 에러 데이터 1과 2의 라운딩업(rounding up)에러 데이터.
제7(d)도는 에러 데이터 1, 2 및 3의 라운딩업 에러데이터.
제7(e)도는 에러신호를 나타낸 도면.
제8(a)도는 8/9(0. 4/4)의 경우의 데이터열의 일례.
제8(b)도는 이 데이터열의 우수열만.
제8(c)도는 이 데이터열의 기수열만.
제8(d)도는 래치 에러신호.
제8(e)도는 4단 시프트 레지스터의 출력을 나타낸 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 인터페이스 2 : 하드 디스크 제어부
3 : 디스크 포멧 제어부 4 : 호스트 버스 인터페이스 제어부
5 : 데이터 버퍼 제어부 6 : ECC 제어부
7 : 마이크로 콘트롤러 유닛(MCU) 8 : CPU
9 : 신호 제어회로부 10 : D/A 변환부
11 : A/D 변환부 12 : 데이터 버퍼 RAM
13 : ROM 14 : 기록재생 제어회로부
15 : VCM/스핀들 제어회로부 16 : 디스크 인클로저(DE)
17 : 기록/재생 전치 증폭기 회로부 18 : 기록/재생 헤드
19 : 보이스 코일 모터(VCM) 20 : 스핀들 모터
21 : 버스 제어신호 22 : NRZ 버스신호
23 : TA(서멀 어스페리티)발생 에러신호 24 : 자기 디스크 매체
25 : 재생용 MR 헤드 26 : 재생용 전치증폭기
28 : 기록용 드라이버 29 : AGC 증폭기
30 : 1+D 필터 31 : 샘플러 및 이퀄라이저
32 : 비타비 검출회로 33 : 8/9 디코더 및 디 스크램블러
34 : PLL 35 : 에러신호 발생회로
36 : 8/9 인코더 및 스크램블러 37 : 프리코더
38 : 기록용 보상회로 39 : 기록용 FF
40 : TA레벨 비교회로 41 : 판독클록(R·CLK)
42 : 판독 게이트(RG) 43 : 기입클록(W·CLK)
44 : 기입 게이트(RG) 45 : 카운터회로
46 : 레지스터회로
본 발명에 의한 에러 데이터 정정 장치는 기록매체로부터 판독한 재생신호와 소정의 임계치 신호를 입력하여, 상기 재생신호가 상기 임계치 신호를 넘을 때 출력하는 비교회로와, 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터로부터 에러신호를 생성하는 에러신호 생성회로와, 상기 에러신호에 의거하여 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 상기 에러신호에 의거하여 소프트 ECC를 실행하는 수단을 구비하고 있다.
또한, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 존재장소를 특정하는 수단을 갖출 수도 있다.
이 에러 데이터는 주로 서멀 어스페리티에 의해 생긴 파형 트랜전트가 포함되고, 이에 기인해서 에러 데이터가 발생하고 있다.
상술한 에러 데이터 정정 장치에 있어서, 상기 에러신호 생성회로는 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터의 임의의 한쪽을 선택하여, 에러신호로서 출력한다. 또는 양 신호의 논리합을 취하여 에러신호로서 출력하고 있다.
상술한 에러데이터 정정 장치에 있어서, 상기 에러신호와 판독클록이 입력되는 카운터 회로를 더 구비하고, 상기 에러신호가 발생하기까지의 기간동안, 상기 판독클록을 카운트하여 상기 재생 데이터에 포함된 에러 데이터의 존재장소를 특정할 수도 있다. 또한 이 카운터 회로에 접속된 레지스터 회로를 설치할 수도 있다.
상술한 에러 데이터 정정 장치에 있어서, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 길이를 특정할 수도 있다.
상술한 에러 데이터 정정 장치에 있어서, 상기 에러신호와 판독클록이 입력되는 카운터 회로를 더 구비하며, 상기 에러신호가 발생하고 있는 기간동안, 상기 판독클록을 카운트하여 상기 재생 데이터에 포함된 에러 데이터의 길이를 특정할 수도 있다.
에러신호의 생성 방법은 이들과는 별도의 제 2 방법에 의해서도 생성할 수도 있다. 즉 기록매체로부터 기록 데이터를 재생하는 재생회로와, 상기 재생회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런길이 제약에 의거해서 에러신호를 생성하는 수단과, 상기 에러 신호를 받아 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 상기 에러 신호를 받아 소프트 ECC를 실행하는 수단을 설치하여 에러신호를 생성할 수 있다.
이 경우에, 상기 디코더는 8/9 변환코드를 채택할 수도 있다. 이 때의 상기 런 길이 제약은 8/9(0, n/m)로 표시되는 제로 제약을 채택하고 있다.
또한, 본 발명에 의한 에러 데이터 정정 장치는 기록매체로부터 판독된 재생신호와 소정의 임계치 신호를 입력하여, 상기 재생신호가 상기 임계치 신호를 넘었을 때 출력하는 비교회로와, 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터로부터 제 1 에러신호를 생성하는 에러신호 생성회로와, 상기 재생회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런길이 제약에 의거해서 제 2 에러신호를 생성하는 수단과, 상기 제 1 에러신호와 상기 제 2 에러신호를 선택하는 수단과, 상기 제 1 및 제 2 에러신호에 의거하여 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단을 설치하고 있다.
또한, 본 발명에 의한 자기 디스크 장치는 상술한 에러 데이터 정정장치를 가지는 자기 디스크 장치이다.
또한, 본 발명에 의한 자기 디스크 장치는 자기 디스크 매체에 기록된 데이터를 파셜 리스폰스 막시멈 라이클리훗(partial response maximum liklihood)을 사용하여 복호하는 복호회로와, 상기 자기디스크 매체로부터 재생된 재생신호가 소정의 임계치를 넘었을 때 출력하는 비교회로와, 상기 비교회로의 출력과 상기 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호된 데이터를 사용해서 상기 복호데이터 중의 에러 데이터의 장소 및 길이를 특정하는 수단과, ECC 온 더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 소프트 ECC를 실행하는 수단과, 상기 에러 데이터의 길이가 ECC 온 더 플라이로 정정 가능할 때는 상기 즉시 정정수단에 의해 에러 정정하고, ECC 온 더 플라이로 정정 불능일 때는 상기 소프트 ECC에 의해 에러 정정하는 수단을 갖추고 있다.
또한, 본 발명에 의한 자기 디스크 장치는 자기 디스크 매체에 기록된 데이터를 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호하는 복호회로와, 상기 복호 회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런 길이 제약에 의거해서 에러신호를 생성하는 수단과, 상기 에러신호를 생성하는 수단으로 생성된 에러신호와, 상기 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호된 데이터를 사용해서 상기 복호 데이터 중의 에러 데이터의 장소 및 길이를 특정하는 수단과, ECC 온 더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 소프트 ECC를 실행하는 수단과, 상기 에러 데이터의 길이가 ECC 온 더 플라이로 정정 가능할 때는 상기 즉시 정정수단에 의해 에러 정정하고, ECC 온 더 플라이로 정정 불능일 때는 상기 소프트 ECC에 의해 에러 정정하는 수단을 갖추고 있다.
또한, 본 발명에 의한 에러 데이터 정정방법은 기록매체로부터 판독된 재생신호와 소정의 임계치 신호를 비교하여, 상기 재생신호가 상기 임계치 신호를 넘었을 때 출력하고, 상기 신호와 상기 기록매체로부터의 재생 데이터로부터 에러 데이터에 대응하는 에러신호를 발생하고, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 존재 장소를 특정하고, 상기 에러 데이터의 길이가 ECC 온더 플라이로 정정이 가능할 때에는 즉시 정정수단으로 정정하고, ECC 온더 플라이로 정정이 불가능할때에는 소프트 ECC에 의해 에러 정정하는 에러 데이터 정정 방법이다.
또한, 본 발명에 의한 에러 데이터 정정방법은 기록매체에서 판독된 재생신호와 소정의 임계치 신호를 비교하고 그 재생신호가 상기 임계치 신호를 초과할 때 신호를 출력하고, 상기 신호와 상기 기록매체로부터의 재생 데이터에서 에러 데이터에 대응하는 에러 신호를 발생하고, 자기 디스크 매체로부터 재생된 데이터에 포함된 에러 데이터의 존재장소와 상기 에러 데이터의 길이를 특정하고, 상기 에러 데이터의 길이가 즉시정정 가능한가의 여부를 판단하여, 즉시정정 가능할 때는 즉시정정을 실행하고, 즉시정정 불능일 때는 소프트 ECC를 실행하는 것을 특징으로 하는 에러 데이터 정정방법이다.
[실시예]
이하, 본 발명에 의한 자기 디스크 장치 및 자기 디스크 장치의 에러 정정방법의 실시예에 의거해서, 일례를 들어 첨부한 도면을 참조하면서 상세히 설명한다. 그리고, 도면 중에서 동일한 요소에 대해서는 동일한 부호를 붙이고, 중복한 설명을 생략한다.
[자기 디스크의 전체 구성]
제1도는 본 실시예에 의한 자기 디스크 장치의 전체 구성을 나타낸 도면이다.
이 자기 디스크 장치는 3.5인치 하드 디스크 장치라고 부르는 것이며, 주로 PC(Personal Computer)용의 서버(Server)로서 사용되고 있다.
이 자기 디스크 장치는 블록 단위로 개략하면, 호스트 컴퓨터(도시하지 않음)에 대해 인터페이스부(1)를 통해서 접속되어 인터페이스 제어하는 하드 디스크 컨트롤러(이하 “HDC”라고도 한다)(2)와, 이 자기 디스크 장치의 기구부 및 자기 디스크 매체(24)로의 기록/재생을 제어하는 마이크로 컨트롤러 유닛(이하 “MCU”라고도 한다)(7)과, HDC(2)와 기록/재생 제어부(14)를 통해서 접속되고 또한 MCU(7)와 VCM/스핀들 제어부(15)를 통해서 접속되어 자기 디스크 매체(24), 기록/재생헤드(18)등을 내장한 디스크 인클로저(이하 “DE”라고도 한다)(16)를 갖추고 있다. DE(16)를 제외한 각 구성요소는 2∼3개의 LSI 등으로 구성되어 1개의 프린트 기판에 탑재되어 있다. 이들 전체의 구성요소는 장치 전체에 내장되며, 내부를 청정한 상태로 유지하기 위해서 적당한 진애 제거기구가 설치되어 있다.
이 자기 디스크 장치의 데이터는 호스트 컴퓨터(도시하지 않음)와 HDC(2)의 사이는 16비트 버스의 인터페이스(1)로 전송되고, HDC(2)에 의해 8비트 데이터로 변환되어 NRZ 버스신호(22)로서 주고받아져서, 이 8비트 데이터는 재생/기록 제어부(14)에 의해 자기 디스크 기록매체(24)에 적합한 9비트 데이터로 변환되고 있다. 또 인터페이스계로서는 일반적인 SCSI(Small Computer System Interface)를 사용하고 있다.
자기 디스크 장치의 각 블록의 구성요소에 대해 설명한다.
하드 디스크 컨트롤러(HDC)(2)는 데이터 포맷 제어부(3)와, 호스트 버스 인터페이스 제어부(4)와, 데이터 버퍼 제어부(5)와, ECC 제어부(6)를 갖추고 있다.
데이터 포맷 제어부(3)는 호스트 컴퓨터(도시하지 않음)로부터 인터페이스(1)를 통해서 보내어 온 데이터를 자기 디스크 매체(24)에 기록하기에 적합한 형식(포맷)으로 부호화하고, 또 자기 디스크 매체(24)로부터 재생된 데이터를 인터페이스(1)를 통해서 호스트 컴퓨터로 보내기에 적합한 형식으로 복호화하고 있다. 또한 도시하지는 않으나, 이 데이터 포맷 제어부(3)의 내부에는 후에 제3도에 관련해서 설명하는 카운터 회로(45) 및 레지스터 회로(46)를 가치고 있다.
호스트 버스 인터페이스 제어부(4)는 이 자기 디스크 장치와 호스트 컴퓨터(도시하지 않음)의 인터페이스를 제어한다.
데이터 버퍼 제어부(5)는 데이터 버퍼 RAM(Random Access Memory)(12)이 접속되어, 자기 디스크 매체(24)로부터 HDC(2)에 대해 보내어진 데이터를 일시적으로 축적하여 소정의 타이밍에서 인터페이스(1)로 송출하거나, 또는 호스트 컴퓨터(도시하지 않음)로부터 HDC(2)에 대해 인터페이스(1)를 통해서 받은 데이터를 일시적으로 축적하여 소정의 타이밍에서 디스크 인클로저(DE)(16)로 송출하는 제어를 한다.
ECC 제어부(6)는 하드웨어로 구성된 보통의 에러 정정회로이며, 통상의 자기 디스크 장치에서는 최대 9바이트 또는 12바이트 정도(최신의 에러 정정회로에서도 20바이트)의 에러가 즉시 정정(ECC on the fly)이 가능하다. 따라서 20바이트를 넘는 에러 데이터에 대해서는 대처할 수가 없다.
일반적으로 ECC 제어부(6)로 실행되는 즉시 정정에서는, 데이터를 차례로 판독하면서 하드웨어적으로 즉시 에러정정을 실행하고 있다. 이 즉시 정정에서는 “2X바이트”길이의 데이터를 판독하였을 때, 이 바이트수의 절반의 바이트수가 최대 정정 능력이 된다. 즉, 즉시 에러정정의 능력은 바이트수로 표시할 때 판독 데이터의 절반의 “X”바이트가 된다. 따라서, X바이트를 넘는 에러 데이터는 즉시 정정할 수가 없다.
이에 대해서 소프트웨어 방식으로 구성된 소프트 ECC라 칭하는 에러 정정 수단이 있다. 이 소프트 ECC는 자기기록매체(24)에 기록된 “2X 바이트” 길이의데이터를 전부 판독하여 RAM(도시하지 않음)상에 일단 축적하고, 이 판독한 데이터를 소프트웨어 방식으로 에러 정정하는 수단이며, 기입된 바이트수 전체에 대해 에러 정정할 수가 있다. 즉 소프트 ECC의 에러정정 능력은 2X바이트 길이의 데이터에 대해 그 전체의 “2X바이트”가 된다.
이 소프트 ECC는 에러 데이터의 장소(즉, 섹터 단위로 선두로부터 에러 데이터까지의 길이)및 에러 데이터 자체의 길이가 판명되면 실행할 수가 있다. 소프트 ECC는 이와 같은 특징을 가지나, 한편으로는 소프트 ECC 실행 중에는 디스크 매체는 회전 대기(허비)가 되어, 재생 동작이 일시적으로 중단하여 오버헤드로 빠지는 결점도 가지고 있다.
마이크로 컨트롤러 유닛(MCU)(7)은 이 자기 디스크 장치 전체의 제어 등을 담당하는 CPU(8)와, 신호제어 논리회로(Signal Control Logic)(9)와, D/A변환기(10)와, A/D변환기(11)를 가지며, 이들 요소가 원 칩의 LSI로 구성되어 있다.
CPU(8)는 자기 디스크 장치 전체의 제어, 멀티 태스크 제어, VCM/스핀들 제어부(15)를 통해서 VCM(19)의 구동제어, 스핀들 모터(20)의 구동제어, 제4도에 관련하여 설명하는 에러 데이터의 정정 제어 등을 담당한다. 또 CPU(8)는 ROM(Read Only Memory)(13)와 접속되고, 이 ROM(13)에는 CPU 동작의 프로그램이 축적되어 있다. 신호제어 논리회로(9)는 이 CPU 주위의 논리회로이다.
디스크 인클로저(DE)(16)는 베이스와 커버(어느 것도 도시하지 않음)로 둘러싸인 내부에 정보 기록매체가 되는 자기 디스크 매체(24)와, 이 자기 디스크 매체에 대해 정보를 기록/재생하는 기록/재생헤드(18)와, 이 기록/재생헤드 사이에서 주고받는 정보를 소정의 크기로 증폭하는 기록/재생 전치증폭기 회로(Read/write Pre-Amplifier)(17)와, 자기 디스크 매체(24)의 스핀들에 대해 베어링부(도시하지 않음)를 통해서 접속하여 자기 디스크 매체(24)를 회전 구동하는 스핀들 모터(20)와, 기록/재생 헤드(18)를 구동하여 자기 디스크 매체상의 목적 위치(실린더)에 위치 결정하는 보이스 코일 모터(이하 “VCM”라고도 한다)(19)를 가지고 있다.
자기 디스크 매체(24)는 본 실시예에서는 10개의 알루미늄 합금 기판의 양면에 얇은 자성 박막을 생성한 것으로서, 합계해서 18G바이트의 기억용량을 가지고 있다. 기록/재생헤드(18)는 기록용의 유도형 헤드와 재생용의 자기저항 효과형(MR)헤드로 된 복합형 자기헤드이다. 전치증폭기 회로(17)는 기록/재생헤드(18)로 재생되거나 또는 검출된 신호파형을 소정의 크기로 증폭한다. 스핀들 모터(20)는 장시간 사용이 가능한 DC 브러시리스 모터가 사용되고 있다. 보이스 코일 모터(VCM)(19)는 기록/재생헤드(18)를 디스크 매체(24)상의 목적 위치에 고속으로 이동하기 때문에, 낮은 관성이며 고 토크특성을 가지고 있다.
[TA 발생에 의한 에러신호 생성을 위한 회로블록]
제2도는 제1도의 자기 디스크 구성 중에서 TA 발생에 의한 에러신호 생성을 위한 회로블록을 나타내고 있다. 이 에러신호 생성회로 블록은 제1도와 관련해서 설명하면, 제1도의 좌측 절반에 나타낸 자기 디스크 매체(제2도에서는 사선블록으로 나타낸다)(24)와, 기록/재생 헤드(18)와, 전치증폭기 회로(17)와, 기록/재생 제어부(14)에 상당한다. 여기서 에러신호 생성회로 블록은 도면에서 보아 상단은 재생계를 표시하고, 하단은 기록계를 표시하고 있다.
기록/재생 헤드(18)는 재생계이며, 자기 디스크 매체(24)로부터의 신호자계를 검출하는 재생용 MR(자기저항 효과형)헤드(25)를 가지고 있다.
전치 증폭기(17)는 재생계이며, MR헤드(25)로부터의 재생신호를 증폭하는 전치증폭기(27)를 가지고 있다.
기록/재생회로 제어부(14)는 재생계이며, 전치증폭기(17)로부터의 아날로그 재생신호의 진폭을 제어하는 자동이득 조정증폭기(AGC 증폭기: Automatic Gain Control Amplifier)(29)와, (1 + D) 필터(30)와, (1 + D) 필터로부터의 아날로그 재생신호를 샘플링하고 또한 파형 보정하는 샘플러 및 이퀄라이저(31)와, 이 디지털 재생신호에 대해 에러 정정을 행하는 비타비 검출회로(32)와, 비타비 검출회로로부터의 데이터를 복호하고 또한 스크램블러를 풀어서 NRZ 데이터(Non Return Zero Data)로서 출력하는 8/9 디코더 및 디 스크램블러 회로(33)와, 샘플러 및 이퀄라이저(31)로부터의 디지털 재생신호를 받아서 AGC 증폭기(29), 샘플러 및 이퀄라이저(31), 비타비 검출회로 및 8/9 디코더 및 디 스크램블러(33)에 판독클록(RCLK)(41)을 출력하는 PLL(Phase Locked Loop)회로(34)와 AGC 증폭기(29)로부터의 아날로그 재생신호 및 소정의 임계치 신호(Th)를 받아서 재생신호의 절대치가 이 임계치의 절대치를 넘는 기간 동안만 ON 출력하는 TA(Thermo Asperity)레벨 비교회로(TA Level Comparator)(40)와, TA레벨 비교회로로부터의 출력신호와 8/9 디코더 및 디 스크램블러 회로(33)부터의 NRZ 데이터를 받아서 에러신호(23)를 생성하여 출력하는 에러신호 생성회로(35)를 가지고 있다.
이들 재생계 회로요소 중에서 (1 + D) 필터(30), 샘플러 및 이퀄라이저(31) 및 비타비 검출회로(32)로 된 복호회로는 PRML(Partial Response Maximum Liklihood)의 클라스 4를 사용하고 있다. 이 PRML은 재생신호의 파형으로부터 데이터를 검출하는 방법의 하나이며, 데이터에 대응하는 재생파형 사이에 파형간섭이 생겨도 데이터를 재생할 수 있는 파셜 리스폰스 방식과, 재생파형에 잡음이 포함된 경우에 가장 확실할 것 같은 데이터 계열을 재생하는 비타비 복호방식을 조합해서 사용하고 있다.
AGC 증폭기(29)는 전치 증폭기(17)로부터 보내 온 아날로그 형식의 재생신호를 증폭하여 진폭을 거의 일정하게 제어하도록 기능하는 복조회로이다. AGC 증폭기(29)는 서멀 어스페리티 현상이 생길 경우에, 재생신호의 진폭 길이가 흐트러지는 것을 방지한다.
(1 + D) 필터(30)는 LPF(Low Pass Filter) 및 부스트(Boost)회로로 되며, AGC 증폭기(29)로부터의 재생신호를 1비트 지연시킨 것을 피드백하여 재생신호에 가산하는 변환동작을 행한다.
샘플러 및 이퀄라이저(31)는 자기 디스크 매체(24)로부터 재생된 아날로그 재생신호를 샘플링하고 또한 이 샘플링 신호를 1,0 데이터로 보정하여 디지털 형식 재생신호로 한다.
비타비 검출회로(32)는 비타비 복호법을 이용하여 최우복호동작(가장 확실할 것 같은 비트열을 찾는 동작)을 행하는 에러 정정의 일종이며, 일반적으로 수 비트의 정정이 가능하다.
8/9 디코더 및 디 스크램블러(33)는 샘플러 및 이퀄라이저(31)로 생성된 9비트 데이터를 복호하여 8비트 NRZ 데이터로 하고, 또한 이 데이터를 기록계의 8/9 인코더 및 스크램블러(36)로 행한 스크램블러 처리를 푸는 처리를 행한다.
PLL 회로(34)는 샘플러 및 이퀄라이저(31)로부터의 재생 데이터로부터 이것과 위상 동기한 YCO클록을 만들어, AGC 증폭기(29), 샘플러 및 이퀄라이저(31), 비타비 검출회로(32)및 8/9 디코더 및 디 스크램블러(33)에 송출한다. 샘플러 및 이퀄라이저(31)에서는, 이 VCO클록을 샘플링 클록(“판독 클록”이라고도 한다)으로서 사용한다. 8/9 디코더 및 디 스크램블러(33)는 VCO클록에 동기화된 PLL 데이터와 싱크영역(제3(a)도의 PLO 참조)과 동시에 상승하는 판독 게이트 신호(RG)(42)를 사용해서, 재생 데이터를 복조하여 NRZ 데이터로 하고, HDC(2)에 대하여 판독클록(RCLK)(41)에 동기하여 송출하고 있다. 또한, 판독 게이트신호(RG)(42)는 판독동작의 실행을 의미하고, HDC(2)가 판독 게이트 신호(RG)(42)를 송출함으로써 검지된다.
또한, PLL 회로(34)는 서멀 어스페리티 현상이 생길 경우에, 재생 신호의 위상 어긋남에 따른 동기 이탈을 방지하기 위하여 위상동기를 일단 홀드하는 기능을 갖는다.
TA레벨 비교회로(40)는 AGC 증폭기(29)로부터의 아날로그 재생신호 및 소정의 임계치 신호(Th)를 받아서, 재생신호가 이 임계치 신호(Th)의 값을 넘는 기간동안만 TA레벨 비교회로(40)출력신호를 ON 출력한다.
에러신호 생성회로(35)는 8/9 디코더 및 디 스크램블러(33)로부터 NRZ 데이터와, TA레벨 비교회로(40)로부터 TA레벨 비교회로 출력신호를 받아서, 서멀 어스페리티 발생시에 대응하는 NRZ 에러데이터의 기간동안만 에러신호(23)를 ON 출력하고 HDC(2)에 설치된 카운터 회로(45)에 대해 송출한다.
구체적으로는 제6(c)도에 나타낸 TA레벨 비교회로(40)의 출력신호와, 제6(d)도에 나타낸 서멀 어스페리티에 의해 데이터가 부분적으로 손실한 NRZ 데이터로부터 논리합(OR) 또는 어느 것이든 한쪽을 선택하여, 제6(g)도에 나타낸 에러신호(23)를 생성한다. 이 에러신호(23)는 HDC(2)에 내장된 카운터 회로(45)에 송출된다. 다음에 제2도에 나타낸 TA 발생에 의한 에러신호 생성을 위한 회로블록의 기록계에 대해 간단히 설명한다. 기록/재생 제어부(14)는 기록계이며, 하드 디스크 제어부(2)로부터 자기 디스크 매체(24)에 기입하는 NRZ 데이터(22), 기입 게이트신호(WG) 및 기입클록(WCLK)을 받아서, NRZ 데이터(22)를 부호화하고 또한 스크램블러를 거는 8/9 인코더 및 스크램블러(36)와, 8/9 인코더 및 스크램블러(33)로부터의 신호를 받아서 1/(1 + D)의 변환을 행하는 프리코더(37)와, 프리코더로부터의 신호를 받아서 기입펄스의 보상을 행하는 기록용 보상(Write Compensation)회로(38)와, 기록용 보상회로로부터의 신호를 받아서 전치증폭기 회로(17)의 기록용 드라이버(28)에 보내는 기록용 FF(Flip Flop)회로(39)를 가지고 있다.
전치증폭기 회로(17)는 기록계이며, 기록용 드라이버(28)를 가지고, FF(39)로부터의 기록 데이터를 기입전류로 하여 기록용 헤드에 보낸다.
기록 재생헤드(18)는 유도형의 기록용 헤드(26)를 가지며, 기록용 드라이버(28)로부터의 기입전류에 의해 자기 디스크 매체(24)에 대해 데이터를 기입한다.
이 기록계 회로요소 중에서 8/9 인코더 및 스크램블러(37)는 기록계의 8/9 디코더 및 디 스크램블러(33)의 작용과 반대의 작용을 행하며, 하드 디스크 제어부(2)로부터 자기 기록매체(24)에 기입하는 NRZ 데이터(22), 기입 게이트신호(WG) 및 기입클록(WCLK)을 받아서 기록용 데이터를 8비트로부터 9비트로 변환하고 또한 스크램블러 처리를 행하고 있다.
프리코더(37)는 기록계의 (1 + D) 필터의 작용과 반대의 작용을 행하며 기록용 데이터에 대해 1/(1 + D)의 역 변환을 행한다.
기록용 보상(Write Compensation)회로(38)는 본래 기록하여야 할 타이밍보다도 실제로 기록하는 타이밍을 어긋나게 하는 보상처리를 행하고 있다. 자기 디스크 장치의 기록 재생계에서는 주파수가 높아짐에 따라 기록한 신호를 재생할 수 없게 되는 수가 있다. 따라서 기록하는 타이밍을 수 %~수 10% 어긋나게 함으로써 재생 특성을 보완하여 비트 오차율을 감소시키고 있다.
[자기 디스크 장치의 동작]
제2도의 TA 발생에 의한 에러신호 생성을 위한 회로의 재생동작에 대해 제3도를 참조하면서 간단히 설명한다.
여기서, 제3도의 전체는 자기 디스크 매체상의 데이터 포맷과 재생회로의 각종 신호의 타이밍 차트를 나타내고 있다. 제3(a)도는 자기 디스크 매체(24)상의 데이터 포맷을 나타내고, 제3(b)도는 재생된 NRZ 데이터를 나타내고, 제3(c)도는 판독 클록(RCLK)을 나타내고, 제3(d)도는 판독 게이트 신호(RG)를 나타내고 있다.
제2도의 자기 디스크 매체(24)상에 기록된 데이터의 포맷은 인덱스 신호로부터 시작하여 다음의 인덱스 신호에서 끝나는 일주의 기록영역을 섹터라고 칭하는 복수개의 소영역으로 분할해서 사용하고 있다. 제3(a)도에 나타낸 1섹터분의 데이터 포맷은 대략적으로 클록 드로잉(drawing)하는 영역인 PLO와, 이퀄라이저 회로(31)의 조정용 영역인 TR와, 클록 드로잉이 종료하여 동기가 완료된 것을 검지하는 SB(Syc Bytes)와, 기록용 드라이버(28)를 통해서 자기 디스크 매체상에 기록된 데이터인 DATA와, DATA영역의 에러를 검출· 정정하는 코드인 ECC(Error Correction Code)와, ECC의 에러정정 검출용으로 설치된 ID부의 체크 코드인 CRC(Cyclic Redundancy Check)와, 다음 섹터의 시작까지의 갭으로서 데이터부를 기입할 때의 위치에 흔들림이나 회전속도 오차로 인한 길이의 차를 흡수하기 위한 GAP를 가지고 있다.
이와 같은 포맷의 데이터가 자기적으로 기록된 자기 디스크 매체(24)(제1도 참조)가 일정 속도로 회전하여, 이 디스크 매체가 발하는 신호 자계는 기록/재생 헤드(18)의 재생용 헤드(MR헤드)(25)에 의해 검출된다. 이 재생신호는 전치증폭기 회로(27)로 증폭되어, AGC 증폭기로 진폭 조정되며, (1 + D) 필터(30), 샘플러 및 이퀄라이저(31) 및 비타비 검출회로(32)로 구성되는 PRML(Partial Response Maximum Likelihood)의 클라스 4의 복호회로에 의해 파셜 리스폰스 방식과 비타비 복호 방식을 조합하여 아날로그 재생신호를 디지털 형식의 재생 MRZ 데이터(22)로 하여 HDC(2)에 보내고 있다. 제3(b)도는 이 NRZ 데이터(22)를 나타내고 있다.
PLL회로(34)에서는, 샘플러 및 이퀄라이저(31)로부터의 재생 데이터로부터 이것과 위상 동기한 제5(c)도에 나타낸 판독 클록(RCLK)이 생성된다. 제5(d)도에 나타낸 판독 게이트(RG)(42)는 클록 드로잉 영역(제3(a)도의 PLO 참조)과 동시에 상승하고 NRZ 데이터의 종료와 더불어 하강한다.
[TA가 발생한 경우의 에러 검출·정정]
다음에 제2도의 TA 발생에 의한 에러신호 생성을 위한 회로블록에 관해서, 제4도에 나타낸 플로우 차트에 따라서 필요에 따라 제5도에 나타난 각종 파형의 타이밍 차트를 참조하면서 자기 디스크 매체상의 돌기 등에 의해 TA가 발생한 경우의 에러 데이터의 검출 및 이 에러 정정에 대해 설명한다.
제4도는 상술한 에러 데이터에 관한 에러 데이터의 장소 및 에러 데이터의 길이의 검출, 이와 같은 에러 데이터의 에러 정정을 어느 방법으로 행할 것인가의 결정 등에 대한 동작의 플로우 차트이다.
제5도의 전체는 TA가 발생한 경우의 에러 데이터의 검출 및 이 에러 정정에 관련한 각종 파형을 설명하는 도면이다. 제5(a)도는 제3(a)도와 같은 자기 디스크 매체(24)상의 데이터 포맷을 나타내고, 제5(b)도는 TA레벨 비교회로(40)의 입력신호인 AGC 증폭기(29)로부터의 TA 발생시의 파형 트랜전트를 포함한 아날로그 재생신호와 임계치 신호(Th)와의 관계를 나타내고, 제5(c)도는 TA레벨 비교회로(40)의 출력 데이터를 나타내고, 제5(d)도는 제3(b)도와 같은 8/9 디코더 및 디 스크램블러(33)로부터의 NRZ 데이터(22)를 나타내고, 제5(e)도는 제3(c)도와 같이 PLL회로(34)로부터의 판독클록(RCLK)(41)을 나타내고, 제5(f)도는 제3(d)도와 같이 판독 게이트(RG)(42)를 나타내고, 제5(g)도는 에러신호 생성회로(35)의 출력인 에러신호(23)를 나타내고, 제5(h)도는 카운터 회로(45)(제6도 참조)의 출력을 나타내고 있다.
여기서 에러 정정방법은 다음의 (1) “즉시 에러정정”과, (2) “소프트 ECC”의 두가지가 있다. 또 에러 정정 후에 자기 디스크 매체의 표면상의 같은 돌기에 의해 반복 서멀 어스페리티가 발생하는 것을 회피하기 위해 (3) “교대영역으로 자동 교대처리”가 있다.
(1) 즉시 에러 정정(ECC on the fly)
제1도의 ECC 제어부(6)에 의한 에러 정정이다. 즉시 에러 정정은 공지의 에러 정정이다. 즉 ECC 제어부(6)는 하드웨어 방식으로 구성된 보통의 에러 정정회로이며, 통상의 자기 디스크 장치에서는 최대 9바이트 또는 12바이트 정도(최신의 에러 정정회로에서도 20바이트)의 에러가 즉시(On the fly)정정 가능하다. 따라서 20바이트를 넘는 에러 데이터에 대해서는 대처할 수가 없다.
일반적으로 ECC 제어부(6)로 실행되는 즉시 정정(ECC on the fly)에서는, 데이터를 차례로 판독하면서 하드웨어적으로 즉시 에러정정을 실행하고 있다. 이 즉시 정정에서는 2X바이트 길이의 데이터를 판독하였을 때, 이 바이트수의 절반의 바이트 길이가 최대 정정 능력으로 되어 있다. 즉, 즉시 에러정정의 능력은 2X바이트 길이의 데이터에 대해 “X바이트”가 된다. 따라서 X바이트를 넘는 에러 데이터는 즉시 정정할 수가 없다.
(2) 소프트 ECC
소프트웨어 방식으로 구성된 소프트 ECC라고 칭하는 에러 정정수단이다. 소프트 EC(C)도 공지의 에러 정정이다. 예를 들어 CIRRUS, LOGIC사로부터 상업적으로 입수할 있는 하드 디스크 컨트롤러 형번 SH7600에 내장된 소프트 ECC, Q LOGIC사로 부터 입수할 수 있는 하드디스크 컨트롤러 형번 ATEC에 내장된 소프트 ECC를 사용할 수가 있다. 이 소프트 ECC는 자기 디스크 매체(24)에 기록된 2X바이트 길이의 데이터를 전부 판독하여 RAM(도시하지 않음)상에 일단 축적하고, 이 판독한 데이터를 소프트웨어적으로 에러 정정하는 수단이며, 기입된 바이트수 전체에 대해 에러 정정할 수가 있다. 즉 소프트 ECC의 에러정정 능력은 2X바이트 길이의 데이터에 대해 “2X바이트”가 된다.
이 소프트 ECC는 에러 데이터의 장소(즉, 섹터 단위로 선두로부터 에러 데이터까지의 길이)및 에러 데이터 자체의 길이가 판명되면 실행할 수 있다. 소프트 ECC는 이와 같은 특징을 가지나, 한편으로는 소프트 ECC 실행 중에는 디스크 매체는 회전 대기로 되어, 재생동작이 일시적으로 중단해서 오버헤드로 빠지는 결점도 가지고 있다.
또한, 본 발명에서는 다음 수순에 나타낸 바와 같이, 에러 데이터의 장소 및 에러 데이터 자체의 길이가 미리 특정될 수 있으므로 에러 정정에 있어서의 연산시간이 단축될 수 있는 특징을 가지고 있다.
(3) 교대영역에 자동교대 처리
일반적으로 자기 디스크 매체에서는 사용 개시시의 초기화 실행시에 디스크 표면의 결함 등에 의한 기록/재생 불능의 장소를 검출하고, 그 영역에 대응하는 별도의 교대영역을 준비하여, 이 기록/재생 불능의 장소에 대한 기록/재생은 행하지 않고, 대응하는 교대영역에 기록해서, 그것으로부터 재생하고 있다.
이것과 같은 수법에 의해 비교적 긴 에러 데이터를 소프트 ECC로 정정한 후, 자기 디스크 매체의 표면상의 같은 돌기에 의한 반복 소프트 ECC에 의해 에러정정하는 것을 회피하기 위해, 서멀 어스페리티 발생 섹터로 하여 매체결함 등록을 할 수 있게 되어, 펌웨어적인 처리에 의해 교대영역에 자동교대 처리를 실행한다. 즉 본 실시예에서는 에러신호(제5(g)도 참조)에 의해 서멀 어스페리티 발생에 의한 결함 섹터를 특정할 수 있기 때문에 매체결함 등록을 행할 수가 있다.
본 실시예에서는 이들 즉시 에러정정(ECC on the fly), 소프트 ECC 및 교대 영역에 자동교대 처리를 다음과 같이 조합하여 이용하고 있다.
우선, 제4도의 스텝(S100)에서는, CPU(8)는 인터페이스(1)를 통해서 호스트 컴퓨터(도시하지 않음)로부터 판독 커맨드 명령이 있는가 없는가를 판단한다. 판독 커맨드가 없을 때에는 스텝(S105)으로 진행하고, 있을 때에는 스텝(S120)으로 진행한다.
스텝(S105)에서는, 현재 재생동작이 이루어지고 있지 않으므로, 이 처리와는 별도의 처리를 실행한다.
스텝(S120)에서는, 에러 카운터회로(45) 및 레지스터 회로(45)(제3도 참조)를 리세트하여 초기치로 복귀시킨다. 스텝(S130)으로 진행한다.
제6도는 제1도의 하드 디스크 제어부(2)의 내부에, 바람직하게는 디스크 포맷 제어부(3)의 내부에, 설치된 카운터 회로(45)와 레지스트 회로(46)를 나타낸다. 카운터 회로(45)는 판독클록(RCLK)(41)을 CLK 단자로, 기록/재생 제어부(14)(제2도 참조)내의 에러신호 발생회로(35)로부터의 에러신호(23)를 LD단자로, 판독 게이트 신호(RG)(42)를 CLR단자로 각각 받는다. 데이터의 1섹터분의 판독동작이 종료한 시점에서 판독 게이트 신호(RG)(42)는 OFF가 되고(제3(g)도 참조), 에러 카운터 회로(45) 및 레지스트 회로(45)는 리세트된다.
스텝(S130)에서는, 다음 재생처리의 대상이 되는 데이터의 섹터부분(“타깃 섹터”)라고도 한다)에 관하여 판독 게이트(RG)(42)를 발행한다. 스텝(S140)으로 진행한다.
스텝(S140)에서는, 서멀 어스페리티에 의해 데이터 에러가 발생한 때의 에러 데이터 장소까지의 데이터 길이를 카운트하기 위해 에러 카운터 회로(45)에서 데이터의 선두로부터 카운트를 개시한다(제5(d)도 및 제5(h)도 참조). 스텝(S150)으로 진행한다.
스텝(S150)에서는, CPU(8)는 에러신호(23)의 발생 여부를 판단한다. 에러신호가 발생하고 있지 않을 때에는 스텝(S152)으로 진행하고, 발생하고 있을 때에는 스텝(S160)으로 진행한다.
스텝(S152)에서는, CPU(8)는 호스트 컴퓨터(도시하지 않음)로부터의 판독 커맨드를 속행한다. 스텝(S154)으로 진행한다.
스텝(S154)에서는, CPU(8)는 판독할 타깃 섹터의 종료 여부를 판단한다. 종료하고 있지 않을 패에는 스텝(S130)으로 진행하고, 종료하고 있으면 판독동작을 종료한다.
스텝(S157)에서는, CPU(8)는 타깃 섹터의 섹터번호를 인크리먼트(증수)한다. 즉 판독동작에 있어서, 데이터 판독의 대상이 되는 섹터를 다음의 새로운 섹터로 설정한다.
다음에 스텝(S150)에서 에러신호가 발생하고 있는 경우의, 에러신호(23)를 생성하기 위한 TA레벨 비교회로(40)와 에러신호 생성회로(35)를 사용한 제 1 에러신호 생성방법에 대해 설명한다. 타깃 섹터에 서멀 어스페리티가 발생한 경우에는, AGC 증폭기(29)로부터 제5(b)도에 나타낸 바와 같은 “TA 발생에 의한 파형 트랜전트”를 갖는 재생신호가 출력된다. 이와 같은 AGC 증폭기(29)로부터의 재생신호와 소정의 임계치 신호(Th)가 TA레벨 비교회로(40)에 입력된다(제2도의 부호 40 참조). TA레벨 비교회로(40)에서는, 제5(c)도에 나타낸 바와 같은 재생신호의 절대치가 소정의 임계치 신호(Th)의 절대치를 넘는 기간동안만 ON이 되는 TA레벨 비교회로 출력신호를 에러신호 생성회로(35)에 송출한다.
이때 스텝(S160)에서 CPU(8)는, 스텝(S140)에서 카운트를 개시하여 에러데이터 발생까지 바이트수를 카운트한 카운트치 “A바이트”를 레지스터회로(46)(제3도 참조)에 저장한다.
제5(f)도에 나타낸 바와 같이 판독 게이트(RG)가 ON일 때, 즉 디스크 매체(24)로부터 데이터를 판독하는 동작 중에 제5(g)도에 나타낸 바와 같이 에러신호(23)가 발생하기까지의 기간에 제5(e)도에 나타낸 판독클록(RCLK)(41)을 계수한다. 이 계수결과에 의해 에러 데이터의 장소를 특정할 수가 있으며, 그 값은 제6(h)도에 나타낸 바와 같이 “A바이트”이다.
이 카운트치인 A바이트는 레지스터 회로(46)에 보내어져서 일시 축적된다. 레지스터 회로(46)는 이 카운트치를 버스 제어신호(21)로 하여, CPU(8)등에 송출한다. 스텝(S170)으로 진행한다.
스텝(S170)에서는, 에러 카운트회로(45)에 의해 에러 데이터 자체의 길이를 카운트 개시한다. 스텝(S180)으로 진행한다.
스텝(S180)에서는, CPU(8)는 에러신호(제5(g)도 참조)의 종료 여부를 판단한다. 만일 종료하고 있지 않을 때에는 스텝(S180)으로 복귀하여 재차 판단해서, 종료하고 있으면 스텝(S190)으로 진행한다.
구체적으로는 에러신호 생성회로(35)는 제5(c)도에 나타낸 TA레벨 비교회로(40)의 출력신호와, 제5(d)도에 나타낸 서멀 어스페리티에 의해 데이터가 부분적으로 손실된 NRZ 데이터로부터 논리합(OR) 또는 어느 것이든 한쪽을 선택하여, 에러 데이터 자체의 길이를 표시하는 제5(g)도에 나타낸 에러신호(23)를 생성한다. 이 에러신호(23)는 기준클록인 판독클록(RCLK)에 동기하고 있으며, 에러신호 생성회로(35)HDC(2)로부터 HDC(2)에 내장된 카운터 회로(45)에 송출된다. 이 때, 카운터 회로(45)는 에러신호(23)의 ON 기간에 판독클록(RCLK)(41)을 카운트한다. 이 카운트 결과가 제5(h)도에 나타낸 바와 같이 “B바이트”이다.
스텝(S190)에서는, CPU(8)는 스텝(S170)에서 카운트를 개시한 에러 데이터의 길이인 카운트치 “B바이트”를 레지스터 회로(45)(제6도 참조)에 저장한다. 레지스터 회로(46)는 이 카운트치를 버스 신호(21)로 하여, CPU(8)에 송출한다. 스텝(S200)으로 진행한다.
스텝(S200)에서는, CPU(8)는 스텝(S190)에서 레지스터 회로(46)(제3도 참조)에 저장된 에러 데이터 길이 “B바이트”가 ECC 즉시정정(ECC on the fly)가능한 데이터 길이보다 긴가의 여부를 판단한다. 만일 ECC 즉시정정 가능 데이터 길이보다 짧을 때에는 스텝(S202)으로 진행하고, 길면 스텝(S210)으로 진행한다.
스텝(S202)에서는, CPU(8)는 ECC회로 제어회로(6)(제1도 참조)를 구동하여 상술한 즉시정정(ECC on the fly)을 실행한다. 스텝(S204)으로 진행한다.
스텝(S204)에서는, CPU(8)는 정정의 적정한 종료 여부를 판단한다. 적정하게 종료하고 있지 않으면 스텝(S205)으로 진행하고, 적정하게 종료하고 있으면 스텝(S206)으로 진행한다.
스텝(S205)에서는, CPU(8)는 에러정정의 대상이 되는 섹터의 재판독을 명령(RETRY)하고 스텝(S120)으로 진행한다. 통상은 소정 회수의 리트라이(RETRY)를 반복하여, 그렇게 해도 소프트 ECC에 의해 정정 불능인 경우에는 오퍼레이터에 대해 표시장치(모니터)를 통해 “정정 불능 데이터(un-correctable error)있음”이라 표시한다.
스텝(S206)에서는, 호스트 컴퓨터(도시하지 않음)로부터의 판독명령의 종료 여부를 판단한다. 종료하고 있지 않을 때에는 스텝(S157)으로 복귀하여 타깃 섹터를 다음의 섹터로 설정하고, 종료하고 있을 때에는 스텝(S240)으로 진행한다.
스텝(S210)에서는, 에러 데이터 길이 “B바이트”가 즉시정정(ECC on the fly) 가능한 데이터 길이보다 길어서 ECC 즉시정정으로는 대처할 수 없기 때문에, CPU(8)는 상술한 소프트 ECC를 실행한다. 스텝(S220)으로 진행한다.
스텝(S220)에서는, 스텝(S210)에서 실행한 소프트 ECC의 정정의 적정 여부를 판단한다. 적정하지 않았을 때에는 스텝(S205)으로 진행하여 재판독 처리를 실행한다. 적정하였을 때에는 스텝(S230)으로 진행한다.
스텝(S230)에서는, CPU(8)는 호스트 컴퓨터(도시하지 않음)로부터의 판독명령의 종료 여부를 판단한다. 종료하고 있지 않을 때에는 스텝(S157)으로 진행하고, 종료하고 있을 때에는 스텝(S240)으로 진행한다.
스텝(S240)에서는, 자기 디스크 매체상의 같은 돌기 등으로 마찬가지로 데이터에러가 생기지 않도록 자동 교대처리의 유효 여부를 판단한다. 자동교대처리가 유효하다고 판단되었을 때에는 스텝(S242)으로 진행하고, 유효하지 않다고 판단되었을 때에는 종료한다.
스텝(S242)에서는, 자기 디스크 매체(24)의 교대영역에 자동 교대하는 처리를 실행한다. 그 후에 종료한다.
이상에 의해 본 실시예의 즉시정정(ECC on the fly), 소프트 ECC 및 교대영역에 자동교대처리를 조합시킨 에러정정이 이루어진다. 다음에 복수개의 에러가 발생할 경우의 라운딩업 처리, 및 에러신호 생성의 제 2 방법에 대해 차례로 설명한다.
[라운딩 업 처리]
제7도는 1섹터 내에서 복수개의 장소에 걸쳐서 에러가 발생한 경우에, ECC 정정 가능 바이트수 내로 라운딩업 처리를 행하여 검출하는 예를 설명한 도면이다. 제7(a)도는 자기 디스크 매체(24)상의 데이터 포맷을 나타내고, 제7(b)도는 복수개의 에러가 발생하였을 때의 이 데이터 포맷의 NRZ 데이터 부분을 나타내고, 제7(c)도는 에러 데이터 1과 2의 라운딩업 에러 데이터를 나타내고, 제7(d)도는 에러 데이터 1, 2 및 3의 라운딩업 에러 데이터를 나타내고, 제7(e)도는 제5(g)도와 같은 에러신호를 나타내고 있다.
여기서, 제7(b)도는 1섹터의 데이터 내에 발생하는 NRZ 데이터 1∼3을 나타내고 있다. 이 때, 가령 에러 1과 2만 실제로 에러 데이터가 발생하였다 하면, 이들 에러 1과 2를 포함한 영역을 전체로 하여 1개의 에러 데이터로서 파악하여, 즉 라운딩업 처리하여 이 영역을 에러 정정할 경우에, 제7(c)도에 나타낸 이들 전체의 에러 데이터의 바이트수는 하드웨어 처리에 의한 즉시정정(ECC on the fly)이 가능한 바이트수 X(예를 들어 9바이트)보다 적을 경우에는 즉시정정에 의해 에러정정을 실행할 수 있다.
가령 에러 1∼3이 발생하였다 하면, 이들 에러 1∼3을 라운딩업하여, 이들 에러 데이터를 포함한 영역을 전체로 하여 에러 정정을 할 경우에, 제7(c)도에 나타낸 이들 전체의 에러 데이터의 바이트수가 하드웨어 처리에 의한 즉시정정(ECC on the fly)이 가능한 바이트수 X보다 크더라도, 소프트 ECC의 에러정정 가능 바이트수 2X보다 적을 경우에는, 소프트 ECC에 의해 에러정정을 실행할 수 있다.
[다른 에러신호의 생성방법]
상술한 제 1 에러신호 생성방법에서, 에러신호(23)는 제2도에 관련해서 설명한 바와 같이 TA레벨 비교회로(40)로부터의 신호와 8/9 디코더 및 디 스크램블러(33)로부터의 NRZ 데이터(22)를 받아서 에러신호 생성회로(35)에 의해 생성하고 있다. 이것과는 별도로 NRZ로 변환 복조된 디지털 데이터의 성질에 의거한 제8도에 나타낸 제 2 에러신호 생성방법에 의해서도 에러신호는 생성될 수 있다.
여기서, 제8(a)도는 8/9(0, 4/4)의 경우의 데이터열의 일례를 나타내고, 제8(b)도는 이 데이터열의 우수열만을 나타내고, 제8(c)도는 이 데이터열의 기수열만을 나타내고, 제8(d)도는 래치 에러신호를 나타내고, 제8(e)도는 4단 시프트 레지스터의 출력을 나타낸다.
제2도의 디코터 회로(33)에서는 8/9 변환코드를 채용하고 있다. 이와 같은 8/9 변환코드에서는 일반적으로 8/9(0, n/m)의 제로 “0”가 연속하는 런길이(Run-Length)제약이 사용되고 있다. 여기서, 일반적으로 n/m 런 길이 제약이라 함은 데이터열에 제로가 연속하는 개수, 즉 “1”과 “1” 사이에 존재하는 “0”의 개수가 0~n개의 범위에 있어야 하는 제약(“제로 제약”이라고도 한다)이다. 또 이 데이터열을 기수열과 우수열로 나누었을 경우에 각 수열에 제로가 연속하는 개수가 0∼m개의 범위에 있어야 하는 제약이 있다.
따라서, 예를 들어 8/9(0, 4/4)부호의 경우에는 이 데이터열은 0∼4개의 제로 제약을 가지며, 이 데이터열로부터 얻어진 기수열 및 우수열은 각각 0∼4개의 제로제약을 가지고 있다. 다른 예를 들자면 예컨대 8/9(0, 3/5) 부호의 경우에는 이 데이터열은 0∼3개의 제로제약을 가지며, 이 데이터열로부터 얻어진 기수열 및 우수열은 각각 0∼5개의 제로제약을 가지고 있다.
구체적으로는 제8도에 나타낸 바와 같이, 예를 들어 8/9(0, 4/4)부호에 있어서, 제8(a)도에 나타낸 데이터열이 존재한다고 한다. 이 데이터열의 우수열은 제8(b)도에 나타낸 바와 같이,이 된다. 또 기수열은 제8(c)도에 나타낸 바와 같이,이 된다. 이 데이터열은 제로제약은 0∼4개이며, 또 우수열 및 기수열의 각각의 제로 제약도 0∼4개이다. 그러나 제8도의 데이터열에서는 언더라인부로 나타낸 바와 같이, 이 제로제약에 위반하는 제로가 7개 연속한 장소와 6개 연속한 장소가 각각 1개 있으며, 또 우수열에서는 5개 연속한 장소가 1개 있고, 기수열에서는 9개 연속한 장소가 1개 있다. 이들 제로제약은 제로를 래치하여 4단 시프트 레지스터(도시하지 않음)를 통해서도 “1”로 수속하지 않는 경우에 검출된다.
따라서, 이 데이터열에 관련한 제로제약의 범위를 래치 에러신호라 하면, 제8(d)도에 나타낸 바와 같이 24바이트에 걸치는 에러신호(23)가 된다. 제6(e)도는 이 4단 시프트한 검출신호로부터 얻어지는 래치 에러신호를 표시하고 있다.
TA레벨 비교회로(40)와 에러신호 생성회로(35)의 조합에 의한 에러신호 생성 대신에 이와 같은 복조된 NRZ 디지털 데이터를 사용하여 에러 판정기능, 즉 8/9(0, n/m)의 제로 “0”가 연속하는 런길이(Run-Length) 제약에 의거해서 에러신호(23)를 생성하는 기능을 하드웨어로 실현하여 에러 판정기능을 구성할 수도 있다.
상술한 제 1 에러신호 생성방법과 제 2 에러신호 생성방법은 임의로 한쪽만 채택할 수가 있다. 또한 양쪽의 방법에 의한 에러신호를 발생시켜서, 적당한 실렉터회로(도시하지 않음)를 사용하여 임의로 선택 가능한 구성으로 할 수도 있다.
[실시예의 효과]
(1) 본 실시예에 의하면, 서멀 어스페리티 발생 등에 의한 에러 데이터의 발생장소를 특정할 수가 있다.
(2) 본 실시예에 의하면, 서멀 어스페리티 발생 등에 의한 에러 데이터 자체의 길이를 특정할 수가 있다.
(3) 본 실시예에 의하면, 비교기와 에러신호 발생회로의 조합에 의해서도 에러신호를 생성할 수 있고, 또는 데이터 자체의 런길이 제약을 이용해서 에러신호를 생성할 수 있다.
(4) 본 실시예에 의하면, 서멀 어스페리티 발생 등에 의한 에러 데이터의 발생장소 및 에러 데이터 자체의 길이를 특정할 수 있으므로, 즉시정정(ECC on the fly)이 불가능한 경우라도 소프트 ECC에 의한 정정을 실행할 수 있다.
(5) 본 실시예에 의하면, 서멀 어스페리티 발생시에 에러신호가 송출되기 때문에, 이 에러신호를 사용하여 확실하게 에러 데이터 발생장소를 특정할 수 있으므로 자기 디스크 매체의 교대처리 대상 섹터로서 매체결함 등록을 할 수 있다.
(6) 이상에 의해 자기 디스크 장치의 에러정정 기능을 향상시킬 수 있기 때문에, 에러 레이트(오차율 : error rate)를 저감하여, 자기 디스크장 치의 신뢰성을 향상시킬 수가 있다.
본 발명에 의하면, 기록매체로부터 재생된 데이터의 에러 데이터를 정정하기 위하여, 재생 데이터에 포함된 에러 데이터를 특정할 수 있는 에러 데이터 정정장치를 제공할 수가 있다.
또한 본 발명에 의하면, 기록매체로부터 재생된 데이터의 에러 데이터를 정정하기 위하여, 재생 데이터에 포함된 에러 데이터를 특정할 수 있는 에러 데이터 정정방법을 제공할 수가 있다.
본 발명에 의하면, 주로 MR헤드와 헤드매체 표면과의 일시적인 접촉· 충돌에 의한 열적 파도현상에 의한 MR소자부의 저항치의 급격한 변화에 기인하는 재생 에러(판독 에러)를 검출하는 수단을 갖춘 자기 디스크장치를 제공할 수가 있다.
또한 본 발명에 의하면, 이와 같은 재생에러를 검출하는 수단을 갖추며, 회복(리커버리)하는 수단을 더 갖춘 자기 디스크장치를 제공할 수가 있다.
또한 본 발명에 의하면, 자기 디스크장치에 있어서 재생에러를 검출하는 방법을 제공할 수가 있다.
또한 본 발명에 의하면, 자기 디스크장치에 있어서 재생에러를 검출하는 방법 및 회복하는 방법을 제공할 수가 있다.
또한 본 발명에 의하면, 주로 MR헤드와 헤드매체 표면과의 일시적인 접촉 충돌에 의한 열적 과도현상에 의한 MR소자부의 저항치의 급격한 변화에 기인하는 재생에러(판독에러)를 검출하는 수단을 갖춘 자기 디스크장치를 제공할 수가 있다.
또한 본 발명에 의하면, 이와 같은 재생에러를 검출하는 수단을 갖추며, 회복(리커버리)하는 수단을 더 갖춘 자기 디스크장치를 제공할 수가 있다.
[다른 실시 태양]
(1) 청구항 14에 기재의 에러데이터 정정장치에 있어서,
상기 디코더는 8/9 변환코드를 채용하고 있는 에러데이터 정정장치.
(2) 청구항 14에 기재의 에러데이터 정정장치에 있어서,
상기 런 길이 제약은 8/9(0, n/m)로 표시되는 제로제약을 채용하고 있는 에러 데이터 정정장치.
(3) 청구항 14에 기재의 에러 데이터 정정장치에 있어서,
상기 런길이제약은 8/9(0, 4/4)로 표시되는 제로제약을 채용하고 있는 에러 데이터 정정장치.
(4) 청구항 14에 기재의 에러 데이터 정정장치에 있어서,
상기 런 길이 제약은 8/9(0, 3/5)로 표시되는 제로제약을 채용하고 있는 에러 데이터 정정장치.
(5) 청구항 1∼15 중의 어느 일항에 기재의 에러데이터 정정장치를 갖춘 자기 디스크장치.
(6) 청구항 15에 기재의 자기 디스크장치에 있어서,
상기 기록매체는 자기 디스크 매체인 자기 디스크장치.
(7) 청구항 20에 기재의 에러 데이터 정정방법에 있어서,
상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 길이를 특정하는 에러 데이터 정정방법.
(8) 청구항 21에 기재의 에러 데이터 정정방법에 있어서,
상기 소프트 ECC를 실행한 후, 교대영역에 자동교대 처리를 실행하는 에러 데이터 정정방법.

Claims (21)

  1. 기록매체로부터 판독한 재생신호와 소정의 임계치 신호를 입력하여, 상기 재생신호가 상기 임계치 신호를 넘을 때 출력하는 비교회로와, 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터로부터 에러 신호를 생성하는 에러신호 생성회로와, 상기 에러신호에 의거하여 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 상기 에러신호에 의거하여 소프트 ECC를 실행하는 수단을 구비한 것을 특징으로 하는 에러 데이터 정정장치.
  2. 제1항에 있어서, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 존재장소를 특정하는 수단을 더 구비한 것을 특징으로 하는 에러 데이터 정정장치.
  3. 제1항에 있어서, 상기 재생신호에 서멀 어스페리티에 의해 생긴 파형 트랜전트가 포함되고, 이에 기인해서 에러 데이터가 발생하고 있는 것을 특징으로 하는 에러 데이터 정정장치.
  4. 제1항에 있어서, 상기 비교회로는 상기 기록매체로부터 판독된 재생신호와 소정의 임계치 신호를 입력하여, 상기 재생신호의 절대치가 상기 임계치 신호의 절대치를 넘었을 때 신호를 출력하는 것을 특징으로 하는 에러 데이터 정정장치.
  5. 제1항에 있어서, 상기 에러신호 생성회로는 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터의 임의의 한쪽을 선택하여, 에러신호로서 출력하는 것을 특징으로 하는 에러 데이터 정정장치.
  6. 제1항에 있어서, 상기 에러신호 생성회로는 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터와의 논리합을 취하여, 에러신호로서 출력하는 것을 특징으로 하는 에러 데이터 정정장치.
  7. 제1항에 있어서, 상기 에러신호와 판독클록이 입력되는 카운터 회로를 더 구비하며, 상기 에러신호가 발생하기까지의 기간동안, 상기 판독클록을 카운트하여 상기 재생 데이터에 포함된 에러 데이터의 존재장소를 특정하는 것을 특징으로 하는 에러 데이터 정정장치.
  8. 제7항에 있어서, 상기 카운터 회로에 접속된 레지스터 회로를 더 설치한 것을 특징으로 하는 에러 데이터 정정장치.
  9. 제1항에 있어서, 상기 재생 데이터에 포함된 에러 데이터의 존재장소의 특정은 상기 재생 데이터의 섹터의 선두로부터의 바이트수에 의해 특정하는 것을 특징으로 하는 에러 데이터 정정장치.
  10. 제1항에 있어서, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 길이를 특정하는 것을 특징으로 하는 에러 데이터 정정장치.
  11. 제10항에 있어서, 상기 에러신호와 판독클록이 입력되는 카운터 회로를 더 구비하며, 상기 에러신호가 발생하고 있는 기간동안, 상기 판독클록을 카운트하여 상기 재생 데이터에 포함된 에러 데이터의 길이를 특정하는 것을 특징으로 하는 에러 데이터 정정장치.
  12. 제11항에 있어서, 상기 카운터 회로에 접속된 레지스터 회로를 더 설치하고 있는 것을 특징으로 하는 에러 데이터 정정장치.
  13. 제11항에 있어서, 상기 재생 데이터에 포함된 에러 데이터의 길이의 특정은 상기 재생 데이터의 에러 데이터의 바이트수에 의해 특정하는 것을 특징으로 하는 에러 데이터 정정장치.
  14. 기록매체로부터 기록 데이터를 재생하는 재생회로와, 상기 재생회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런길이 제약에 의거해서 에러신호를 생성하는 수단과, 상기 에러 신호를 받아 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 상기 에러 신호를 받아 소프트 ECC를 실행하는 수단을 구비한 것을 특징으로 하는 에러 데이터 정정장치.
  15. 기록매체로부터 판독된 재생신호와 소정의 임계치 신호를 입력하여, 상기 재생신호가 상기 임계치 신호를 넘었을 때 출력하는 비교회로와, 상기 비교회로의 출력신호와 상기 기록매체로부터의 재생 데이터로부터 제 1 에러신호를 생성하는 에러신호 생성회로와, 상기 재생회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런길이 제약에 의거해서 제 2 에러신호를 생성하는 수단과, 상기 제 1 에러신호와 상기 제 2 에러신호를 선택하는 수단과, 상기 제 1 및 제 2 에러신호에 의거하여 ECC 온더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단을 구비한 것을 특징으로 하는 에러 데이터 정정장치.
  16. 자기 디스크 매체에 기록된 데이터를 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호하는 복호회로와, 상기 자기 디스크 매체로부터 재생된 재생신호가 소정의 임계치를 넘었을 때 출력하는 비교회로와, 상기 비교회로의 출력과 상기 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호된 데이터를 사용해서 상기 복호 데이터 중의 에러 데이터의 장소 및 길이를 특정하는 수단과, ECC 온 더 플라이를 실행하는 하드웨어방식의 즉시 정정수단과, 소프트 ECC를 실행하는 수단과, 상기 에러 데이터의 길이가 ECC 온 더 플라이로 정정 가능할 때는 상기 즉시 정정수단에 의해 에러 정정하고, ECC 온 더 플라이로 정정 불능일 때는 상기 소프트 ECC에 의해 에러정정하는 수단을 구비한 것을 특징으로 하는 자기디스크장치.
  17. 제16항에 있어서, 상기 파셜 리스폰스 막시멈 라이클리훗은 클라스 4인 것을 특징으로 하는 자기디스크장치.
  18. 자기 디스크 매체에 기록된 데이터를 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호하는 복호회로와, 상기 복호회로에 사용되어 재생 데이터의 비트수를 변환하는 디코더와, 상기 재생 데이터의 런길이 제약에 의거해서 에러신호를 생성하는 수단과, 상기 에러신호를 생성하는 수단으로 생성된 에러신호와, 상기 파셜 리스폰스 막시멈 라이클리훗을 사용하여 복호된 데이터를 사용해서 상기 복호데이터 중의 에러 데이터의 장소 및 길이를 특정하는 수단과, ECC 온 더 플라이를 실행하는 하드웨어 방식의 즉시 정정수단과, 소프트 ECC를 실행하는 수단과, 상기 에러 데이터의 길이가 ECC 온 더 플라이로 정정 가능할 때는 상기 즉시 정정수단에 의해 에러 정정하고, ECC 온 더 플라이로 정정 불능일 때는 상기 소프트 ECC에 의해 에러 정정하는 수단을 구비한 것을 특징으로 하는 자기 디스크장치.
  19. 제18항에 있어서, 상기 소프트 ECC에 의해 에러정정이 적정하게 종료되지 않았을 때에는 재판독 처리를 실행하는 수단을 구비한 것을 특징으로 하는 자기 디스크장치.
  20. 기록매체로부터 판독된 재생신호와 소정의 임계치 신호를 비교하여, 상기 재생신호가 상기 임계치 신호를 넘었을 때 출력하고, 상기 신호와 상기 기록매체로부터의 재생 데이터로부터 에러 데이터에 대응하는 에러신호를 발생하고, 상기 에러신호에 의거해서 상기 재생 데이터에 포함된 에러 데이터의 존재 장소를 특정하고, 상기 에러 데이터의 길이가 ECC 온더 플라이로 정정이 가능할 때에는 즉시 정정수단으로 정정하고, ECC 온더 플라이로 정정이 불가능할때에는 소프트 ECC에 의해 에러 정정하는 에러 데이터 정정방법.
  21. 기록매체에서 판독된 재생신호와 소정의 임계치 신호를 비교하고 그 재생신호가 상기 임계치 신호를 초과할 때 신호를 출력하고, 상기 신호와 상기 기록매체로부터의 재생 데이터에서 에러 데이터에 대응하는 에러 신호를 발생하고, 자기 디스크 매체로부터 재생된 데이터에 포함된 에러 데이터의 존재장소와 상기 에러 데이터의 길이를 특정하고, 상기 에러 데이터의 길이가 즉시정정 가능한가의 여부를 판단하여, 즉시정정 가능할 때는 즉시정정을 실행하고, 즉시정정 불능일 때는 소프트 ECC를 실행하는 것을 특징으로 하는 에러 데이터 정정방법.
KR1019980027599A 1997-12-25 1998-07-09 자기디스크장치와그의에러데이터정정장치및에러데이터정정방법 KR100305551B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP35751297A JP3998307B2 (ja) 1997-12-25 1997-12-25 磁気ディスク装置及び磁気ディスク装置のエラー訂正方法
JP357512 1997-12-25

Publications (2)

Publication Number Publication Date
KR19990062447A KR19990062447A (ko) 1999-07-26
KR100305551B1 true KR100305551B1 (ko) 2001-11-22

Family

ID=18454511

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980027599A KR100305551B1 (ko) 1997-12-25 1998-07-09 자기디스크장치와그의에러데이터정정장치및에러데이터정정방법

Country Status (6)

Country Link
US (1) US6754018B2 (ko)
EP (1) EP0926671B1 (ko)
JP (1) JP3998307B2 (ko)
KR (1) KR100305551B1 (ko)
CN (1) CN1109345C (ko)
DE (1) DE69832030T2 (ko)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000242440A (ja) * 1999-02-25 2000-09-08 Alps Electric Co Ltd ディスク装置
US6606210B1 (en) * 1999-04-21 2003-08-12 Seagate Technology Llc Intelligent sector recovery algorithm
JP3576113B2 (ja) * 2001-03-15 2004-10-13 株式会社東芝 垂直磁気記録方式の磁気ディスク装置
US6961197B1 (en) 2001-12-28 2005-11-01 Marvell International Ltd. Correcting errors in disk drive read back signals by iterating with the Reed-Solomon decoder
US7751138B1 (en) 2001-12-28 2010-07-06 Marvell International Ltd. Correcting errors in disk drive read back signals by iterating with the Reed-Solomon decoder
US6898036B2 (en) * 2001-12-31 2005-05-24 Storage Technology Corporation System and method for recovery from writing errors during data storage
DE10202143A1 (de) * 2002-01-21 2003-08-14 Siemens Ag Anordnung und Verfahren zur Begrenzung von Übertragungskapazität auf einer Datenübertragungsstrecke
GB2390186A (en) 2002-06-29 2003-12-31 Hewlett Packard Co Data recovery
JP4040943B2 (ja) 2002-10-01 2008-01-30 株式会社東芝 ディスク記憶装置及びデータ再生方法
US7269778B1 (en) 2002-10-15 2007-09-11 Marvell International Ltd. Data coding for enforcing constraints on ones and zeros in a communications channel
US8412879B2 (en) * 2002-10-28 2013-04-02 Sandisk Technologies Inc. Hybrid implementation for error correction codes within a non-volatile memory system
JP2004152441A (ja) * 2002-10-31 2004-05-27 Toshiba Corp ディスク記憶装置及び同装置におけるスピンドルモータの駆動電圧制御方法
US7158058B1 (en) 2002-12-09 2007-01-02 Marvell International Ltd. Method and apparatus for generating a seed set in a data dependent seed selector
US7469049B1 (en) 2003-03-04 2008-12-23 Marvell International Ltd. Data dependent scrambler with reduced overhead
TW595111B (en) * 2003-09-03 2004-06-21 Mediatek Inc Fast data recovery digital data slicer
US7559004B1 (en) 2003-10-01 2009-07-07 Sandisk Corporation Dynamic redundant area configuration in a non-volatile memory system
US7173784B2 (en) * 2003-10-10 2007-02-06 Hitachi Global Storage Technologies Netherlands B.V. Apparatus for providing data dependent detection in a data read channel
US7274523B2 (en) * 2004-03-31 2007-09-25 Stmicroelectronics, Inc. Read head preamplifier with thermal asperity transient control
JP4536412B2 (ja) * 2004-04-12 2010-09-01 富士通株式会社 記録再生装置および信号処理回路
US7536625B2 (en) * 2004-06-30 2009-05-19 Seagate Technology Llc Maintaining data integrity in a data storage system
KR100652399B1 (ko) * 2005-02-02 2006-12-01 삼성전자주식회사 하드디스크 드라이브의 디펙트 처리 방법, 이에 적합한하드디스크 드라이브 및 기록 매체
JP2006269027A (ja) 2005-03-25 2006-10-05 Hitachi Global Storage Technologies Netherlands Bv データ記憶装置
US20070091156A1 (en) * 2005-10-20 2007-04-26 Christian Jackson Inkjet ink
US7515372B2 (en) * 2006-04-03 2009-04-07 Seagate Technology Llc Compensating the effects of static head-media spacing variations and nonlinear transition shift in heat assisted magnetic recording
JP2007310978A (ja) 2006-05-19 2007-11-29 Fujitsu Ltd ヘッド浮上量制御方法及び装置、記憶装置及びプログラム
US7532422B2 (en) * 2006-10-25 2009-05-12 Mra Tek, Llc Method and system for distinguishing spatial and thermal defects on perpendicular media
JP4836282B2 (ja) 2008-06-12 2011-12-14 東芝ストレージデバイス株式会社 ヘッド浮上量調整方法及び書き込み電流値決定方法、並びに記憶装置
US7843660B1 (en) 2008-11-25 2010-11-30 Western Digital Technologies, Inc. Disk drive adjusting erasure window based on a number of non-read data sectors during a retry operation
US20110307758A1 (en) * 2010-06-15 2011-12-15 Fusion-Io, Inc. Apparatus, system, and method for providing error correction
CN102906690B (zh) * 2010-09-19 2015-08-19 联发科技(新加坡)私人有限公司 编解码资源管理方法以及相关处理电路
CN105022971B (zh) * 2010-09-19 2018-03-20 联发科技(新加坡)私人有限公司 编解码资源管理方法以及相关处理电路
KR101401379B1 (ko) * 2010-10-13 2014-05-30 한국전자통신연구원 낸드 플래시 메모리의 데이터 입출력 방법과 그 방법을 이용한 임베디드 시스템
US8910017B2 (en) 2012-07-02 2014-12-09 Sandisk Technologies Inc. Flash memory with random partition
US9378083B2 (en) 2013-12-04 2016-06-28 Seagate Technology Llc Adaptive read error recovery for memory devices
US9397703B2 (en) * 2013-12-04 2016-07-19 Seagate Technology Llc Adaptive read error recovery for memory devices
US9747161B2 (en) * 2014-10-30 2017-08-29 Fujifilm Corporation Signal processing device, magnetic information playback device, and signal processing method
US10644685B1 (en) * 2018-11-08 2020-05-05 SK Hynix Inc. Signal receiving circuit, and semiconductor apparatus and semiconductor system using the signal receiving circuit
KR102671727B1 (ko) * 2018-11-30 2024-06-04 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작방법
JP2021034092A (ja) * 2019-08-29 2021-03-01 株式会社東芝 磁気ディスク装置、及び磁気ディスク装置のリードエラーリトライ方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0673227B2 (ja) 1985-03-04 1994-09-14 ソニ−・テクトロニクス株式会社 磁気デイスク特性測定装置
JPH0231181A (ja) 1988-07-20 1990-02-01 Hitachi Electron Eng Co Ltd 磁気ディスクの欠陥検査装置
US5267241A (en) * 1990-04-04 1993-11-30 Avasem Corporation Error correction code dynamic range control system
JPH0438681A (ja) 1990-05-31 1992-02-07 Toshiba Corp ディジタル信号記録再生装置の誤り訂正回路
US5280488A (en) * 1990-11-08 1994-01-18 Neal Glover Reed-Solomon code system employing k-bit serial techniques for encoding and burst error trapping
US5233482A (en) * 1991-07-31 1993-08-03 International Business Machines Corporation Thermal asperity compensation for PRML data detection
JPH07230388A (ja) 1994-02-21 1995-08-29 Fujitsu Ltd 誤り訂正方法及び装置
US6125469A (en) * 1994-10-18 2000-09-26 Cirrus Logic, Inc. Error correction method and apparatus
US5638065A (en) * 1995-06-13 1997-06-10 International Business Machines Corporation Maximum-likelihood symbol detection for RLL-coded data
US5778009A (en) * 1995-06-14 1998-07-07 Quantum Corporation Dedicated ALU architecture for 10-bit Reed-Solomon error correction module
US5701314A (en) * 1995-12-21 1997-12-23 Cirrus Logic, Inc. On-the-fly error correction using thermal asperity erasure pointers from a sampled amplitude read channel in a magnetic disk drive
JPH09320008A (ja) * 1996-05-31 1997-12-12 Fujitsu Ltd 磁気ディスク再生装置および該磁気ディスク再生装置の制御方法
JP3268729B2 (ja) * 1996-06-27 2002-03-25 株式会社東芝 磁気ディスク装置及び磁気ディスク装置におけるエラー訂正方法
US5917670A (en) * 1996-10-15 1999-06-29 Quantum Corporation Method for recovering data from disk with magneto-resistive head in presence of thermal asperities
US6049763A (en) * 1997-11-03 2000-04-11 International Business Machines Corporation Method and apparatus for performing digital thermal asperity detection

Also Published As

Publication number Publication date
JPH11185210A (ja) 1999-07-09
CN1109345C (zh) 2003-05-21
EP0926671A1 (en) 1999-06-30
DE69832030D1 (de) 2005-12-01
DE69832030T2 (de) 2006-04-20
EP0926671B1 (en) 2005-10-26
US6754018B2 (en) 2004-06-22
CN1221187A (zh) 1999-06-30
KR19990062447A (ko) 1999-07-26
JP3998307B2 (ja) 2007-10-24
US20020008928A1 (en) 2002-01-24

Similar Documents

Publication Publication Date Title
KR100305551B1 (ko) 자기디스크장치와그의에러데이터정정장치및에러데이터정정방법
KR100555277B1 (ko) 동기서보복조를위한서보복조기및방법
US6937415B2 (en) Method and apparatus for enhanced data channel performance using read sample buffering
US6519715B1 (en) Signal processing apparatus and a data recording and reproducing apparatus including local memory processor
JP3553292B2 (ja) サーマルアスペリティ除去方法及び磁気ディスク装置
US6052804A (en) Data transfer optimization through sector evaluation and reallocation during a disc drive idle mode
US5107378A (en) Adaptive magnetic recording and readback system
US5721816A (en) Adaptive recovery of read and write errors in a disc drive
JP2000510989A (ja) Eccおよび読出しチヤンネル品質指示器を用いた読出しエラー回復
JP4277260B2 (ja) 磁気ディスク装置、リードゲート最適化方法及びプログラム
JP2013080553A (ja) 磁気記録システムにおけるトラック間干渉の軽減のためのハードウェアに基づく方法および装置
JP2001524243A (ja) ディスク・ドライブの読み出しパフォーマンスを改善する冗長同期フィールド
US20060107177A1 (en) Information storage device
US7171607B2 (en) Apparatus and method for verifying erasure correction function
JP2001319433A (ja) データ再生装置
US20020023248A1 (en) Medium defect detection method and data storage apparatus
JP3708064B2 (ja) ディスク記憶装置、ディスクコントローラ及び同装置に適用するエラー訂正方法
JP4015906B2 (ja) バーストエラーの置換手段を有する記録再生装置及び、バーストエラーを置換する方法
US7924522B2 (en) Apparatus and method of detecting error symbol, and disk drive apparatus using the same
US6868515B2 (en) Formatting method and apparatus for a direct access storage device
US6747829B2 (en) Pad eliminating decoding method and apparatus for a direct access storage device
JP2005038588A (ja) 既存の制御信号を使用してセクタ・ブロック・サイズを決定する方法、装置及びプログラム記憶装置
US7697224B2 (en) Storing AD sampled data of read/write channel into ECC SRAM
JP3759992B2 (ja) 記録情報再生装置
JPH10340417A (ja) サーマルアスピリティ補償再生チャネル及びデータ記憶ファイル装置及び信号処理lsi

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080721

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee