KR100219759B1 - 비선형 증폭회로 및 비선형 증폭회로를 이용한 비선형 엠파시스.디엠파시스 회로 - Google Patents

비선형 증폭회로 및 비선형 증폭회로를 이용한 비선형 엠파시스.디엠파시스 회로 Download PDF

Info

Publication number
KR100219759B1
KR100219759B1 KR1019890011281A KR890011281A KR100219759B1 KR 100219759 B1 KR100219759 B1 KR 100219759B1 KR 1019890011281 A KR1019890011281 A KR 1019890011281A KR 890011281 A KR890011281 A KR 890011281A KR 100219759 B1 KR100219759 B1 KR 100219759B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
nonlinear
output
input
Prior art date
Application number
KR1019890011281A
Other languages
English (en)
Other versions
KR900003862A (ko
Inventor
니이무라가즈하루
Original Assignee
니시무로 타이죠
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP19614088A external-priority patent/JP2937328B2/ja
Priority claimed from JP63229011A external-priority patent/JP2969628B2/ja
Priority claimed from JP63272913A external-priority patent/JPH02121161A/ja
Priority claimed from JP63295422A external-priority patent/JPH02141112A/ja
Application filed by 니시무로 타이죠, 가부시끼가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR900003862A publication Critical patent/KR900003862A/ko
Application granted granted Critical
Publication of KR100219759B1 publication Critical patent/KR100219759B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G9/00Combinations of two or more types of control, e.g. gain control and tone control
    • H03G9/02Combinations of two or more types of control, e.g. gain control and tone control in untuned amplifiers
    • H03G9/025Combinations of two or more types of control, e.g. gain control and tone control in untuned amplifiers frequency-dependent volume compression or expansion, e.g. multiple-band systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G7/00Volume compression or expansion in amplifiers
    • H03G7/002Volume compression or expansion in amplifiers in untuned or low-frequency amplifiers, e.g. audio amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/92Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N5/923Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback using preemphasis of the signal before modulation and deemphasis of the signal after demodulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Television Signal Processing For Recording (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 회로내의 신호진폭을 과대하게 하지 않고 입력신호의 미소레벨영역에서도 비선형 엠파시스·디엠파시스특성을 얻을 수 있는 비선형 증폭회로를 제공하고, 또한 이러한 비선형 증폭회로를 이용하여 상호 역특성을 정확하게 얻을 수 있는 비선형 엠파시스·디엠파시스회로를 제공하기 위한 것이다.
이를 위한 본 발명의 비선형 증폭회로는, 입력단자로부터의 입력신호를 받아들이는 저역제거필터와, 이 저역제거필터의 출력신호를 받아들이는 증폭기와 이증폭기의 입출력단간에 병렬로 접속된 쌍방향성 대수소자 및 저항으로 이루어진 대수증폭기, 이 대수증폭기의 출력신호와 입력신호를 소정의 극성관계로 가산해서 출력신호를 생성하고 그 출력신호를 출력단자로 송출하는 가산기로 구성된다.

Description

[발명의 명칭]
비선형 증폭회로 및 그 비선형 증폭회로를 이용한 비선형 엠파시스·디엠파시스회로
[도면의 간단한 설명]
제1도는 본 발명의 한 실시예에 따른 비선형 증폭회로의 회로도,
제2도는 여러종류의 쌍방향성 대수소자의 등가회로를 나타낸 도면,
제3도는 본 발명에 기초한 비선형 엠파시스회로의 특정도,
제4도는 본 발명에 기초한 비선형 디엠파시스회로의 특정도,
제5도는 제1도에 도시된 회로를 보다 구체화한 비선형 증폭회로의 회로도,
제6도는 제5도에 도시된 회로의 동작을 설명하기 위한 등가회로도,
제7도는 공지된 대수증폭기의 특성을 나타낸 도면,
제8도는 본 실시예에서의 대수증폭기의 특성을 나타낸 도면,
제9도는 제1도에 도시된 회로를 보다 구체화한 다른 비선형 증폭회로의 회로도,
제10도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 회로도,
제11도는 본 발명의 더욱이 다른 실시예에 따른 비선형 증폭회로의 회로도,
제12도는 제11도의 등가회로도,
제13도는 제10도의 등가회로도,
제14도는 본 발명의 실시예에 관한 비선형 엠파시스·디엠파시스회로의 회로도,
제15도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제16도는 제15도에 도시된 실시예에서의 진폭제한증폭회로의 회로도,
제17도는 제15도에 도시된 실시예에서의 대수변환회로의 입출력특성을 나타낸 도면,
제18도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제19도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제20도는 제19도에 도시된 실시예에서의 대수변환회로의 입출력특성을 나타낸 도면,
제21도는 본 발명의 더욱이 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제22도∼제24도는 제19도 및 제21도의 비선형 증폭회로에 사용되는 여러종류의 진폭제한기의 회로도,
제25도는 본 발명의 더욱이 다른 실시예에 따른 비선형 증폭회로의 회로도,
제26도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제27도는 본 발명의 다른 실시예에 따른 비선형 증폭회로의 블록회로도,
제28도는 본 발명의 비선형 증폭회로를 이용한 기록재생회로의 블록회로도,
제29도는 자기헤드의 아지머스를 나타낸 도면,
제30도는 테이프의 기록패턴을 나타낸 도면,
제31도(A)∼제31도(D)는 노이즈분포 및 주파수할당을 나타낸 도면,
제32도는 제28도에 도시된 비선형 증폭회로에 이용되는 대수증폭기의 회로도,
제33도는 제32도에 도시된 대수증폭기의 특정도,
제34도 및 제35도는 저역제거필터의 회로도,
제36도 및 제37도는 본 발명의 더욱이 다른 실시예에 따른 비선형 증폭회로의 회로도,
제38도는 저역제거필터의 회로도,
제39도는 엠파시스특성을 나타낸 도면,
제40도는 본 발명을 이용한 영상기록재생장치의 블록회로도,
제41도 및 제42도는 제40도에 도시된 장치에 이용되는 비선형 엠파시스회로의 회로도,
제43도는 비선형 엠파시스회로에서의 압축기의 입출력특성을 나타낸 도면,
제44도 및 제45도는 본 발명에 사용하는 비선형 디엠파시스회로의 회로도,
제46도는 본 발명에 사용하는 FM복조회로의 회로도,
제47도(A)∼제54도(B)는 제40도에 도시된 영상기록재생장치의 동작을 설명하기 위한 각 부분의 신호파형과 주파수 스펙트럼을 나타낸 도면,
제55도는 본 발명의 다른 실시예에 따른 기록재생장치의 블록회로도,
제56도와 제57도는 제55도에 도시된 장치의 동작을 설명하기 위한 주파수 스펙트럼을 나타낸 도면,
제58도∼제60도는 본 발명의 다른 실시예에 따른 기록재생장치의 블록회로도를 각각 나타낸 도면이다.
* 도면의 주요부분에 대한 부호의 설명
11,21 : 입력단자 12,22 : 저역제거필터
13,23 : 증폭기 14,24 : 대수소자
15,25 : 저항 16,26 : 대수증폭기
17,27 : 가산기 18,28 : 출력단자
19 : 지연소자 103,107,110 : 대수변환회로
112,181∼18N : 진폭제한기 141∼14N : 진폭제한증폭회로
1101∼110N-1 : 진폭조정회로 326 : 비선형 엠파시스회로
327 : 비선형 디엠파시스회로
[발명의 상세한 설명]
(산업상의 이용분야)
본 발명은 비선형 증폭회로 및 그 비선형 증폭회로를 이용한 비선형 엠파시스·디엠파시스회로(非線形 Emphasis·Deemphasis Circuit)에 관한 것이다.
(종래의 기술 및 그 문제점)
일반적으로 VTR이나 비디오 디스크는 영상신호를 FM변조해서 기록하고 있다. 그렇게 FM변조된 신호가 기록·재생되고 복조되는 경우, FM복조후의 노이즈분포(noise分布)는 주파수가 높을수록 증가하여 소위 3각 노이즈(triangular noise)가 발생한다. 이런 3각 노이즈를 억압해서 S/N비를 개선하는 방법으로 엠파시스·디엠파시스기술이 이용되고 있다. 이 기술은 엠파시스회로를 이용하여 영상신호의 고역성분을 강조(emphasis)해서 FM변조를 행하고, 복조시에는 엠파시스특성과 역특성(逆特性)을 갖는 디엠파시스회로를 이용하여 고역성분을 억압하는 기술이다.
상기한 엠파시스특성은 FM파의 전송대역에 의해 제한되어, 엠파시스의 양이 많아져서 지나치게 되면 영상신호의 백피크(白 peak)가 흑레벨(黑 level)로 빠져 들어가서 소위 반전현상이 발생한다. 이러한 반전현상을 피하고 S/N비를 더욱 개선하는 방법으로 비선형 엠파시스가 고안되어 있다. 이 비선형 엠파시스는 영상신호의 진폭이 큰 때에는 엠파시스의 양을 작게 하고, 진폭이 작은 때에는 엠파시스의 양을 크게 하는 방법으로서, 예컨대 1979년 2월에 간행된 내셔널 테크니컬 레포트 제25권 1호의 4시간 기록 VHS방식 VTR의 신호처리에 기재되어 있다. 이 문헌에 기재된 비선형 엠파시스회로에 의하면 반전현상은 피할 수 있게 되지만, 입력신호가 미소레벨영역(예컨대 -26dB 이상)까지 비선형 엠파시스특성을 얻으려면 미소레벨영역에 있어서도 다이오드의 비선형영역을 이용할 수 있도록 증폭기를 이용하여 미리 입력신호의 레벨을 충분히 크게 해 놓을 필요가 있다. 그러나 그 결과로 본래의 신호진폭이 큰 경우에는 엠파시스회로내의 신호진폭이 과대하게 되기 때문에 다이오드의 내압을 크게 해야 하고 또한 전원전압도 높여야 하는 등의 문제가 생긴다.
또한, 비선형 디엠파시스회로에서는 증폭기의 이득 A가 무한대인 것이 이상적이지만, 그 이득 A는 실제로 유한한 값이고, 특히 높은 주파수에서는 군지연특성(群遲延特性)이나 주파수특성이 열화된다. 따라서 비선형 엠파시스회로와 완전히 역특성을 갖는 비선형 디엠파시스특성을 얻을 수는 없다. 이처럼 비선형 엠파시스특성과 비선형 디엠파시스특성이 완전히 역특성으로 되지 않으면 FM복조후의 재생영상신호에 링깅(ringing)이 생기거나 파형특성이 열화된다. 그 결과, 특히 VTR에 있어서는 더빙(dubbing)을 반복한 경우의 화질열화가 현저하게 된다.
상술한 것처럼, 종래의 비선형 엠파시스·디엠파시스회로에서는 입력신호의 미소레벨영역까지 엠파시스특성을 실현하려 한다면 회로내의 신호진폭이 과대하게 되어 다이오드의 내압을 높인다거나 전원전압을 높일 필요가 있고, 또한 높은 주파수에서의 군지연특성이나 주파수특성의 열화에 의해 엠파시스회로와 디엠파시스회로를 완전히 역특성으로 할 수 없어 신호의 품질을 손상시킨다는 문제가 있었다.
(발명의 목적)
본 발명은 상기한 종래의 문제점을 해결하고자 발명된 것으로, 그 목적은 회로내의 신호진폭을 과대하게 하지 않고 입력신호의 미소레벨영역에서도 비선형엠파시스·디엠파시스특성을 얻을 수 있는 비선형 증폭회로를 제공하고자 함에 있다.
또한, 본 발명의 다른 목적은, 이러한 비선형 증폭회로를 이용하여 상호 역특성을 정확하게 얻을 수 있는 비선형 엠파시스·디엠파시스회로를 제공하는 것에있다.
(발명의 구성 및 작용)
상기한 목적을 달성하기 위한 본 발명에 의하면, 입력단자로부터의 입력신호를 받아들이는 저역제거필터와, 이 저역제거필터의 출력신호를 받아들이는 증폭기 및 이 증폭기의 입출력단간에 병렬로 접속된 쌍방향성 대수소자(logarithmic element)와 저항으로 이루어진 대수증폭기(logarithmic amplifier), 이 대수증폭기의 출력신호와 입력신호를 소정의 극성관계로 가산해서 출력신호를 생성해내고 그 출력신호를 출력단자로 송출하는 가산기를 구비하여 구성된 비선형 증폭회로가 제공된다.
더욱이 본 발명에 의하면, 저역제거필터와, 이 저역제거필터의 출력신호를 받아들이는 증폭기 및 이 증폭기의 입출력단간에 병렬로 접속된 쌍방향성 대수소자와 저항으로 이루어진 대수증폭기, 이 대수증폭기의 출력신호와 입력단자로부터의 입력신호를 소성의 극성관계로 가산해서 출력신호를 생성해내고 그 출력신호를 상기 저역제거필터 및 출력단자로 송출하는 가산기를 구비하여 구성된 비선형 증폭회로가 제공된다.
상기 구성에서 쌍방향성 대수소자는 정부 양방향에 있어서 전압-전류특성이 대수특성을 갖는 소자이다. 이 쌍방향성 대수소자와 더불어 증폭기에 병렬접속된 저항은 신호의 주파수가 높고 진폭이 작은 영역에서의 대수증폭기의 이득을 결정하기 위한 것이다. 이들 비선형 증폭회로는 그 가산기가 대수증폭기의 출력신호와 입력단자로부터의 입력신호를 동일극성으로 가산하면 비선형 엠파시스회로로 되고, 역극성으로 가산하면 비선형 디엠파시스회로로 된다. 즉, 입력신호의 주파수가 낮은 때에는 입력신호의 진폭에 의하지 않고 저역제거필터 및 대수증폭기로 이루어진 경로의 출력전압이 거의 0으로 되기 때문에 가산기의 출력에는 입력신호가 거의 그대로의 진폭으로 나타나지만, 입력신호의 주파수가 높은 때에는 저역제거필터 및 대수증폭기로 이루어진 경로에서 얻어지는 출력전압이 입력신호전압을 대수변환한 전압으로 되기 때문에 가산기의 출력으로부터는 입력신호의 진폭이 작으면 작을수록 크게 강조 또는 감쇄된 신호가 얻어진다.
더욱이 본 발명에 의하면, 상술한 2종류의 비선형 증폭회로(전자를 제1비선형 증폭회로라 하고 후자를 제2비선형 증폭회로라 한다)중 어느 한쪽을 비선형 엠파시스회로로 이용하고 다른쪽을 비선형 디엠파시스회로로 이용한 비선형 엠파시스·디엠파시스회로가 제공된다. 이 경우, 제1비선형 증폭회로에 있어서는 입력단자로부터 저역제거필터 및 대수증폭기를 경유해서 가산기에 이르는 신호경로중에 지연소자가 삽입되는 바, 이 지연소자의 지연시간과 제2비선형 증폭회로에 있는 가산기의 지연시간이 거의 동일하게 된다.
상기한 것과 같은 비선형 엠파시스·디엠파시스회로가 짜맞춰지는 경우, 제1 및 제2비선형 증폭회로의 양쪽에 대해 1개의 저역제거필터가 공용되고 또한 1개의 대수증폭기가 공용되는 것이 바람직하다.
본 발명에 의한 비선형 증폭회로에서는 대수소자가 증폭기의 입출력단간에 접속되어 있기 때문에, 증폭기의 이득이 어느정도 커지면 입력신호의 레벨을 필요 이상으로 크게 하지 않고 대수소자의 비선형 영역을 유효하게 이용할 수 있어서 엠파시스의 양을 크게 취할 수 있게 된다. 게다가, 회로내의 신호진폭이 과대하게 되지 않아 대수소자의 내압이나 전원전압을 낮출 수 있게 된다.
또한, 본 발명에서는 비선형 엠파시스회로와 비선형 디엠파시스회로가 공히 저역제거필터 및 대수증폭기의 경로를 거친 신호와 입력신호를 가산해서 출력신호를 얻도록 구성되어 있기 때문에, 본 발명은 비선형 엠파시스회로를 증폭기의 부궤환 루프에 삽입해서 비선형 디엠파시스회로를 실현하는 방법과는 달리 비선형 엠파시스·디엠파시스특성을 서로 역특성으로 하기 위한 조건으로 증폭기의 이득이 무한대일 것이 요구되지 않고, 정확하게 역특성의 비선형 엠파시스·디엠파시스특성을 얻을 수 있다.
(실시예)
이하, 예시도면을 참조하여 본 발명의 각 실시예를 상세히 설명한다.
제1도에 도시된 비선형 증폭회로에 의하면, 저역제거필터(12)는 입력단자(11)로부터 공급되는 입력신호[X(s)]로부터 직류성분을 비롯한 저역성분을 제거한다. 이러한 저역제거필터(12)의 출력단자는 대수증폭기(16; 對數增幅器)에 접속된다. 대수증폭기(16)를 구성하는 증폭기(13)의 입출력단자간에는 쌍방향성 대수소자(14) 및 저항(15)이 병렬로 접속된다. 또한, 대수증폭기(16)의 출력신호는 가산기(17)에 입력되어 입력신호[X(s)]와 소정의 극성관계로 가산된다. 이 가산기(17)의 출력 신호 [Y(s)] 는 출력 단자(18) 로 출력 된다.
제2도(a)∼제2도(c)는 쌍방향성 대수소자(14)의 구체적인 몇몇 예를 나타낸 것이다. 우선 제2도(a)에 의하면 2개의 다이오드가 역병렬로 접속되고, 제2도(b)에 의하면 콜렉터·베이스간이 접속된 소위 다이오드접속형의 2개의 트랜지스터가 역병렬로 접속되며, 제2도(c)에 의하면 베이스를 접지전위측에 접속한 2개의 트랜지스터가 역병렬로 접속되어 있다. 그 이외에도 트랜지스터의 베이스전위를 제어해서 온도보상을 하도록 구성된 대수소자를 사용할 수 있다.
제1도의 비선형 증폭회로가 비선형 엠파시스회로로 이용되는 경우에는 가산기(17)에서 대수증폭기(16)의 출력신호와 입력신호[X(s)]가 동일극성으로 가산되면 된다. 이 경우, 저역제거필터(12)와 대수증폭기(16)의 총합전달특성(總合傳達特性)을 H(s)로 하고, 입력신호[X(s)] 및 출력신호[Y(s)]를 각각 X1(s)와 Y1(s)로 한다면,
Y1(s)={1+H(s)}·X1(s) --- (1)
로 되고, 그 특성은 제3도에 나타낸 것처럼 된다.
한편, 제1도의 비선형 증폭회로가 비선형 디엠파시스회로로 이용되는 경우에는 가산기(17)에서 대수증폭기(16)의 출력신호와 입력신호[X(s)]가 역극성으로 가산되면 된다. 이 경우, 입력신호[X(s)] 및 출력신호[Y(s)]를 각각 X2(s)와 Y2(s)로 한다면,
Y2(s)={1-H(s)}·X2(s) --- (2)
로 되고, 그 특성은 제4도에 나타낸 것처럼 된다.
제5도에 나타낸 비선형 증폭회로에 의하면, 저역제거필터(12)는 콘덴서(51)와 저항(52)의 직렬회로로 구성된다. 또한, 증폭기(13)는 반전증폭기로서, 비반전 입력단자는 접지되고 그 반전입력단자와 출력단자간에는 대수소자(14)와 저항(15)이 병렬로 접속되어 있다. 이 경우, 상기 증폭기(13)의 반전입력단자는 가상접지상태로 된다. 반전증폭기(13)와 대수소자(14)를 내장한 대수증폭기 IC로는 예컨대 OEI 2920이 알려져 있다.
제6도는 제5도에 도시된 비선형 증폭회로의 동작을 설명하기 위한 도면으로서, 콘덴서(51)의 용량치를 C로 하고 저항(52)의 저항치를 R1으로 한다면, 저역제거필터(12)의 임피던스 Z1(s)는 다음식으로 표현된다.
Figure kpo00002
입력단자(11)에 X(s)의 입력신호가 입력된 때, 콘덴서(51)와 저항(52)에 흐르는 전류 I1(s)는,
Figure kpo00003
로 된다. 단, Ve(s)는 증폭기(13)의 반전입력단자에서의 오차전압이다.
저항(15)에 흐르는 전류 I2는 증폭기(13)의 출력전압을 V(s)로 할 경우에,
Figure kpo00004
로된다.
더욱이, 쌍방향성 대수소자(14)의 저항치를 Rd로 한다면,
Figure kpo00005
로 된다.
여기에서,대수소자(14)와 저항(15)의 병렬합성 임피던스를 Z2(s)로 하면,
Figure kpo00006
즉,
Figure kpo00007
또한, 증폭기(13)의 입력단자는 고임피던스이어서 그 입력전류는 무시할 수 있기 때문에,
Figure kpo00008
로 된다.
증폭기(13) 의 이득을 -K로 한다면,
V(S)=-K·Ve(S) --- (9)
로 되고,
상기 (8), (9) 식으로부터,
Figure kpo00009
로 된다.
여기에서 증폭기(13)의 이득 -K를 충분히 크게 취하면,
Figure kpo00010
로 된다.
상기 (5),(6)식으로부터 다음의 관계가 얻어진다.
R2·I2(s) = Rd·I3(s) --- (12)
예컨대, 전술한 IC인 OEI 2920의 경우에는 입력전류 I3(s)와 출력전압이 제7도에 나타낸 특성을 갖고서 I3(s)와 Rd의 관계는 일의적으로 정해진다. 또한,(12)식으로부터 I2(s)도 일의적으로 정해진다. 따라서, 대수증폭기(16)의 출력전압 V(s) 는,
(a) 입력신호의 주파수가 낮은 경우에는 s≒O이기 때문에
V(s)
Figure kpo00011
0
(b) 입력신호의 주파수가 높고 진폭이 작은 경우에는 s→∞, Rd→∞ 이기 때문에
Figure kpo00012
(c) 입력신호의 주파수가 높고 진폭이 큰 경우에는 s→∞, Rd→O 이기 때문에
Figure kpo00013
로 된다.
따라서 높은 주파수에서는 제8도에 나타냈듯이 입력신호가 소진폭인 때에는 이득이 커지고 대진폭인 때에는 이득이 작아지는 비선형 엠파시스특성을 얻게 된다. 또한, 이 도면에서 알 수 있듯이, 입력신호의 진폭이 -40dB정도로 극히 소진폭인 영역까지 비선형 엠파시스특성을 얻을 수 있다.
대수소자(14)는 증폭기(13)의 입출력단간에 접속되어 있어서 입력신호의 진폭이 작은 경우에도 그 양단간의 전위차는 크기 때문에, 다이오드 또는 트랜지스터가 용이하게 ON상태로 된다. 따라서 입력신호의 진폭을 종래처럼 필요이상으로 크게 하지 않아도 대수소자(14)의 비선형 영역을 이용할 수 있으므로 비선형 증폭회로내의 저전압화를 도모할 수 있게 되어, 대수소자(14)를 구성하는 다이오드나 트랜지스터의 내압이 낮아도 되며 또한 증폭기(13)의 전원전압도 낮아도 된다.
제9도는 제1도에 도시된 비선형 증폭회로를 구체적으로 나타낸 회로도로서, 저역제거필터(12)는 입력단자(11)와 접지간에 직렬접속된 콘덴서(61)와 저항(62)으로 이루어져 있고, 콘덴서(61)와 저항(62)의 접속점이 증폭기(13)의 비반전입력단자에 접속되어 있다. 더욱이, 증폭기(13)의 반전입력단자와 접지간에 저항(63)이 접속되어 있다. 저항(63)은 저항(15)과 함께 대수증폭기(16)의 이득을 결정한다. 제5도에 도시된 비선형 증폭회로에서는 저역제거필터(12)의 출력신호가 전류신호로서 증폭기(13)에 부여되고 증폭기(13)에서 전류-전압 변환됨에 대해, 제9도의 비선형 증폭회로에서는 저역제거필터(12)의 출력신호가 전압신호로서 증폭기(13)에 부여되는 점이 기본적으로 다를 뿐, 작용·효과는 동등하다.
제10도에 본 발명의 다른 실시예에 따른 비선형 증폭회로를 나타냈다. 도면에서 저역제거필터(22)와 증폭기(23), 쌍방향성 대수소자(24), 저항(25)으로 이루어진 대수증폭기(26) 및 가산기(27)는 제1도에서의 저역제거필터(12)와 증폭기(13), 쌍방향성 대수소자(14), 저항(15)으로 이루어진 대수증폭기(16) 및 가산기(17)와 동일한 것이다. 이 실시예에서는 입력단자(21)로부터 공급되는 입력신호[E(s)]가 가산기(27)의 한쪽 입력단에 부여되어 대수증폭기(26)의 출력신호와 소정의 극성관계로 가산된다. 이 가산기(27)의 출력신호[F(s)]는 출력단자(28)로 출력됨과 더불어 저역제거필터(22)에 입력된다. 저역제거필터(22)의 출력신호는 대수증폭기(26)에 입력된다.
제10도의 비선형 증폭회로가 비선형 디엠파시스회로로서 이용되는 경우에는 가산기(27)에서 대수증폭기(26)의 출력신호와 입력신호[E(s)]가 역극성으로 가산되면 된다. 이 경우, 제1도와 마찬가지로 저역제거필터(22)와 대수증폭기(26)의 총합전달특성을 H(s)로 하고, 입력신호[E(s)] 및 출력신호[F(s)]를 각각 E1(s), F1(s)로 한다면,
F1(s)=E1(s)-H(s)·F1(s) --- (16)
로부터,
Figure kpo00014
제1도의 비선형 증폭회로가 비선형 엠파시스회로로 이용되고, 제10도의 비선형 증폭회로가 비선형 디엠파시스회로로 이용되는 경우를 고찰해 보자. 이러한 경우, 제1도의 구성에 의한 비선형 엠파시스회로의 출력신호[Y1(s)]와 제10도의 구성에 의한 ql선형 디엠파시스회로의 입력신호[E1(s)]는 같다고 하여[즉, E1(s) =Y1(s)], (1)식을 (17)식에 대입하면,
Figure kpo00015
로 되어, 비선형 엠파시스회로의 입력신호[X1(s)]와 비선형 디엠파시스회로의 출력신호[F1(s)]는 일치한다. 즉, 비선형 엠파시스와 비선형 디엠파시스의 특성을 완전히 역특성으로 할 수 있다.
한편, 제10도의 비선형 증폭회로를 비선형 엠파시스회로로 이용하는 경우에는 가산기(27)에서 대수증폭기(26)의 출력신호와 입력신호[E(s)]가 동일극성으로 가산되면 된다. 이 경우 입력신호[E(s)]와 출력신호[F(s)]를 각각 E2(s)와 F2(s)로 한다면,
F2(s)=E2(s)+H(s)·F2(s) --- (19)
로부터,
Figure kpo00016
로 되어, 그 특성은 제3도의 경우와 거의 마찬가지로 된다.
제10도의 비선형 증폭회로를 비선형 엠파시스회로로 이용하고 제1도의 비선형 증폭회로를 비선형 디엠파시스회로로 이용하는 경우를 고찰해 보자. 이 경우,
제10도의 구성에 의한 비선형 엠파시스회로의 출력신호[F2(s)]와 제1도의 구성에 의한 비선형 디엠파시스회로의 입력신호[X2(s)]는 같다고 하여 [즉, F2(s)=X2(S)], (2)식에 (20)을 대입하면,
Figure kpo00017
로 되어, 비선형 엠파시스회로의 입력신호[E2(s)]와 비선형 디엠파시스회로의 출력신호[Y2(s)]는 일치한다. 즉, 비선형 엠파시스와 비선형 디엠파시스의 특성을 완전히 역특성으로 할 수 있다
이상의 설명에서는 회로내의 지연시간을 무시했지만, 실제로는 지연이 존재하므로 전달함수는 상기한 것과 약간 다르다. 제11도는 제1도의 비선형 증폭회로에서의 대수증폭기(16)와 가산기(17)간에 지연보상을 위한 지연소자(19)를 삽입한회로를 나타낸 것이다. 지연소자(19)의 위치는 이에 한정되지 않고, 입력단자(11)로부터 저역제거필터(12) 및 대수증폭기(16)를 거쳐 가산기(17)에 이르는 신호경로중이라면 그 어느 곳에 설치해도 된다.
제11도의 비선형 증폭회로를 비선형 엠파시스회로로 이용하고 제10도의 비선형 증폭회로를 디엠파시스회로로 이용하는 경우를 고찰해 보자. 지금 제12도에 나타낸 것처럼 제11도에서의 저역제거필터(12)와 대수증폭기(16)부분의 전달함수를 H(S), 지연시간을
Figure kpo00018
1으로 하고, 가산기(17)의 지연시간을
Figure kpo00019
2, 지연소자(19)의 지연시간을
Figure kpo00020
3로 한다면, 다음의 식이 싱립된다.
Figure kpo00021
또한, 제13도에 나타낸 것처럼 제10도에서의 저역제거필터(22)와 대수증폭기(26) 부분의 전달함수를 H(s), 그 지연시간을
Figure kpo00022
1으로 하고, 가산기(27)의 지연시간을
Figure kpo00023
2로 한다면, 다음의 식이 얻어진다.
Figure kpo00024
(23)식에 (22)식을 대입하면,
Figure kpo00025
(24)식에서 알 수 있듯이, 제11도의 구성에 의한 비선형 엠파시스회로와 제10도의 구성에 의한 비선형 디엠파시스회로의 총합지연시간은 가산기(17,27)의 합계지연시간인 2
Figure kpo00026
2이다. (24)식의 우변 제1항에 주목하면 알 수 있듯이,
Figure kpo00027
3 =
Figure kpo00028
2, 즉 가산기(27)의 지연시간과 지연소자(19)의 지연시간을 같게 한다면, 비선형 디엠파시스회로의 출력신호[Z(s)]는 비선형 엠파시스회로의 입력신호[X(s)]를 간단히 지연시킨 신호로 되는 바, 이는 비선형 엠파시스회로와 비선형 디엠파시스회로가 완전히 역특성이라는 것을 나타내고 있다.
이와 같이 제1도에 지연소자(19)를 추가한 제11도의 비선형 증폭회로를 비선형 엠파시스회로로 이용하고, 제10도에 나타낸 비선형 증폭회로를 비선형 디엠파시스회로로 이용함으로써, 회로내의 지연을 고려해도 엠파시스특성과 디엠파시스특성을 완전히 역특성으로 할 수 있다.
상기한 것과 역으로, 제10도의 회로를 비선형 엠파시스회로로 이용하고 제11도의 회로를 비선형 디엠파시스회로로 이용하는 경우에도 상기한 것과 마찬가지 효과를 거둘 수 있음은 물론이다.
제12도에서의 저역제거필터(12)와 대수증폭기(16)의 총합지연시간
Figure kpo00029
1은 입력신호의 최고주파수성분의 반주기보다 짧은 것이 바람직하다. 제12도에서 지연소자(19)의 지연시간
Figure kpo00030
3는 0으로 생각하자.
입력단자(11)에 입력신호(예컨대, 영상신호)의 최고주파수 fm의 신호성분이 입력되었다고 하자. 저역제거필터(12)와 대수증폭기(16)의 총합이득을 1로 하고 가산기(17)의 가산비율을 1:1로 한다면, 시간의 함수로 나타낸 출력신호 y(t)는 다음식으로 표시된다.
y(t)=sin(2πfmt)+sin{2πfm(t+
Figure kpo00031
1)} --- (25)
입력신호의 최고주파수셩분의 주기 Tm은,
Tm=1/fm --- (26)
여기에서 주기 Tm의 1/2이
Figure kpo00032
1과 같다고 한다면,
Figure kpo00033
1=Tm/2=1/2fm --- (27)
(27)식을 (25)식에 대입하면,
y(t) = sin(2πfmt) +sin(2πfmt + π) = sin(2πfmt) - sin(2πfmt) = 0
로 되어, 입력신호는 전송할 수 없게 된다.
Figure kpo00034
1 1/2fm으로 한다면, y(t)=0으로 되지 않아 입력신호를 올바르게 전송할 수 있다.
한편, 제10도의 구성에 있어서는 입력신호를 올바르게 전송하기 위해 저역제거필터(22)와 대수증폭기(26) 및 가산기(27)의 총합지연시간을 입력신호의 최고주파수성분의 반주기보다 짧게 하면 된다.
제10도 및 제11도의 비선형 증폭회로를 비교하면 알 수 있듯이, 양회로에서는 구성요소로서 저역제거필터와 대수증폭기 및 가산기가 모두 사용되고 있으므로, 이들의 일부 또는 전부를 공용할 수 있다.
제14도는 제1도와 제10도에서의 저역제거필터(12,22) 및 대수증폭기(16,26)를 1개의 저역제거필터 및 1개의 대수증폭기로 구성한 비선형 엠파시스·디엠파시스회로를 나타낸 것인 바, 엠파시스회로의 입출력단자는 11,18이고, 디엠파시스회로의 입출력단자는 21,28이다. 절환스위치(31,32)가 실선으로 나타낸 쪽으로 접속된 때에는 저역제거필터 및 대수증폭기가 엠파시스회로로 이용되고, 절환스위치(31,32)가 점선으로 나타낸 쪽으로 접속된 때에는 저역필터 및 대수증폭기가 디엠파시스회로로 이용된다.
이와 같이 저역제거필터 및 대수증폭기가 각각 엠파시스회로와 디엠파시스회로에 공용됨으로써 비선형 엠파시스·디엠파시스회로 전체의 구성이 간단해지고 가격면에서도 유리하게 된다. 또한, 저역제거필터 및 대수증폭기가 엠파시스회로와 디엠파시스회로에 별개로 설치된 경우에 있어서의 양회로의 특성차를 고려할 필요가 없이 엠파시스·디엠파시스의 특성을 보다 완전하게 역특성으로 할 수 있다.
제14도에서는 비선형 엠파시스회로로서 제11도의 회로를 이용하고 비선형 디엠파시스회로로서 제10도의 회로를 이용했지만, 역으로 비선형 엠파시스회로로서 제10도의 회로를 이용하고 비선형 디엠파시스회로로서 제11도의 회로를 이용한 경우에도 저역제거필터 및 대수증폭기를 엠파시스회로와 디엠파시스회로에 공용할 수 있다.
상기 실시예에 따른 비선형 증폭회로는 입력신호와 저역제거필터 및 대수증폭기를 통과시킨 입력신호 또는 출력신호를 소정의 극성관계로 가산하고 그 가산신호를 출력신호로 사용하도록 구성되어 있으므로, 입력신호의 레벨을 필요이상으로 크게 하지 않고서 입력신호가 매우 미소한 진폭의 영역으로부터 비선형 증폭동작을 얻을 수 있다. 따라서 S/N비의 개선효과를 높이기 위해 엠파시스의 양(디엠파시스의 양)을 크게 해도 회로내의 신호진폭이 과대하게 될 우려가 없어서 대수소자의 내압 및 전원전압을 낮출 수 있게 된다.
더욱이, 이 실시예에 있어서는 입력신호를 저역제거필터 및 대수증폭기의 경로에 인가하는 순방향공급(Feed Forward)구성으로 되어 있으면서 입력단자로부터 저역제거필터 및 대수증폭기를 통해 가산기에 이르는 경로중에 지연소자를 삽입한 제1비선형 증폭회로와, 출력신호를 저역제거필터 및 대수증폭기의 경로에 인가하는 궤환(Feedback)구성으로 되어 있으면서 가산기의 지연시간이 제1비선형 증폭회로에서의 지연소자의 지연시간과 거의 동일한 제2비선형 증폭회로중 어느 한쪽이 비선형 엠파시스회로로 이용되고 다른쪽이 비선형 디엠파시스회로로 이용됨으로써, 비선형 엠파시스회로와 비선형 디엠파시스회로의 특성이 정확하게 역특성으로 되도록 할 수 있다. 따라서 비선형 엠파시스·디엠파시스특성이 적절하지 못합에 따른 신호품질의 열화를 방지할 수 있고, 특히 VTR의 경우에는 여러번에 걸친 더빙시에도 화질열화를 최소화할 수 있게 된다.
더욱이, 비선형 엠파시스회로와 비선형 디엠파시스회로에서 저역제거필터 및 대수증폭기가 공용됨으로써 회로구성이 간단하게 되어 원가절감을 도모할 수 있음과 더불어, 이들 저역제거필더 및 대수증폭기의 특성이 서로 균일하지 않음으로 인해 엠파시스특성과 디엠파시스특성의 대칭성이 훼손되는 일이 없게 되어, 더욱 양호한 비선형 엠파시스·디엠파시스특성을 얻게 된다.
다음에는 제15도를 참조하여 다른 실시예를 설명한다.
이 실시예에서는 대수변환회로가 예컨대 필터회로의 출력측에 종속접속된 북수의 진폭제한증폭회로로 구성되고, 각 진폭제한증폭회로는 입력신호를 증폭하는 증폭기와, 입력신호를 증폭하고 또한 출력신호를 소정의 진폭으로 제한하는 진폭제한회로 및, 이 진폭제한회로의 출력신호와 증폭기의 출력신호를 가산하는 가산기로 구성됨을 기본으로 하고 있다.
또한, 이 실시예에 있어서는 최종단의 진폭제한증폭회로(14N)의 출력신호(VON)와 입력신호(101)의 합을 얻도록 가산회로(105)가 설치되어 있다.
이 실시예에 따르면, 입력영상신호 또는 출력영상신호의 저역성분을 제거하는 필터회로와 대수변환회로로 이루어진 신호경로는 입력영상신호의 주파수가 낮은 영역에서는 이득이 작고, 입력영상신호의 주파수가 높은 영역에서는 신호진폭이 작아질수록 이득이 커지는 특성을 갖는다. 따라서 대수변환회로의 출력신호와 입력영상신호를 합성회로에서 가산하면, 입력영상신호가 대진폭(大振幅)인 때에는 엠파시스의 양(고역성분의 강조량)이 작아지고 입력영상신호가 소진폭(小振幅)으로 될수록 엠파시스의 양이 증대되는 비선형 엠파시스특성을 얻게 된다. 또한, 합성회로에서 감산을 하면 비선형 엠파시스와 역특성인 비선형 디엠파시스특성을 얻게 된다.
이 경우, 대수변환회로는 예컨대 진폭제한증폭회로의 비선형적인 입출력특성을 이용하고 있기 때문에, 미소레벨영역에 있어서도 용이하게 비선형 엠파시스특성 또는 비선형 디엠파시스특성을 얻게 된다.
또한, 이 대수변환회로에서는 대진폭신호에 대해 이득이 낮기 때문에, 그 출력에 접속되는 회로, 예컨대 영상출력회로에 입력되는 입력신호의 진폭이 과대하게 되는 일은 없다. 이로써 파형왜곡의 발생이 억제되고 또한 전원전압의 저전압화가 도모된다.
제15도의 비선형 증폭회로에 의하면, 단자(101)로부터 입력된 영상신호는 저역제거필터(102)와 합성회로인 가산기(105)의 한쪽 입력단에 공급된다. 저역제거필터(102)는 고역성분에 대한 엠파시스특성 또는 디엠파시스특성을 얻게 하고 또한 AC성분의 입력신호에 대한 대수변환회로(103)의 입출력특성이 입력신호의 DC성분에 의해 영향받지 않도록 하기 위해서 직류분을 포함하는 저역성분을 제거하는 필터이고, 그 출력신호는 대수변환회로(103)에 입력된다. 이 대수변환회로(103)의 출력신호는 가산기(105)의 다른쪽 입력단에 공급되고, 가산기(105)의 출력신호는 출력단자(106)에 출력영상신호로서 송출된다.
대수변환회로(103) 는 복수(N) 의 진폭제한증폭회로(141∼14N) 를 종속접속시켜서 구성되는 바, 진폭제한증폭회로(141∼14N)는 각각 입력신호를 증폭하는 증폭기(111)와, 입력신호를 증폭하고 또한 출력신호를 소정의 진폭(VL로 함)으로 제한하는 진폭제한기(112) 및, 증폭기(111)와 진폭제한기(112)의 출력신호를 가산하는 가산기(113)로 구성되어 있다.
제16도는 진폭제한증폭회로(141∼14N)중 하나를 상세히 나타낸 것으로, 이 도면에 의하면 증폭기(111)는 트랜지스터(122,123)와 에미터저항(124,125), 정전류원(126), 콜렉터저항(127)으로 구성되고, 진폭제한기(112)는 트랜지스터(128,129)와 에미터저항(130,131), 정전류원(132), 콜렉터저항(127)으로 구성된다. 트랜지스터(122,128)의 베이스는 입력신호(Vin)가 공급되는 단자(121)에 접속된다.
또한, 트랜지스터(123,129)의 베이스에는 기준전압(Vref) 이 인가된다. 트랜지스터(122,123)의 에미터는 저항(124,125)을 각각 매개하여 정전류원(126)에 공통으로접속되어 있다. 이와 마찬가지로, 트랜지스터(128,129)의 에미터는저항(130, 131)을 각각 매개하여 정전류원(132)에 공통으로 접속되어 있다. 트랜지스터(122,128)의 콜렉터는 전원(Vcc)에 접속되고, 트랜지스터(123,129)의 콜렉터는 출력단자(133)에 접속됨과 더불어 저항(127)을 공통으로 매개하여 전원(Vcc)에 접속되어 있다.
증폭기(111)에 있는 에미터저항(124,125)에 비해 진폭제한기(112)에 있는 에미터저항(130,131)의 값은 작게 설정된다. 이 경우, 증폭기(111)와 진폭제한기(112)에서 에미터저항 이외의 조건이 같다고 한다면, 증폭기(111)의 이득 k와 진폭제한기(112)의 이득 β의 관계는, 일반적으로 kβ이다.
트랜지스터(123,129)의 콜렉터에 공통으로 접속된 저항(127)에는 양 트랜지스터(123, 129)의 콜렉터전류의 합이 흐르므로, 양 트랜기스터(123,129)의 콜렉터, 즉 출력단자(133)에서는 제15도에 도시된 가산기(113)의 출력에 상당하는 전압신호가 얻어진다. 바꿔 말하면, 가산기(113)는 실질직으로 저항(127)으로 구성된다.
여기에서, 진폭제한증폭회로(141∼14N)의 각 출력신호(Vout)는 입력신호(Vin)가 Vin≤VL/ℓ 인 때에 다음의 (25')식으로 표현된다.
Vout=Vin·(k +ℓ) --- (25')
입력신호(Vin)가 VinVL/ℓ인 때에 출력신호(Vout)는 다음의 (26')식으로 표현된다.
Vout=k·Vin + VL --- (26')
또한, 첫번째 진폭제한증폭회로(141)의 입력신호[Vi1; 대수변환회로(103)의 입력신호가 Vi1≤VL/(k +ℓ)·I 인 때에는 I번째의 진폭제한증폭회로(14I)의 출력신호(VoI)는 첫번째 진폭제한증폭회로(141)의 입력신호(Vi1)에 대해 선형적인 관계에 있다.
다음으로, I번째의 진폭제한증폭회로(14I)에서 진폭제한이 이루어진 때[즉, 진폭제한증폭회로(14I)의 입력신호(ViI)가 VL/ℓ보다 큰 때)의 N번째 진폭제한증폭회로(14N)의 출력신호[VoN; 대수변환회로(103)의 출력신호]는 다음 (27')식에 나타낸 값으로 된다.
VoN=VL(1+k+k2+ … kN-I-1)+Vi(k+ℓ)I·kN-I --- (27')
여기에서 예컨대 k=1인 경우, (27')식은 (28)식처럼 된다.
VoN=VL(N-I)+Vi1(ℓ+1)I --- (28)
이 (28)식으로 표현되는 입력신호(Vi1)와 출력신호(VoN)의 관계, 즉 대수변환회로(103)의 입출력특성을 도표로 나타내면 제17도처럼 된다.
제17도의 표에서 알 수 있듯이, 대수변환회로(103)의 입출력특성은 개략적으로 대수특성을 나타낸다.
따라서, 제15도의 저역제거필터(102)와 대수변환회로(103)로 이루어진 신호경로는 저역제거필터(102)에 의해 통과가 제한되는 주파수가 낮은 영역에서는 작은이득을 나타내고, 주파수가 높은 영역에서는 소진폭의 경우에 큰 이득을 나타내며 대진폭의 경우에 작은 이득을 나타내는 특성을 갖는다. 이 때문에 가산기(105)에 의해 입력영상신호와 대수변환회로(103)의 출력신호가 동일극성으로 합성(가산)되면, 입력영상신호가 대진폭인 경우에는 엠파시스의 양이 작아지고 입력영상신호가 소진폭으로 될수록 엠파시스의 양이 증대되므로, 제15도의 비선형 증폭회로는 비선형 엠파시스회로로 된다. 또한, 역으로 가산기(105)에서 입력영상신호와 대수변환회로(103)의 출력신호가 역극정으로 합성(감산)되면, 제15도의 비선형 증폭회로는 비선형 디엠파시스회로로 된다. 또한, 본 실시예에서는 입력영상신호가 소진폭인 때에는 간단한 증폭기로서 동작하고 대진폭인 때에는 진폭제한기로서 동작하여 비선형 특성을 갖는 진폭제한 증폭회로(141∼14N) 가 종속접속됨으로써 대수변환회로(103) 가 실현되고 있다. 이 때문에 미소레벨영역에 있어서도 용이하게 비선형 엠파시스특성 또는 비선형 디엠파시스특성을 얻게 된다. 더욱이, 대수변환회로(103)는 대진폭인 신호에 대해 이득이 작게 되어 내부의 신호진폭이 과대하게 되는 일은 없으므로, 대수변환회로(103)는 파형왜곡의 발생을 억제함과 더불어 전원(Vcc 등)을 저전압화할 수 있다.
제18도는 다른 실시예에 따른 비선형 증폭회로를 나타낸 것이다. 제15도의 비선형 증폭회로는 입력영상신호와 그 입력영상신호를 저역제거필터(102) 및 대수변환회로(103)에 통과시킨 신호를 가산기(105)에서 가산하는 순방향공급형으로 구성되어 있음에 반하여, 본 실시예는 궤환힝 구성으로 되어 있다. 즉, 본 실시예에서는 출력단자(106)로 송출되는 출력영상신호의 일부가 저역제거필터(102) 및 대수변환회로(103)를 거쳐 가산기(105)의 다른쪽 입력단에 궤환됨으로써 입력단자(101)로부터의 입력영상신호와 가산되어 가산기(105)의 출력신호가 출력영상신호로서 출력단자(106)로 송출된다. 대수변환회로(103)는 제15도와 마찬가지로 증폭기(111)와 진폭제한회로(112) 및 가산기(113)로 구성된다.
이 경우, 제15도의 실시예와 마찬가지로 합성회로인 가산기(105)에서 입력영상신호와 대수변환회로(103)의 출력신호를 동일극성으로 합정하면 비선형 엠파시스회로로 되고, 역극성으로 합성하면 비선형 디엠파시스회로로 된다.
제19도는 더욱이 다른 실시예에 따른 비선형 증폭회로를 나타낸 블록도로서, 입력단자(101)로부터 입력되는 입력영상신호는 저역제거필터(102)와 합성회로인 가산기(105)의 한쪽 입력단에 공급된다. 저역제거필터(102)의 출력신호는 대수변환회로(107)에 입력되고, 대수변환회로(107)의 출력신호는 가산기(105)의 다른쪽 입력단에 공급된다. 가산기(105)의 출력신호는 출력단자(106)에 출력영상신호로서 송출된다.
본 실시예에서의 대수변환회로(107)는 제15도 및 제18도에서의 대수변환회로(103)와 달리, 저역제거필터(102)의 출력측에 종속접속된 N개의 진폭제한기(181∼18N)와, 저역제거필터(102)의 출력신호 및 진폭제한기(181∼18N)의 출력신호의 총합을 취하는 가산기(109)로 구성되고, 가산기(109)의 출력신호가 대수변환회로(107)의 출력으로 된다. 대수변환회로(107)의 입력신호[첫번째 진폭제한기(181)의 입력신회를 Vi로 하고, 출력신호[가산기(109)의 출력신회를 Vo로 하면, 양자의관계, 즉 대수변환회로(107)의 입출력특성은 제20도에 나타낸 것처럼 개략적으로 대수특성으로 된다.
제21도는 더욱이 다른 실시예에 따른 비선형 증폭회로로서, 제19도의 순방향 공급형 구성에 대해, 궤환힝 구성으로 한 것이다. 즉, 출력단자(106)로부터의 출력영상신호의 일부가 저역제거필터(102)에 입력되고, 저역제거필터(102)의 출력신호는 제19도의 실시예와 마찬가지인 대수변환회로(107)를 거쳐 가산기(105)의 다른쪽 입력단으로 궤환된다.
제19도 및 제21도의 실시예도 가산기(105)에서 2개의 입력신호를 동일극성으로 합성하면 비선형 엠파시스특성을 얻게 되고, 역극성으로 합성하면 비선형 디엠파시스특성을 얻게 된다.
제19도 및 제21도의 실시예에 사용되는 진폭제한기(181∼18N)의 구체적인 일례가 제22도에 도시되어 있다. 이 진폭제한기는 에미터가 공통접속된 트랜지스터(152,153)와, 트랜지스터J152,153)의 에미터결합점에 접속된 정전류원(154), 트랜지스터(152, 153)의 콜렉터에 각각 접속된 저항(155,156)으로 이루어진 차동증폭기로서, 트랜지스터(152)의 베이스는 입력단자(151)에 접속되고 상기 트랜지스터(153)의 베이스에는 기준전압(Vref)이 인가되고 있다. 트랜지스터(153)의 콜렉터는 출력단자(158)에 접속되어 있다. 또한, 선형성을 개선하기 위해 트랜지스터(152,153)의 콜렉터간에 콘덴서(157)가 접속되어도 된다.
또한, 진폭제한이 이루어지지 않게 되는 소진폭신호에 대응되는 출력신호의 선형성을 개선한 진폭제한기가 제23도 및 제24도에 도시되어 있다.
제23도에 도시된 진폭제한기는 트랜지스터(162,163)와 그 에미터결합점에 접속된 정전류원(164)으로 이루어진 제1차동증폭기와, 트랜지스터(165,166)와 그 에미터결합점에 접속된 정전류원(167)으로 이루어진 제2차동증폭기로 구성되고, 트랜지스터 (162, 165)의 콜렉터는 부하저항(168) 에 공통접속되며, 트랜지스터 (163,166)의 콜렉터는 부하저항(169)에 공통접속되어 있다. 트랜지스터(162,165)의 베이스는 입력단자(161)에 접속되고, 트랜지스터(163,166)의 베이스에는 기준전압(Vref)이 인가되며, 또한 동 트랜지스터(163,166)의 콜렉터는 출력단자(170)에 접속되어 있다. 여기에서 트랜지스터(162)와 트랜지스터(165)의 에미터면적비는1:n(n은 1을 넘는 임의의 수, 예컨대 n≒4)으로, 트랜지스터(163)와 트랜지스터(166)의 에미터면적비는 n:1로 선성된다.
제23도에 나타낸 구성에 의하면, 트랜지스터의 출력전류(콜렉터전류)에 오프셋이 부여되어 출력전류에 오프셋이 가산됨으로써, 특히 소진폭신호가 입력된 때의 출력신호의 선형성이 개선된다.
제24도의 회로에 있어서 단자(171)로부터의 입력신호(Vin)는 트랜지스터(172)의 베이스에 인가된다. 트랜지스터(172)의 에미터는 저항(173)을 거쳐 정전류원(174)에 접속되어 있어서 저항(173)의 양단에서는 입력신호(Vin)에 DC오프셋을 덧붙인 신호를 얻게 된다. 이 저항(173)의 양단에 나타나는 신호는 콜렉터가 공통의 저항(175)에 접속된 트랜지스터(176,177)의 베이스에 각각 입력된다.
한편, 단자(178)로부터의 기준전압(Vref)은 트랜지스터(179)의 베이스에 인가된다. 트랜지스터 (179) 도 트랜지스터 (172) 와 마찬가지로 에미터가 저항(190)을 매개하여 정전류원(191)에 접속되어 있어서 저항(190)의 양단으로부터 기준전압(Vref)에 DC오프셋을 덧붙인 신호를 얻게 된다. 이 저항(190)의 양단에 나타나는 신호는 마찬가지로 콜렉터가 공통의 저항(192)에 접속된 트랜지스터(193,194)의 베이스에 입력된다.
트랜지스터(176,194)의 에미터 및 트랜지스터(177,193)의 에미터는 각각 공통접속되고, 그 각 에미터 결합점은 정전류원(195,196)에 각각 접속되어 있다.
트랜지스터(193,194)의 콜렉터로부터 단자(197)로 출력신호(Vout)가 도출된다. 이와 같이 구성함으로써 출력전류에 오프셋이 가산되어 제23도의 회로와 마찬가지로 출력신호의 선형성이 개선된다.
제25도는 더욱이 다른 실시예에 따른 비선형 증폭회로를 나타낸 것으로, 대수변환회로(110)는 N-1개의 종속접속된 진폭조정회로(1101∼110N-1)와, 에미터가결합된 제1,제2트랜지스터(Q1, Q2)로 각각 구성된 N개의 에미터결합 트랜지스터쌍(1201∼120N), 에미터결합 트랜지스터쌍(1201∼120N) 의 각 에미터결합점에 접속된 정전류원 (1301∼130N), 제1, 제2정전압원 (201,202) 으로 구성되어 있다.
즉, 입력단자(101)로 입력되는 입력영상신호는 저역제거필터(102)에 입력되고, 저역제거필터 (102) 의 출력신호는 진폭조정회로(1101∼110N-1) 에 순차입력됨과 더불어 첫번째 에미터결합 트랜지스터쌍(1201)의 제1트랜지스터(Q1)의 베이스에 입력된다. 에미터결합 트랜지스터쌍(1202∼120N) 의 제1트랜지스터 (Q1) 의 베이스에는 진폭조정회로(1101∼110N-1)의 출력신호가 각각 입력되고 있다. 에미터결합 트랜지스터쌍(1201∼120N)의 제2트랜지스터(Q2)의 베이스에는 각각 기준전압(Vref) 이 인가되고 있다.
또한, 에미터결합 트랜지스터쌍(1201∼120N)의 제1트랜지스터(Q1)의 콜렉터는 저항(R3)과 트랜지스터(Q3)로 이루어진 제1정전압원(201)에 공통접속되어 있고, 에미터결합 트랜지스터쌍(1201∼120N) 의 제2트랜지스터 (Q2) 의 콜렉터는 저항(R4)과 트랜지스터(Q4)로 이루어진 제2정전압원(202)에 공통접속되어 있다.
이 대수변환회로(110)의 출력단은 제2정전압원(202)의 트랜지스터(Q4)의 콜렉터인 바, 이곳에서 제2정전압원(202)에 흐르는 전류에 비례하는 전압신호가 나타난다. 이 전압신호가 가산기(105)의 다른쪽 입력단에 입력되는 바, 이 신호는 가산기(105)의 한쪽 입력단에 입력되는 입력단자(101)로부터의 입력영상신호와 가산되어 출력단자(106)에서 출력영상신호가 생성된다.
상기 구성에 있어서, 각 에미터결합 트랜지스터쌍(1201∼120N)의 트랜지스터(Q1, Q2)의 베이스·에미터간 전압(VBE)과 콜렉터전류(Ic)의 관계, 결국 전압-전류특성은,
m·VBE= ℓn(IC+ICES) /ICES
ICES; VBE=0 인 때의 콜렉터전류
m=q/kT
q; 전자전하
k; 볼쯔만 정수
T; 절대온도
로 표현된다. 이 경우,1개의 에미터결합 트랜지스터쌍은 약 15dB의 입력신호진폭범위에서 대수특성을 갖는다.
따라서 진폭조정회로(1101∼110N-1) 에 의해 에미터결합 트랜지스터쌍(1202∼120N)의 입력신호의 진폭을 적당하게 조졍하고 에미터결합 트랜지스터쌍(1201∼120N)의 각각의 입력신호의 진폭변화범위를 달리 함으로써, 대수변환회로(110)는전체적으로 대단히 넓은 진폭범위의 입력신호에 대해 대수특성을 나타낸다.
상기한 제25도는 순방향공급형 구성을 나타내고 있지만, 제18도 및 제21도와 마찬가지로 저역제거필터에 출력단자로의 출력영상신호를 입력하고, 대수변환회로의 출력신호를 가산기로 궤환시키는 궤환형 구성이어도 된다.
또한, 제25도에서는 진폭조정회로(1101∼110N-1) 가 종속접속되어 있지만, 이들이 병렬접속되어도 마찬가지의 효과를 거둘 수 있음은 물론이다. 단, 진폭조정회로를 종속접속하는 경우에는 각각의 이득이 동일해도 되지만, 병렬접속하는 경우에는 에미터결합 트랜지스터쌍의 입력신호의 진폭범위를 다르게 하기 위해서 각각의 이득을 서로 달리 할 필요가 있다.
상기 실시예에 의하면, 입력영상신호 또는 출력영상신호를 저역제거필터 및 대수변환회로에 통과시킨 신호와 입력영상신호를 합성해서 출력영상신호를 얻음으로써, 미소한 입력신호진폭까지 비선형 특성을 얻을 수 있게 되어, 엠파시스의 양을 크게 해서 S/N비의 대폭적인 개선을 달성할 수 있다.
또한, 대수변환회로는 다이오드 클리퍼를 사용한 경우와 같이 입력신호진폭을 필요이상으로 크게 할 필요가 없으므로, 파형특성의 열파가 적어짐과 더불어 전원전압의 저전압화를 도모할 수 있게 된다.
다음에는 제26도를 참조하여 다른 실시예를 설명한다.
VTR로 강시간 신호를 기록하는 경우에는 자기테이프에 가아드 밴드를 설치하지 않고 아지머스손실(Azi皿1th損失)을 이용해서 기록을 하게 된다. 이 때문에 인접트랙으로부터 크로스토크를 받게 되지만, 본 실시예에 의하면 저역제거필터와 대수증폭기의 직렬회로로 구성되는 복수의 비선형 증폭회로가 병렬로 접속됨으로써 크로스토크가 저감되고 있다.
즉, 제26도의 비선형 증폭회로에 의하면, 입력단자(301)로부터 입력된 신호는 가산기(309)에 입력됨과 더불어 저역제거필터(303)와 저역제거필터(304) 및 저역제거필터(305)에 입력된다. 또한 저역제거필터(303)의 출력은 대수증폭기(306)에 입력되고, 마찬가지로 저역제거필터(304, 305)의 출력은 대수증폭기(307, 308)에 각각 입력된다. 이 실시예에 있어서는 3개의 저역제거필터가 사용되고 있는데, 필요에 따라 필터의 수는 임의로 결정된다. 이들 대수증폭기(306∼308)의 출력신호는 가산기(309)에 입력된다.
제26도의 회로가 비선형 엠파시스회로로서 이용되는 경우에는 입력신호 및 대수증폭기(306∼308)의 출력신호가 가산기(309)에서 가산된다. 이 회로가 비선형 디엠파시스회로로서 이용되는 경우에는 동 출력신호가 가산기(309)에서 감산된다.
제27도는 본 발명이 적용된 비선형 증폭회로의 다른 실시예를 나타낸 구성도이다.
이 회로에 의하면, 입력단자(310)로부터 입력된 신호는 가산기(312)에 입력된다. 이 가산기(312)의 출력신호는 단자(311)로 보내져서 비선형 증폭회로의 출력신호로 됨과 더불어 저역제거필터(313∼315)에 입력된다. 저역제거필터(313)의 출력단자는 대수증폭기(316)의 입력단자에 접속된다. 마찬가지로 저역제거필터(314,315)의 출력단자는 대수증폭기(317,318)에 각각 접속된다.
상기 실시예에서는 3개의 저역제거필터가 이용된 경우에 대해 설명했지만, 3개 이상의 저역제거필터가 사용되어도 된다. 대수증폭기(316∼318)의 출력신호는 가산기(312)에 입력된다.
제27도의 회로가 비선형 엠파시스회로로서 이용되는 경우에는 가산기(312)가 대수증폭기(316∼318)로부터 출력되는 신호를 가산한다. 이 경우, 비선형 디엠파시스회로로서는 제26도에 나타낸 비선형 증폭회로의 가산기(309)를 감산기로 사용한 회로가 이용된다.
제27도의 회로가 비선형 디엠파시스회로로서 이용되는 경우에는 가산기(312)가 대수증폭기의 출력신호를 감산한다. 이 경우, 비선형 엠파시스회로로서는 제26도의 가산기(309)를 가산기로 사용한 회로가 이용된다.
제28도는 제26도 및 제27도의 비선형 증폭회로를 VTR에 이용하는 때의 기록재생회로를 나타낸 것이다. 동 도면에 있어서 비선형 엠파시스회로(326)는 제26도의 가산기(309)를 가산기로 이용하고 비선형 디엠파시스회로(327)는 제27도의 가산기(312)를 감산기로 이용한 경우를 설명한다. 입력신호는 단자(301)로부터 입력된 다음, 비선형 엠파시스회로(326)와 선형 엠파시스회로(319) 및 FM변조회로(320)를 거쳐서 헤드(321,322)를 통하여 테이프(328)에 기록된다. 이 경우, 테이프(328)는 회전드럼에 대해 경사지게 감겨지는 바, 테이프(328)에는 제30도에 도시된 기록패턴이 형성된다.
이 테이프(328)에 신호를 기록하기 위한 자기헤드(321,322)는 제29도에 나타낸 것처럼 헤드 캡(329,330)이 테이프의 주사방향과 직교하는 방향에 대해 반대방향으로 경사져 있다. 이 때문에 테이프(328)상의 기록패턴은 인접트랙(331,332)에 있어서 반대방향으로 경사진 패턴으로 된다. 이처럼 경사진 아지머스가 설정된경우에 아지머스손실 L은 다음 식으로 주어진다.
Figure kpo00035
여기에서 상기 ω는 트랙폭, λ는 기록파장, θo는 아지머스각을 나타낸다.
이 경우, 트랙이 어긋나는 양을 d로 한다면, 정규트랙으로부터의 재생신호 S와 인접트랙으로부터의 불필요재생신호 D의 비율은 다음의 (30)식으로 표시된다.
Figure kpo00036
이는 트랙이 어긋나는 양 d가 트랙폭 ω에 비해 작을수록, 또한 기록파장 λ가 짧을수록 인접트랙으로부터의 영향이 작아진다는 것을 나타내고 있다.
즉, 이 식은 제31도(A)에 나타낸 것처럼 크로스토크 노이즈가 재생신호에 존재한다는 것을 나타내고 있다.
이 크로스트크 노이즈는 제29도에 나타낸 헤드(321,322)를 이용하어 테이프(328)로부터 기록신호를 재생할 때 생기는 것이다. 테이프(328)로부터의 재생신호는 프리앰프·리미터회로(323)를 거쳐서 FM복조회로(324)에 의해 복조된다. 이 복 조신호는 선형 디엠파시스회로(325) 및 비선형 디엠파시스회로(327)를 통과한다.
이때, 헤드(321,322)로부터의 재생신호가 제31도(B)에 나타낸 주파수 할당 형태를 나타내는 경우, 복조후의 인접트랙으로부터의 크로스트크 노이즈는 제31도(D)에 나타낸 것처럼 된다. 이 파형은 점선으로 나타낸 흑레벨(高레벨) 및 백레벨(低레벨)파형의 포락선에 의해 형성된다. 재생신호를 이와 같은 파형특성의 필터에 통과시킴으로써 아지머스 손실을 이용한 재생신호의 크로스토크 노이즈가 억제된다.
제32도에 개략적으로 대수특성을 갖는 대수증폭기의 일례를 나타냈다. 동 도면에 있어서, 입력단자(333) 에는 저역제거필더 [예컨대, 필터(303) 또는 필터(313)]의 출력신호가 입력된다. 단자(336)는 가상접지로 되어 있고 R1의 저항치를 갖는 저항기(335) 에 흐르는 전류가 R2의 저항치를 갖는 저항기(337) 및 대수특성을 얻기 위한 다이오드(338a, 338b)에 흐른다. 이들 저항기 및 다이오드에는 높은 증폭률을 갖춘 대수증폭기(339)가 병렬로 접속되어 있다. 이 대수증폭기(339)의 출력단자(334)에서는 정부 양방향으로 대수특성을 갖는 출력이 얻어진다. 미소신호에 있어서의 증폭률은 A = R2/R1로 표시되어, 대수증폭기는 제33도에 나타낸 특성을 갖는다. 단자(334)의 출력신호는 반전회로(340)를 거쳐서 단자(341)로부터 출력된다. 이 출력신호는 제28도에 도시된 가산기(309) 또는 가산기(312)에 입력된다. 이 가산기를 감산에 이용하는 경우에는 반전회로(340)가 불필요합은 물론이다.
대수증폭기(306, 316)와 대수증폭기(307, 317) 및 대수증폭기(308, 318)는 각각 동일한 특성을 갖는 것이 바람직하다.
또한, 여기에서 이용되는 디엠파시스회로는 다이오드를 이용한 간단한 리미터가 아니라 대수증폭기로 되어 있기 때문에 미소신호에 대한 증폭률 A를 대단히 높게 설정할 수 있어 디엠파시스회로의 입력진폭을 과대하게 할 필요가 없다.
제34도는 저역제거필터, 즉 하이패스필터(HPF)의 구성을 나타낸 것이다. HPF를 구성하는 저역제거필터(303,313)는 콘덴서(342)와 저항기(335)로 이루어져 있고, 단자(336)는 제32도에 나타낸 가상접지단자이다.
이 필터는 특히 FM변복조시에 생기는 3각 노이즈[제31도(C)]를 제거하기 위해 들어간 것이다.
제35도는 크로스토크 노이즈를 제거하기 위해 끼워넣는 BPF를 구성하는 저역제거필터(304,314,305,315)를 나타낸 것이다. 이들은 용량 C의 콘덴서(343)와 인덕턴스 L의 코일(344) 및 저항기(335)로 이루어져 있다.
이때의 공진주파수
Figure kpo00037
는 인접트랙으로부터의 크로스트크 노이즈가 크게 되는 값으로 정해진다. 이로써 3각 노이즈뿐 아니라 인접트랙으로부터의 크로스토크 등과 같은 신호에 대해서도 디엠파시스효과를 거둘 수 있다.
또한, 여기에 사용되는 비선형 디엠파시스회로는 엠파시스특성 및 압축특성을 얻기 위한 소자를 명렬로 접속해서 구성되어 있기 때문에 비선형 엠파시스의 역특성을 얻기 쉽고 파형특성의 열화가 생기기 어렵게 된다.
제36도, 제37도는 본 발명의 비선형 증폭회로가 적용된 다른 실시예를 나타낸 도면이다. 제36도는 제26도의 비선형 증폭회로를 엠파시스측에 이용한 예이고, 제37도는 제27도의 비선형 증폭회로를 디엠파시스측에 이용한 예이다.
이 제36도 및 제37도에 나타낸 회로에 의하면, 제28도에 나타낸 기록재생회로에 있어서의 선형 엠파시스회로(319) 및 선형 디엠파시스회로(325)가 비선형 증폭회로내에 포합되는 바, 따라서 회로구성의 간략화 및 저가격화를 실현할 수 있다.
이하, 상기 실시예의 동작을 설명한다.
제28도의 장치에 있어서의 엠파시스,디엠파시스의 전달함수인 GEM(s)와 GDE(s)는 (31) (32)식으로 표현된다.
Figure kpo00038
엠파시스회로로의 입력신호는 제36도의 입력단자(301)를 통해 가산기(309)에 입력됨과 더불어 4개의 저역제거필터(303∼305, 347)에 입력된다. 저역제거필터(303∼305)의 출력신호는 대수증폭기(306∼308)에 입력되고, 그 출력신호는 가산기(309)에 입력된다. 또한, 저역제거필터(347)의 출력신호는 진폭조졍기(348)에서 k배로 진폭조정되어 가산기(309)에 입력된다. 이 비선형 엠파시스회로의 출력단자(302)에 나타나는 출력신호는 제28도의 단자(345)를 거쳐서 FM변조회로(320)에 입력되어 자기헤드(321,322)에 의해 테이프(328)에 기록된다. 재생시에는 FM복조된 신호가 복조회로(324)의 단자(346)에서 출력되어 제37도의 단자(310)를 거쳐서 가산기(312)에 입력된다.
가산기(312) 의 출력신호는 4개의 저역제거필터(313∼315, 349) 에 입력되고, 저역제거필터(313∼315)의 출력신호는 대수증폭기(316∼318)에 입력된 후 가산기(312)에서 감산된다.
또한, 저역제거필터(349)의 출력신호는 진폭조정기(350)에서 k배로 진폭조정되어 가산기(312)에서 감산된다. 이 가산기(312)의 출력신호는 본 회로의 출력으로서 단자(311)로부터 출력된다.
여기에서, 진폭조정기(348,350)의 입력임피던스가 충분히 크다고 한다면, 저역제거필터(349)는 제38도에 도시된 바와 같이 되고, 진폭조정기를 포함하는 전달함수는 다음식과 같이 된다.
Figure kpo00039
또한, 본 실시예의 비선형 엠파시스회로(351)의 전달함수 FEM(s)와 비선형 디엠파시스회로(352)의 전달함수 FDE(s)는 다음식과 같이 표현된다.
Figure kpo00040
여기에서, (31)식과 (34)식과 (32)식과 (35)식을 비교해 보면, Ha(s), Hb(s), Hc(s)는
대진폭의 고주파신호일 때에는 영향이 작기 때문에, Ha(s) = Hb⒮ = Hc(s) = 0 으로 생각하면, (31)식과 (34)식은,
Figure kpo00041
Figure kpo00042
로 되어, 제39도에 나타낸 특성으로 되는 R15, C13, k 등을 적당한 값으로 해줌에 따라 특성을 맞출 수 있게 된다. 또,(32)식과 (35)식에서는 (31)식과 (34)식의 역특성을 얻도록 정수가 결성되기 때문에, 마찬가지로 특성을 맞출 수 있게 된다.
이상, 비교해 본 바와 같이 본 실시예를 이용함에 따라 선형 엠파시스와 비선형 엠파시스를 1개의 회로로 구성할 수 있게 되어 회로의 저가격화를 도모할 수 있다.
상기 실시예에 의하면, 아래와 같은 잇점이 있다.
(1) FM전송계에서 생기는 3각노이즈뿐만 아니라 인접트랙으로부터의 크로스토크 노이즈와 같이 특정한 주파수에서 증가하는 노이즈도 유효하게 저감할 수 있어서 S/N비의 향상을 도모할 수 있다.
(2) 엠파시스특성과 압축특정을 결정하는 요소를 병렬접속함에 따라 비선형 엠파시스회로와 비선형 디엠파시스회로의 특성을 양호한 역특성으로 하여, 파형열화를 극히 작게 할 수 있다.
(3) 압축회로로서 정부 양망향으로 동작하는 대수소자를 이용함에 따라 비선형 엠파시스회로와 디엠파시스회로내에서 취급하는 신호진폭을 작게 할 수 있어서 회로 및 전원전압의 저전압화를 도모할 수 있다.
다음으로, 제40도를 참조해서 더욱이 다른 실시예를 설명한다.
비선형 엠파시스/디엠파시스회로를 이용하면, 비선형 디엠파시스회로에서 발생한 고차고조파(高次高調波)가 최종출력에 혼입되어 버려, 파형이 열화되는 문제가 있었다. 이에, 본 실시예에서는 FM복조회로의 대역제한에 의하지 않고 비선형 엠파시스/디엠파시스의 과정에서 발생하는 고차고조파가 최종출력에 혼입되지 않도록 한 영상신호전송장치 및 영상신호복원장치를 제공한다.
본 실시예의 영상신호전송장치는 기본적으로 영상신호를 비선형 엠파시스회로 및 FM변조회로를 통해서 전송계로 송출하는 제1장치와, 상기 전송계를 매개하여 공급되는 FM신호를 FM복조회로와 비선형 디엠파시스회로 및 로우패스필터를 통해서 영상신호로 복원하는 제2장치로 구성된다. 이 경우, 비선형 디엠파시스회로의 출력측에 로우패스필터가 삽입된다.
제40도에 나타낸 영상기록재생장치(VTR)에 의하면, 입력단자(401)에는 예컨대 제47도(A) 및 제47도(B)에 나타낸 주파수대역 fo의 입력영상신호가 공급된다. 입력영상신호가 고품위영상신호인 경우를 예로 들면, fo는 예컨대 12GHz이다. 이 입력영상신호는 비선형 엠파시스회로(402)에 입력된다.
비선형 엠파시스회로(402)는 입력영상신호의 고역성분을 그 신호진폭에 따른 엠파시스양에 따라 강조해주는 회로로서, 예컨대 제41도 또는 제42도에 나타낸 바와 같이 구성된다. 제41도는 순방향공급형 구성의 회로로서, 입력단자(421)에 입력되는 영상신호는 저역제거필터(422) 및 압축기(423)를 통해서 가산기(424)의 한쪽 입력단에 공급된다. 가산기(424)의 다른쪽 입력단에는 입력영상신호가 직접 공급된다. 또 가산기(424)의 출력신호는 출력단자(425)로 송출된다. 제42도는 궤환형 구성의 회로로서, 입력단자(421)에 입력되는 영상신호는 가산기(424)의 한쪽 입력단에 공급되고, 가산기(424)의 출력은 출력단자(425)로 송출됨과 더불어, 저역제거필터(422) 및 압축기(423)를 매개해서 가산기(424)의 다른쪽 입력단에 공급된다.
압축기(423)는 예컨대 제43도에 나타낸 입출력특성을 가지는데, 그 출력은 제48도(A) 및 제48도(B)에 나타낸 바와 같다. 이러한 압축기(423)로는 예컨대 진폭 제한기 또는 대수증폭기를 이용할 수 있다. 제48도(시 및 제48도(B)에 나타낸 바와 같이, 압축기(423)의 출력에는 고차고조파(특히 奇數欠 高調波)성분이 포함되고, 이것이 제49도(A) 및 제49도(B)에 나타낸 바와 같이 비선형 엠파시스회로(402)의 출력, 예컨대 제41도에 있어서의 가산기(424)의 출력에도 나타난다. 이 고차고조파 성분의 에너지는 비선형 엠파시스회로(402)의 엠파시스의 양을 크게 할 수록 커진다.
비선형 엠파시스회로(402)의 출력신호는 엠파시스의 양이 신호진폭에 의하지 않는 일정한 선형 엠파시스회로(403)를 매개해서 FM변조회로(404)에 입력되어 기록에 적합한 FM신호로 된 후, 기록헤드(405)에 의해서 자기테이프(406)상에 기록된다.
자기테이프(406) 상에 기록된 FM신호는 재생측(제2장치) 에서 재생헤드(407)에 의해 재생된다. 기록헤드(406)와 재생헤드(407)는 공통의 자기헤드를 이용해도 된다. 재생헤드(407)에 의해 재생된 FM신호는 프리앰프·리미터회로(408)에 의해 증폭 및 진폭제한된 후, FM복조회로(409)에 의해 복조된다.
제46도에 FM복조회로(409)의 일례를 나타냈다. 이 FM복조회로에 의하면, 제46도에 있어서 입력단자(441)에 공급되는 영상신호가 지연선(442)을 매개해서 EOR(Exclusive OR)회로(443)의 한쪽 입력단에 공급됨과 더불어 EOR회로(443)의 다른쪽 입력단에 직접 공급된다. EOR회로(443)의 출력은 로우패스필터(444; LPF)를 매개해서 출력단자(445)로 송출된다. 이 회로는 지연형 FM복조회로로 알러져 있는 것으로, VTR에 자주 사용되는 것이다. 다른 예로는 펄스카운트형 FM복조회로등을 이용할 수도 있다. 이러한 FM복조회로(409)를 이용하면, LPF(444)에 의한 제50도에 나타낸 것과 같은 대역제한때문에, LPF(444)의 출력에서는 제51도(A) 및 제51도(B)에 나타낸 것처럼 가산기(424)의 출력[비선형 엠파시스회로(402)의 출력]에 존재했던 고차고조파성분[제49도(A) 및 제49도(B)에 도시]이 나타나지 않게 된다.
제40도로 설명을 되돌리면, FM복조회로(409)에 의해 북조된 영상신호는 디엠파시스의 양이 신호진폭에 의하지 않는 일정한 선형 디엠파시스회로(410)를 통하여 비선형 디엠파시스회로(411) 에 입력된다. 비선형 디엠파시스회로(411) 는 입력영상신호의 고역성분을 그 신호진폭에 따른 디엠파시스의 양에 따라 억압하는 회로로서, 예컨대 제44도 또는 제45도와 같이 구겅된다. 제44도는 궤환힝 구성의 회로로서, 입력단자(431)에 입력되는 영상신호는 가산기(434)의 한쪽 입력단에 공급되고, 가산기(434)의 출력은 출력단자(435)로 송출됨과 더불어 저역제거필터(432) 및 압축기(433)를 매개해서 가산기(434)의 다른쪽 입력단에 공급된다. 제45도는 순방향 공급형 구성의 회로로서, 입력단자(431)에 입력되는 영상신호는 저역제거필터(432) 및 압축기(433)를 통해서 가산기(434)의 한쪽 입력단에 공급된다. 가산기(434)의 다른쪽 입력단에는 입력영상신호가 직접 공급된다. 가산기(434)의 출력신호는 출력단자(435)로 송출된다.
비선형 엠파시스회로(402)로서 제41도에 나타낸 순방향공급형 구성의 회로를이용하는 경우에 비선형 디엠파시스회로(411)로는 제44도에 나타낸 궤환형 구성의 회로를 이용하고, 역으로 비선형 엠파시스회로(402)로서 제42도에 나타낸 궤환형 구성의 회로를 이용하는 경우에 비선형 디엠파시스회로(411)로는 제45도에 나타낸 순방향공급형 구성의 회로를 이용함으로써, 비선형 엠파시스회로(402)의 특성과 비선형 디엠파시스회로(411)의 특성이 상보적인 관계를 갖도록 구성할 수 있다.
압축기(433)는 제41도 및 제42도에 나타낸 비선형 엠파시스회로(402)내의 압축기(423) 와 마찬가지로 예컨대 제43도에 나타낸 입출력특성을 갖는다. 따라서, 비선형 디엠파시스회로(411)에 선형 디엠파시스회로(410)의 출력, 즉 FM복조회로(409)에 의해서 고차고조파성분이 제거된 후의 제51도(시 및 제51도(B)에 나타낸것과 같은 신호가 입력되면, 이 비선형 디엠파시스회로(411)의 출력에는 제53도(A) 및 제53도(B)에 나타낸 바와 같이 고차고조파(기수차 고조파)성분이 나타난다.
그러나, 본 발명에 있어서는 비선형 디엠파시스회로(411)의 출력이 LPF(412)로 입력됨에 따라 비선형 디엠파시스회로(411)에서 발생한 고차고조파성분이 제54도(A) 및 제54도(B)에 나타낸 바와 같이 제거된 후, 출력단자(413)로 출력된다. 이 LPF(412)의 통과대역은 FM복조회로(409)에 있는 LPF(444)의 통과대역, 즉 제50도(B)에 나타낸 통과대역과 동일하게 하는 것이 바람직하다. 이는 비선형 엠파시스회로(402) 에서 생긴 고차고조파중, 선형 엠파시스회로(403) ∼FM변조회로(404) ∼기록헤드(405) ∼자기테이프(406) ∼재생헤드(407) ∼프리앰프 . 리미터회로(408) ∼FM복조회로(409)∼선형 디엠파시스회로(410)의 경로를 거쳐서 전송된 성분은 비선형 디엠파시스회로(411)에서 제거되고, 전송되지 않은 성분은 LPF(412)에서 감쇄되기 때문이다.
제55도는 더욱이 다른 실시예를 나타낸 것으로, 이 실시예에 의하면, 기록측의 비선형 엠파시스회로(402)와 선형 엠파시스회로(403)간에 LPF(414)를 삽입한 점이 앞의 실시예와 다르다. 이 LPF(414)의 역할은 다음과 같다.
비선형 엠파시스회로(402)의 출력신호는 제49도(B)에 나타낸 바와 같이 기수차 고조파성분을 포함하고 있다. 따라서, 비선형 엠파시스회로(402)의 출력신호를 선형 엠파시스회로(403)를 거쳐서 FM변조회로(404)에 공급해서 변조한 경우, 이 고조파성분에 기인하는 FM신호의 측대파(惻帶波)가 발생한다. 이 측대파의 영향은 FM변조회로(404)에서의 반송파주파수가 높은 경우에는 문제가 되지 않지만, VTR과 같이 반송파주파수가 낮은 경우에는 모아레 발생(Moire 發生)의 원인이 된다. 모아레양은 비선형 엠파시스회로(402)의 엠파시스의 양과 FM변조회로(404)의 반송파주파수, 주파수편이량 및 회로형식 등에 의해 결성된다.
종래로부터 일반적으로 사용되고 있는 멀티바이브레이터방식의 FM변조회로에서는, 그 출력의 주파수 스펙트럼에 의하면 제56도에 나타낸 바와 같이 하측대파의 반향성분과 반승파의 3차고조파의 하측대파성분이 모아레 발생의 원인이 되고 있다. 비선형 엠파시스회로(402)의 출력신호는 기본파성분과 기수차고조파의 복합파이다. 일반적으로 2개의 주파수성분의 복합파로 FM변조를 행한 경우에는, 하나의 주파수성분의 신호로 FM변조를 행한 경우의 FM파의 기본파 및 측대파를 더욱이 다른 하나의 주파수성분의 신호로 FM변조한 FM파로 된다. 예컨대, 비선형 엠파시스회로(402)의 출력신호가 기본파와 3차고조파로 이루어져 변조지수(變調指數)가 작은 경우를 고려해 보자. 이러한 경우, 비선형 엠파시스회로(402)를 삽입함에 따라 제3측대파성분이 현저히 증가하게 되어, 제57도에 나타낸 바와 같이 반향성분으로 존재하는 제3하측대파와 FM파의 3차고조파의 제3측대파가 FM파의 전송대역내로 들어가고, 그 결과 모아레 양이 증대된다.
이에 대해서, 제55도에 나타낸 것처럼 비선형 엠파시스회로(402)의 출력측에 LPF(414)가 삽입되면, 높은 주파수에서의 고차고조파성분이 감소되므로 모아레 양을 대폭 저감할 수 있어서 비선형 엠파시스회로(402)를 매개하지 않고 FM변조를 행한 경우와 마찬가지인 제56도에 나타낸 특성을 얻는 것도 가능하게 된다. 상기LPF(414)의 특성은 모아레 양이 문제가 되지 않도록 설성하면 된다.
제58도는 더욱이 다른 실시예를 나타낸 것이다. 입력단자(401)에는 예컨대 fo = 20MHz 대역의 Y신호(휘도신호)와 fo = 8MHz 대역의 C신호(색신호)로 이루어진 입력영상신호가 공급된다. 이 입력영상신호는 제1A/D변환기(451)에 의해서 예컨대 27MHz의 샘플링주파수로 샘플링되고, 적당한 비트수의 디지탈신호로 변환된 후, 제1디지탈프로세서로 작용하는 기록프로세서(452) 에 입력된다. 이 기록프로세서(452)는 디지탈화된 입력영상신호에 대해서 소정의 처리, 예컨대 입력영상신호를 자기테이프(406)에서의 기록이 용이하게 되도록 예컨대 2채널의 fo = 12MHz 태역의 TCI신호(Time Compressed Integration신호)로 변환하는 처리를 행한다. 이 기록프로세서(452)의 출력은 제1 D/A변환기(453)에 의해 아날로그신호로 변환되고, 더욱이 제1LPF(454)에 의해 평활화된 후 비선형 엠파시스회로(4O2)와 선형 엠파시스회로(4O3) 및 FM변조회로(404)를 경유해서 기록헤드(405)에 의해 자기테이프(406)상에 기록된다.
한편, 자기테이프(406)로부터 재생헤드(407)에 의해서 재생된 FM신호는 프리앰프·리미터회로(408), FM복조회로(409), 선형 디엠파시스회로(410), 비선형 디엠파시스회로(411) 및 제2 LPF(455)를 경유한 후, 제2 A/D변환기(456)에 의해 디지탈신호로 변환되고, 이어서 제2디지탈프로세서로 작용하는 재생프로세서(457)에 의해 기록프로세서(452)와 역처리(逆處理), 즉 TCI신호를 Y신호와 C신호로 분리하는 처리가 실행된다. 재생프로세서(457)의 출력은 D/A변환기(458)에 의해 아날로그신호로 변환되고, 더욱이 제3 LPF(459)에서 평활화된 후 출력단자(413)로 송출된다.
여기에서 제2 LPF(455)는 기본적으로 앞의 실시예에서의 LPF(412)와 마찬가지로 비선형 디엠파시스회로(411)에서 발생한 고차고조파성분을 제거하기 위한 필터이지만, 이 LPF(455)는 FM복조회로(409)내의 LPF(444;제46도 참조)와 동일특성을 갖는 필터일 필요는 없고, 다음의 2개의 조건을 만즉시키는 LPF이면 된다.
(1) 통과대역이 fo일 것..
(2) 제2 A/D변환기(456)에서의 반향잡음억압을 위해 A/D변환기(456)에서의 샘플링주파수를 fs(예컨대, fs = 27MHz로 선택됨)로 한 때, 비선형 디엠파시스회로(411)의 출력신호의 고차고조파성분이 fs - fo의 주파수에서 층분히 감쇄될 것.
이경우, 비선형 디엠파시스회로(411) 에서 발생한 고차고조파성분은 LPF(455)만으로는 완전히 제거되지 않지만, LPF(455)에서 제거되지 않은 성분은 제3LPF(459)에서 완전히 제거되도록 할 수 있다. 제2 LPF(455)를 상술한 바와 같은 특성으로 함에 따라 LPF(455)는 앞의 실시예에서의 LPF(412)와 비교해서 컷 오프 특성이 비교적 완만한 특성의 필터로 되면 되고, 이로써 저가격화를 도모할 수 있게된다.
제59도는 더욱이 다른 실시예를 나타낸 것으로서, 제58도에서의 제1LPF(454)를 제거하고, 그에 대신하여 비선형 엠파시스회로(402)와 선형 엠파시스회로(4O3)간에 제1 LPF(461)를 삽입한 것이다. 이 LPF(461)는 제55도의 실시예에서의제1 LPF(414)와 제58도의 실시예에서의 제1 LPF(454)의 양쪽 기능을 겸한 것이므로 저가격화에 유리하다.
제60도는 더욱이 다른 실시예를 나타낸 것이다. 이 실시예에 의하면, 입력단자(401)에 공급되는 입력영상신호는 우선 비선형 엠파시스회로(402)를 통해 제1LPF(462)를 매개해서 제1 A/D변환기(451)에 입력되어 디지탈신호로 변환된다. 이 디지탈신호는 기록프로세서(452)에 의해 예컨대 TCI신호로 변환된 후, D/A변환기(453)와 제2 LPF[463;제58도의 LPF(454)에 상당함] 및 FM변조회로(404)를 경유해서 기록헤드(405)에 의해 자기테이프(406)상에 기록된다.
자기테이프(406)로부터 재생헤드(407)에 의해 재생된 FM신호는 프리앰프·리미터회로(408) 와 FM복조회로(409) 를 경유해서 A/D변환기 (456) 에 의해 디지탈신호로 변환된 후, 재생프로세서(457)에 의해 Y신호 및 C신호로 되돌려지고 D/A변환기(458)와 비선형 디엠파시스회로(411) 및 제3 LPF(459)를 매개해서 출력단자(413)로 송출된다.
비선형 엠파시스회로(402)는 대진폭시에는 엠파시스의 양이 작아지고 소진폭시에는 엠파시스의 양이 증대되는 특성을 갖고 있다. 즉, 입력신호진폭이 큰 때에는 작은 때에 비해서 출력신호진폭이 조금밖에 커지지 않는다. 따라서 이 비선형 엠파시스회로(402)의 출력을 LPF(462)를 매개해서 A/D변환기(451)에 입력시키면, A/D변환기(451)의 입력신호의 다이나믹 레인지가 압축되므로, A/D변환기(451)의 다이나믹 레인지(A/D변환이 가능한 입력신호의 레벨범위)를 유효하게 이용할 수 있다.
주지되어 있는 바와 같이, A/D변환과 D/A변환의 조작에 있어서는 양자화 노이즈(量子化 Noise)가 발생한다. 제58도 및 제59도에 나타낸 바와 같이 A/D변환기(451) 및 D/A변환기(453)의 후단에 비선형 엠파시스회로(402)를 삽입하면, FM변조에 의해 생기는 3각노이즈를 억압할 수 있지만, 양자화 노이즈는 억압할 수 없다.
이에 대해서, 제60도의 실시예에서는 A/D변환기(451) 및 D/A변환기(453)의 전단에 비선형 엠파시스회로(402)가 설치되는 바, 이로써 미소진폭신호의 높은 주파수성분이 강조된 후 A/D변환기(451)에 입력되고 있기 때문에, 비선형 엠파시스회로(402)에 의해서 상기 양자화 노이즈도 억압할 수 있는 효과를 기대할 수 있다. 따라서, 본 실시예의 구싱을 VTR에 적용하면, 여러번의 더빙편집을 반복한 후에도 양자화 노이즈에 의한 신호의 열화가 적어져, 양호한 재생화상을 얻을 수 있다.
상기 실시예에서는 VTR의 경우에 대해 설명했지만, 본 발명은 텔레비전 등의 송수신에도 적용할 수 있고, 또 비디오 디스크 플레이어 등의 재생전용장치라던지 텔레비전 수신장치에도 적용할 수 있다.
본 발명에 의하면, 비선형 디엠파시스회로에서 발생하는 고차고조파가 최종출력에 혼입되는 것을 방지하여 파헝왜곡을 대폭적으로 저감할 수 있게 되므로, 양호한 재생화상을 얻을 수 있게 된다.
이 실시예에 의하면, 비선형 엠파시스회로에서 발생한 고차고조파는 FM복조회로의 대역제한작용에 의해 저지되는 반면, 비선형 디엠파시스회로에서 발생한 고차고조파는 비선형 엠파시스회로에서 발생하는 고차고조파와 캔슬되지 않고 비선형 디엠파시스회로의 출력에 나타나지만, 비선형 디엠파시스회로의 출력측에 로우패스필터가 설치되어 있으므로 그 고차고조파는 최종출력에 혼입되지 않게 된다. 따라서, 재생측 또는 수신측에서 복원된 영상신호의 파형열화가 적어져서 재생화질이 향상된다.
한편, 특허청구의 범위의 각 구성요소에 병기한 도면참조부호는 본 발명의 이해를 용이하게 하기 위한 것으로서, 본 발명의 기술적인 범위를 도면에 도시한 실시예로 한정할 의도로 병기한 것은 아니다.

Claims (20)

  1. 입력신호를 받아들여서 그 입력신호로부터 저역주파수신호를 제거함으로써 얻어진 출력신호를 출력하는 저역제거필터수단과,
    이 저역제거필터수단의 상기 출력신호를 받아들여 출력신호를 출력하고, 입력단자 및 출력단자를 갖춘 증폭기와, 이 증폭기의 상기 입출력단자간에 병렬로 접속된 쌍방향성 대수소자와 저항을 포함하는 대수증폭회로수단,
    이 대수증폭회로수단의 상기 출력신호와 상기 입력신호를 소정의 극성관계에 따라 가산해서 출력신호를 출력하는 가산수단 및;
    상기 저역제거필터수단과 상기 대수증폭회로수단 및 상기 가산수단의 경로에 제공되는 지연소자를 구비하여 구성된 것을 특징으로 하는 비선형 증폭회로.
  2. 제1항에 있어서, 상기 가산수단은상기 저역제거필터 및 출력단자로 상기 출력신호를 송출하는 가산기로 구성된 것을 특징으로 하는 비선형 증폭회로.
  3. 제1항에 있어서, 상기 쌍방향성 대수소자는 역방향으로 병렬로 접속되는 복수의 다이오드로 구성된 것을 특징으로 하는 비선형 증폭회로.
  4. 제1항에 있어서, 상기 쌍방향성 대수소자는 서로 접속된 콜렉터 및 베이스를 갖추고, 베이스·에미터 경로가 서로 역방향으로 접속된 복수의 트랜지스터로 구성된 것을 특징으로 하는 비선형 증폭회로.
  5. 제1항에 있어서, 상기 쌍방향성 대수소자는 베이스·에미터 경로가 역방향으로 접속되고, 베이스가 접지되어 있는 복수의 트랜지스터로 구성된 것을 특징으로 하는 비선형 증폭회로.
  6. 제1항에 있어서, 상기 저역제거필터수단은 그 출력신호를 전류신호로 상기 대수증폭회로에 출력하는 필터로 구성된 것을 특징으로 하는 비선형 증폭회로.
  7. 제1항에 있어서, 상기 저역제거필터수단은 그 출력신호를 전압신호로상기 대수증폭회로에 출력하는 필터로 구성된 것을 특징으로 하는 비선형 증폭회로.
  8. 출력단자(106)를 갖추고서 입력영상신호의 저역성분을 제거하여 필터처리 영상신호를 출력하는 필터수단(102)과, 상기 필터수단의 출력단자에 종속접속되어 상기 필터처리 영상신호를 통과시키는 복수의 진폭제한수단(112,…)으로 구성되는 대수변환회로수단(103), 상기 복수의 진폭제한수단을 통과한 필터처리 영상신호와 상기 입력신호를 소정의 극성관계로 가산하여 출력영상신호를 생성하는 가산수단(105)을 구비하여 이루어진 것을 특징으로 하는 비선형 증폭회로.
  9. 제8항에 있어서, 대수변환회로수단(103)은 입력되는 신호를 증폭하여 출력신호를 출력하는 복수의 증폭수단(111)과, 그 입력되는 신호를 증폭하고 또한 증폭한 신호를 소정의 진폭으로 제한하여 진폭제한신호를 출력하는 진폭제한수단(112), 이 진폭제한수단(112)이 출력하는 진폭제한신호와 상기 진폭수단(111)의 출력신호를 가산하는 가산수단(113)으로 구성된 것을 특징으로 하는 비선형 증폭회로.
  10. 제8항에 있어서, 대수변환회로수단(107)은 입력되는 신호를 증폭하고 또한 증폭한 신호를 소정의 진폭으로 제한하여 진폭제한신호를 출력하는 복수의 직럴접속된 진폭제한수단(181:18N)과, 이 진폭제한수단(181:18N)의 각각이 출력하는 진폭제한신호와 상기 필터수단(102)의 출력신호를 합성하여 필터처리 영상신호(Vo)를 얻어서 상기 가산수단(105)으로 출력하는 합성회로수단(109)으로 구성된 것을 특징으로 하는 비선형 증폭회로.
  11. 제10항에 있어서, 상기 진폭제한수단은 입력되는 신호에 대해 오프셋 처리하는 수단을 갖춘 것을 특징으로 하는 비선형 증폭회로.
  12. 출력단자를 갖추고서 입력영상신호로부터 저역성분을 제거하필터수단과, 상기 필터수단의 출력단자에 종속집속 또는 병렬접속된 복수의 진폭조정수단, 각각이 에미터, 베이스 및 콜렉터를 갖춘 적어도 제1 및 제2트랜지스더로 구성되는 복수의 에미터결합 트랜지스터쌍과, 상기 제1 및 제2트랜지스터의 에미터는 서로 결합되어 에미터결합점을 형성하고 상기 제1트랜지스터의 베이스는 상기 필터수단의 출력단자 또는 상기 복수의 진폭조정수단의 대응하는 1개의 출력단자에 접속되며 상기 제2트랜지스터의 베이스는 기준전압원에 접속되어 있는 상기 복수의 에미터결합 트랜지스터쌍의 각각의 상기 에미터결합원에 접속된 정전류원,
    상기 복수의 에미터결합 트랜지스터쌍의 각각의 제1트랜지스터의 콜렉터에 공통접속된 제1정전압원,
    상기 복수의 에미터결합 트랜지스터쌍의 각각의 제2트랜지스터의 콜렉터에 공통접속된 제2정전압원 및,
    상기 제2정전압원에 흐르는 전류에 비례한 전압신호와 입력영상신호를 소정의 극성관계로 합성하여 출력영상신호를 생성하는 합성수단을 구비하여 구성된 것을 특징으로 하는 비선형 증폭회로.
  13. 입력신호가 입력되는 입력단자와,
    상기 입력단자에 접속되어 상기 입력신호로부터 저역성분을 제거하고 필터처리신호를 출력하는 M개의 저역제거필터수단,
    상기 M개의 저역제거필터수단중 적어도 N개의 필터수단(N M)에 직렬로 각각 접속되어 상기 필터처리신호에 대응하는 출력신호를 각각 출력하는 적어도 N 개의 대수증폭수단 및,
    상기 대수증폭수단으로부터 출력되는 출력신호 및 상기 입력신호를 가산 또는 감산하는 연산수단을 구비하여 구성된 것을 특징으로 하는 비선형 증폭회로.
  14. 제13항에 있어서, 상기 대수증폭수단에 접속되지 않은 상기 저역제거필터수단에 접속되어 대응하는 필터처리신호의 진폭을 소정배(所定倍)하여 출력신호를 상기 연산수단으로 출력하는 진폭조정수단을 갖춘 것을 특징으로 하는 비선형 증폭회로.
  15. 제1입력단자로부터의 입력신호를 받아들여서 필터처리출력신호를 출력하는 제1저역제거필터수단과, 입출력단자를 갖추고서 상기 제1저역제거필터수단의 출력신호를 증폭하는 증폭기와 이 증폭기의 입출력단간에 병렬로 접속된 쌍방향성 대수소자 및 저항으로 이루어져 대수처리 출력신호를 출력하는 제1대수증폭수단,
    상기 제1대수증폭수단의 출력신호와 상기 입력신호를 소정의 극성관계로 가산하여 출력신호를 제 1출력단자로 송출하는 제 1가산수단 및,
    상기 제1입력단자로부터 제1저역제거필터수단 및 제1대수증폭수단을 거쳐서 상기 제1가산수단에 이르는 신호경로중에 삽입된 지연소자로 구성되는 제1비선형 증폭회로와;
    제2입력단자로부터 입력되는 입력신호로부터 저역성분을 제거하는 필터처리를 하여 출력신호를 발생시키는 제2저역제거필터수단과,
    입출력단자를 갖추고서 상기 제2저역제거필터수단의 출력신호를 증폭하는 제2증폭기와 이 증폭기의 입출력단간에 병렬로 접속된 쌍방향성 대수소자 및 저항으로 이루어져 출력신호를 출력하는 제2대수증폭기 및,
    이 제2대수증폭기의 출력신호와 상기 제2입력단자로부터의 입력신호를 소정의 극성관계로 가산하여 출력신호를 상기 제2저역제거필터수단 및 제2출력단자로 송출하고 상기 지연소자와 거의 동일한 지연시간을 갖는 제2가산기로 구성되는 제2비선형 증폭회로로 구성되고;
    제1 및 제2비선형 증폭회로의 한쪽이 비선형 엠파시스회로로서 이용되고, 다른쪽이 비선형 디엠파시스회로로서 이용되는 것을 특징으로 하는 비선형 엠파시스·디엠파시스회로.
  16. 제15항에 있어서, 제1및 제2저역제거필터수단에 공통으로사용되는 1개의 저역제거필터 및, 제1 및 제2대수증폭기l에 공통으로 사용되는 1개의 대수증폭기가 설치되어 있는 것을 특징으로 하는 비선형 엠파시스·디엠파시스회로.
  17. 영상신호를 비선형 엠파시스하는 비선형 엠파시스회로 및 이 비선형 엠파시스회로의 출력신호를 주파수변조하여 FM신호를 출력하는 FM변조회로로 구성되는 제1장치와,
    상기 제1장치로부터 출력되는 상기 FM신호를 복조하는 FM 복조회 로와, 복조신호를 비선형 디엠파시스하는 비선형 디엠파시스회로 및, 이 비선형 디엠파시스회로의 출력신호로부터 고역성분을 제거하는 로우패스필터로 구성되는 제2장치를 구비하여 구성된 것을 특징으로 하는 영상신호 전송장치.
  18. 영상신호를 비선형 엠파시스하여 출력신호를 발생시키는 비선형 엠파시스회로와, 이 비선형 엠파시스회로의 출력신호로부터 고역성분을 제거하는 제1로우패스 필터 및, 이 제1로우패스 필터의 출력신호를 주파수 변조하는 FM변조회로를 포함하고서 FM신호를 출력하는 제1장치와,
    상기 제1장치로부터 출력되는 상기 FM신호를 복조하여 복조신호를 출력하는 FM복조회로와, 상기 복조신호를 비선형 디엠파시스하는 비선형 디엠파시스회로 및, 이 비선형 디엠파시스회로가 출력하는 출력신호로부터 고역성분을 제거하는 제2로우패스 필터를 포함하고서 상기 FM신호를 복원하는 제2장치를 구비하여 구성된 것을 특징으로 하는 영상신호 전송장치.
  19. 영상신호를 디지탈신호로 변환하는 제1AB 변환기와, 상기 디지탈신호를 기록에 적합한 소정신호로 변환하기 위한 제1디지탈 프로세서, 상기 소정신호를 아날로그신호로 변환하는 제1 D/A변환기, 상기 아날로그신호로부터 고역성분을 제거하는 제1로우패스 필터, 상기 제1로우패스 필터의 출력신호를 비선형 엠파시스하는 비선형 엠파시스회로 및, 상기 비선형엠파시스회로의 출력신호를 FM신호로 변환하는 FM변조회로를 포함하는 제1 장치와,
    상기 제1장치로부터 출력되는 상기 FM신호를 복조하는 FM복조회로와, 상기 FM복조회로의 복조신호를 비선형 디엠파시스하는 비선형 디엠파시스회로, 이 비선형 디엠파시스회로의 출력신호를 여과하는 제2로우패스 필터, 이 제2로우패스 필터의 출력신호를 디지탈신호로 변환하는 제2 A/D변환기, 상기 디지탈신호를 신호처리하는 제2디지탈 프로세서, 상기 제2디지탈 프로세서의 출력신호를 아날로그신호로 변환하는 제2 DA변환기 르느, 이 아날로그 신호를 여과하는 제3로우패스 필터를 포함하고서 상기 FM신호를 복원하는 제2장치를 구비하여 구성된 것을 특징으로 하는 영상신호 전송장치.
  20. 영상신호를 비선형 엠파시스하는 비선형 엠파시스회로와, 이 비선형 엠파시스회로의 출력신호를 여과하는 제 1 로우패스 필터, 이 제1로우패스 필터의 출력신호를 디지탈신호로 변환하는 제1 A/D변환기, 상기 디지탈신호를 신호처리하는 제1디지탈 프로세서, 이 제1디지탈 프로세서의 출력신호를 아날로그신호로 변환하는 제1 D/A변환기, 이 아날로그신호를 여과하는 제2로우패스 필터 및, 이 제2로우패스 필터의 출력신호를 FM변조신호로 변환하는 FM변조회로를 포함하는 제 1장치와,
    상기 제1장치로부터 출력되는 상기 FM신호를 복조하는 FM복조회로와, 상기 FM복조회로로부터 출력되는 복조신호를 디지탈신호로 변환하는 제2AD변환기, 이 디지탈신호를 신호처리하는 제2디지탈 프로세서, 이 제2디지탈 프로세서의 출력신호를 아날로그 신호로 변환하는 제2 D/A변환기, 이 아날로그신호를 비선형 디엠파시스하는 비선형 디엠파시스회로 및, 이 비선형 디엠파시스회로의 출력신호를 여과하는 제3로우패스 필터를 포함하고서 상기 FM신호를 복원하는 제2장치를 구비하여 구성된 것을 특징으로 하는 영상신호 전송장치.
KR1019890011281A 1988-08-08 1989-08-08 비선형 증폭회로 및 비선형 증폭회로를 이용한 비선형 엠파시스.디엠파시스 회로 KR100219759B1 (ko)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP19614088A JP2937328B2 (ja) 1988-08-08 1988-08-08 非線形エンファシス・ディエンファシス回路
JP63-196140 1988-08-08
JP63229011A JP2969628B2 (ja) 1988-09-13 1988-09-13 映像信号伝送装置
JP63-229011 1988-09-13
JP63-272913 1988-10-31
JP63272913A JPH02121161A (ja) 1988-10-31 1988-10-31 非線形増幅回路
JP63-295422 1988-11-22
JP63295422A JPH02141112A (ja) 1988-11-22 1988-11-22 非線形増幅回路

Publications (2)

Publication Number Publication Date
KR900003862A KR900003862A (ko) 1990-03-27
KR100219759B1 true KR100219759B1 (ko) 1999-09-01

Family

ID=27475793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890011281A KR100219759B1 (ko) 1988-08-08 1989-08-08 비선형 증폭회로 및 비선형 증폭회로를 이용한 비선형 엠파시스.디엠파시스 회로

Country Status (4)

Country Link
US (1) US5126846A (ko)
EP (1) EP0354734B1 (ko)
KR (1) KR100219759B1 (ko)
DE (1) DE68922542T2 (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02301277A (ja) * 1989-05-15 1990-12-13 Toshiba Corp 映像信号の記録処理回路
JP2982233B2 (ja) * 1990-06-29 1999-11-22 ソニー株式会社 ノンリニアデエンフアシス回路
JPH04180492A (ja) * 1990-11-15 1992-06-26 Sony Corp 映像信号記録再生装置
US5299003A (en) * 1991-03-14 1994-03-29 Matsushita Electric Industrial Co., Ltd. Signal processing apparatus for changing the frequency characteristics of an input signal
US5467046A (en) * 1991-05-23 1995-11-14 Nec Corporation Logarithmic intermediate-frequency amplifier
JP2783696B2 (ja) * 1991-05-31 1998-08-06 シャープ株式会社 画質補正装置
US5200655A (en) * 1991-06-03 1993-04-06 Motorola, Inc. Temperature-independent exponential converter
US5386574A (en) * 1991-07-26 1995-01-31 Cybex Corporation Temperature compensated extended range computer communications link
US5384530A (en) * 1992-08-06 1995-01-24 Massachusetts Institute Of Technology Bootstrap voltage reference circuit utilizing an N-type negative resistance device
DE69327839T2 (de) * 1992-12-24 2000-10-12 Victor Company Of Japan Verfahren zur Vorverzerrung und Nachverzerrung von Videosignalen
KR0185756B1 (ko) * 1994-02-02 1999-05-15 정호선 비선형 회로와 이를 이용한 혼돈 신경망
TW257917B (en) * 1994-04-12 1995-09-21 Philips Electronics Nv Receiver comprising a pulse count FM demodulator, and pulse count FM demodulator
US5528191A (en) * 1994-09-12 1996-06-18 Fuji Photo Film Co., Ltd. Logarithmic amplifier having improved speed response
JP2000057695A (ja) * 1998-08-13 2000-02-25 Sony Corp 情報記録再生装置および方法、並びに提供媒体
JP2001126047A (ja) 1999-10-28 2001-05-11 Nippon Paper Industries Co Ltd シートカウンター装置
US7049855B2 (en) * 2001-06-28 2006-05-23 Intel Corporation Area efficient waveform evaluation and DC offset cancellation circuits
EP1289140B1 (en) * 2001-08-10 2007-10-10 STMicroelectronics S.r.l. Integrated electronic circuit including non-linear devices
US7042518B1 (en) * 2002-04-29 2006-05-09 National Semiconductor Corporation Digitally controlled variable frequency HF emphasis circuit for use in video displays
US8254595B2 (en) * 2008-03-25 2012-08-28 Qualcomm Incorporated System and method of companding an input signal of an energy detecting receiver
JP5873380B2 (ja) * 2012-04-11 2016-03-01 キヤノン株式会社 画像処理装置およびその制御方法
US10956687B1 (en) 2019-12-12 2021-03-23 Texas Instruments Incorporated Logarithmic amplifier

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3136848A (en) * 1960-07-13 1964-06-09 William H Woodworth Vidicon with low impedance amplifier for extended high frequency response and improved signal to noise ratio
JPS5227728B2 (ko) * 1971-09-30 1977-07-22
US3790819A (en) * 1972-03-17 1974-02-05 Perkin Elmer Corp Log amplifier apparatus
GB1432764A (en) * 1972-05-02 1976-04-22 Dolby Laboratories Inc Compressors and noise reduction systems
US3944853A (en) * 1974-08-12 1976-03-16 Basf Aktiengesellschaft Video recorder pre-emphasis, de-emphasis circuits
JPS5161243A (en) * 1974-11-25 1976-05-27 Fuji Photo Optical Co Ltd Taisuzofukuki
US4065682A (en) * 1976-03-22 1977-12-27 Mcintosh Laboratory, Inc. Logarithmic converter
GB1579138A (en) * 1976-07-06 1980-11-12 Sony Corp Noise and cross-talk elimination in recording and reproducing video signals
GB1582983A (en) * 1976-08-09 1981-01-21 Rca Corp Colour video signal processing circuits
JPS5327010A (en) * 1976-08-25 1978-03-13 Sony Corp Signal tran smitter
JPS55117712A (en) * 1979-02-28 1980-09-10 Matsushita Electric Ind Co Ltd Noise reduction circuit of video signal recording and reproducing device
JPS5717241A (en) * 1980-07-04 1982-01-28 Hitachi Ltd Dynamic emphasis circuit
US4418317A (en) * 1981-05-18 1983-11-29 Tektronix, Inc. Logarithmic amplifier utilizing positive feedback
US4612585A (en) * 1982-09-10 1986-09-16 Hitachi, Ltd. Chrominance signal recording and reproducing apparatus
JPS6093682A (ja) * 1983-10-25 1985-05-25 Sony Corp デイジタル非線形プリエンフアシス回路
US4636655A (en) * 1983-11-11 1987-01-13 Kabushiki Kaisha Toshiba Circuit in which output circuit and operational amplifier equipped input circuit are electrically isolated
JPS60140932A (ja) * 1983-12-27 1985-07-25 Sony Corp プリエンフアシス回路
JPS6152081A (ja) * 1984-08-21 1986-03-14 Ricoh Co Ltd ビデオ信号記録再生装置
US4786970A (en) * 1987-08-26 1988-11-22 Eastman Kodak Company Logarithmic amplifier
JPH0748624B2 (ja) * 1988-06-20 1995-05-24 三菱電機株式会社 対数増幅器
US4933641A (en) * 1988-12-22 1990-06-12 Itt Corporation Extended dynamic range logarithmic if amplifying apparatus and method

Also Published As

Publication number Publication date
EP0354734A3 (en) 1991-04-17
EP0354734A2 (en) 1990-02-14
DE68922542D1 (de) 1995-06-14
KR900003862A (ko) 1990-03-27
DE68922542T2 (de) 1995-09-14
EP0354734B1 (en) 1995-05-10
US5126846A (en) 1992-06-30

Similar Documents

Publication Publication Date Title
KR100219759B1 (ko) 비선형 증폭회로 및 비선형 증폭회로를 이용한 비선형 엠파시스.디엠파시스 회로
US4646153A (en) Noise reduction circuit for a video signal
US3340367A (en) Playback equalization scheme for a reproduced frequency modulated signal
KR920010187B1 (ko) 자기 재생장치
US5276403A (en) Nonlinear preemphasis-deemphasis system
EP0086496B1 (en) Magnetic recording/reproducing apparatus
JPH0341882B2 (ko)
KR100236362B1 (ko) 비선형 디엠파시스 회로
US5067026A (en) Apparatus for recording and reproducing a video signal
JP2969628B2 (ja) 映像信号伝送装置
JP2937328B2 (ja) 非線形エンファシス・ディエンファシス回路
JP2535262B2 (ja) プリ・エンファシス回路
JP2833932B2 (ja) ノンリニアエンファシス回路
JPH0215464A (ja) 磁気録画再生装置
JP2831996B2 (ja) 信号記録装置
JPH0773192B2 (ja) 信号処理装置
KR0126448B1 (ko) 자기기록 재생장치
JP2757370B2 (ja) 非線形信号処理装置
JP2997388B2 (ja) 反転防止回路
JPS6170880A (ja) ビデオ信号の記録処理方法
JPH02121161A (ja) 非線形増幅回路
JPS6118807B2 (ko)
JPH0346161A (ja) 非線形デイエンフアシス回路
JPH0570358B2 (ko)
JPH01176122A (ja) 信号処理回路

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040531

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee