JPWO2023100858A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2023100858A5
JPWO2023100858A5 JP2023564997A JP2023564997A JPWO2023100858A5 JP WO2023100858 A5 JPWO2023100858 A5 JP WO2023100858A5 JP 2023564997 A JP2023564997 A JP 2023564997A JP 2023564997 A JP2023564997 A JP 2023564997A JP WO2023100858 A5 JPWO2023100858 A5 JP WO2023100858A5
Authority
JP
Japan
Prior art keywords
resistor
electrode layer
main surface
chip resistor
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023564997A
Other languages
English (en)
Other versions
JPWO2023100858A1 (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/JP2022/043951 external-priority patent/WO2023100858A1/ja
Publication of JPWO2023100858A1 publication Critical patent/JPWO2023100858A1/ja
Publication of JPWO2023100858A5 publication Critical patent/JPWO2023100858A5/ja
Pending legal-status Critical Current

Links

Claims (14)

  1. 第1主面と、前記第1主面とは反対側の第2主面と、前記第1主面と前記第2主面とに接続されている第1側面と、前記第1側面とは反対側の第2側面とを含む抵抗体と、
    前記第2主面において前記第1側面側の第1端部に接続された第1電極層と、
    前記第2主面において前記第2側面側の第2端部に接続されるとともに、前記第1電極層とは第1間隔を隔てて配置されている第2電極層とを備え、
    前記第1主面に対して垂直な方向から見た平面視において、前記第1側面からの前記第1電極層の突出長さは0mm以上前記第1間隔の0.5倍以下である、チップ抵抗器。
  2. 前記第1電極層は、前記第2電極層に面する第1内周側面を含み、
    前記第2主面に対する前記第1内周側面のなす角度は90°以上135°以下である、請求項1に記載のチップ抵抗器。
  3. 前記第2主面において、前記第1電極層と前記第2電極層との間の領域に凹部が形成されている、請求項1に記載のチップ抵抗器。
  4. 前記第1主面は平坦面である、請求項1に記載のチップ抵抗器。
  5. 前記抵抗体と前記第1電極層と前記第2電極層とはいずれも金属により構成され、
    前記抵抗体と前記第1電極層との接合部は、前記抵抗体を構成する金属と前記第1電極層を構成する金属とが金属結合した第1合金部であり、
    前記抵抗体と前記第2電極層との接合部は、前記抵抗体を構成する金属と前記第2電極層を構成する金属とが金属結合した第2合金部である、請求項1に記載のチップ抵抗器。
  6. 前記抵抗体において、前記第1側面から前記第2側面に向かう方向である第1方向での前記抵抗体の第1長さは、前記第1方向に垂直な方向であって前記第1主面に沿った方向である第2方向での第2長さ以上である、請求項1に記載のチップ抵抗器。
  7. 前記抵抗体において、前記第1側面から前記第2側面に向かう方向である第1方向での前記抵抗体の第1長さは、前記第1方向に垂直な方向であって前記第1主面に沿った方向である第2方向での第2長さより短い、請求項1に記載のチップ抵抗器。
  8. 前記第1長さは20mm以下である、請求項6に記載のチップ抵抗器。
  9. 前記第1電極層と前記第2電極層とは、互いに対向する領域に曲面状部分を含む、請求項1に記載のチップ抵抗器。
  10. 前記第1電極層の一部は、前記抵抗体の前記第1側面の一部を覆うように配置されており、
    前記第2電極層の一部は、前記抵抗体の前記第2側面の一部を覆うように配置されている、請求項1に記載のチップ抵抗器。
  11. 前記チップ抵抗器はシャント抵抗器である、請求項1から請求項10のいずれか1項に記載のチップ抵抗器。
  12. 抵抗体母材と第1電極部と第2電極部とを含む加工対象材を準備する工程を備え、
    前記抵抗体母材は、チップ抵抗器を構成する抵抗体となるべき板状部材であり、
    前記第1電極部は、前記チップ抵抗器を構成する第1電極層となるべき導電部材であって、前記抵抗体母材の表面に接続され、前記表面に対して垂直な方向から見た平面形状が帯状であり、
    前記第2電極部は、前記チップ抵抗器を構成する第2電極層となるべき導電部材であって、前記抵抗体母材の前記表面に接続されるとともに、前記第1電極部と間隔を隔てて配置され、
    前記第2電極部は、前記表面に対して垂直な前記方向から見た平面形状が帯状であって、前記第1電極部に沿って伸びるように配置されており、さらに、
    前記加工対象材を分割することで、前記抵抗体と、前記第1電極層と、前記第2電極層とを含む前記チップ抵抗器を形成する工程とを備え、
    前記チップ抵抗器において、
    前記抵抗体は、第1主面と、前記第1主面とは反対側の第2主面と、前記第1主面と前記第2主面とに接続されている第1側面と、前記第1側面とは反対側の第2側面とを含み、
    前記第1電極層は、前記第2主面において前記第1側面側の第1端部に接続され、
    前記第2電極層は、前記第2主面において前記第2側面側の第2端部に接続されるとともに、前記第1電極層とは第1間隔を隔てて配置され、
    前記第1主面に対して垂直な方向から見た平面視において、前記第1側面からの前記第1電極層の突出長さは0mm以上前記第1間隔の0.5倍以下である、チップ抵抗器の製造方法。
  13. 前記準備する工程において、前記抵抗体母材と前記第1電極部と前記第2電極部とはいずれも金属により構成され、
    前記抵抗体母材と前記第1電極部とは、前記抵抗体母材を構成する金属と前記第1電極部を構成する金属とが金属結合することにより接合され、
    前記抵抗体母材と前記第2電極部とは、前記抵抗体母材を構成する前記金属と前記第2電極部を構成する金属とが金属結合することにより接合されている、請求項12に記載のチップ抵抗器の製造方法。
  14. 前記準備する工程は、前記抵抗体母材の前記表面において、前記第1電極部と前記第2電極部との間の領域を部分的に除去して凹部を形成する工程を含む、請求項12または請求項13に記載のチップ抵抗器の製造方法。
JP2023564997A 2021-12-01 2022-11-29 Pending JPWO2023100858A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021195305 2021-12-01
PCT/JP2022/043951 WO2023100858A1 (ja) 2021-12-01 2022-11-29 チップ抵抗器およびその製造方法

Publications (2)

Publication Number Publication Date
JPWO2023100858A1 JPWO2023100858A1 (ja) 2023-06-08
JPWO2023100858A5 true JPWO2023100858A5 (ja) 2024-08-16

Family

ID=86612334

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2023564997A Pending JPWO2023100858A1 (ja) 2021-12-01 2022-11-29

Country Status (5)

Country Link
US (1) US20240312679A1 (ja)
JP (1) JPWO2023100858A1 (ja)
CN (1) CN118339623A (ja)
DE (1) DE112022005685T5 (ja)
WO (1) WO2023100858A1 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4563628B2 (ja) * 2001-10-02 2010-10-13 コーア株式会社 低抵抗器の製造方法
JP4056445B2 (ja) * 2003-08-25 2008-03-05 コーア株式会社 金属抵抗器
JP2010205964A (ja) * 2009-03-04 2010-09-16 Taiyosha Electric Co Ltd 電流検出用チップ抵抗器およびその製造方法
WO2012157435A1 (ja) 2011-05-17 2012-11-22 ローム株式会社 チップ抵抗器、チップ抵抗器の製造方法、およびチップ抵抗器の実装構造
JP6476417B2 (ja) * 2013-08-07 2019-03-06 パナソニックIpマネジメント株式会社 抵抗器の製造方法
JP6408758B2 (ja) * 2013-09-24 2018-10-17 Koa株式会社 ジャンパー素子
JP7546360B2 (ja) * 2020-01-27 2024-09-06 Koa株式会社 抵抗器

Similar Documents

Publication Publication Date Title
KR101286821B1 (ko) 초음파 접합용 툴, 초음파 접합용 툴의 제조 방법, 초음파 접합 방법 및 초음파 접합 장치
JP2018113359A (ja) 半導体装置
JPWO2023100858A5 (ja)
JP6227877B2 (ja) チップ抵抗器、およびチップ抵抗器の製造方法
JPWO2018110288A1 (ja) チップ抵抗器およびその製造方法
US20160042844A1 (en) Chip resistor and method for making the same
JPWO2021200866A5 (ja)
KR20130072104A (ko) 전극 기체
JP6892339B2 (ja) 抵抗器
JPWO2022130670A5 (ja)
JP2007315958A (ja) 加速度センサおよび加速度センサの製造方法
JP6120629B2 (ja) チップ抵抗器、およびチップ抵抗器の製造方法
JPH0331462Y2 (ja)
JP2002171063A (ja) 多層フレキシブル配線板
JP6732996B2 (ja) チップ抵抗器
JP7571982B2 (ja) セラミックス-金属接合部品
KR102711174B1 (ko) 배선 전극
JPS6328197Y2 (ja)
JP6810095B2 (ja) チップ抵抗器、チップ抵抗器の実装構造
JPH0323929U (ja)
JPS601487Y2 (ja) マグネトロン用陰極構体
JP3613194B2 (ja) 電子部品及びその製造方法
JP7018251B2 (ja) チップ抵抗器
JP2000106266A (ja) セラミックヒ―タ
JPH0345641U (ja)