JPWO2019053972A1 - 誘電体フィルタ、アレーアンテナ装置 - Google Patents

誘電体フィルタ、アレーアンテナ装置 Download PDF

Info

Publication number
JPWO2019053972A1
JPWO2019053972A1 JP2019541652A JP2019541652A JPWO2019053972A1 JP WO2019053972 A1 JPWO2019053972 A1 JP WO2019053972A1 JP 2019541652 A JP2019541652 A JP 2019541652A JP 2019541652 A JP2019541652 A JP 2019541652A JP WO2019053972 A1 JPWO2019053972 A1 JP WO2019053972A1
Authority
JP
Japan
Prior art keywords
waveguide
dielectric
conductor layer
stripline
dielectric substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019541652A
Other languages
English (en)
Other versions
JP6633261B2 (ja
Inventor
秀浩 吉岡
秀浩 吉岡
明道 廣田
明道 廣田
健 湯浅
健 湯浅
倫一 濱田
倫一 濱田
森本 康夫
康夫 森本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of JPWO2019053972A1 publication Critical patent/JPWO2019053972A1/ja
Application granted granted Critical
Publication of JP6633261B2 publication Critical patent/JP6633261B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/207Hollow waveguide filters
    • H01P1/211Waffle-iron filters; Corrugated structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/2002Dielectric waveguide filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/08Microstrips; Strip lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/16Dielectric waveguides, i.e. without a longitudinal conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/08Coupling devices of the waveguide type for linking dissimilar lines or devices
    • H01P5/087Transitions to a dielectric waveguide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/08Coupling devices of the waveguide type for linking dissimilar lines or devices
    • H01P5/10Coupling devices of the waveguide type for linking dissimilar lines or devices for coupling balanced lines or devices with unbalanced lines or devices
    • H01P5/107Hollow-waveguide/strip-line transitions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/50Structural association of antennas with earthing switches, lead-in devices or lightning protectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/207Hollow waveguide filters
    • H01P1/208Cascaded cavities; Cascaded resonators inside a hollow waveguide structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/12Hollow waveguides
    • H01P3/121Hollow waveguides integrated in a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/12Coupling devices having more than two ports

Landscapes

  • Control Of Motors That Do Not Use Commutators (AREA)
  • Waveguides (AREA)

Abstract

小形かつ積層構造に適した誘電体フィルタを得ることを目的とする。多層誘電体基板内の積層方向に導体パターンとヴィアとから形成した誘電体導波管、当該多層誘電体基板の平面方向に形成された2本のストリップ線路、および誘電体導波管と各ストリップ線路間の伝送線路変換を行う2つのストリップ線路−導波管変換器を用いて誘電体フィルタを構成する。これにより、多層誘電体基板の平面方向に占める面積を抑制した誘電体フィルタを提供できる。

Description

この発明は、主としてマイクロ波帯およびミリ波帯の高周波部品として用いられる導波管構造から成る誘電体フィルタ、およびこの誘電体フィルタを搭載したアレーアンテナ装置に関するものである。
従来、誘電体基板内に集積した誘電体導波管を用いて構成された帯域通過型フィルタ(BPF:Band Pass Filter)が知られている。このようなBPFは、誘電体基板において誘電体層を挟み込むよう設けられた2枚の導体層と、これらの2枚の導体層間を接続するよう誘電体層を貫いて設けられた導体ポスト(ヴィア)とを含む。そして、BPFの壁面として、誘電体基板の平面方向に沿って配列して形成した誘電体導波管(SIW:Substrate Integrated Waveguide)に対して、誘電体導波管を形成する2枚の導体層のうち、どちらか一方の導体層に設けた切り欠きから、信号入出力用プローブとしてヴィアを管内に挿入した構造が提案されている(例えば、特許文献1参照)。
また、従来、基板平面方向に形成した誘電体導波管内に信号入出力用プローブとして挿入したヴィアの先端に設けた導体パターンを、ヴィアを導体層に挿入するために設けた切り欠きよりも大きくすることで、従来よりも低損失な構造を有する誘電体フィルタが提案されている(例えば、特許文献2参照)。
特公平7−105645号公報 特許第3,996,879号明細書
しかしながら、従来技術には、以下のような課題がある。特許文献1および特許文献2に記載の誘電体フィルタは、基板平面方向に沿って誘電体導波管を形成する。このため、基板平面方向に占める誘電体フィルタの面積が大きくなる。複数の素子アンテナと複数の高周波部品とを有するようなアレーアンテナ装置は、1つの素子アンテナと1つの高周波部品とを結ぶ経路毎に、フィルタを設ける必要がある。そのため、誘電体基板を用いてアレーアンテナ装置を構成する際に、特許文献1および特許文献2に記載の誘電体フィルタを適用すると、複数の素子アンテナが配列されてなるアンテナ開口面積、および複数の高周波部品が基板上に実装された面積よりも、複数の誘電体フィルタが基板平面方向に占める面積が大きくなる。従って、誘電体フィルタが基板平面方向サイズに依存して装置サイズが大きくなるとともに、高密度配線が困難になる。このため、素子アンテナと高周波部品とを結ぶ各経路が長くなり、信号の変換損失が増加する問題がある。
また、特許文献1および特許文献2に記載の誘電体フィルタでは、信号入出力用プローブとして誘電体導波管に挿入したヴィアと、このヴィアと相対向する導波管壁となる導体層との間隙(ギャップ)は、基板製造上、誘電体基板の層構成に依存する。さらに、特許文献2に記載の誘電体フィルタでは、信号入出力用プローブとして誘電体導波管に挿入したヴィアの先端に設けた導体パターンサイズは、基板製造上、当該ヴィアの径の約2倍以上必要となる。このため、特許文献1および特許文献2に記載の誘電体フィルタは、設計自由度が低下する。さらに、特許文献1および特許文献2に記載の誘電体フィルタは、信号入出力用プローブ部での整合が困難となることから、信号の変換損失が増加する問題がある。
この発明は、上記のような課題を解決するためになされたもので、誘電体基板の平面方向に対して小形化が可能でかつ積層構造に適するとともに、設計自由度が高く、信号の変換において低損失な誘電体フィルタ等を得ることを目的とする。
この発明は、積層方向に互いに離間して形成された複数の導電層を有し高周波信号を伝搬する多層誘電体基板と、積層方向に互いに離間した導電層に平面方向に延びて形成された第1のストリップ線路と第2のストリップ線路と、前記多層誘電体基板の積層方向の前記第1のストリップ線路と前記第2のストリップ線路の間に平面方向の前記導電層と積層方向に延びた導体柱とから形成された誘電体導波管と、前記第1のストリップ線路の積層方向の上側に形成された前記誘電体導波管と前記第1のストリップ線路との間の伝送線路変換を行う第1のストリップ線路−導波管変換器と、前記第2のストリップ線路の積層方向の下側に形成された前記誘電体導波管と前記第2のストリップ線路との間の伝送線路変換を行う第2のストリップ線路−導波管変換器と、を備えた誘電体フィルタ等にある。
この発明では、多層誘電体基板内の積層方向に導体パターンとヴィアとから形成した誘電体導波管、多層誘電体基板の平面方向に形成された2本のストリップ線路、および誘電体導波管と各ストリップ線路間の伝送線路変換を行う2つのストリップ線路−導波管変換器を用いることによって、多層誘電体基板の平面方向に占める面積を抑制し、また設計自由度が高く、信号の変換において低損失な誘電体フィルタ等を提供できる。
この発明の実施の形態1の実施例1による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例1による誘電体フィルタの縦断面図である。 この発明の実施の形態1の誘電体フィルタに関する通過特性および反射特性のシミュレーション結果を示す説明図である。 この発明の実施の形態1の実施例2による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例2による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例3による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例3による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例4による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例4による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例5による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例5による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例6による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例6による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例7による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例7による誘電体フィルタの縦断面図である。 この発明の実施の形態1の実施例8による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態1の実施例8による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例1による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例1による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例2による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例2による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例3による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例3による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例4による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例4による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例5による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例5による誘電体フィルタの縦断面図である。 この発明の実施の形態2の実施例6による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態2の実施例6による誘電体フィルタの縦断面図である。 この発明の実施の形態3による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態3による誘電体フィルタの縦断面図である。 この発明の実施の形態4の実施例1による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態4の実施例1による誘電体フィルタの縦断面図である。 この発明の実施の形態4の実施例2による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態4の実施例2による誘電体フィルタの縦断面図である。 この発明の実施の形態4の実施例3による誘電体フィルタの各部の配列を示す分解斜視図である。 この発明の実施の形態4の実施例3による誘電体フィルタの縦断面図である。 この発明によるアレーアンテナ装置の構成の一例を示すイメージ図である。
この発明では、多層誘電体基板内の積層方向に導体パターンとヴィアとから形成した誘電体導波管、多層誘電体基板の平面方向に形成された2本のストリップ線路、および誘電体導波管と各ストリップ線路間の伝送線路変換を行う2つの導波管−ストリップ線路変換器を用いることによって、多層誘電体基板の平面方向に占める面積を抑制した誘電体フィルタを提供できる。
さらに、導波管−ストリップ線路変換器においては信号入出力用プローブとして誘電体導波管に導体パターンを挿入するため、信号入出力用プローブ部の形状、およびこのプローブと相対向する導波管壁となる導体層との間隙において設計自由度の向上が図れることから、低損失な誘電体フィルタを提供できる。
以下、この発明による誘電体フィルタ、およびこの誘電体フィルタを搭載したアレーアンテナ装置を各実施の形態に従って図面を用いて説明する。なお、各実施の形態において、同一もしくは相当部分は同一符号で示し、また重複する説明は省略する。
実施の形態1.
実施例1.
図1および図2は、この発明の実施の形態1に係る誘電体フィルタを示す図である。
図1は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図2の(a)は図1のA−Aに沿った縦断面図、
図2の(b)は図2の(a)のB−B’線に沿った縦断面図、
図2の(c)は図2の(a)のC−C’線に沿った縦断面図である。
この実施の形態1では、主に多層誘電体基板1001の積層方向に導体層2001−2008からなる導体パターンと導体柱からなるヴィア3018,3024,3057とから形成した誘電体導波管9101と、多層誘電体基板1001の平面方向に形成された2本のストリップ線路6003,6006と、誘電体導波管9101と各ストリップ線路6003,6006間の伝送線路変換を行う2つのストリップ線路−導波管変換器9001と、から成る誘電体フィルタについて説明する。
図1および図2において、多層誘電体基板1001には、導体層2001、導体層2002、導体層2003、導体層2004、導体層2005、導体層2006、導体層2007、導体層2008、ヴィア3018、ヴィア3024、ヴィア3057、ストリップ線路6003、ストリップ線路6006、プローブ5003、プローブ5006が設けられている。
導体層2001は、多層誘電体基板1001の表層に配置されている。
導体層2002は、導体層2001と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2003は、背面側に導体層2001がある導体層2002と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2004は、背面側に導体層2002がある導体層2003と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2005は、背面側に導体層2003がある導体層2004と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2006は、背面側に導体層2004がある導体層2005と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2007は、背面側に導体層2005がある導体層2006と相対向して、多層誘電体基板1001の内層に配置されている。
導体層2008は、背面側に導体層2006がある導体層2007と相対向して、導体層2001が配置された側とは反対側の多層誘電体基板1001の表層に配置されている。
導体層2002から導体層2007には、開口4002から開口4007が設けられている。
開口4002から開口4007は、対向して配置されている。すなわち、開口4002から開口4007は、積層方向に重なる位置にある。
なお、開口4002から開口4007のそれぞれの内側は、中空の空洞ではなく、例えば、図2(a)の両側のヴィア3018の外側の多層誘電体基板1001と同様の誘電体が詰まっている状態にあり、この状態をドット柄で示している(以下同様)。
ストリップ線路6003は、導体層2003の一部が削除されて配置されている。
ストリップ線路6006は、導体層2006の一部が削除されて配置されている。
プローブ5003は、一端がストリップ線路6003に接続され、他端が開口4003の中に配置されている。
プローブ5006は、一端がストリップ線路6006に接続され、他端が開口4006の中に配置されている。
ヴィア3018は、開口4002から開口4007を、ストリップ線路6003およびストリップ線路6006に相当する部分を除いて取り囲むとともに、導体層2001から導体層2008にかけて、多層誘電体基板1001、および導体層2002から導体層2007までを貫いて複数個配置されている。
ヴィア3024は、ストリップ線路6003の長手方向の積層方向に沿った両側面に沿うとともに、導体層2002から導体層2004にかけて、多層誘電体基板1001および導体層2003とを貫いて複数個配置されている。
ヴィア3057は、ストリップ線路6006の長手方向の積層方向に沿った両側面に沿うとともに、導体層2005から導体層2007にかけて、多層誘電体基板1001および導体層2006とを貫いて複数個配置されている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3018、プローブ5003、開口4002、開口4003からストリップ線路−導波管変換器9001が形成されている。なお、ストリップ線路−導波管変換器9001において、多層誘電体基板1001の積層方向にかけて導体層2001と導体層2002、導体層2003、ヴィア3018によって形成され、バックショート導波管を構成する誘電体導波管部分は、短絡面となる導体層2001からプローブ5003までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2006、導体層2007、導体層2008、ヴィア3018、プローブ5006、開口4006、開口4007からストリップ線路−導波管変換器9002が形成されている。なお、ストリップ線路−導波管変換器9002において、多層誘電体基板1001の積層方向にかけて導体層2006と導体層2007、導体層2008、ヴィア3018によって形成され、バックショート導波管を構成する誘電体導波管部分は、短絡面となる導体層2008からプローブ5006までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板1001の積層方向にかけて、導体層2004、導体層2005、ヴィア3018、開口4004、開口4005から誘電体導波管9101が形成されている。
ストリップ線路−導波管変換器9001とストリップ線路−導波管変換器9002とは、誘電体導波管9101を介して電磁気的な接続を行っている。
図3は、図1および図2に示した実施の形態1による誘電体フィルタに関する通過特性および反射特性のシミュレーション結果を示す。
なお、このシミュレーションは、実施の形態1による誘電体フィルタにおいて、ストリップ線路6003からストリップ線路6006までを伝搬する高周波信号について計算した結果である。ここでは、図3に実線Aで示す通過特性、破線Bで示す反射特性に関して、比帯域幅120%の範囲で示している。
図3において、例えば、横軸に示す規格化周波数(Normalized Frequency)が1であるところの通過特性Aに着目すると、実施の形態1による誘電体フィルタに係わるシミュレーション結果は、−29dB前後の値となっていることが分かる。
また、反射特性Bに着目すると、通過域端減衰量−3dBとなる通過域比帯域幅は0.4、阻止域端減衰量−10dBとなる阻止域比帯域幅は0.9となっていることが分かる。
すなわち、実施の形態1による誘電体フィルタは、帯域通過型フィルタ(バンドパスフィルタ)として動作していることが分かる。
以上で明らかなように、この実施の形態1における誘電体フィルタによれば、ストリップ線路−導波管変換器9001とストリップ線路−導波管変換器9002とは、誘電体導波管9101を介して電磁気的な接続を成すことで、誘電体導波管9101においては導波管カットオフ周波数以下の周波数帯域での高周波信号の伝搬を阻止することができ、ストリップ線路−導波管変換器9001およびストリップ線路−導波管変換器9002においては誘電体導波管9101における基本モード(TE10:Transverse Electric Wave)との結合が主となり、基本モードよりも高周波帯で伝搬する高次モードとの結合は抑制される。
よって、多層誘電体基板1001の平面方向に対して小形な帯域通過型の誘電体フィルタを得ることができる効果を奏する。
実施例2.
実施例1に係わる図1の例では、プローブ5003およびプローブ5006の幅が、ストリップ線路6003およびストリップ線路6006の幅と同じ寸法の誘電体フィルタについて示した。しかし、この発明は、このような構成に限るものではなく、プローブ5003またはプローブ5006の幅が、ストリップ線路6003またはストリップ線路6006の幅と異なる寸法で設けられている誘電体フィルタとしてもよい。
図4および図5は、プローブ5103およびプローブ5106の幅が、ストリップ線路6003およびストリップ線路6006の幅よりも広い寸法で設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。
図4は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図5の(a)は図4のA−Aに沿った縦断面図、
図5の(b)は図5の(a)のB−B’線に沿った縦断面図、
図5の(c)は図5の(a)のC−C’線に沿った縦断面図である。
図4および図5の例では、多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3018、プローブ5103、開口4002、開口4003からストリップ線路−導波管変換器9011が形成されている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2006、導体層2007、導体層2008、ヴィア3018、プローブ5106、開口4006、開口4007からストリップ線路−導波管変換器9012が形成されている。
また、図4および図5の例では、ストリップ線路−導波管変換器9011とストリップ線路−導波管変換器9012とは、誘電体導波管9111を介して電磁気的な接続を行っている。
実施の形態1の実施例2に係わる図4,図5の例では、プローブ5103およびプローブ5106の幅を、ストリップ線路6003およびストリップ線路6006の幅よりも広い寸法にしている。これにより、通過域帯域幅を調整および拡張することができる。また、図1および図2の例と同様の効果が得られる。
実施例3.
実施の形態1の実施例1に係わる図1および図2の例では、プローブ5003とプローブ5006が、誘電体導波管9101の管壁のうち同じ壁面側から管軸方向に向けて配置されている誘電体フィルタについて示した。
しかし、この発明は、このような構成に限るものではなく、プローブ5003とプローブ5006が、誘電体導波管9101の管壁のうちの異なる壁面側から管軸方向に向けて配置されている誘電体フィルタとしてもよい。
図6および図7は、2つのプローブが、誘電体導波管の管壁のうち、対向する壁面側からそれぞれ管軸方向に向けて設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。
図6は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図7の(a)は図6のA−Aに沿った縦断面図、
図7の(b)は図7の(a)のB−B’線に沿った縦断面図、
図7の(c)は図7の(a)のC−C’線に沿った縦断面図である。
図6および図7の例では、ストリップ線路6006が、ストリップ線路6003と積層方向の同じ高さにならない位置で、導体層2006の一部が削除されて配置されている。
また、プローブ5206は、一端がストリップ線路6006に接続され、他端が開口4006の中に配置されている。
ヴィア3118は、開口4002から開口4007を、ストリップ線路6003およびストリップ線路6006に相当する部分を除いて取り囲むとともに、導体層2001から導体層2008にかけて、多層誘電体基板1001および導体層2002から導体層2007までを貫いて複数個配置されている。
ヴィア3124は、ストリップ線路6003の長手方向の積層方向に沿った両側面に沿うとともに、開口4002と開口4003と開口4004の縁の一部において、導体層2002から導体層2004にかけて、多層誘電体基板1001および導体層2003とを貫いて複数個配置されている。
ヴィア3157は、ストリップ線路6006の長手方向の積層方向に沿った両側面に沿うとともに、開口4005と開口4006と開口4007の縁の一部において、導体層2005から導体層2007にかけて、多層誘電体基板1001、導体層2006とを貫いて複数個配置されている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3118、ヴィア3124、プローブ5003、開口4002、開口4003からストリップ線路−導波管変換器9021が形成されている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2006、導体層2007、導体層2008、ヴィア3018、ヴィア3157、プローブ5206、開口4006、開口4007からストリップ線路−導波管変換器9022が形成されている。
多層誘電体基板1001の積層方向にかけて、導体層2004、導体層2005、ヴィア3118、開口4004、開口4005から誘電体導波管9121が形成されている。
ストリップ線路−導波管変換器9021とストリップ線路−導波管変換器9022とは、誘電体導波管9121を介して電磁気的な接続を行っている。
実施の形態1の実施例3に係わる図6の例では、プローブ5003とプローブ5206とが、誘電体導波管9121の管壁のうち、対向する壁面側からそれぞれ管軸方向に向けて設けられている。これにより、実施の形態1の実施例1に係わる図1および図2の例に対し通過位相を逆相にできることから設計自由度の向上が図れる。また、図1および図2の例と同様の効果が得られる。
実施例4.
実施の形態1の実施例1に係わる図1および図2の例では、開口4002から開口4007が、同じ開口径で設けられている誘電体フィルタについて示した。しかし、これに限るものではなく、各開口を異なる開口径で設けている誘電体フィルタとしてもよい。
図8および図9は、ストリップ線路−導波管変換器におけるプローブから短絡面までの誘電体導波管部分、すなわちバックショート導波管における導体層の開口径が、誘電体導波管における導体層の開口径よりも小さくなるよう設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。広義には、バックショート導波管は、管軸と直交する断面での管内形状が誘電体導波管と異なる。
図8は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図9の(a)は図8のA−Aに沿った縦断面図、
図9の(b)は図9の(a)のB−B’線に沿った縦断面図、
図9の(c)は図9の(a)のC−C’線に沿った縦断面図である。
図8および図9の例では、開口4102は、開口4004および開口4005よりも小さい寸法で、導体層2002の一部が削除されることで設けられている。
また、開口4107は、開口4004および開口4005よりも小さい寸法で、導体層2007の一部が削除されることで設けられている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3018、プローブ5003、開口4102、開口4003からストリップ線路−導波管変換器9031が形成されている。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2006、導体層2007、導体層2008、ヴィア3018、プローブ5006、開口4006、開口4107からストリップ線路−導波管変換器9032が形成されている。
ストリップ線路−導波管変換器9031とストリップ線路−導波管変換器9032とは、誘電体導波管9101を介して電磁気的な接続を行っている。
実施の形態1の実施例4に係わる図8および図9の例では、開口4003と開口4004と開口4005と開口4006の開口径よりも、開口4102および開口4107の開口径を小さくしている。これにより、この実施の形態1の実施例1に係わる図1および図2の例よりも、
ストリップ線路−導波管変換器9031におけるプローブ5003から短絡面(バックショート)となる導体層2001までの誘電体導波管部分の管内波長、および
ストリップ線路−導波管変換器9032におけるプローブ5006(5003)から短絡面となる導体層2008までの誘電体導波管部分の管内波長、を長くできることから、設計自由度の向上が図れる。また、図1および図2の例と同様の効果が得られる。
なお、開口4003と開口4004と開口4005と開口4006の開口径よりも、開口4102および開口4107の開口径を大きくすることで、図1および図2の例よりも、

ストリップ線路−導波管変換器9031におけるプローブ5003から短絡面(バックショート)となる導体層2001までの誘電体導波管部分の管内波長、および
ストリップ線路−導波管変換器9032におけるプローブ5006(5003)から短絡面(バックショート)となる導体層2008までの誘電体導波管部分の管内波長、を短くできることから設計自由度の向上が図れる。また、図1および図2の例と同様の効果が得られる。
実施例5.
図10および図11は、誘電体導波管における開口径が、ストリップ線路−導波管変換器におけるプローブから短絡面までの誘電体導波管部分、すなわちバックショート導波管の開口径よりも小さくなるよう設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。
図10は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図11の(a)は図10のA−Aに沿った縦断面図、
図11の(b)は図11の(a)のB−B’線に沿った縦断面図、
図11の(c)は図11の(a)のC−C’線に沿った縦断面図である。
図10および図11の例では、開口4104は、開口4002と開口4003と開口4006と開口4007よりも小さい寸法で、導体層2004の一部が削除されることで設けられている。
また、図10および図11の例では、開口4105は、開口4002と開口4003と開口4006と開口4007よりも小さい寸法で、導体層2005の一部が削除されることで設けられている。
多層誘電体基板1001の積層方向にかけて、導体層2004、導体層2005、ヴィア3018、開口4104、開口4105から誘電体導波管9141が形成されている。
ストリップ線路−導波管変換器9001とストリップ線路−導波管変換器9002とは、誘電体導波管9141を介して電磁気的な接続を行っている。
実施の形態1の実施例5に係わる図10および図11の例では、開口4002と開口4003と開口4006と開口4007の開口径よりも、開口4104および開口4105の開口径を小さくする。これにより、誘電体導波管9141は、導体層2004および導体層2005により大きく絞られた櫛歯状構造(コルゲート)を有し、導体層2004と導体層2005の間隔とコルゲートにおける櫛歯長を選定することで、誘電体導波管9141を伝搬する高周波信号の通過帯域における通過位相の調整、および誘電体導波管9141を伝搬する高周波信号の通過帯域幅の調整が図れる。また、図1および図2の例と同様の効果が得られる。
実施例6.
実施の形態1の実施例1に係わる図1および図2の例では、開口4002から開口4007が、同じ開口形状で設けられている誘電体フィルタについて示した。しかし、これに限るものではなく、各開口を異なる開口形状で設けている誘電体フィルタとしてもよい。
図12および図13は、ストリップ線路−導波管変換器におけるプローブから短絡面までの誘電体導波管部分(バックショート)における導体層の開口形状がダンベル状に設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。
図12は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図13の(a)は図12のA−Aに沿った縦断面図、
図13の(b)は図13の(a)のB−B’線に沿った縦断面図、
図13の(c)は図13の(a)のC−C’線に沿った縦断面図である。
図12および図13の例では、導体層2002の一部が、ダンベル状に削除されて開口4202が設けられている。
ここでダンベル状とは、図12に示すように細長い形状の開口4202の長手方向の中央部の幅を凹部7002a,7002bで示した部分のように狭くした形状を意味する。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3018、プローブ5003、開口4202、開口4003からストリップ線路−導波管変換器9051が形成されている。
ストリップ線路−導波管変換器9051とストリップ線路−導波管変換器9002とは、誘電体導波管9101を介して電磁気的な接続を行っている。
実施の形態1の実施例6に係わる図12および図13の例では、開口4202がダンベル状の開口形状で設けられている。これにより、この実施の形態1に係わる図1および図2の例よりも、ストリップ線路−導波管変換器9051におけるプローブ5003から短絡面となる導体層2001までの誘電体導波管部分の管内波長を短くできることから設計自由度の向上が図れる。また、図1および図2の例と同様の効果が得られる。
実施例7.
図14および図15は、ストリップ線路−導波管変換器におけるプローブから短絡面までの誘電体導波管部分(バックショート)における導体層の開口形状をH形にしたこの発明の実施の形態1による誘電体フィルタを示す図である。
図14は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図15の(a)は図14のA−Aに沿った縦断面図、
図15の(b)は図15の(a)のB−B’線に沿った縦断面図、
図15の(c)は図15の(a)のC−C’線に沿った縦断面図である。
図14および図15の例では、導体層2002の一部が、H形に削除されて開口4302が設けられている。
ここでH形とは、図14に示すように細長い形状の開口4302の短手方向の中央部の幅を凹部7102a,7102bで示した部分のように狭くした形状を意味する。
多層誘電体基板1001の平面方向から積層方向にかけて、導体層2001、導体層2002、導体層2003、ヴィア3018、プローブ5003、開口4302、開口4003からストリップ線路−導波管変換器9061が形成されている。
ストリップ線路−導波管変換器9061とストリップ線路−導波管変換器9002とは、誘電体導波管9101を介して電磁気的な接続を行っている。
この発明の実施の形態1に係わる図14および図15の例では、開口4302がH形の開口形状で設けられる。これにより、実施の形態1に係わる図1および図2の例よりも、ストリップ線路−導波管変換器9061におけるプローブ5003から短絡面となる導体層2001までの誘電体導波管部分の管内波長を長くできることから設計自由度の向上が図れる。また、図1および図2の例と同様の効果が得られる。
実施例8.
実施の形態1の実施例1に係わる図1および図2の例では、開口4002から開口4007を矩形の開口形状で設けている誘電体フィルタについて示した。しかし、これに限るものではなく、任意の開口径状で設けている誘電体フィルタとしてもよい。
図16および図17は各開口が楕円形状で設けられたこの発明の実施の形態1による誘電体フィルタを示す図である。
図16は導体層、ストリップ線路、プローブ、ヴィア、開口等の配列を示した分解斜視図である。
図17の(a)は図16のA−Aに沿った縦断面図、
図17の(b)は図17の(a)のB−B’線に沿った縦断面図、
図17の(c)は図17の(a)のC−C’線に沿った縦断面図である。
実施の形態1の実施例8に係わる図16および図17の例では、開口4002から開口4007が楕円形状で設けられる。これにより、設計自由度の向上が図れるとともに、図1および図2の例と同様の効果が得られる。
実施の形態2.
実施例1.
上記実施の形態1では、2つのストリップ線路−導波管変換器と誘電体導波管から構成された誘電体フィルタについて説明した。しかし、これに限るものではなく、ストリップ線路−導波管変換器または誘電体導波管にフィルタ機能を追加した構造の誘電体フィルタとしてもよい。
図18および図19は、ストリップ線路−導波管変換器のプローブに共振器として共振導体を付加したこの発明の実施の形態2による誘電体フィルタを示す図である。
図18の(a)は導体層、ストリップ線路、プローブ、共振導体、ヴィア、開口等の配列を示した分解斜視図、図18の(b)はプローブの拡大図である。
図19の(a)は図18のA−Aに沿った縦断面図、
図19の(b)は図19の(a)のB−B’線に沿った縦断面図、
図19の(c)は図19の(a)のC−C’線に沿った縦断面図である。
図18および図19において、プローブ5303は、一端がストリップ線路6003に接続され、他端が図18の(b)に示すように開口4003の中に配置された共振導体5403に接続されている。
プローブ5306は、一端がストリップ線路6006に接続され、他端が図18の(b)に示すように開口4006の中に配置された共振導体5406に接続されている。
共振導体5403は、プローブ5303に接続された一端から、2分岐された先の各開放端までの長さが、高周波信号の伝搬を阻止したい周波数に対して1/4波長となるよう設けられている。
共振導体5406は、プローブ5306に接続された一端から、2分岐された先の各開放端までの長さが、高周波信号の伝搬を阻止したい周波数に対して1/4波長となるよう設けられている。
実施の形態2の実施例1に係わる図18および図19の例では、ストリップ線路−導波管変換器9001におけるプローブ5303に対し共振導体5403を設け、ストリップ線路−導波管変換器9002におけるプローブ5306に対し共振導体5406を設ける。これにより、共振導体5403および共振導体5406の長さに対応した周波数における高周波信号の伝搬を阻止する帯域阻止型フィルタ機能を付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例2.
実施の形態2の実施例1に係わる図18および図19の例では、ストリップ線路−導波管変換器のプローブに共振器を付加した誘電体フィルタについて説明した。しかし、これに限るものではなく、誘電体導波管に共振器を加えた構造の誘電体フィルタとしてもよい。
図20および図21は、誘電体導波管の一部を共振器(共振空間)としたこの発明の実施の形態2による誘電体フィルタを示す図である。
図20は導体層、ストリップ線路、プローブ、共振器(共振空間)、ヴィア、開口等の配列を示した分解斜視図である。
図21の(a)は図20のA−Aに沿った縦断面図、
図21の(b)は図21の(a)のB−B’線に沿った縦断面図、
図21の(c)は図21の(a)のC−C’線に沿った縦断面図である。
図20および図21において、多層誘電体基板10010には、
導体層20010、導体層20020、導体層20030、導体層20040、導体層20050、導体層20060、導体層20070、導体層20080、導体層20090、導体層20100、導体層20110、
ヴィア31110、ヴィア30240、ヴィア38100、ヴィア30570、
ストリップ線路60030、ストリップ線路60090、プローブ50030、プローブ50090が設けられている。
導体層20010は、多層誘電体基板10010の表層に配置されている。
導体層20020は、導体層20010と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20030は、背面側に導体層20010がある導体層20020と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20040は、背面側に導体層20020がある導体層20030と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20050は、背面側に導体層20030がある導体層20040と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20060は、背面側に導体層20040がある導体層20050と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20070は、背面側に導体層20050がある導体層20060と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20080は、背面側に導体層20060がある導体層20070と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20090は、背面側に導体層20070がある導体層20080と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20100は、背面側に導体層20080がある導体層20090と相対向して、多層誘電体基板10010の内層に配置されている。
導体層20110は、背面側に導体層20090がある導体層20100と相対向して、導体層20010が配置された側とは反対側の多層誘電体基板10010の表層に配置されている。
導体層20020から導体層20100には、それぞれ一部が削除されて開口40020から開口40100が設けられている。
開口40020から開口40100は、対向して配置されている。すなわち開口40020から開口400100は、積層方向に重なる位置にある。
なお、開口40020から開口40100のそれぞれの内側は空洞ではなく、例えば図21(a)の両側のヴィア31110の外側の多層誘電体基板10010と同様の誘電体が詰まっている状態にあり、この状態をドット柄で示している。
ストリップ線路60030は、導体層20030の一部が削除されて配置されている。
ストリップ線路60090は、導体層20090の一部が削除されて配置されている。
プローブ50030は、一端がストリップ線路60030に接続され、他端が開口40030の中に配置されている。
プローブ50090は、一端がストリップ線路60090に接続され、他端が開口40090の中に配置されている。
ヴィア31110は、開口40020から開口40010を、ストリップ線路60030およびストリップ線路60090に相当する部分を除いて取り囲むとともに、導体層20010から導体層20110にかけて、多層誘電体基板10010および導体層20020から導体層20100までを貫いて複数個配置されている。
ヴィア30240は、ストリップ線路60030の長手方向の積層方向に沿った両側面に沿うとともに、導体層20020から導体層20040にかけて、多層誘電体基板10010、導体層20030とを貫いて複数個配置されている。
ヴィア30570は、開口40050と開口40060と開口40070の縁の一部において、導体層20050から導体層20070にかけて、多層誘電体基板10010、導体層20060とを貫いて複数個配置されている。
ヴィア38100は、ストリップ線路60090の長手方向の積層方向に沿った両側面に沿うとともに、導体層20080から導体層20110にかけて、多層誘電体基板10010、導体層20090を貫いて複数個配置されている。
多層誘電体基板10010の平面方向から積層方向にかけて、導体層20010、導体層20020、導体層20030、ヴィア31110、プローブ50030、開口40020、開口40030からストリップ線路−導波管変換器90010が形成されている。
多層誘電体基板10010の平面方向から積層方向にかけて、導体層20090、導体層20100、導体層20110、ヴィア31110、プローブ50090、開口40090、開口40100からストリップ線路−導波管変換器90020が形成されている。
多層誘電体基板10010の積層方向にかけて、導体層20040、導体層20050、導体層20060、導体層20070、導体層20080、ヴィア31110、ヴィア30570、開口40040、開口40050、開口40060、開口40070、開口40080から誘電体導波管91010が形成されている。
誘電体導波管91010の開口40050および開口40070の開口径が開口40060の開口径よりも小さくなることで、誘電体導波管91010の一部には、導体層20050、導体層20060、導体層20070、ヴィア31110、ヴィア30570、開口40050、開口40060、開口40070からなる共振空間92010が設けられている。
ストリップ線路−導波管変換器90010とストリップ線路−導波管変換器90020とは、誘電体導波管91010を介して電磁気的な接続を行っている。
この実施の形態2に係わる図20および図21の例では、誘電体導波管91010の一部を共振空間92010とする。これにより、共振空間92010のサイズに応じた周波数の高周波信号を伝搬する帯域通過型フィルタ機能を誘電体導波管91010に付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例3.
実施の形態2の実施例2に係わる図20および図21の例では、誘電体導波管91010の一部を共振空間92010とした誘電体フィルタについて示した。しかし、これに限るものではなく、誘電体導波管91010に共振導体を付加している誘電体フィルタとしてもよい。
図22および図23は、誘電体導波管に一端が短絡されて高周波信号の伝搬を阻止したい周波数に対し1/4波長の長さとなる導体を設けている、この発明の実施の形態2による誘電体フィルタを示す図である。
図22は導体層、ストリップ線路、プローブ、ヴィア、共振導体、開口等の配列を示した分解斜視図である。
図23の(a)は図22のA−Aに沿った縦断面図、
図23の(b)は図23の(a)のB−B’線に沿った縦断面図、
図23の(c)は図23の(a)のC−C’線に沿った縦断面図である。
誘電体導波管91010において、多層誘電体基板10010の平面方向から積層方向にかけての長さが、高周波信号の伝搬を阻止したい周波数に対して1/4波長となるとともに、一端が導体層20070に接続され、他端が導体層20050に配置された共振導体31570が設けられている。
実施の形態2の実施例3に係わる図22および図23の例では、誘電体導波管91010に共振導体31570を設ける。これにより、共振導体31570の長さに対応した周波数における高周波信号の伝搬を阻止する帯域阻止型フィルタ機能を付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例4.
実施の形態2の実施例3に係わる図22および図23の例では、誘電体導波管91010の積層方向にかけて共振導体を設けた誘電体フィルタについて示した。しかし、これに限るものではなく、誘電体導波管の平面方向のみにかけて導体パターンを設けた誘電体フィルタとしてもよい。
図24および図25は、誘電体導波管の平面方向のみにかけて導体パターンを設けているこの発明の実施の形態2による誘電体フィルタを示す図である。
図24は導体層、ストリップ線路、プローブ、ヴィア、導体パターン、開口等の配列を示した分解斜視図である。
図25の(a)は図24のA−Aに沿った縦断面図、
図25の(b)は図24の(a)のB−B’線に沿った縦断面図、
図25の(c)は図24の(a)のC−C’線に沿った縦断面図である。
誘電体導波管91010において、誘電体導波管の平面方向のみにかけて導体パターン21060が設けられている。その他の部分は図22および図23の例と同じである。
実施の形態2の実施例4に係わる図24および図25の例では、誘電体導波管91010に導体パターン21060を設ける。これにより、導体パターン21060に対応した周波数における高周波信号の伝搬を阻止する帯域阻止型フィルタ機能を付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例5.
実施の形態2の実施例3に係わる図22および図23の例では、誘電体導波管91010に一端が短絡されて、高周波信号の伝搬を阻止したい周波数に対し1/4波長の長さとなる共振導体31570を設けた誘電体フィルタについて示した。しかし、これに限るものではなく、誘電体導波管91010に両端が開放されて高周波信号の伝搬を阻止したい周波数に対し、半波長の長さとなる共振導体を付加している誘電体フィルタとしてもよい。
図26および図27は、誘電体導波管に両端が開放された1/4波長の導体を設けているこの発明の実施の形態2による誘電体フィルタを示す図である。
図26は導体層、ストリップ線路、プローブ、ヴィア、共振導体、開口等の配列を示した分解斜視図である。
図27の(a)は図26のA−Aに沿った縦断面図、
図27の(b)は図27の(a)のB−B’線に沿った縦断面図、
図27の(c)は図27の(a)のC−C’線に沿った縦断面図である。
誘電体導波管91010において、多層誘電体基板10010積層方向にかけて高周波信号の伝搬を阻止したい周波数に対して、半波長の長さとなるとともに、一端が導体層20070に配置され、他端が導体層20050に配置された半波長導体である共振導体32570が設けられている。
実施の形態2の実施例5に係わる図26および図27の例では、誘電体導波管91010に共振導体32570を設ける。これにより、共振導体32570の長さに対応した周波数における高周波信号の伝搬を阻止する帯域阻止型フィルタ機能を付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例6.
実施の形態2の実施例2に係わる図20および図21の例では、誘電体導波管の一部を共振空間とした誘電体フィルタについて示した。しかし、これに限るものではなく、誘電体導波管の側部にチョーク構造を付加している誘電体フィルタとしてもよい。
図28および図29は、誘電体導波管の側部にチョーク構造として高周波信号を伝搬させる周波数に対し半波長の長さとなる空間を設けているこの発明の実施の形態2による誘電体フィルタを示す図である。
図28は導体層、ストリップ線路、プローブ、ヴィア、チョーク構造、開口等の配列を示した分解斜視図である。
図29の(a)は図28のA−Aに沿った縦断面図、
図29の(b)は図29の(a)のB−B’線に沿った縦断面図、
図29の(c)は図29の(a)のC−C’線に沿った縦断面図である。
図28および図29において、多層誘電体基板10011には、導体層20011、導体層20021、導体層20031、導体層20041、導体層20051、導体層20061、導体層20071、導体層20081、導体層20091、導体層20101、
ヴィア30151、ヴィア36101、ヴィア30241、ヴィア30791、ヴィア86101a、ヴィア86101b、
ストリップ線路60031、ストリップ線路60081、
プローブ50031、プローブ50081が設けられている。
導体層20011は、多層誘電体基板10011の表層に配置されている。
導体層20021は、導体層20011と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20031は、背面側に導体層20011がある導体層20021と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20041は、背面側に導体層20021がある導体層20031と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20051は、背面側に導体層20031がある導体層20041と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20061は、背面側に導体層20041がある導体層20051と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20071は、背面側に導体層20051がある導体層20061と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20081は、背面側に導体層20061がある導体層20071と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20091は、背面側に導体層20071がある導体層20081と相対向して、多層誘電体基板10011の内層に配置されている。
導体層20101は、背面側に導体層20081がある導体層20091と相対向して、導体層20011が配置された側とは反対側の多層誘電体基板10011の表層に配置されている。
導体層20021から導体層20091には、それぞれの一部が削除されて開口40021から開口40091が設けられている。
開口40021から開口40091は、対向して配置されている。すなわち開口40021から開口40091は、積層方向に重なる位置にある。
ストリップ線路60031は、導体層20031の一部が削除されて配置されている。
ストリップ線路60081は、導体層20081の一部が削除されて配置されている。
プローブ50031は、一端がストリップ線路60031に接続され、他端が開口40031の中に配置されている。
プローブ50081は、一端がストリップ線路60081に接続され、他端が開口40081の中に配置されている。
ヴィア30151は、開口40021と開口40031と開口40041と開口40051とを、ストリップ線路60031に相当する部分を除いて取り囲むとともに、導体層20011から導体層20051にかけて、多層誘電体基板10011、導体層20021、導体層20031、導体層20041とを貫いて複数個配置されている。
ヴィア36101は、開口40061と開口40071と開口40081と開口40091とを、ストリップ線路60081に相当する部分を除いて取り囲むとともに、導体層20061から導体層20101にかけて、多層誘電体基板10011、導体層20071、導体層20081、導体層20091とを貫いて複数個配置されている。
ヴィア30241は、ストリップ線路60031の長手方向の積層方向に沿った両側面に沿うとともに、導体層20021から導体層20041にかけて、多層誘電体基板10011、導体層20031とを貫いて複数個配置されている。
ヴィア30791は、ストリップ線路60081の長手方向の積層方向に沿った両側面に沿うとともに、導体層20071から導体層20091にかけて、多層誘電体基板10011、導体層20081とを貫いて複数個配置されている。
多層誘電体基板10011の平面方向から積層方向にかけて、導体層20011、導体層20021、導体層20031、ヴィア30151、プローブ50031、開口40021、開口40031からストリップ線路−導波管変換器90011が形成されている。
多層誘電体基板10011の平面方向から積層方向にかけて、導体層20081、導体層20091、導体層20101、ヴィア36101、プローブ50081、開口40081、開口40091からストリップ線路−導波管変換器90021が形成されている。
多層誘電体基板10011の積層方向にかけて、導体層20041、導体層20051、導体層20061、導体層20071、ヴィア30151、ヴィア36101、開口40041、開口40051、開口40061、開口40071から誘電体導波管91011が形成されている。
開口40061における長辺の端部からλe/4(λe:信号波の多相誘電体基板における実効的波長)程度離れた位置の導体層20061が一部削除されて、切り欠き41061a、切り欠き41061bが設けられている。切り欠き41061aと切り欠き41061bとは、開口40061を挟んで対向している。
導体からなるヴィア86101aは、切り欠き41061aの縁のうち誘電体導波管91011が位置する側とは反対側の縁に沿ってヴィア36101近傍まで、導体層20061と導体層20101とを接続するように複数個配置されている。
導体からなるヴィア86101bは、切り欠き41061bの縁のうち誘電体導波管91011が位置する側とは反対側の縁に沿ってヴィア36101近傍まで、導体層20061と導体層20101とを接続するように複数個配置されている。
チョーク路70061aは、導体層20051と導体層20061で挟まれた空間における開口40061の端部から切り欠き41061aまでの空間である。
チョーク路70061bは、導体層20051と導体層20061で挟まれた空間における開口40061の端部から切り欠き41061bまでの空間である。
チョーク路70071aは、導体層20061と導体層20071で挟まれた空間におけるヴィア86101aとヴィア36101とで囲まれた空間である。
チョーク路70071bは、導体層20061と導体層20071で挟まれた空間におけるヴィア86101bとヴィア36101とで囲まれた空間である。
なお、これらの空間は中空の空洞ではなく誘電体が詰まっている。
また上述のヴィア86101aは、切り欠き41061a、チョーク路70061aおよびチョーク路70071aからなる部分を、外側からC字形に囲むように設けられる。また上述のヴィア86101bは、切り欠き41061b、チョーク路70061bおよびチョーク路70071bからなる部分を、外側からC字形に囲むように設けられる。
誘電体導波管91011の側部には、チョーク路70061aとチョーク路70071a、チョーク路70061bとチョーク路70071b、から成るチョーク構造として、高周波信号を伝搬させる周波数に対し半波長の長さの空間が付加されている。
ストリップ線路−導波管変換器90011とストリップ線路−導波管変換器90021とは、誘電体導波管91011を介して電磁気的な接続を行っている。
実施の形態2の実施例6に係わる図28および図29の例では、誘電体導波管91011の側部にチョーク路70061aとチョーク路70071a、チョーク路70061bとチョーク路70071bからなるチョーク構造として高周波信号を伝搬させる周波数に対し、半波長の長さの空間を設ける。これにより、チョーク構造の長さに応じた周波数の高周波信号を伝搬する帯域通過型フィルタ機能を誘電体導波管91010に付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施の形態3.
上記実施の形態1および実施の形態2では、1枚の多層誘電体基板から構成された誘電体フィルタについて説明した。しかしながら、2枚以上の多層誘電体基板から構成された誘電体フィルタとしてもよい。
図30および図31は、2枚の多層誘電体基板から構成され、一方の基板にチョーク構造を設けているこの発明の実施の形態3による誘電体フィルタを示す図である。
図30は導体層、ストリップ線路、プローブ、ヴィア、チョーク構造、開口等の配列を示した分解斜視図である。
図31の(a)は図30のA−Aに沿った縦断面図、
図31の(b)は図31の(a)のB−B’線に沿った縦断面図、
図31の(c)は図31の(a)のC−C’線に沿った縦断面図である。
図30および図31において、多層誘電体基板10012には、導体層20012、導体層20022、導体層20032、導体層20042、導体層20052、ヴィア30152、ヴィア30242、ストリップ線路60032、プローブ50032が設けられている。
多層誘電体基板10022には、導体層20062、導体層20072、導体層20082、導体層20092、導体層20102、ヴィア36102、ヴィア30792、ヴィア86102a、ヴィア86102b、ストリップ線路60082、プローブ50082が設けられている。
導体層20012は、多層誘電体基板10012の表層に配置されている。
導体層20022は、導体層20012と相対向して、多層誘電体基板10012の内層に配置されている。
導体層20032は、背面側に導体層20012がある導体層20022と相対向して、多層誘電体基板10012の内層に配置されている。
導体層20042は、背面側に導体層20022がある導体層20032と相対向して、多層誘電体基板10012の内層に配置されている。
導体層20052は、背面側に導体層20032がある導体層20042と相対向して、導体層20012が配置された側とは反対側の多層誘電体基板10012の表層に配置されている。
導体層20062は、多層誘電体基板10012の導体層20052と相対向して、多層誘電体基板10022の表層に配置されている。
導体層20072は、導体層20062と相対向して、多層誘電体基板10022の内層に配置されている。
導体層20082は、背面側に導体層20062がある導体層20072と相対向して、多層誘電体基板10022の内層に配置されている。
導体層20092は、背面側に導体層20072がある導体層20082と相対向して、多層誘電体基板10022の内層に配置されている。
導体層20102は、背面側に導体層20082がある導体層20092と相対向して、導体層20062が配置された側とは反対側の多層誘電体基板10022の表層に配置されている。
導体層20022から導体層20092には、それぞれの一部が削除されて開口40022から開口40092が設けられている。
開口40022から開口40092は、対向して配置されている。すなわち開口40022から開口40092は、積層方向に重なる位置にある。
ストリップ線路60032は、導体層20032の一部が削除されて配置されている。
ストリップ線路60082は、導体層20082の一部が削除されて配置されている。
プローブ50032は、一端がストリップ線路60032に接続され、他端が開口40032の中に配置されている。
プローブ50082は、一端がストリップ線路60082に接続され、他端が開口40082の中に配置されている。
ヴィア30152は、開口40022から開口40052を、ストリップ線路60032に相当する部分を除いて取り囲むとともに、導体層20012から導体層20052にかけて、多層誘電体基板10012および導体層20022から導体層20042までを貫いて複数個配置されている。
ヴィア36102は、開口40062から開口40092を、ストリップ線路60082に相当する部分を除いて取り囲むとともに、導体層20062から導体層20102にかけて、多層誘電体基板10022および導体層20072から導体層20092までを貫いて複数個配置されている。
ヴィア30242は、ストリップ線路60032の長手方向の積層方向に沿った両側面に沿うとともに、導体層20022から導体層20042にかけて、多層誘電体基板10012、導体層20032とを貫いて複数個配置されている。
ヴィア30792は、ストリップ線路60082の長手方向の積層方向に沿った両側面に沿うとともに、導体層20072から導体層20092にかけて、多層誘電体基板10022、導体層20082とを貫いて複数個配置されている。
多層誘電体基板10012の平面方向から積層方向にかけて、導体層20012、導体層20022、導体層20032、ヴィア30152、プローブ50032、開口40022、開口40032からストリップ線路−導波管変換器90012が形成されている。
多層誘電体基板10022の平面方向から積層方向にかけて、導体層20082、導体層20092、導体層20102、ヴィア36102、プローブ50082、開口40082、開口40092からストリップ線路−導波管変換器90022が形成されている。
多層誘電体基板10012の積層方向にかけて、導体層20042、導体層20052、ヴィア30152、開口40042、開口40052から誘電体導波管91012が形成されている。
多層誘電体基板10022の積層方向にかけて、導体層20062、導体層20072、ヴィア36102、開口40062、開口40072から誘電体導波管91022が形成されている。
開口40062における長辺の端部からλ/4(λ:信号波の自由空間波長)離れた位置の導体層20062が一部削除されて、切り欠き41062a、切り欠き41062bが設けられており、切り欠き41062aと切り欠き41062bとは、開口40062を挟んで対向している。
導体からなるヴィア86102aは、切り欠き41062aの縁のうち誘電体導波管91012が位置する側とは反対側の縁に沿ってヴィア36102近傍まで、導体層20062と導体層20102とを接続するように複数個配置されている。
導体からなるヴィア86102bは、切り欠き41062bの縁のうち誘電体導波管91012が位置する側とは反対側の縁に沿ってヴィア36102近傍まで、導体層20062と導体層20102とを接続するように複数個配置されている。
チョーク路70062aは、導体層20052と導体層20062で挟まれた空間における開口40062の端部から切り欠き41062aまでの空間である。
チョーク路70062bは、導体層20052と導体層20062で挟まれた空間における開口40062の端部から切り欠き41062bまでの空間である。
チョーク路70072aは、導体層20062と導体層20072で挟まれた空間におけるヴィア86102aとヴィア36102とで囲まれた空間である。
チョーク路70072bは、導体層20062と導体層20072で挟まれた空間におけるヴィア86102bとヴィア36102とで囲まれた空間である。
なお、これらの空間は中空の空洞ではなく誘電体が詰まっている。
また上述のヴィア86102aは、切り欠き41062a、チョーク路70062aおよびチョーク路70072aからなる部分を外側からC字形に囲むように設けられる。また上述のヴィア86102bは、切り欠き41062b、チョーク路70062bおよびチョーク路70072bからなる部分を外側からC字形に囲むように設けられる。
誘電体導波管91012と誘電体導波管91022とは、チョーク路70061aとチョーク路70071a、チョーク路70061bとチョーク路70071bから成るチョーク構造として、高周波信号を伝搬させる周波数に対し半波長の長さの空間により電磁気的な接続を行っている。
ストリップ線路−導波管変換器90012とストリップ線路−導波管変換器90022とは、誘電体導波管91012と誘電体導波管91022とを介して電磁気的な接続を行っている。
この実施の形態3に係わる図30および図31の例では、多層誘電体基板10012における誘電体導波管91012と、多層誘電体基板10022における誘電体導波管91022とを、チョーク路70062aとチョーク路70072a、チョーク路70062bとチョーク路70072bからなるチョーク構造として高周波信号を伝搬させる周波数に対し半波長の長さの空間を介して電気的な接続をとる。これにより、チョーク構造の長さに応じた周波数の高周波信号を伝搬する帯域通過型フィルタ機能を付加することができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施の形態4.
実施例1.
上記実施の形態1、実施の形態2および実施の形態3では、ストリップ線路−導波管変換器におけるバックショート導波管が多層誘電体基板の積層方向に形成された誘電体フィルタについて説明した。しかしながら、ストリップ線路−導波管変換器におけるバックショート導波管を多層誘電体基板の平面方向に形成された誘電体フィルタとしてもよい。
図32および図33は、ストリップ線路−導波管変換器におけるバックショート導波管を多層誘電体基板の平面方向に形成したこの発明の実施の形態4による誘電体フィルタを示す図である。
図32は導体層、ストリップ線路、切り欠き、接続部、ヴィア、開口等の配列を示した分解斜視図である。
図33の(a)は図32のA−Aに沿った縦断面図、
図33の(b)は図33の(a)のB−B'線に沿った縦断面図、
図33の(c)は図33の(a)のC−C'線に沿った縦断面図である。
図32および図33において、多層誘電体基板10013には、導体層20013、導体層20023、導体層20033、導体層20043、導体層20053、導体層20063、ヴィア30163、ヴィア30343、ストリップ線路60023、ストリップ線路60053、接続部80023、接続部80053が設けられている。
導体層20013は、多層誘電体基板10013の表層に配置されている。
導体層20023は、導体層20013と相対向して、多層誘電体基板10013の内層に配置されている。
導体層20033は、背面側に導体層20013がある導体層20023と相対向して、多層誘電体基板10013の内層に配置されている。
導体層20043は、背面側に導体層20023がある導体層20033と相対向して、多層誘電体基板10013の内層に配置されている。
導体層20053は、背面側に導体層20033がある導体層20043と相対向して、多層誘電体基板10013の内層に配置されている。
導体層20063は、背面側に導体層20043がある導体層20053と相対向して、導体層20013が配置された側とは反対側の多層誘電体基板10013の表層に配置されている。
導体層20033と導体層20043には、開口40033と開口40043が設けられている。
開口40033と開口40043は、対向して配置されている。すなわち、開口40033と開口40043は、積層方向に重なる位置にある。
ストリップ線路60023は、導体層20023の一部が削除されて配置されている。
ストリップ線路60053は、導体層20053の一部が削除されて配置されている。
導体層20023には、切り欠き41123と切り欠き41223が設けられており、接続部80023においてストリップ線路60023の一端と接続されている。
導体層20053には、切り欠き41153と切り欠き41253が設けられており、接続部80053においてストリップ線路60053の一端と接続されている。
すなわち、切り欠きは、ストリップ線路の両側の切り欠きが接続部で両側の反対方向にそれぞれ直角に折れ曲がって延びた構造のものとなる。
ヴィア30163は、開口40033から開口40043を、ストリップ線路60023およびストリップ線路60053に相当する部分を除いて取り囲むとともに、ストリップ線路60023およびストリップ線路60053の長手方向の両側面に沿うとともに、導体層20013から導体層20063にかけて、多層誘電体基板10013および導体層20023から導体層20053までを貫いて複数個配置されている。
ヴィア30343は、導体層20033から導体層20043にかけて、多層誘電体基板10013を貫いて複数個配置されている。
多層誘電体基板10013の平面方向にかけて、導体層20013、導体層20023、導体層20033、ヴィア30163、接続部80023、切り欠き41123、切り欠き41223からストリップ線路−導波管変換器90013が形成されている。なお、ストリップ線路−導波管変換器90013において、多層誘電体基板10013の平面方向にかけてヴィア30163と導体層20013、導体層20023によって形成され、バックショート導波管を構成する誘電体導波管部分は、接続部80023を挟んでストリップ線路60023と反対側に位置して短絡部となるヴィア30163の一部から接続部80023までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板10013の平面方向にかけて、導体層20043、導体層20053、導体層20063、ヴィア30163、接続部80053、切り欠き41153、切り欠き41253からストリップ線路−導波管変換器90023が形成されている。なお、ストリップ線路−導波管変換器90023において、多層誘電体基板10013の平面方向にかけてヴィア30163と導体層20053、導体層20063によって形成され、バックショート導波管を構成する誘電体導波管部分は、接続部80053を挟んでストリップ線路60053と反対側に位置して短絡部となるヴィア30163の一部から接続部80053までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板10013の積層方向にかけて、導体層20023、導体層20033、導体層20043、導体層20053、ヴィア30163、ヴィア30343、開口40033、開口40043から誘電体導波管91013が形成されている。
上記の多層誘電体基板10013の平面方向にかけて形成される誘電体導波管は平面誘電体導波管、多層誘電体基板10013の積層方向にかけて形成される誘電体導波管は垂直誘電体導波管を構成する。
ストリップ線路−導波管変換器90013とストリップ線路−導波管変換器90023とは、誘電体導波管91013を介して電磁気的な接続を行っている。
実施の形態4の実施例1に係わる図32および図33の例では、ストリップ線路−導波管変換器90013およびストリップ線路−導波管変換器90023のバックショート導波管のみを多層誘電体基板10013の平面方向に形成する。これにより、多層誘電体基板の積層数の削減および基板厚の低減を図るとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例2.
上記実施の形態1、実施の形態2、実施の形態3、および実施の形態4の実施例1では、各ストリップ線路−導波管変換器が同じ構成となる誘電体フィルタについて説明した。しかしながら、それぞれ異なる構成のストリップ線路−導波管変換器を用いた誘電体フィルタとしてもよい。
図34および図35は、バックショート導波管を多層誘電体基板の積層方向に形成したストリップ線路−導波管変換器とバックショート導波管を多層誘電体基板の平面方向に形成したストリップ線路−導波管変換器から構成された、この発明の実施の形態4による誘電体フィルタを示す図である。
図34は導体層、ストリップ線路、切り欠き、プローブ、接続部、ヴィア、開口等の配列を示した分解斜視図である。
図35の(a)は図34のA−Aに沿った縦断面図、
図35の(b)は図35の(a)のB−B'線に沿った縦断面図、
図35の(c)は図35の(a)のC−C'線に沿った縦断面図である。
図34および図35において、多層誘電体基板10014には、導体層20014、導体層20024、導体層20034、導体層20044、導体層20054、導体層20064、導体層20074、導体層20084、ヴィア30184、ヴィア30154、ストリップ線路60034、ストリップ線路60064、プローブ50034、接続部80064、が設けられている。
導体層20014は、多層誘電体基板10014の表層に配置されている。
導体層20024は、導体層20014と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20034は、背面側に導体層20014がある導体層20024と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20044は、背面側に導体層20024がある導体層20034と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20054は、背面側に導体層20034がある導体層20044と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20064は、背面側に導体層20044がある導体層20054と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20074は、背面側に導体層20054がある導体層20064と相対向して、多層誘電体基板10014の内層に配置されている。
導体層20084は、背面側に導体層20064がある導体層20074と相対向して、導体層20014が配置された側とは反対側の多層誘電体基板10014の表層に配置されている。
導体層20024から導体層20054には、それぞれ一部が削除されて開口40024から開口40054が設けられている。
開口40024から開口40054は、対向して配置されている。すなわち、開口40024から開口40054は、積層方向に重なる位置にある。
ストリップ線路60034は、導体層20034の一部が削除されて配置されている。
ストリップ線路60064は、導体層20064の一部が削除されて配置されている。
プローブ50034は、一端がストリップ線路60034に接続され、他端が開口40034の中に配置されている。
導体層20064には、切り欠き41164と切り欠き41264が設けられており、接続部80064においてストリップ線路60064の一端と接続されている。
ヴィア30184は、開口40024から開口40054を、ストリップ線路60034およびストリップ線路60064に相当する部分を除いて取り囲むとともに、ストリップ線路60034およびストリップ線路60064の長手方向の両側面に沿うとともに、導体層20014から導体層20084にかけて、多層誘電体基板10014および導体層20024から導体層20074までを貫いて複数個配置されている。
ヴィア30154は、導体層20014から導体層20054にかけて、多層誘電体基板10014を貫いて複数個配置されている。
多層誘電体基板10014の平面方向から積層方向にかけて、導体層20014、導体層20024、導体層20034、ヴィア30184、プローブ50034、開口40024、開口40034からストリップ線路−導波管変換器90014が形成されている。なお、ストリップ線路−導波管変換器90014において、多層誘電体基板10014の積層方向にかけて導体層20014と導体層20024、導体層20034、ヴィア30184によって形成され、バックショート導波管を構成する誘電体導波管部分は、短絡面となる導体層20014からプローブ50034までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板10014の平面方向にかけて、導体層20054、導体層20064、導体層20074、ヴィア30184、接続部80064、切り欠き41164、切り欠き41264からストリップ線路−導波管変換器90024が形成されている。なお、ストリップ線路−導波管変換器90024において、多層誘電体基板10014の平面方向にかけてヴィア30184と導体層20064、導体層20074によって形成され、バックショート導波管を構成する誘電体導波管部分は、接続部80064を挟んでストリップ線路60064と反対側に位置して短絡部となるヴィア30184の一部から接続部80064までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板10014の積層方向にかけて、導体層20044、導体層20054、ヴィア30184、ヴィア30154、開口40044、開口40054から誘電体導波管91014が形成されている。
ストリップ線路−導波管変換器90014とストリップ線路−導波管変換器90024とは、誘電体導波管91014を介して電磁気的な接続を行っている。
実施の形態4の実施例2に係わる図34および図35の例では、ストリップ線路−導波管変換器90014のバックショート導波管を多層誘電体基板の積層方向に形成し、ストリップ線路−導波管変換器90024のバックショート導波管を多層誘電体基板の平面方向に形成する。これにより、設計自由度の向上を図るとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
実施例3.
上記実施の形態1、実施の形態2、実施の形態3、および実施の形態4の実施例1、実施例2では、1入力1出力のストリップ線路−導波管変換器を用いた誘電体フィルタについて説明した。しかしながら、多入力多出力のストリップ線路−導波管変換器を用いた誘電体フィルタとしてもよい。
図36および図37は、2つのストリップ線路−導波管変換器のうち一方を1入力2出力としたこの発明の実施の形態4による誘電体フィルタを示す図である。
図36は導体層、ストリップ線路、切り欠き、接続部、ヴィア、開口等の配列を示した分解斜視図である。
図37の(a)は図36のA−Aに沿った縦断面図、
図37の(b)は図37の(a)のB−B'線に沿った縦断面図、
図37の(c)は図37の(a)のC−C'線に沿った縦断面図である。
図36および図37において、多層誘電体基板10015には、導体層20015、導体層20025、導体層20035、導体層20045、導体層20055、導体層20065、ヴィア30165、ヴィア30345、ヴィア30145、ストリップ線路60025、ストリップ線路60055a、ストリップ線路60055b、接続部80025、接続部80055a、接続部80055bが設けられている。
導体層20015は、多層誘電体基板10015の表層に配置されている。
導体層20025は、導体層20015と相対向して、多層誘電体基板10015の内層に配置されている。
導体層20035は、背面側に導体層20015がある導体層20025と相対向して、多層誘電体基板10015の内層に配置されている。
導体層20045は、背面側に導体層20025がある導体層20035と相対向して、多層誘電体基板10015の内層に配置されている。
導体層20055は、背面側に導体層20035がある導体層20045と相対向して、多層誘電体基板10015の内層に配置されている。
導体層20065は、背面側に導体層20045がある導体層20055と相対向して、導体層20015が配置された側とは反対側の多層誘電体基板10015の表層に配置されている。
導体層20035と導体層20045には、開口40035と開口40045が設けられている。
開口40035と開口40045は、対向して配置されている。すなわち、開口40035と開口40045は、積層方向に重なる位置にある。
ストリップ線路60025は、導体層20025の一部が削除されて配置されている。
ストリップ線路60055aは、導体層20055の一部が削除されて配置されている。
ストリップ線路60055bは、接続部80055aおよび接続部80055bを挟んでストリップ線路60055aと反対側に導体層20055の一部が削除されて配置されている。
導体層20025には、切り欠き41125と切り欠き41225が設けられており、接続部80025においてストリップ線路60025の一端と接続されている。
導体層20055には、切り欠き41155aと切り欠き41255a、切り欠き41155bと切り欠き41255bが設けられており、切り欠き41155aと切り欠き41255aは、接続部80055aにおいてストリップ線路60055aの一端と接続され、切り欠き41155bと切り欠き41255bは、接続部80055bにおいてストリップ線路60055bの一端と接続されている。
ヴィア30165は、開口40035から開口40045を、ストリップ線路60025およびストリップ線路60055aおよびストリップ線路60055bに相当する部分を除いて取り囲むとともに、ストリップ線路60025およびストリップ線路60055a、ストリップ線路60055bの長手方向の両側面に沿うとともに、導体層20015から導体層20065にかけて、多層誘電体基板10015および導体層20025から導体層20055までを貫いて複数個配置されている。
ヴィア30345は、導体層20035から導体層20045にかけて、多層誘電体基板10015を貫いて複数個配置されている。
ヴィア30145は、導体層20015から導体層20045にかけて、多層誘電体基板10015を貫いて複数個配置されている。
多層誘電体基板10015の平面方向にかけて、導体層20015、導体層20025、導体層20035、ヴィア30165、ヴィア30145、接続部80025、切り欠き41125、切り欠き41225からストリップ線路−導波管変換器90015が形成されている。なお、ストリップ線路−導波管変換器90015において、多層誘電体基板10015の平面方向にかけてヴィア30165とヴィア30145、導体層20015、導体層20025によって形成され、バックショート導波管を構成する誘電体導波管部分は、接続部80025を挟んでストリップ線路60025と反対側に位置して短絡部となるヴィア30145の一部から接続部80025までが当該バックショート導波管の管内波長に対して四分の一波長の長さとなるよう構成される。
多層誘電体基板10015の平面方向にかけて、導体層20045、導体層20055、導体層20065、ヴィア30165、接続部80055a、接続部80055b、切り欠き41155a、切り欠き41255a、切り欠き41155b、切り欠き41255bからストリップ線路−導波管変換器90025が形成されている。なお、ストリップ線路−導波管変換器90025において、多層誘電体基板10015の平面方向にかけてヴィア30165と導体層20055、導体層20065によって形成され、バックショート導波管を構成する誘電体導波管部分は、接続部80055aから接続部80055bまでが、当該バックショート導波管の管内波長に対して二分の一波長の長さとなるよう構成される。当該バックショート導波管の中央は、接続部80055aおよび接続部80055bから四分の一波長となり、等振幅逆相の信号が当該バックショート導波管の両側から伝搬されることで仮想短絡面93015を構成する。
多層誘電体基板10015の積層方向にかけて、導体層20025、導体層20035、導体層20045、導体層20055、ヴィア30165、ヴィア30145、ヴィア30345、開口40035、開口40045から誘電体導波管91015が形成されている。
ストリップ線路−導波管変換器90015とストリップ線路−導波管変換器90025とは、誘電体導波管91015を介して電磁気的な接続を行っている。
実施の形態4の実施例3に係わる図36および図37の例では、ストリップ線路−導波管変換器90025が1入力2出力となるよう形成する。これにより、誘電体フィルタに信号分配機能を具備させることができるとともに、上記実施の形態1の図1および図2の例と同様の効果が得られる。
なおこの発明は、上記の各実施の形態による誘電体フィルタを搭載したアレーアンテナ装置を含む。図38にこの発明によるアレーアンテナ装置のイメージ図を示す。アレーアンテナ装置AADにおいて、素子アンテナ領域EAAには、複数の素子アンテナが搭載される。高周波機器搭載領域HFDAには、複数の高周波回路または複数の高周波部品が搭載される。誘電体フィルタ搭載領域DFAには、上記の各実施の形態で記載した誘電体フィルタが複数、搭載される。誘電体フィルタ搭載領域DFAに搭載される誘電体フィルタは、上述の1つの実施例によるものでもよく、また異なる複数の実施例によるものを組合せて備えたものでもよい。
1つの素子アンテナと1つの高周波部品または高周波回路とを結ぶ経路には、経路毎に、誘電体フィルタを設ける必要がある。そこで、素子アンテナ領域EAA内の各素子アンテナは、高周波機器搭載領域HFDA内の高周波回路または高周波部品と接続される際、誘電体フィルタ搭載領域DFA内の誘電体フィルタを介して接続されている。この発明によるアレーアンテナ装置では、上述したように各誘電体フィルタの専有面積が小さく、従って、誘電体フィルタ搭載領域DFAの専有面積を小さくできる。これにより、アレーアンテナ装置全体を小形に構成することができる。また、各誘電体フィルタにおける信号の変換が低損失で行えるため、高性能のアレーアンテナ装置が提供できる。
なお、この発明は各実施の形態に限定されるものではなく、各実施の形態の可能な組み合わせ、各実施の形態の任意の構成要素の可能な変形、および各実施の形態において任意の構成要素の可能な省略、を含む。
また、この発明による誘電体フィルタでは導体層は両側の短絡面の2つの導体層と、ストリップ線路が形成される2つの導体層の4枚以上の導体層があればよい。
例えば上記各実施の形態での2つのストリップ線路−導波管変換器、2つのプローブ等でのそれぞれの変形は、2つのうちの少なくとも一方で行なわれればよい。
1001,10010,10011,10012,10022,10013,10014,10015 多層誘電体基板、2001,2002,2003,2004,2005,2006,2007,2008,20010,20020,20030,20040,20050,20060,20070,20080,20090,20100,20110,20011,20021,20031,20041,20051,20061,20071,20081,20091,20101,20012,20022,20032,20042,20052,20062,20072,20082,20092,20102,20013,20023,20033,20043,20053,20063,20014,20024,20034,20044,20054,20064,20074,20084,20015,20025,20035,20045,30055,20065 導体層、21060 導体パターン、3018,3024,3057,3118,3124,3157,31110,30240,30570,38100,30151,30241,36101,30791,86101a,86101b,30152,30242,36102,30792,30163,30343,30154,30184,30145,30165,30345,86102a,86102b ヴィア、4002,4003,4004,4005,4006,4007,4102,4107,4104,4105,4202,4302,40020,40030,40040,40050,40060,40070,40080,40090,40100,40021,40031,40041,40051,40061,40071,40081,40091,40022,40032,40042,40052,40062,40072,40082,40092,40033,40043,40024,40034,40044,40054,40035,40045 開口、41061a,41061b,41062a,41062b,41123,41223,41153,41253,41164,41264,41125,41225,41155a,41155b,41255a,41255b 切り欠き、5003,5006,5103,5106,5206,5303,5306,50030,50090,50031,50081,50032,50082 プローブ、6003,6006,60030,60090,60031,60081,60032,60082,60023,60053,60034,60064,60025,60055a,60055b ストリップ線路、70061a,70061b,70071a,70071b,70062a,70062b,70072a,70072b チョーク路、80023,80053,80064,80025,80055a,80055b 接続部、9001,9002,9011,9012,9021,9022,9031,9032,9051,9061,90010,90020,90011,90021,90012,90022,90013,90023,90014,90024,90015,90025 ストリップ線路−導波管変換器、9101,9111,9121,9141,91010,91011,91021,91022,91013,91014,91015 誘電体導波管、5403,5406,31570,32570 共振導体、92010 共振空間、93015 仮想短絡面、AAD アレーアンテナ装置、EAA 素子アンテナ領域、HFDA 高周波機器搭載領域、DFA 誘電体フィルタ搭載領域。

Claims (16)

  1. 積層方向に互いに離間して形成された複数の導電層を有し高周波信号を伝搬する多層誘電体基板と、
    積層方向に互いに離間した導電層に平面方向に延びて形成された第1のストリップ線路と第2のストリップ線路と、
    前記多層誘電体基板の積層方向の前記第1のストリップ線路と前記第2のストリップ線路の間に平面方向の前記導電層と積層方向に延びた導体柱とから形成された誘電体導波管と、
    前記第1のストリップ線路の積層方向の上側に形成された前記誘電体導波管と前記第1のストリップ線路との間の伝送線路変換を行う第1のストリップ線路−導波管変換器と、
    前記第2のストリップ線路の積層方向の下側に形成された前記誘電体導波管と前記第2のストリップ線路との間の伝送線路変換を行う第2のストリップ線路−導波管変換器と、
    を備えた誘電体フィルタ。
  2. 前記第1のストリップ線路−導波管変換器は、一端が前記第1のストリップ線路に接続され、他端が前記誘電体導波管に対向して配置された第1のプローブと、一端が短絡され、他端が前記誘電体導波管に対向して接続された第1のバックショート導波管を含み、
    前記第2のストリップ線路−導波管変換器は、一端が前記第2のストリップ線路に接続され、他端が前記誘電体導波管に対向して配置された第2のプローブと、一端が短絡され、他端が前記誘電体導波管に対向して接続された第2のバックショート導波管を含む、
    請求項1に記載の誘電体フィルタ。
  3. 前記第1のプローブは、誘電体導波管に対向して配置された端部が前記第1のストリップ線路の幅よりも広い、請求項2に記載の誘電体フィルタ。
  4. 前記第2のプローブは、誘電体導波管に対向して配置された端部が前記第2のストリップ線路の幅よりも広い、請求項2または3に記載の誘電体フィルタ。
  5. 前記第1のバックショート導波管および前記第2のバックショート導波管の少なくとも一方は、管軸と直交する断面での管内形状が前記誘電体導波管の管内形状と異なる、
    請求項2から4までのいずれか1項に記載の誘電体フィルタ。
  6. 前記第1のバックショート導波管および前記第2のバックショート導波管の少なくとも一方は、管軸と直交する断面での管内形状が、長手方向の中央部の幅を狭くした形状である、
    請求項2から5までのいずれか1項に記載の誘電体フィルタ。
  7. 前記第1のプローブおよび前記第2のプローブの少なくとも一方は、前記誘電体導波管に対向して配置された端部に、先端開放された高周波信号の伝搬を阻止したい周波数に対して1/4波長となる第1の1/4波長導体が接続されている、
    請求項2から6までのいずれか1項に記載の誘電体フィルタ。
  8. 前記誘電体導波管における管壁の一部に開口径を小さくした絞りが設けられて成る共振空間を備える、
    請求項2から7までのいずれか1項に記載の誘電体フィルタ。
  9. 前記誘電体導波管は、一端が管壁に接続され、他端が管内に配置された高周波信号の伝搬を阻止したい周波数に対して1/4波長となる第2の1/4波長導体を備える、
    請求項2から8までのいずれか1項に記載の誘電体フィルタ。
  10. 前記誘電体導波管は、その管内に両端が開放された高周波信号の伝搬を阻止したい周波数に対して半波長となる第1の半波長導体を備える、
    請求項2から9までのいずれか1項に記載の誘電体フィルタ。
  11. 前記誘電体導波管の側部には、チョーク構造が配置されており、
    前記チョーク構造は、前記多層誘電体基板内に設けられた第1のチョーク路と第2のチョーク路を含み、
    前記第1のチョーク路は、前記誘電体導波管の管壁からλe/4(λe:信号波の多相誘電体基板における実効的波長)離れた位置に設けられた切り欠きまでの空間で形成されており、
    前記第2のチョーク路は、前記切り欠きからλe/4離れた位置に設けられた導体柱までの空間で形成されている、
    請求項2から10までのいずれか1項に記載の誘電体フィルタ。
  12. 前記第1のストリップ線路−導波管変換器は、一端が前記第1のストリップ線路に接続され、他端が垂直方向に延びた前記誘電体導波管に接続されて平面方向に形成された第1の平面誘電体導波管と、一端が前記第1のストリップ線路に接続され、他端が短絡された第1のバックショート導波管を含み、
    前記第2のストリップ線路−導波管変換器は、一端が前記第2のストリップ線路に接続され、他端が垂直方向に延びた前記誘電体導波管に接続されて平面方向に形成された第2の平面誘電体導波管と、一端が前記第2のストリップ線路に接続され、他端が短絡された第2のバックショート導波管を含む、
    請求項1に記載の誘電体フィルタ。
  13. 前記第1のストリップ線路−導波管変換器は、一端が前記第1のストリップ線路に接続され、他端が垂直方向に延びた前記誘電体導波管に接続されて平面方向に形成された第1の平面誘電体導波管と、一端が前記第1のストリップ線路に接続され、他端が短絡された第1のバックショート導波管を含み、
    前記第2のストリップ線路−導波管変換器は、一端が前記第2のストリップ線路に接続され、他端が前記誘電体導波管に対向して配置されたプローブと、一端が短絡され、他端が前記誘電体導波管に対向して接続された第2のバックショート導波管を含む、
    請求項1に記載の誘電体フィルタ。
  14. 積層方向に互いに離間して形成された複数の導電層を有し高周波信号を伝搬する第1の多層誘電体基板と、
    前記第1の多層誘電体基板の積層方向に重ねて設けられた、積層方向に互いに離間して形成された複数の導電層を有し高周波信号を伝搬する第2の多層誘電体基板と、
    を備え、
    高周波信号を伝搬する接続構造において、
    前記第1の多層誘電体基板は、
    前記第1の多層誘電体基板の平面方向に形成された第1のストリップ線路と、
    前記第1の多層誘電体基板の積層方向に形成した第1の誘電体導波管と、
    前記第1のストリップ線路と前記第1の誘電体導波管との間の伝送線路変換を行う第1のストリップ線路−導波管変換器と、を含み、
    前記第2の多層誘電体基板は、
    前記第2の多層誘電体基板の平面方向に形成された第2のストリップ線路と、
    前記第2の多層誘電体基板の積層方向に形成した第2の誘電体導波管と、
    前記第2のストリップ線路と前記第2の誘電体導波管との間の伝送線路変換を行う第2のストリップ線路−導波管変換器と、を含み、
    前記第1の誘電体導波管は、前記第1の多層誘電体基板の前記第2の多層誘電体基板と対向する側に設けられた第1の開口から、前記第1の多層誘電体基板と前記前記第2の多層誘電体基板との間の第1の空間、および前記第2の多層誘電体基板の前記第1の多層誘電体基板と対向する側に設けられた第2の開口を介して、前記第2の誘電体導波管に接続され、
    前記第1の空間を挟む多層誘電体基板のうち、少なくとも一方の多層誘電体基板の前記第1および第2の開口の周囲に、チョーク構造が配置され、
    前記チョーク構造は、前記第1の空間と、前記多層誘電体基板内に設けられた第2の空間から成り、
    前記第2の空間は、前記多層誘電体基板の表層に切り欠きを有しており、
    前記第1および第2の開口の端から、前記第1の空間を含む前記第2の空間の端部までがλ/2(λ:信号波の自由空間波長)となる、
    誘電体フィルタ。
  15. 積層方向に互いに離間して形成された複数の導電層を有し高周波信号を伝搬する多層誘電体基板と、
    積層方向に互いに離間した配置された導電層に平面方向に延びて形成された第1のストリップ線路と第2のストリップ線路と、
    前記第2のストリップ線路が形成された導電層に平面方向に延びて形成された第3のストリップ線路と、
    前記多層誘電体基板の前記第1のストリップ線路と前記第2のストリップ線路ならびに前記第3のストリップ線路との間に配置され、かつ平面方向に広がった複数の導電層と積層方向に延びた導体柱とから前記多層誘電体基板の積層方向に形成された垂直誘電体導波管と、
    前記第1のストリップ線路が形成された導電層に平面方向に形成された前記垂直誘電体導波管と前記第1のストリップ線路との間の伝送線路変換を行う第1のストリップ線路−導波管変換器と、
    前記第2のストリップ線路が形成された導電層に平面方向に形成された前記垂直誘電体導波管と前記第2のストリップ線路との間の伝送線路変換を行う第2のストリップ線路−導波管変換器と、
    前記第3のストリップ線路が形成された導電層に平面方向に形成された前記垂直誘電体導波管と前記第3のストリップ線路との間の伝送線路変換を行う第3のストリップ線路−導波管変換器と
    を備え、
    前記第1のストリップ線路−導波管変換器は、一端が前記第1のストリップ線路に接続され、他端が前記垂直誘電体導波管に接続されて平面方向に形成された第1の平面誘電体導波管と、一端が前記第1のストリップ線路に接続され、他端が短絡された第1のバックショート導波管を含み、
    前記第2のストリップ線路−導波管変換器は、一端が前記第2のストリップ線路に接続され、他端が前記垂直誘電体導波管の一部と前記第3のストリップ線路−導波管変換器の一部に接続されて平面方向に形成された第2の平面誘電体導波管と、一端が前記第2のストリップ線路に接続され、他端が前記第3のストリップ線路−導波管変換器の一部に接続された第2のバックショート導波管を含み、
    前記第3のストリップ線路−導波管変換器は、一端が前記第3のストリップ線路に接続され、他端が前記垂直誘電体導波管の一部と前記第2のストリップ線路−導波管変換器の一部に接続されて平面方向に形成された第2の平面誘電体導波管と、一端が前記第2のストリップ線路に接続され、他端が前記第2のストリップ線路−導波管変換器の一部に接続された第3のバックショート導波管を含む、
    誘電体フィルタ。
  16. 複数の素子アンテナと、
    前記複数の素子アンテナに接続される複数の高周波機器と、
    前記複数の素子アンテナと前記複数の高周波機器との接続経路にそれぞれ挿入された複数の誘電体フィルタと、
    を搭載し、
    前記複数の誘電体フィルタのそれぞれは、請求項1から請求項15までのいずれか1項に記載の誘電体フィルタである、
    アレーアンテナ装置。
JP2019541652A 2017-09-13 2018-06-07 誘電体フィルタ、アレーアンテナ装置 Active JP6633261B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPPCT/JP2017/033097 2017-09-13
PCT/JP2017/033097 WO2019053823A1 (ja) 2017-09-13 2017-09-13 誘電体フィルタ
PCT/JP2018/021853 WO2019053972A1 (ja) 2017-09-13 2018-06-07 誘電体フィルタ、アレーアンテナ装置

Publications (2)

Publication Number Publication Date
JPWO2019053972A1 true JPWO2019053972A1 (ja) 2019-12-26
JP6633261B2 JP6633261B2 (ja) 2020-01-22

Family

ID=62635783

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2018504307A Active JP6345371B1 (ja) 2017-09-13 2017-09-13 誘電体フィルタ
JP2019541652A Active JP6633261B2 (ja) 2017-09-13 2018-06-07 誘電体フィルタ、アレーアンテナ装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2018504307A Active JP6345371B1 (ja) 2017-09-13 2017-09-13 誘電体フィルタ

Country Status (5)

Country Link
US (1) US11394095B2 (ja)
EP (1) EP3667811B1 (ja)
JP (2) JP6345371B1 (ja)
CN (1) CN111095671B (ja)
WO (2) WO2019053823A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110828976B (zh) * 2018-08-14 2021-10-22 华为技术有限公司 天线系统和基站
JP7138675B2 (ja) * 2020-06-17 2022-09-16 Tdk株式会社 アンテナ装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001177312A (ja) * 1999-12-15 2001-06-29 Hitachi Kokusai Electric Inc 高周波接続モジュール
WO2005004275A1 (ja) * 2003-07-08 2005-01-13 Tdk Corporation 高周波モジュール
JP2006101286A (ja) * 2004-09-30 2006-04-13 Japan Radio Co Ltd マイクロストリップ線路結合器
JP2011109431A (ja) * 2009-11-18 2011-06-02 Mitsubishi Electric Corp 導波管−マイクロストリップ線路変換器および導波管−マイクロストリップ線路変換器の製造方法
WO2011111605A1 (ja) * 2010-03-09 2011-09-15 日立化成工業株式会社 電磁結合構造、多層伝送線路板、電磁結合構造の製造方法、及び多層伝送線路板の製造方法
US20110309899A1 (en) * 2010-06-20 2011-12-22 Siklu Communication ltd. Accurate millimeter-wave antennas and related structures
WO2013190442A1 (en) * 2012-06-20 2013-12-27 Siklu Communication ltd. Compact millimeter-wave radio systems and methods
JP2015171004A (ja) * 2014-03-07 2015-09-28 古河電気工業株式会社 高周波モジュール

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07105645B2 (ja) 1989-08-19 1995-11-13 富士通株式会社 誘電体フィルタ
JPH07105645A (ja) 1993-10-06 1995-04-21 Sanyo Electric Co Ltd ディスク記録再生装置
JP2001339207A (ja) * 2000-05-26 2001-12-07 Kyocera Corp アンテナ給電線路およびそれを用いたアンテナモジュール
US7102458B2 (en) * 2002-05-23 2006-09-05 Kyocera Corporation High-frequency line-waveguide converter having the HF line terminated within an opening portion
US7064633B2 (en) * 2002-07-13 2006-06-20 The Chinese University Of Hong Kong Waveguide to laminated waveguide transition and methodology
JP3975978B2 (ja) * 2002-08-27 2007-09-12 株式会社村田製作所 線路変換器、高周波モジュールおよび通信装置
JP3996879B2 (ja) 2003-07-29 2007-10-24 京セラ株式会社 誘電体導波管とマイクロストリップ線路の結合構造およびこの結合構造を具備するフィルタ基板
JP4375310B2 (ja) * 2005-09-07 2009-12-02 株式会社デンソー 導波管・ストリップ線路変換器
WO2010082668A1 (ja) * 2009-01-19 2010-07-22 日本電気株式会社 導波管・平面線路変換器
JP5349196B2 (ja) 2009-08-06 2013-11-20 三菱電機株式会社 誘電体導波管の接続構造
US8912859B2 (en) 2009-09-08 2014-12-16 Siklu Communication ltd. Transition between a laminated PCB and a waveguide including a lamina with a printed conductive surface functioning as a waveguide-backshort
KR101119267B1 (ko) 2010-04-13 2012-03-16 고려대학교 산학협력단 매칭 기판을 이용한 유전체 공진기 안테나
KR101255947B1 (ko) * 2011-10-05 2013-04-23 삼성전기주식회사 대역폭 조절 가능한 유전체 공진기 안테나
CN104254945B (zh) * 2012-04-25 2016-08-24 日本电气株式会社 连接高频电路和波导管的连接结构及其制造方法
CN103534869B (zh) * 2013-04-15 2016-01-20 华为技术有限公司 波导滤波器
JP2016015690A (ja) * 2014-07-03 2016-01-28 富士通株式会社 積層導波路基板、無線通信モジュール、及びレーダシステム
JP6520281B2 (ja) * 2015-03-24 2019-05-29 富士通株式会社 電子機器筐体
CN105958167B (zh) * 2016-07-01 2019-03-05 北京交通大学 垂直基片集成波导及包括该波导的垂直连接结构
CN106410336B (zh) * 2016-09-29 2019-04-09 上海航天测控通信研究所 一种堆叠式三阶基片集成波导滤波器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001177312A (ja) * 1999-12-15 2001-06-29 Hitachi Kokusai Electric Inc 高周波接続モジュール
WO2005004275A1 (ja) * 2003-07-08 2005-01-13 Tdk Corporation 高周波モジュール
JP2006101286A (ja) * 2004-09-30 2006-04-13 Japan Radio Co Ltd マイクロストリップ線路結合器
JP2011109431A (ja) * 2009-11-18 2011-06-02 Mitsubishi Electric Corp 導波管−マイクロストリップ線路変換器および導波管−マイクロストリップ線路変換器の製造方法
WO2011111605A1 (ja) * 2010-03-09 2011-09-15 日立化成工業株式会社 電磁結合構造、多層伝送線路板、電磁結合構造の製造方法、及び多層伝送線路板の製造方法
US20110309899A1 (en) * 2010-06-20 2011-12-22 Siklu Communication ltd. Accurate millimeter-wave antennas and related structures
WO2013190442A1 (en) * 2012-06-20 2013-12-27 Siklu Communication ltd. Compact millimeter-wave radio systems and methods
JP2015171004A (ja) * 2014-03-07 2015-09-28 古河電気工業株式会社 高周波モジュール

Also Published As

Publication number Publication date
US20210083353A1 (en) 2021-03-18
EP3667811A1 (en) 2020-06-17
US11394095B2 (en) 2022-07-19
CN111095671B (zh) 2022-03-25
JPWO2019053823A1 (ja) 2019-11-07
JP6633261B2 (ja) 2020-01-22
WO2019053972A1 (ja) 2019-03-21
EP3667811A4 (en) 2020-11-25
EP3667811B1 (en) 2024-02-28
JP6345371B1 (ja) 2018-06-20
CN111095671A (zh) 2020-05-01
WO2019053823A1 (ja) 2019-03-21

Similar Documents

Publication Publication Date Title
JP3839410B2 (ja) フィルタおよび共振器の配置方法
JP3891918B2 (ja) 高周波モジュール
Gruszczynski et al. Design of compensated coupled-stripline 3-dB directional couplers, phase shifters, and magic-T's—Part I: Single-section coupled-line circuits
JP5566169B2 (ja) アンテナ装置
JP2001196817A (ja) 誘電体共振器、誘電体フィルタ、誘電体デュプレクサおよび通信装置
JP2013513274A (ja) マイクロストリップ線路と矩形導波管との間のマイクロ波遷移装置
JP6723076B2 (ja) フィルタ
JP2000101301A (ja) 高周波回路装置および通信装置
JP6177952B1 (ja) フィルタ及びそのフィルタの設計方法
JP7127460B2 (ja) バンドパスフィルタ
JP2005260570A (ja) マイクロストリップ線路導波管変換器
JP6633261B2 (ja) 誘電体フィルタ、アレーアンテナ装置
JP6570788B2 (ja) 誘電体導波管の接続構造
JP3891996B2 (ja) 導波管型導波路および高周波モジュール
US7688164B2 (en) High frequency circuit board converting a transmission mode of high frequency signals
WO2018190272A1 (ja) バンドパスフィルタ
KR102155278B1 (ko) 내부 교차 결합을 포함하는 세라믹 도파관 공진기 필터
US7403085B2 (en) RF module
WO2019087955A1 (ja) 誘電体導波路
JP7360764B2 (ja) 帯域通過フィルタ及びそれを備える高周波装置
JP7259991B2 (ja) 誘電体導波管共振器及び誘電体導波管フィルタ
Tomassoni et al. Stacked Substrate Integrated Waveguide Filter with Air-Holed Cavities
WO2023127304A1 (en) High-frequency circuit
WO2022044405A1 (ja) フィルタ装置
WO2022038726A1 (ja) 共振器および高周波フィルタ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191002

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20191002

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20191021

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191112

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191211

R150 Certificate of patent or registration of utility model

Ref document number: 6633261

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250