JPWO2007013491A1 - メモリの制御方法、メモリ・システム - Google Patents

メモリの制御方法、メモリ・システム Download PDF

Info

Publication number
JPWO2007013491A1
JPWO2007013491A1 JP2007528490A JP2007528490A JPWO2007013491A1 JP WO2007013491 A1 JPWO2007013491 A1 JP WO2007013491A1 JP 2007528490 A JP2007528490 A JP 2007528490A JP 2007528490 A JP2007528490 A JP 2007528490A JP WO2007013491 A1 JPWO2007013491 A1 JP WO2007013491A1
Authority
JP
Japan
Prior art keywords
address
write
data
read
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007528490A
Other languages
English (en)
Other versions
JP5043662B2 (ja
Inventor
砂永 登志男
登志男 砂永
藤田 典生
典生 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Priority to JP2007528490A priority Critical patent/JP5043662B2/ja
Publication of JPWO2007013491A1 publication Critical patent/JPWO2007013491A1/ja
Application granted granted Critical
Publication of JP5043662B2 publication Critical patent/JP5043662B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/16Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2218Late write

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)

Abstract

【課題】 シングル・ライト可能なメモリにおいて、アクセス・サイクル時間の短縮化およびデータ入出力(I/O)におけるデータ・レートの向上を図る。【解決手段】 本発明は、アドレス入力から入力されるリード・アドレスおよびライト・アドレスをラッチするラッチ回路と、ラッチ回路にラッチされたリード・アドレスおよびライト・アドレスのいずれか一方をアクセス・アドレスとして選択するアドレス選択回路と、メモリ・セル・アレイからリードされるリード・データをラッチするリード・ラッチ回路と、データ入出力から入力されるライト・データをラッチするライト・ラッチ回路と、コマンド入力から入力されるコマンドを受けてアドレス選択回路が選択するアクセス・アドレスを制御する制御回路を備えたメモリであって、さらに、ライト・ラッチ回路がラッチしたライト・データを活性化されているメモリ・セルへ書き込むタイミングを制御するための制御回路を設けたものである。

Description

本発明は、一般的には、メモリ・アーキテクチャーに関し、より詳細には、メモリのサイクル時間およびデータ入出力(I/O)におけるデータ・レートを改善するためのメモリ・システムとその制御方法に関する。
DRAMを基本構成として用いるPSRAMは、携帯電話等の低消費電流でかつ大容量(32Mb-128Mb)が求められる機器において、従来のSRAMに代わって広く使われてきている。PSRAMにおいて、スタンバイ時およびアクティブ(動作)時の低消費電流化はもちろん、それ以外に、使用される機器の機能および性能の向上に伴って、最近は高速化も重要な項目となってきている。例えば、SRAM対応インターフェイスの非同期方式では、15ns-20nsのサイクル時間のページモードが導入され、さらに、さらなる高速化をめざしてSDRAMのような同期方式が一般的に採用され始めている。この同期方式では、8または16ワードのバーストモードによる書き込みおよび読み出しが、75MHzから100MHz以上のクロックで行われる。
一方、使用機器の要求から、書き込みにはバーストモードの他に一ワードだけ書くシングル・ライト方式がある。プログラム可能なモードレジスター等の切り替によって、機器の動作に応じて、バースト・ライトとシングル・ライトのどちらかが選択される。シングル・ライト方式は一ワードだけ書くことから、その動作は基本的に高速化には不向きである。読み出しの場合は、高速な8または16ワードのバーストモードしかないので、このバースト・リードに比べるとシングル・ライトはかなり低速である。
さらに、より重要な点は、ひとたびシングル・ライト・モードに入ると、リード・モードとの切り替えに大きな時間のロスが生じる事である。その結果、メモリのシングル・ライトを含むアクセス・サイクル時間が長くなってしまう。また、せっかく長いワード数のバースト・リードを用いて高速化しても、シングル・ライトと組み合わせた場合、データ入出力上での平均のデータ・レートは、クロック周波数とデーターバス幅の積で決まる最大データ・レート(理論値)よりも相当に小さくなってしまう。
図1は、従来の典型的な同期方式PSRAMの読み書き動作の概要を示す模式図である。図1では、リード・レイテンシ(Read Latency)を 5クロックでライト・レイテンシ(Write Latency)を 4クロックとしている。CLKはクロックであり、CMDはアクセス・コマンドの信号である。CMD-Rはリード・コマンドで、CMD-Wはライト・コマンドである。CMDのロウで、読み出しか書き込みかの動作が開始する。ATCはアレイ・タイム・コンスタント(Array Time Constant)の略で、CMDのクロックと同時に取り込まれるアドレスのデコード以後の、ワード線の電位上昇、センスアンプのオン(駆動)、再書き込み、ワード線のオフ、センスアンプのオフ、およびビット線のプリチャージまでの一連のメモリ・アレイの活性化プロセスを意味する。Data I/Oはデータ入出力を示す。
なお、図1には記載していないが、他にライト・イネーブル(Write Enable:WE)信号があり、CMDがロウの時に同時にWEがハイであれば読み出し動作が開始され、WEがロウであれば書き込み動作が開始する。また、図1ではアドレスも記載されていないが、CMDのクロックと同時にアドレスも取り込み、そのアドレスで指定されたセルへのアクセスがおこなわれる。最初のCMD-R1は読み出しで、同時に取り込んだアドレスがアドレスバスを通った後にデコードされる。そして、アレイが活性化されて、8ワードのバースト・データがCMD-R1から5クロック目からData I/Oに現れる(符号2)。
図1では、データの読み出しはバースト・リードのプリフェッチ(Prefetch)方式を想定している。センスアンプがオンになった後、一I/O当り8ワードのバースト・データがビットスイッチ(図示なし)を介してメモリ・セルから周辺回路のラッチ回路(図示なし)に一時的に保管される。従って、メモリ・アレイはデータがプリフェッチされた後、すぐにプリチャージ出来るので、ATCはかなり短時間で完了となる。典型的なPSRAMではバースト読み出しの最後のデータから2クロック目に次のアクセス・コマンドが入れられる。図1では、このタイミングにシングル・ライトの書き込みであるCMD-W1が挿入されている。CMD-W1から読み出しと同じ時間後にメモリ・アレイがATC-W1の期間活性化される。CMD-W1から4クロック目でData I/Oに入れられたライト・データがメモリ・セルに書き込まれる(符号4)。
以下同様の読み出しと書き込みが繰り返される動作を図1は示しているが、Data I/Oはバースト時だけデータが連続して使われているものの、読み出しと書き込み間の切り替えでデータが途切れている。1組の読み出しと書き込み(シングル・ライト)に要する一サイクルは21クロックかかるが、Data I/Oは9クロック分しか使われていない。したがって、このData I/Oの使用率は43% (9/21)にしかならない。よって、サイクルのData I/O上の平均のデータ・レートも理論的な最大値の43%になってしまう。この様に通常のPSRAMでは、シングル・ライト・モードを含む読み出しと書き込みの動作において、大幅なデータ・レートの低下を生じさせる。
関連する先行技術文献として、例えば、日本国の特許第3362775号公報がある。この公報には、DRAMのデータ転送レートを改善するための技術が開示されている。しかし、この公報に開示される発明は、読み出しと書き込みが同一のバースト長でロウ・アドレスが変化する場合におけるバースト・アクセスを対象としており、シングル・ライトを含む多様なアクセス・サイクルにおけるサイクル時間およびデータ・レートを改善可能とするものではない。
特許第3362775号公報
本発明の目的は、シングル・ライト可能なメモリにおいて、アクセス・サイクル時間の短縮化およびデータ入出力(I/O)におけるデータ・レートの向上を図ることである。
本発明の目的は、シングル・ライト・モードを含むメモリ・アクセスの高速化を図ることである。
本発明は、メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、アドレス入力からリード・アドレスを受け取るステップと、アドレス入力からライト・アドレスを受け取るステップと、ライト・アドレスに書き込むシングル・ライト・データをデータ入出力からラッチするステップと、リード・アドレスに対応するメモリ・セルを活性化するステップと、活性化されているメモリ・セルからリード・データをデータ入出力へ出力するステップと、リード・データをデータ入出力へ出力する間にライト・アドレスに対応するメモリ・セルを活性化するステップと、ライト・アドレスに対応する活性化されているメモリ・セルにラッチされたシングル・ライト・データを書き込むステップを含む制御方法である。
本発明は、メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、アドレス入力からライト・アドレスを受け取るステップと、ライト・アドレスに書き込むシングル・ライト・データをデータ入出力からラッチするステップと、アドレス入力からリード・アドレスを受け取るステップと、リード・アドレスに対応するメモリ・セルを活性化するステップと、活性化されているメモリ・セルからリード・データをデータ入出力へ出力するステップと、リード・データをデータ入出力へ出力する間にライト・アドレスに対応するメモリ・セルを活性化するステップと、ライト・アドレスに対応する活性化されているメモリ・セルにラッチされたシングル・ライト・データを書き込むステップを含む制御方法である。
本発明は、メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、アドレス入力から第一のライト・アドレスを受け取るステップと、第一のライト・アドレスにライトする第一のシングル・ライト・データをデータ入出力からラッチするステップと、第一のライト・アドレスに対応するメモリ・セルを活性化するステップと、アドレス入力から第二のライト・アドレスを受け取るステップと、第二のライト・アドレスにライトする第二のシングル・ライト・データをデータ入出力からラッチするステップと、第一のライト・アドレスに対応する活性化されているメモリ・セルにラッチされた第一のシングル・ライト・データを書き込むステップと、第二のライト・アドレスに対応するメモリ・セルを活性化するステップと、第二のライト・アドレスに対応する活性化されているメモリ・セルにラッチされた第二のシングル・ライト・データを書き込むステップを含む制御方法である。
本発明は、メモリ・セル・アレイを備え、アドレス入力とコマンド入力とデータ入出力に接続するメモリ・システムであって、アドレス入力から入力されるリード・アドレスおよびライト・アドレスをラッチするラッチ回路と、ラッチ回路にラッチされたリード・アドレスおよびライト・アドレスのいずれか一方をアクセス・アドレスとして選択するアドレス選択回路と、メモリ・セル・アレイからリードされるリード・データをラッチするリード・ラッチ回路と、データ入出力から入力されるライト・データをラッチするライト・ラッチ回路と、コマンド入力から入力されるコマンドを受けてアドレス選択回路が選択するアクセス・アドレスを制御する制御回路であって、選択されたアクセス・アドレスに対応するメモリ・セルを活性化させ、さらに選択されたアクセス・アドレスがライト・アドレスである場合ライト・ラッチ回路がラッチしたライト・データを活性化されているメモリ・セルへ書き込むタイミングを制御するための制御回路を備えるメモリ・システムである。
本発明によれば、メモリにおいて、リード・アクセス後に速やかにシングル・ライト・アクセスをおこなうことができるので、シングル・ライトを含むアクセス・サイクル時間を短くすることができ、かつデータ入出力のデータ・レートを向上させることができる。
本発明によれば、メモリにおいて、シングル・ライト・アクセス後に速やかにリード・アクセスをおこなうことができるので、シングル・ライトを含むアクセス・サイクルの時間を短くすることができ、かつデータ入出力のデータ・レートを向上させることができる。
本発明によれば、メモリにおいて、シングル・ライト・アクセスを短い間隔で繰り返すことができるので、シングル・ライトを含むアクセス・サイクルの時間を短くすることができ、かつデータ入出力のデータ・レートを向上させることができる。
本発明によれば、シングル・ライト・アクセスを含むあらゆるアクセス・モードにおいて、メモリのアクセス動作を高速化することができる。
本発明のメモリの制御方法およびメモリ・システムについて、図面を参照しながら説明する。以下の説明では、本発明の内容をより明確にするために、必要に応じて従来技術の例(図面)を参照して、比較しながら説明する。図1のデータ・レート(Data I/Oの使用率)が低い原因として、読み出し(CMD-R)および書き込み(CMD-W)がともにその前の動作が完了してから、開始していることが挙げられる。さらに、リード・レイテンシ( 5クロック)とライト・レイテンシ(4クロック)がともに長いことも原因として挙げられる。プリフェッチ方式では、ATCは短いので、メモリ・アレイの動作(活性化)は短時間で終了してしまう。したがって、バースト・リード中はデータがプリフェッチされたラッチ回路とオフチップドライバ (Off Chip Driver: OCD))しか動いてない。また読み出しと書き込みのATCは、お互いにその前の動作が終了してからそれぞれの動作が始まっているので、その2つのATC(例えば、ATC-R1とATC-W1)は時間的に離れている。
しかし、読み出しと書き込みの動作のATCが重ならなければ、両者の動作の一部がオーバーラップ(同時並行動作)してもかまわない。特にバースト・リード中に書き込みのATCが来ても、これらは同時並行動作が可能である。したがって、書き込みのATCがその前のバースト・リード中に来るように、書き込みの動作の開始を早めて、その2つの動作(R&W)をオーバーラップさせることが可能である。しかし、ただ単に書き込みのCMDを早めに取り込んでも、その次の読み出しのATCを重ならないようにしてしまうと、Data I/Oは空き時間が長くなってしまい、高速化(データ・レートの向上)には至らない。
次に、レイテンシについてであるが、読み出しの時はコマンド入力後にアドレスバスが動作して、アドレスがデコードされて、アレイのアクセス動作(活性化)後、データは読み出される。そのため、CMDからData I/Oに最初のデータが現れるまでの時間が読み出しのレイテンシであり、これを短くすることは非常に困難である。書込みの時にもアレイが動作を始めて、ビットスイッチがオンになるまでの時間は、読み出しと同じ時間がかかる。そのため、通常書き込みのレイテンシは丁度そのビットスイッチをオンに出来るタイミングに間に合うよう選ばれている。逆に言えば、書き込みのレイテンシは、そのビットスイッチ・オンのタイミングより遅くては絶対にだめであるが、それより早いタイミングでデータを取り込んでラッチしておくことは可能である。そして、メモリ・セルへのデータの書き込みはアレイ動作がそのビットスイッチ・オンのタイミングになった時に行うことにより、データの挿入を前にしてレイテンシを短くすることができる。以上が、本発明者が新たに見出した知見であり、この知見に基づき本発明のメモリ制御方法およびメモリ・システムは新たに創作された。以下にさらに本発明の詳細について説明する。
図2は本発明のメモリ・システムの構成を示すブロック図である。各ブロックについて以下に説明する。
ADRBはアドレス・バッファ (Address Buffer)であり、アドレス入力信号(ADR)を受けて、入力されたアドレスをRALTHまたはWALTHに出力する。
RALTHは、リード・アドレス・ラッチ(Read Address Latch)であり、リード・コマンド(RCMD)を受けて、ADRBからのリード・アドレスをラッチする。さらにRALTH は、ACTLからRASLT信号を受けて、実際にアクセスするアドレスをACOMSELに出力する。
WALTHはライト・アドレス・ラッチ (Write Address Latch)であり、ライト・コマンド(WCMD)を受けて、ADRBからのライト・アドレスをラッチする。さらに、WALTHはACTLからWASLT信号を受けて、実際にアクセスするアドレスをACMSELに出力する。
ACOMSELは、アドレス・コンパレータ&セレクタ (Address Comparator & Selector)であり、ACTLからWASLT信号を受けて、読み出しか書き込みかを判断し、RALTHまたはWALTHからのどちらかのアドレスを実際にアクセスするアドレス(ACADR:Access Address)として、メモリ・アレイのCDEC(Column Address Decoder)およびRDEC (Row Address Decoder)に出力する。またACOMSELは、ライト・コマンド(WCMD)後すぐにリード・コマンド(RCMD)が来た場合、書き込みアドレスと読み出しアドレスを比較し、書き込みアドレスが読み出しアドレスに含まれている場合、書き込みアドレスが読み出しアドレスに含まれている事を示す信号と、その一致アドレスがバースト読み出しの何番目かのクロックであるかを示す複数ビットのバイナリー信号の合計の信号としてMATCH信号をDSELに送る。
ATGは、アレイ・タイミング・ジェネレータ (Array Timing Generator) であり、ACTLからのASTRT(Access Start)信号を受けて、メモリ・アレイへのアクセスを開始し、選択されたワード線の活性化、センスアンプの駆動、プリチャージ等の一連のメモリ・アレイのタイミング制御信号を発生する。さらに、ATGは、ACTLへアクセス・エンド(AEND)信号(アレイのアクセス開始でロウ、その完了でハイ)を送る。
CMDDEC はコマンド・デコーダ(Command Decoder)であり、ライト・イネーブル(WE)信号とコマンド入力(CMD)信号を受けて、リード・コマンド(RCMD)またはライト・コマンド(WCMD)信号を出力する。
ACTLはアレイ・コントローラ (Array Controller)であり、RCMD信号またはWCMD信号を受けて、ATGからのAEND信号がハイであればただちにASTRTをATGへ出力する。ACTLは、AENDがロウであればこれがハイに戻るまで待ってから、ASTRTをATGに送る。ACTLは、読み出しか書き込みかによって、アドレス選択信号(RASLTかWASLT)の一方をRALTHかWALTHにASTRT信号と同じタイミングで送り、アクセスするアドレスを決定する。書き込みではそのASTRT信号の発生後、適切なタイミングでライト・ドライバ・イネーブル(Write Driver Enable: WDRE)信号をDWBUFに送り、メモリ・セルへのデータの書き込みを開始させる。
CLKB はクロック・バッファ(Clock Buffer)であり、受け取ったクロック信号(CLK)をWLCNT、CMDDECおよびRLCNTへ送る。
RLCNTはリード・レイテンシ・カウンタ(Read Latency Counter)であり、RCMDを受けて読み出し時のレイテンシ・クロック数をカウントする。そして、RLCNTは所定のタイミング(カウント数)になったらバーストワード数分のクロック(BCLK:Burst Clock)をPFLTHに送り、バーストモードによる読み出しを駆動する。
WLCNTはライト・レイテンシ・カウンタ (Write Latency Counter)で、 WCMDを受けて書き込み時のレイテンシ・クロック数をカウントする。そして、WLCNTは所定のタイミング(カウント数)になったらSDCLK(Single Data Clock)信号をDINLTHに送り、RCVDRに入力されたライト・データをDINLTHにラッチさせる。
PFLTHはプリフェッチ・ラッチ (Prefetch Latch)であり、 バーストワード数分のリード・データを一度にラッチし、RLCNTからのBCLK信号を受けて、データを順次RCVDRに送る。
RCVDRはデータ・レシーバ&ドライバ (Data Receiver and Driver)であり、Data入力および出力信号(Data I/O)からライト・データを受け取り、メモリ・セルからのリード・データをData I/Oに出力する。
DINLTHは、データ・インプット・ラッチ (Data Input Latch)であり、RCVDRからライト・データを受け取り、DWBUFおよびDSELに送る。
DSELはデータ・セレクタ (Data Selector)であり、通常はPFLTHからのデータをそのままRCVDRに送るが、ACOMSELからMATCH信号が来ている場合は、MATCH信号で指定されたバースト・クロックのリード・データのみをDINLTHにラッチされたライト・データに置き換える。
DWBUFは、データ・ライト・バッファ(Data Write Buffer)であり、DINLTHからライト・データをラッチして、メモリ・セルへ書き込むためのドライバとしての機能を持つ。
次に本発明のメモリの制御方法について説明する。
(A)リード・データがData I/Oに出る前に書込みを行う場合
この動作モードは主に複数のプロセッサーが共通のメモリをアクセスする場合に発生する。読み書き動作の概要を図3に示す。図3中のATC、Data I/Oなどの意味は先に説明した図1の場合と同様であるので、ここにそのまま引用する。読み出しは、図1の従来技術と同じタイミングである。すなわち、CMD-RからATC開始に至る時間および読み出しのレイテンシ(5クロック)は図1の場合と同じである。CMD-WはCMD-Rから2クロック目に入れ、データの挿入のタイミングも前にして、レイテンシを1クロックで入れている(符号10)。しかし、CMD-Wは早く入っても、そのATC-Wは前のCMD-RのATC-Rが終了するまで待機させる。早めに挿入したシングル・ライト(一ワード)データもラッチしておき、書き込みのATC-Wまで待って適切なタイミングでセルに書き込まれる(符号12)。
この動作モードは、読み出しと書き込みのATC間を重ならないように最短にする(連続させる)こと、書き込みのレイテンシを前に持ってくること、さらに読み出しのレイテンシは短く出来ないことを利用して、最初のリード・データがData I/Oに現れる前にライト・データをData I/Oから取り込むこと等をおこなっている。図3に示す様に1組の読み出しと書き込み(例えばCMD-R1とCMD-W1)の一サイクルは、図1の従来技術の21クロックから11クロックに短縮されている。このサイクル時間内で、Data I/Oは9クロック使われており、その利用率は82% (9/11)であり、図1の従来技術の43% (9/21)に対して2倍近くデータ・レートが向上している。図3の例では、オフチップドライバ(OCD)が読み出しと書き込みの間で、ドライバとレシーバの変更により、リード・データとライト・データが衝突しないように、意図的に一クロック分空けてある。しかし、メモリ外部でプルアップしたオープンドレイン方式等であれば、この一クロックは不要である。その結果、Data I/Oの利用率は100%となり、実質のデータ・レートを理論的な最大値まで上げることができる。
図4に、図2のメモリ・システムを使った場合の動作タイミングを示す。最初のCLK信号でCMD信号がロウ、WE信号がハイであるので、CMDDECは読み出しと認識して、RCMD信号(ハイ)を出し、そのリード・アドレスをRALTHにラッチさせる。ACTLは、RCMD信号(ハイ)を受けて、アドレス回路の遅延後、AEND信号がハイなので直ちにRASLT信号(ハイ)とASTRT信号(ハイ)を出す。これにより、メモリ・アレイのリード・アドレスへのアクセスが開始する。ATGはメモリ・アレイ内の一連の動作のタイミング制御を行い、バースト・ワード長分のデータをPFLTHにラッチする。RLCNTはRCMD信号(ハイ)からのクロック数を数えて、リード・レイテンシ後に最初のデータがData I/O に出るようにBCLK信号をPFLTHに送る。BCLK信号はバーストワード長分のクロック数(ここでは8クロック)を含み、PFLTHからData I/Oにバースト・リード・データを出力させる。
一方、3番目のCLK信号でWE信号とCMD信号がロウになるので、CMDDECは書き込みと認識して、WCMD信号(ハイ)を出し、そのライト・アドレスをWALTHにラッチする。ここで、読み出しと同様にメモリ・アレイへのアクセスを開始しようとする。しかし、前の読み出しのためにメモリ・アレイが活性化中で、AEND信号がこの時点ではロウなので、リード・アクセスの開始はホールドされる。AEND信号がハイに戻ると、直ちにASTRT信号(ハイ)とWASLT信号(ハイ)が出て、メモリ・アレイへのライト・アクセスが開始される。WCMD信号(ハイ)を受けて、WLCNTはシングル・ライト・データをData I/Oから取り込み、SDCLK信号(ハイ)でDINLTHにラッチする。ラッチされたシングル・ライト・データはACTLからのWDRE信号(ハイ)で、メモリ・アレイに書き込まれる。
(B)バースト・リード・データの出力が終了するまで書き込みを待つ場合
図3、4では、リード・レイテンシ中にシングル・ライト動作を挿入し、実質的に読み出し、書き込みの繰り返しの場合でのデータ・レートの向上を示した。これはリード・データが出る前に書き込みを行うが、これは複数のプロセッサーが共通のメモリをアクセスする場合に有効である。一方、単一のプロセッサーでは、バースト・リードの終了後に書き込みが来る場合が多い。本発明はこの動作モードにも対応できる。
図5は従来の動作タイミングを示す図1と同じであるが、比較のために再度示す。バーストの読み出し後にライト・コマンド(CMD-R)が来て、この読み出しと書き込みの繰り返しのサイクル時間(図5のCMD-W1からCMD-W2まで)は21クロック必要である。図6に本発明に基づく動作タイミングの概要を示す。最初のバースト読み出し(CMD-R1)の終了後に、シングル・ライトのライト・コマンド(CMD-W1)が入る。そして、ライト・データは直ぐにDINLTHに取り込まれる。しかし、本開示ではデータ・レートを向上させるために、その次のクロックでリード・コマンド(CMD-R2)を入れる。この様にライト・コマンドのすぐ後、例えば一クロック目に読み出しが来た時には、メモリ・アレイの活性化を逆転させ、読み出しのためのメモリ・アレイの活性化(ATC-R2)を先におこなう。書き込みのメモリ・アレイの活性化(ATC-W1)は、読み出しのメモリ・アレイの活性化(ATC-R2)が終了してから行う。このようにする事で、書き込みのアレイの活性化は、バースト・リード中に行われるため、読み出しと書き込みの繰り返しのサイクル時間(図6では例えばCMD-W1からCMD-W2までの時間)は14クロックに短縮される。図5の従来技術に比べて約33%のデータ・レートの向上となる。
この動作モードは図2の構成により実行可能である。ただし、ACTLに、ライト・コマンド後の所定期間内(例えば一クロック以内)にリード・コマンドが来た場合、書き込みをホールドして、読み出しを優先させる機能を持たせる必要がある。すなわち、ACTLはRASLT信号を先にハイにして、アレイを活性化して、リード・アドレスで読み出しを行わせる。その終了後、ACTLはATGからAEND信号(ハイ)を受け取ったら、WASLT信号をハイにして書き込みのアレイ・アクセスを開始させる。
図7に図2のメモリ・システムを使った場合の動作タイミングを示す。最初のCLKでCMDがロウ、WEがロウであるので、CMDDECは書き込みと認識して、WCMD信号(ハイ)を出して、ライト・アドレスをWALTHにラッチする。また、SDCLK信号(ハイ)により、シングル・ライト・データもData I/OからDINLTHにラッチする。2番目のCLKでCMDがロウ、WEがハイなので、CMDDECは読み出しと認識して、RCMD信号(ハイ)によってリード・アドレスをRALTHにラッチする。同時に、ACTLは読み出しを優先させて、AEND信号がハイなので直ちにRASLT信号(ハイ)とASTRT信号(ハイ)を出す。そして、メモリ・アレイのリード・アドレスへのアクセスが開始する。ATGはメモリ・アレイ内の一連の動作のタイミング信号の制御を行い、バーストワード長分のリード・データをPFLTHにラッチする。RLCNTはCMDからのクロック数を数えて、リード・レイテンシ後に最初のデータがData I/O に出るように、BCLK信号をPFLTHに送る。BCLK信号はバーストワード長分のクロック数(ここでは8クロック)からなり、PFLTHからData I/Oにバースト・リード・データを出力する。
リード・アクセスが終了すると、AEND信号(ハイ)がACTLに入る。ACTLは次のアレイ・アクセスの開始が出来ると判断し、WASLT信号(ハイ)とASTRT信号(ハイ)を出して、ホールドしていた書き込みのアレイ・アクセスを開始する。WDRE信号(ハイ)をDWBUFに送り、ラッチされていたライト・データをアレイへ書き込む。書き込みアレイの活性化(ATC for Write)はバースト・リード中に並行して行われるので、書き込みと読み出しの一サイクル時間に新たに付加する必要はない。
図6に示すように、書き込みの後すぐに読み出しになる時にはアレイの動作は読み出しが先になる。そのため、もしライト・アドレスがリード・アドレスの一部に一致する場合、リード・データは書きこみ前のデータとなってしまう。この場合、データを書き込んだ後すぐに読んだとしても、先に書かれたデータが出てくるのが当然とする一般的なメモリに要求される動作から逸脱する。これを防ぐ手法として、書き込んだデータはラッチされているので、読み出し時にアドレスの比較をおこなって、一致したアドレスについては、アレイからではなくそのラッチ・データから得てリード・データとする手法を用いる。
この動作を図2のメモリ・システム構成を用いて、読み出しが8ワードのバーストの例で説明する。読み出しが書き込みの直ぐ後に来た場合には、ACOMSELは読み出しの8ワードのアドレスの中にその前の書き込みアドレスが入っているかを調べる(比較する)。ACOMSELは、ライト・アドレスがリード・アドレスに含まれている事を示す信号と、その一致アドレスが8ワードのバースト・リードの何番目のクロックであるかを示す3ビットの信号の合計4ビットの信号からなるMATCH信号をDSELに送る。DSELにおいて、PFLTHからの8ワードのリード・データ中のMATCH信号で指定されたバースト番目のデータのみがDINLTHからのラッチ・データに置き換えて、それ以外はPFLTHからのデータをそのままRCVDRへ出力する。ライト・データは、図7に示されている様に、ライト・アドレスでのアレイの活性化後、バースト・リード中にDINLTHからDWBUFを介してメモリ・アレイに書き込まれる。
(C)シングル・ライトの繰り返しの場合
図8に従来の典型的PSRAMの連続したシングル・ライトの動作タイミングの概要を示す。図9に本発明による連続したシングル・ライトの動作タイミングの概要を示す。図9のライト・コマンド(CMD-W)からアレイの活性化(ATC-W)までの時間は、図8の従来の場合と同じである。一方。図9では、図3と同様に、ライト・レイテンシが1クロックに変更されている。また、各コマンド(CMD-W)のATC-Wが重ならないように最短にする(連続させる)ことにより、2つのコマンド間の一サイクルを従来の7クロックから3クロックに短縮でき、データ・レートも2倍以上向上している。
図10に、図2の構成を用いた場合の動作タイミングを示す。最初のCLKでCMD信号がロウ、WE信号がロウであるので、CMDDECは書き込みと認識して、WCMD信号(ハイ)を出し、ライト・アドレスをWALTHにラッチする。WLCNTはWCMD信号(ハイ)を受けて、SDCLK信号(ハイ)をDINLTHに送る。そして、ライト・レイテンシ後のデータはData I/Oから取り込まれてDINLTHにラッチされる。ACTLはWCMD信号(ハイ)を受けて、アドレス回路の遅延後、AENDがハイなので直ちにWASLT信号(ハイ)とASTRT信号(ハイ)を出して、メモリ・アレイのライト・アドレスへのアクセスを開始する。DINLTHにラッチされたライト・データはACTLからのWDRE信号(ハイ)でメモリ・アレイに書き込まれる。
本発明について、上述した実施形態では、主にDRAMをベースとするPSRAMを例にとり説明したが、本発明はこれに限定されるものではなく、他の半導体メモリを含むメモリ・セル・アレイ構造を有するあらゆるメモリ・システムについて適用可能である。その際、本発明で言う「メモリ・アレイ(セル)の活性化」は、アクセスするアドレスのメモリ・アレイ(セル)を読み書き可能な状態にすることを意味する。
従来の典型的な同期方式PSRAMの読み書き動作の概要を示す図である。 本発明のメモリ・システムの構成を示すブロック図である。 本発明の読み書き動作のタイミングの概要を示す図である。 図2のシステムを用いた、図3の本発明の読み書き動作のタイミングを示す図である。 従来の典型的な同期方式PSRAMの読み書き動作の概要を示す図である。 本発明の読み書き動作のタイミングの概要を示す図である 図2のシステムを用いた、図6の本発明の読み書き動作のタイミングを示す図である。 従来のシングル・ライト動作の概要を示す図である。 本発明のシングル・ライト動作のタイミングの概要を示す図である 図2のシステムを用いた、図9の本発明の読み書き動作のタイミングを示す図である。
符号の説明
2:Data I/Oへのバースト・リード・データの読み出し
4、12:メモリ・セルへのシングル・ライト・データの書き込み
10:Data I/Oからのシングル・ライト・データのラッチ


Claims (22)

  1. メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、
    アドレス入力からリード・アドレスを受け取るステップと、
    アドレス入力からライト・アドレスを受け取るステップと、
    前記ライト・アドレスに書き込むシングル・ライト・データをデータ入出力からラッチするステップと、
    前記リード・アドレスに対応するメモリ・セルを活性化するステップと、
    前記活性化されているメモリ・セルからリード・データを前記データ入出力へ出力するステップと、
    前記リード・データを前記データ入出力へ出力する間に、前記ライト・アドレスに対応するメモリ・セルを活性化するステップと、
    前記ライト・アドレスに対応する活性化されているメモリ・セルに、前記ラッチされたシングル・ライト・データを書き込むステップと、を含む制御方法。
  2. 前記ライト・アドレスに対応するメモリ・セルを活性化するステップは、前記リード・アドレスに対応するメモリ・セルの活性化に連続するように開始することを特徴とする、請求項1の制御方法。
  3. 前記リード・データはバースト・リード・データであり、前記活性化されているメモリ・セルからリード・データを前記データ入出力へ出力するステップは、
    前記活性化されているメモリ・セルからリード・データをプリフェッチするステップと、
    前記プリフェッチされたリード・データを前記データ入出力へ出力するステップと、
    を含むことを特徴とする、請求項1の制御方法。
  4. メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、
    前記アドレス入力からライト・アドレスを受け取るステップと、
    前記ライト・アドレスに書き込むシングル・ライト・データを前記データ入出力からラッチするステップと、
    前記アドレス入力からリード・アドレスを受け取るステップと、
    前記リード・アドレスに対応するメモリ・セルを活性化するステップと、
    前記活性化されているメモリ・セルからリード・データを前記データ入出力へ出力するステップと、
    前記リード・データを前記データ入出力へ出力する間に、前記ライト・アドレスに対応するメモリ・セルを活性化するステップと、
    前記ライト・アドレスに対応する活性化されているメモリ・セルに、前記ラッチされたシングル・ライト・データを書き込むステップと、を含む制御方法。
  5. 前記ライト・アドレスに対応するメモリ・セルを活性化するステップは、前記リード・アドレスに対応するメモリ・セルの活性化に連続するように開始することを特徴とする、請求項4の制御方法。
  6. 前記リード・データはバースト・リード・データであり、前記活性化されているメモリ・セルからリード・データを前記データ入出力へ出力するステップは、
    前記活性化されているメモリ・セルからリード・データをプリフェッチするステップと、
    前記プリフェッチされたリード・データを前記データ入出力へ出力するステップと、
    を含むことを特徴とする、請求項4の制御方法。
  7. さらに、前記ライト・アドレスと前記リード・アドレスを比較するステップと、
    前記ライト・アドレスが前記リード・アドレスの一部と一致する場合、前記リード・データ中の前記一致するアドレスのリード・データを前記ラッチされたシングル・ライト・データで置き換えるステップと、
    を含むことを特徴とする、請求項4の制御方法。
  8. さらに、前記ライト・アドレスと前記リード・アドレスを比較するステップと、
    前記ライト・アドレスが前記リード・アドレスの一部と一致する場合、前記プリフェッチされたバースト・リード・データ中の前記一致するアドレスのリード・データを前記ラッチされたシングル・ライト・データで置き換えるステップと、
    を含むことを特徴とする、請求項6の制御方法。
  9. メモリ・セル・アレイを備え、アドレス入力とデータ入出力に接続するメモリの制御方法であって、
    前記アドレス入力から第一のライト・アドレスを受け取るステップと、
    前記第一のライト・アドレスにライトする第一のシングル・ライト・データを前記データ入出力からラッチするステップと、
    前記第一のライト・アドレスに対応するメモリ・セルを活性化するステップと、
    前記アドレス入力から第二のライト・アドレスを受け取るステップと、
    前記第二のライト・アドレスにライトする第二のシングル・ライト・データを前記データ入出力からラッチするステップと、
    前記第一のライト・アドレスに対応する活性化されているメモリ・セルに、前記ラッチされた第一のシングル・ライト・データを書き込むステップと、
    前記第二のライト・アドレスに対応するメモリ・セルを活性化するステップと、
    前記第二のライト・アドレスに対応する活性化されているメモリ・セルに、前記ラッチされた第二のシングル・ライト・データを書き込むステップと、を含む制御方法。
  10. さらに、前記第二のライト・アドレスに対応するメモリ・セル活性化するステップと前記第二のシングル・ライト・データを書き込むステップの間に、
    前記アドレス入力から第三のライト・アドレスを受け取るステップと、
    前記第三のライト・アドレスにライトする第三のシングル・ライト・データを前記データ入出力からラッチするステップと、を含むことを特徴とする、請求項9の制御方法。
  11. 前記第二のライト・アドレスに対応するメモリ・セルを活性化するステップは、前記第一のライト・アドレスに対応するメモリ・セルの活性化に連続するように開始することを特徴とする、請求項9または10の制御方法。
  12. メモリ・セル・アレイを備え、アドレス入力とコマンド入力とデータ入出力に接続するメモリ・システムであって、
    アドレス入力から入力されるリード・アドレスおよびライト・アドレスをラッチするラッチ回路と、
    ラッチ回路にラッチされたリード・アドレスおよびライト・アドレスのいずれか一方をアクセス・アドレスとして選択するアドレス選択回路と、
    メモリ・セル・アレイからリードされるリード・データをラッチするリード・ラッチ回路と、
    データ入出力から入力されるライト・データをラッチするライト・ラッチ回路と、
    コマンド入力から入力されるコマンドを受けて、アドレス選択回路が選択するアクセス・アドレスを制御する制御回路であって、選択されたアクセス・アドレスに対応するメモリ・セルを活性化させ、さらに前記選択されたアクセス・アドレスがライト・アドレスである場合、ライト・ラッチ回路がラッチしたライト・データを活性化されているメモリ・セルへ書き込むタイミングを制御するための制御回路と、
    を備えるメモリ・システム。
  13. さらに、前記制御回路による制御下で、前記アドレス選択回路が選択したアクセス・アドレスに対応するメモリ・セルを活性化するためのタイミングを制御するタイミング回路を含むことを特徴とする、請求項12のメモリ・システム。
  14. 前記アドレス選択回路は、前記ラッチされたライト・アドレスとリード・アドレスを比較し、ライト・アドレスがリード・アドレスの一部と一致する場合、一致信号を出力することを特徴とする、請求項12のメモリ・システム。
  15. さらに、前記アドレス選択回路からの一致信号を受けて、前記リード・ラッチ回路から出力されるリード・データ中の前記ライト・アドレスと一致するアドレスのリード・データを前記ライト・ラッチ回路にラッチされたライト・データで置き換えるためのデータ選択回路を含むことを特徴とする、請求項14のメモリ・システム。
  16. 前記リード・データはバースト・リード・データであり、前記ライト・データはシングル・ライト・データであることを特徴とする、請求項15のメモリ・システム。
  17. さらに、外部からのクロック信号と前記コマンド入力から入力されるリード・コマンドを受けて、前記リード・ラッチ回路がメモリ・セルからリード・データをラッチするタイミングと、当該ラッチされたリード・データを前記データ入出力へ向けて出力するタイミングを制御するためのリード・カウンタを含むことを特徴とする、請求項12のメモリ・システム。
  18. さらに、外部からのクロック信号と前記コマンド入力から入力されるライト・コマンドを受けて、前記ライト・ラッチ回路が前記データ入出力からライト・データをラッチするタイミングを制御するためのライト・カウンタを含むことを特徴とする、請求項12のメモリ・システム。
  19. さらに、前記ライト・ラッチ回路からライト・データを受け取り、前記制御回路による制御下で、当該受け取ったライト・データを前記活性化されたメモリ・セルに書き込むためのライト・ドライバを含むことを特徴とする、請求項12のメモリ・システム。
  20. 前記ラッチ回路は、
    前記コマンド入力から入力されるリード・コマンドを受けて、前記アドレス入力から入力されるリード・アドレスをラッチするリード・ラッチ回路と、
    前記コマンド入力から入力されるライト・コマンドを受けて、前記アドレス入力から入力されるライト・アドレスをラッチするライト・ラッチ回路と、
    を含むことを特徴とする、請求項12のメモリ・システム。
  21. 前記制御回路は、前記コマンド入力からライト・コマンドを受けてから予め決められた期間内にリード・コマンドを受けた場合、前記アドレス選択回路に、アクセス・アドレスとしてリード・アドレスを優先して選択させることを特徴とする、請求項12のメモリ・システム。
  22. 前記制御回路は、前記コマンド入力からリード・コマンドを受けてから予め決められた期間内にライト・コマンドを受けた場合、リード・アドレスに対応するメモリ・セルの活性化に連続してライト・アドレスに対応するメモリ・セルの活性化が実行されるように、前記アドレス選択回路と前記タイミング回路を制御することを特徴とする、請求項13のメモリ・システム。
JP2007528490A 2005-07-29 2006-07-26 メモリの制御方法、メモリ・システム Expired - Fee Related JP5043662B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007528490A JP5043662B2 (ja) 2005-07-29 2006-07-26 メモリの制御方法、メモリ・システム

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2005220445 2005-07-29
JP2005220445 2005-07-29
PCT/JP2006/314735 WO2007013491A1 (ja) 2005-07-29 2006-07-26 メモリの制御方法、メモリ・システム
JP2007528490A JP5043662B2 (ja) 2005-07-29 2006-07-26 メモリの制御方法、メモリ・システム

Publications (2)

Publication Number Publication Date
JPWO2007013491A1 true JPWO2007013491A1 (ja) 2009-02-12
JP5043662B2 JP5043662B2 (ja) 2012-10-10

Family

ID=37683381

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007528490A Expired - Fee Related JP5043662B2 (ja) 2005-07-29 2006-07-26 メモリの制御方法、メモリ・システム

Country Status (7)

Country Link
US (1) US7843742B2 (ja)
EP (1) EP1912222A4 (ja)
JP (1) JP5043662B2 (ja)
KR (1) KR101027181B1 (ja)
CN (1) CN101233575A (ja)
TW (1) TWI410970B (ja)
WO (1) WO2007013491A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4234126B2 (ja) 2005-09-28 2009-03-04 インターナショナル・ビジネス・マシーンズ・コーポレーション メモリ、メモリ・アクセス制御方法
KR100923821B1 (ko) * 2007-12-24 2009-10-27 주식회사 하이닉스반도체 불휘발성 메모리 장치의 페이지 버퍼 및 그 프로그램 방법
CN101677019B (zh) * 2008-09-18 2014-07-16 深圳市朗科科技股份有限公司 闪存的流水线读取方法及系统
US8492507B2 (en) 2008-09-23 2013-07-23 Nexam Chemical Ab Acetylenic polyamide
US8462561B2 (en) * 2011-08-03 2013-06-11 Hamilton Sundstrand Corporation System and method for interfacing burst mode devices and page mode devices
KR102401271B1 (ko) 2015-09-08 2022-05-24 삼성전자주식회사 메모리 시스템 및 그 동작 방법
KR102471529B1 (ko) * 2016-07-29 2022-11-28 에스케이하이닉스 주식회사 반도체 장치
US10740174B2 (en) * 2016-11-29 2020-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Memory address protection circuit and method
JP7195913B2 (ja) 2018-12-19 2022-12-26 キオクシア株式会社 半導体記憶装置
CN109977049B (zh) * 2019-03-01 2020-06-23 京微齐力(深圳)科技有限公司 一种控制器及方法、系统
CN112447218A (zh) * 2019-08-29 2021-03-05 台湾积体电路制造股份有限公司 存储器电路和方法
DE102019128331A1 (de) 2019-08-29 2021-03-04 Taiwan Semiconductor Manufacturing Co., Ltd. Gemeinsam genutzter decodiererschaltkreis und verfahren

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06103752A (ja) * 1992-09-22 1994-04-15 Matsushita Electric Ind Co Ltd メモリ回路
JPH0845277A (ja) * 1994-07-29 1996-02-16 Toshiba Corp 半導体記憶装置
JP2000306379A (ja) * 1999-04-16 2000-11-02 Mitsubishi Electric Corp 半導体記憶装置
JP2002056676A (ja) * 2000-08-11 2002-02-22 Hitachi Ltd 半導体記憶装置
JP2002358783A (ja) * 2001-03-29 2002-12-13 Internatl Business Mach Corp <Ibm> データ入出力方法及びdram

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3304577B2 (ja) * 1993-12-24 2002-07-22 三菱電機株式会社 半導体記憶装置とその動作方法
JPH10111828A (ja) 1996-09-27 1998-04-28 Internatl Business Mach Corp <Ibm> メモリシステム、データ転送方法
JP3123473B2 (ja) 1997-07-24 2001-01-09 日本電気株式会社 半導体記憶装置
JP2000137983A (ja) 1998-08-26 2000-05-16 Toshiba Corp 半導体記憶装置
JP2000163969A (ja) * 1998-09-16 2000-06-16 Fujitsu Ltd 半導体記憶装置
DE19951677B4 (de) 1998-10-30 2006-04-13 Fujitsu Ltd., Kawasaki Halbleiterspeichervorrichtung
JP4817477B2 (ja) * 1998-10-30 2011-11-16 富士通セミコンダクター株式会社 半導体記憶装置
JP2000163965A (ja) * 1998-11-27 2000-06-16 Mitsubishi Electric Corp 同期型半導体記憶装置
JP3362775B2 (ja) 1998-12-25 2003-01-07 インターナショナル・ビジネス・マシーンズ・コーポレーション Dram及びdramのデータ・アクセス方法
JP4090165B2 (ja) * 1999-11-22 2008-05-28 富士通株式会社 半導体記憶装置
US6650573B2 (en) * 2001-03-29 2003-11-18 International Business Machines Corporation Data input/output method
US20040088472A1 (en) * 2002-10-31 2004-05-06 Nystuen John M. Multi-mode memory controller
KR100516301B1 (ko) * 2003-03-05 2005-09-21 주식회사 하이닉스반도체 플래시 메모리의 뱅크 분할 장치
US8108588B2 (en) * 2003-04-16 2012-01-31 Sandisk Il Ltd. Monolithic read-while-write flash memory device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06103752A (ja) * 1992-09-22 1994-04-15 Matsushita Electric Ind Co Ltd メモリ回路
JPH0845277A (ja) * 1994-07-29 1996-02-16 Toshiba Corp 半導体記憶装置
JP2000306379A (ja) * 1999-04-16 2000-11-02 Mitsubishi Electric Corp 半導体記憶装置
JP2002056676A (ja) * 2000-08-11 2002-02-22 Hitachi Ltd 半導体記憶装置
JP2002358783A (ja) * 2001-03-29 2002-12-13 Internatl Business Mach Corp <Ibm> データ入出力方法及びdram

Also Published As

Publication number Publication date
TW200729206A (en) 2007-08-01
KR101027181B1 (ko) 2011-04-06
US7843742B2 (en) 2010-11-30
EP1912222A4 (en) 2009-05-13
JP5043662B2 (ja) 2012-10-10
TWI410970B (zh) 2013-10-01
CN101233575A (zh) 2008-07-30
WO2007013491A1 (ja) 2007-02-01
EP1912222A1 (en) 2008-04-16
US20100061156A1 (en) 2010-03-11
KR20080036049A (ko) 2008-04-24

Similar Documents

Publication Publication Date Title
JP5043662B2 (ja) メモリの制御方法、メモリ・システム
US7085881B2 (en) Semiconductor memory device
US6990040B2 (en) Method for writing data to a semiconductor memory comprising a peripheral circuit section and a memory core section including a memory cell
KR100719377B1 (ko) 데이터 패턴을 읽는 반도체 메모리 장치
US6522600B2 (en) Fast cycle RAM and data readout method therefor
JPH10208471A (ja) 並列dram操作を可能にするキャッシュ・シンクロナスdramアーキテクチャ
US7278044B2 (en) Semiconductor memory device for reducing address access time
JP4618758B2 (ja) クワッドデータレートシンクロナス半導体メモリ装置の駆動方法
JP3522116B2 (ja) 複数ビットのデータプリフェッチ機能をもつメモリデバイス
US6073219A (en) Semiconductor memory device with high speed read-modify-write function
JP4827399B2 (ja) 半導体記憶装置
EP1248267A2 (en) Semiconductor memory device and information processing system
US6829195B2 (en) Semiconductor memory device and information processing system
JPH10208468A (ja) 半導体記憶装置並びに同期型半導体記憶装置
JP4234126B2 (ja) メモリ、メモリ・アクセス制御方法
US7193903B2 (en) Method of controlling an integrated circuit capable of simultaneously performing a data read operation and a data write operation
US20040085850A1 (en) Semiconductor memory capable of performing high-speed processing
US10768859B1 (en) History-based memory control system and method
US6385094B1 (en) Method and apparatus for achieving efficient memory subsystem write-to-read turnaround through read posting
KR100365758B1 (ko) 고속 라이트 동작을 위한 반도체 메모리 장치의 구동 방법
JP2003151268A (ja) 半導体記憶装置
KR20020015864A (ko) 반도체 메모리 장치에서 자동 프리차지 제어 회로
JPWO2006001078A1 (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101130

RD12 Notification of acceptance of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7432

Effective date: 20101210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20101210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110225

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111115

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120314

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120322

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120626

RD14 Notification of resignation of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7434

Effective date: 20120626

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120712

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150720

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees