JPS63266371A - エラ−検出方式 - Google Patents

エラ−検出方式

Info

Publication number
JPS63266371A
JPS63266371A JP62101342A JP10134287A JPS63266371A JP S63266371 A JPS63266371 A JP S63266371A JP 62101342 A JP62101342 A JP 62101342A JP 10134287 A JP10134287 A JP 10134287A JP S63266371 A JPS63266371 A JP S63266371A
Authority
JP
Japan
Prior art keywords
circuit
data
error
internal logic
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62101342A
Other languages
English (en)
Inventor
Makoto Kato
誠 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62101342A priority Critical patent/JPS63266371A/ja
Publication of JPS63266371A publication Critical patent/JPS63266371A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はデータ処理装置のパッケージに使用され、パッ
ケージにおけるエラーを検出する方式に関し、特にパッ
ケージの外部とのインタフェース部におけるエラーを検
出する方式に関する。
(従来の技*) 従来パッケージにおけるエラー検出に関しては、その検
出回路をパッケージ内部のロジックの中に組み込むビル
ト・イン・ダイアグツシス(Built In Dia
gnosis)手法(診断回路の組み込み手法)等によ
るエラー検出が使用されており、エラー内容をレジスタ
に蓄えた後にそれを出力し、故障発見用辞書と照らし合
わせて故障箇所を判別していた。
(発明が解決しようとする問題点) 上述した従来のパッケージにおけるエラー検出方式では
、エラー発生時のデータを辞書と比較する必要があるか
ら時間を要する。きらにそ゛のパッケージの内部ロジッ
ク回路内のエラーの発見には有効であるが、データの送
受信をしている両方のパッケージにおける内部ロジック
回路間のインクフェースの何れの側に障害があるかの判
別にはあまり効果がないという欠点がある。
(問題点を序次するための手段) 前述の問題点を解決するために本発明が提供するエラー
検出方式は、外部パッケージとのインタフェースを持つ
コネクタと、内部ロジック回路と、前記外部パッケージ
から前記インタフェースを介して受信したデータのエラ
ー、又は前記内部ロジック回路で処理して得たデータの
エラーを検出するエラー検出回路とを備えるパッケージ
におけるエラー検出方式において:前記外部パッケージ
から受信したデータ及び前記内部ロジック回路で処理し
て得たデータをチェックし、これらのデータにエラーの
あることを検出したときは、エラー発生信号を出力する
チェック回路と:前記外部パッケージから前記コネクタ
のインタフェースを介して受信したデータを分岐して前
記内部ロジック回路と前記チェック回路とに出力し、こ
のチェック回路が前記データのエラーを検出したとき送
り出す前記エラー発生信号を受けて閉となり、前記外部
パッケージから送信されるデータの受信を拒否する第1
のゲート回路と;前記内部ロジック回路が処理したデー
タを分岐して、前記チェック回路と、前記コネクタのイ
ンタフェースを介して前記外部パッケージとに出力し、
前記チェック回路がこのデータのエラーを検出したとき
出力する前記エラー発生信号を受けて閉となり、当該デ
ータを外部へ送出することを拒否する第2のゲート回路
と;前記チェック回路から前記エラー発生信号を受けて
、制御信号を出力する表示器ドライバとを前記エラー検
出回路が備え;前記表示器ドライバが出力する制御信号
を受けて動作し、外部パッケージから受け入れたデータ
、又は内部ロジック回路で処理したデータにエラーが発
生したことを告知する表示器を別に備えることを特徴と
する。
(実施例) 次に本発明について図面を参照して説明する。
第1図は本発明の一実施例の概要を示す模擬図であって
、パッケージ1はコネクタ2を介して他のパッケージと
接続される。コネクタ2を通って入出力される信号は、
エラー検出回路3を経由してそのパッケージ内の内部ロ
ジック回路4にはいる。エラー検出回路3は外部から送
信きれるか又は外部へ送信するデータ信号をを視し、こ
のデータ信号のエラーを検出するとゲート回路を閉じて
データの送信または受信を中止する。
第2図は、エラー検出回路3の一例の構成と、内部ロジ
ック回路4及びコネクタ2並びに表示器9との接続を示
すブロック回路図である。外部から入力されたデータは
第1のゲート回路5を通って2つに分岐され、その一方
のデータは内部ロジック回路4に送られて処理きれ、他
方のデータは信号線11を通ってチェック回路7に送ら
れ、エラーの有無がチェックきれる。そしてチェック回
路7はこのデータのエラーを検出すると、信号線11を
介して第1のゲート回路5に制御信号を送り、このゲー
ト回路を閉じて外部パッケージからデータを受信するこ
とを拒否する。また同時に表示器ドライバ8に信号を送
って駆動することにより、表示器9を動作きせ、前記の
データにエラーのあることを告知する。第2図の場合は
、表示器9はランプであってその動作は点灯であるが、
その他発音を伴う表示器等を使用することもできる。
次に内部ロジック回路4から出力されるデータは、ゲー
ト回路6を通ると2つに分岐され、一方のデータは信号
線12を経てチェック回路7に送られてデータのエラー
の有無をチェックきれる。また分岐きれた他方のデータ
はコネクタ2のインタフェースを経て外部パッケージに
送り出きれる。
この場合、チェック回路7がこのデータのエラーを検出
すると、信号線12を介して第2のゲート回路6に制御
信号を送ってこのゲート回路を閉じ、外部パッケージに
データを送信することを拒否する。また同時に表示器ド
ライバ8に信号を送って駆動することにより、表示器9
を動作させ、前記のデータにエラーのあることを告知す
る。
さらにチェック回路7は、コネクタ2の他のインタフェ
ースと信号線10を通じ、他の外部パッケージから信号
データを受けとってこのデータのエラーをチェックし、
このデータのエラーを検出したときは、このエラーの状
態を信号線10と前記コネクタ2の他のインタフェース
を経て前記能の外部パッケージに通知することができる
(発明の効果) 以上説明したように、本発明はパッケージ1の入出力部
であるコネクタ2の近傍に入出力データのチェックを行
なうチェック回路7を設け、入出力データにエラーがあ
った場合入出力動作を中止させ、表示器9を動作させて
外部に対しエラーの発生を表示し、故障箇所を特定する
ことによって障害の箇所、特に間欠的に発生する障害に
対しても、その箇所を短時間で発見することができる。
本発明にはこのような効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の概念を示す模擬図、第2図
はエラー検出回路の構成並びにこのエラー検出回路と内
部ロジック回路およびコネクタとの接続を示すブロック
回路図である。 1・・・パッケージ、2・・・コネクタ、3・・・エラ
ー検出回路、4・・・内部ロジック回路、5,6・・・
ゲート回路、7・・・チェック回路、8・・・表示器ド
ライバ、9・・・表示器、10 、11 、12・・・
信号線。

Claims (1)

  1. 【特許請求の範囲】 外部パッケージとのインタフェースを持つコネクタと、
    内部ロジック回路と、前記外部パッケージから前記イン
    タフェースを介して受信したデータのエラー、又は前記
    内部ロジック回路で処理して得たデータのエラーを検出
    するエラー検出回路とを備えるパッケージにおけるエラ
    ー検出方式において: 前記外部パッケージから受信したデータ及び前記内部ロ
    ジック回路で処理して得たデータをチェックし、これら
    のデータにエラーのあることを検出したときは、エラー
    発生信号を出力するチェック回路と; 前記外部パッケージから前記コネクタのインタフェース
    を介して受信したデータを分岐して前記内部ロジック回
    路と前記チェック回路とに出力し、このチェック回路が
    前記データのエラーを検出したとき送り出す前記エラー
    発生信号を受けて閉となり、前記外部パッケージから送
    信されるデータの受信を拒否する第1のゲート回路と;
    前記内部ロジック回路が処理したデータを分岐して、前
    記チェック回路と、前記コネクタのインタフェースを介
    して前記外部パッケージとに出力し、前記チェック回路
    がこのデータのエラーを検出したとき出力する前記エラ
    ー発生信号を受けて閉となり、当該データを外部へ送出
    することを拒否する第2のゲート回路と; 前記チェック回路から前記エラー発生信号を受けて、制
    御信号を出力する表示器ドライバとを前記エラー検出回
    路が備え; 前記表示器ドライバが出力する制御信号を受けて動作し
    、外部パッケージから受け入れたデータ、又は内部ロジ
    ック回路で処理したデータにエラーが発生したことを告
    知する表示器を別に備えることを特徴とするエラー検出
    方式。
JP62101342A 1987-04-24 1987-04-24 エラ−検出方式 Pending JPS63266371A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62101342A JPS63266371A (ja) 1987-04-24 1987-04-24 エラ−検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62101342A JPS63266371A (ja) 1987-04-24 1987-04-24 エラ−検出方式

Publications (1)

Publication Number Publication Date
JPS63266371A true JPS63266371A (ja) 1988-11-02

Family

ID=14298168

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62101342A Pending JPS63266371A (ja) 1987-04-24 1987-04-24 エラ−検出方式

Country Status (1)

Country Link
JP (1) JPS63266371A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100383258B1 (ko) * 2000-11-09 2003-05-09 삼성전자주식회사 주사 전자 현미경을 이용한 측정 장치의 측정 에러 검출방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100383258B1 (ko) * 2000-11-09 2003-05-09 삼성전자주식회사 주사 전자 현미경을 이용한 측정 장치의 측정 에러 검출방법

Similar Documents

Publication Publication Date Title
JPH0746322B2 (ja) 障害装置特定システム
JPS63266371A (ja) エラ−検出方式
JPS608964A (ja) インタフエ−ス検査装置
JPS6155759A (ja) インタフエ−ス制御装置
JPH0264745A (ja) インターフェース制御装置
JPS6051136B2 (ja) デ−タ誤り検出方式
US6642733B1 (en) Apparatus for indentifying defects in electronic assemblies
JPH08278924A (ja) アダプタ診断システム
JP3256256B2 (ja) 伝送監視装置
JPH02122281A (ja) ケーブル作成システム
JPS6259435A (ja) デ−タ転送監視装置
JPH04220745A (ja) バスエラー検出回路
JPH04148447A (ja) 汎用インタフェース制御装置
JPH0413737B2 (ja)
JPS63140342A (ja) エラ−検出回路の試験方式
JPH01140834A (ja) 通信障害検出方式
JPS6012186Y2 (ja) チヤネル装置
JPS63208964A (ja) バス競合検出方式
JPS6386329A (ja) リレ−動作異常検出装置
JPS63283345A (ja) クロスコネクト装置の診断方式
JPH05298201A (ja) 情報処理システムのシステムバスエラー処理方式
JPS61227451A (ja) シリアルデ−タ通信制御用集積回路
JP2001043104A (ja) コンピュータシステムのバス監視装置
JPH088948A (ja) 単方向ループ型伝送回路
JPS63115240A (ja) 障害検出方式