JPH04148447A - 汎用インタフェース制御装置 - Google Patents
汎用インタフェース制御装置Info
- Publication number
- JPH04148447A JPH04148447A JP2273648A JP27364890A JPH04148447A JP H04148447 A JPH04148447 A JP H04148447A JP 2273648 A JP2273648 A JP 2273648A JP 27364890 A JP27364890 A JP 27364890A JP H04148447 A JPH04148447 A JP H04148447A
- Authority
- JP
- Japan
- Prior art keywords
- general
- data
- purpose interface
- control signal
- error
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 14
- 238000001514 detection method Methods 0.000 claims description 11
- 238000011835 investigation Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 3
- 239000003795 chemical substances by application Substances 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Landscapes
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、汎用インタフェース制御装置に関する。
従来、この種の汎用インタフェース制御装置は、送信及
び受信データの転送時にパリティエラー等を行うのみで
あり、送信データ及び受信データのンーケンスチェック
機能は持っていナイ。
び受信データの転送時にパリティエラー等を行うのみで
あり、送信データ及び受信データのンーケンスチェック
機能は持っていナイ。
上述した従来の汎用インタフェース制御装置は、送受信
データのシーケンスをチェック出来ない為、データ送受
信中間欠的にデータが抜ける障害が発生した場合に、こ
の障害原因探究の為に多大の時間を有するという欠点が
ある。
データのシーケンスをチェック出来ない為、データ送受
信中間欠的にデータが抜ける障害が発生した場合に、こ
の障害原因探究の為に多大の時間を有するという欠点が
ある。
本発明の装置は、外部インタフェース用端子を複数個有
し上位装置から制御される汎用インタフェース制御装置
において、 上位装置からの指示により診断又は通常モードの動作モ
ードを切替える切替え手段と、診断モードが前記切替え
手段により選択された場合に、各インタフェース毎に汎
用インタフェースへ送信する送信データのシーケンスを
内部カウンタを用いてチェックする送信データエラー検
圧手段と、 汎用インタフェースに受信した受信データのノーケンス
を内部カウンタを用いてチェックする受信データエラー
検出手段と、 前記送信データニラ−検出手段及び受信データエラー検
出手段の結果を上位装置へ報告及び自装置内に表示する
報告手段と、 を有することを特徴とする。
し上位装置から制御される汎用インタフェース制御装置
において、 上位装置からの指示により診断又は通常モードの動作モ
ードを切替える切替え手段と、診断モードが前記切替え
手段により選択された場合に、各インタフェース毎に汎
用インタフェースへ送信する送信データのシーケンスを
内部カウンタを用いてチェックする送信データエラー検
圧手段と、 汎用インタフェースに受信した受信データのノーケンス
を内部カウンタを用いてチェックする受信データエラー
検出手段と、 前記送信データニラ−検出手段及び受信データエラー検
出手段の結果を上位装置へ報告及び自装置内に表示する
報告手段と、 を有することを特徴とする。
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例のブロック図である。
汎用インタフェース制御装置1は、制御部2゜表示部3
.汎用インタフェースAの制御用回路及び汎用インタフ
ェースBの制御用回路から構成される。
.汎用インタフェースAの制御用回路及び汎用インタフ
ェースBの制御用回路から構成される。
汎用インタフェースAの制御用回路は、汎用インタフェ
ースAへの送信データ用のバッファ4゜汎用インタフェ
ースAからの受信データ用のバッファ5.送受信部8.
送信データのセーブ用のレジスト14.比較データ用の
カウンタ13.比較器15.コネクタ10.受信データ
のセーブ用のレジスタ17.比較データ用のカウンタ1
6.比較器18から構成されている。
ースAへの送信データ用のバッファ4゜汎用インタフェ
ースAからの受信データ用のバッファ5.送受信部8.
送信データのセーブ用のレジスト14.比較データ用の
カウンタ13.比較器15.コネクタ10.受信データ
のセーブ用のレジスタ17.比較データ用のカウンタ1
6.比較器18から構成されている。
同様に、汎用インタフェースBの制御用回路は、汎用イ
ンタフェースBへの送信データ用のバッファ7、汎用イ
ンタフェースBからの受信データ用のバッファ6、送受
信部9.送信データのセーブ用のレジスタ3.比較デー
タ用カウンタ22゜比較器24.コネクタ11.受信デ
ータのセーブ用のレジスタ20.比較データ用のカウン
タ19゜比較器21から構成さhている。
ンタフェースBへの送信データ用のバッファ7、汎用イ
ンタフェースBからの受信データ用のバッファ6、送受
信部9.送信データのセーブ用のレジスタ3.比較デー
タ用カウンタ22゜比較器24.コネクタ11.受信デ
ータのセーブ用のレジスタ20.比較データ用のカウン
タ19゜比較器21から構成さhている。
第2図は診断モード時に汎用インタフェースA及びBで
送受信される上位装置が送られるデータ列を示す。
送受信される上位装置が送られるデータ列を示す。
次に汎用インタフェースAが送信、汎用インタフェース
Bが受信時の動作について説明する。
Bが受信時の動作について説明する。
上位装置から送られるデータは、データ線200を介し
バッファ4に転送される。バッファ4に入ったデータは
、1バイト毎に送受信部8へ送られ、コネクタ10及び
外部ケーフル12を介して汎用インタフェースBのコネ
クタ11へ送信され送受信部9にて受信される。送受信
部9に受信されたデータはバッファ6に転送され続ける
。
バッファ4に転送される。バッファ4に入ったデータは
、1バイト毎に送受信部8へ送られ、コネクタ10及び
外部ケーフル12を介して汎用インタフェースBのコネ
クタ11へ送信され送受信部9にて受信される。送受信
部9に受信されたデータはバッファ6に転送され続ける
。
制御部2は本データ転送に先立ち、診断モードか通常モ
ードかの種別の上位装置から受け、汎用インタフェース
A側の送信データをチェックする為、制御信号101を
介して比較器15を有効にすると共に制御信号102を
介してカウンタ13をクリアする。同時に制御部2は汎
用インタフェースB側の受信データをチェックする為、
制御信号110を介して比較器21を有効にすると共に
、制御信号109を介してカウンタ19をクリアする。
ードかの種別の上位装置から受け、汎用インタフェース
A側の送信データをチェックする為、制御信号101を
介して比較器15を有効にすると共に制御信号102を
介してカウンタ13をクリアする。同時に制御部2は汎
用インタフェースB側の受信データをチェックする為、
制御信号110を介して比較器21を有効にすると共に
、制御信号109を介してカウンタ19をクリアする。
送信データかバッファ4から送受信部8に送られる時、
同データはレジスタ14に取り込まれカウンタ13の内
容と比較器15により比較される。
同データはレジスタ14に取り込まれカウンタ13の内
容と比較器15により比較される。
もし、相方が異なった時、比較器15は、制御信号10
3を介して制御部2にエラーを通知する。
3を介して制御部2にエラーを通知する。
エラー報告を受けた制御部2は制御信号100を介して
上位装置に報告すると共に、制御信号114を介して表
示部3にエラー内容の表示を指示する。
上位装置に報告すると共に、制御信号114を介して表
示部3にエラー内容の表示を指示する。
同様にして受信データ20とカウンタ19が不一致の場
合、比較器21は制御信号108を介して制御部にエラ
ー報告を行う。エラー報告を受けた制御部2は制御信号
100を介して上位装置に報告すると共に制御信号11
4を介して表示部3にエラー内容の表示を指示する。
合、比較器21は制御信号108を介して制御部にエラ
ー報告を行う。エラー報告を受けた制御部2は制御信号
100を介して上位装置に報告すると共に制御信号11
4を介して表示部3にエラー内容の表示を指示する。
この様にして送信データ及び受信データが常にチェック
される為データ抜けの障害が発生すると直ちに報告する
ことが出来る。従ってエラー検出゛時の状況が詳細に判
明する為、障害原因の調査時間が短くて良くなる。
される為データ抜けの障害が発生すると直ちに報告する
ことが出来る。従ってエラー検出゛時の状況が詳細に判
明する為、障害原因の調査時間が短くて良くなる。
以下汎用インタフェースBが送信かつ汎用インタフェー
スAが受信の場合も同様に比較器24及び18よりエラ
ーチェックが行なわれ、この結果が制御部2に報告され
制御信号100を介して上位装置に報告されると共にエ
ラー表示部3に表示される。
スAが受信の場合も同様に比較器24及び18よりエラ
ーチェックが行なわれ、この結果が制御部2に報告され
制御信号100を介して上位装置に報告されると共にエ
ラー表示部3に表示される。
以上説明したように本発明は、汎用インタフェースでの
送受信データのシーケンスをチェックし上位装置及び自
装置に報告及び表示を行う事により、データ送受信中の
間欠的なデータ抜は障害調査において、データ抜けが容
易に検出圧きる為、障害原因探究に要する時間が大巾に
短縮出来る効果がある。
送受信データのシーケンスをチェックし上位装置及び自
装置に報告及び表示を行う事により、データ送受信中の
間欠的なデータ抜は障害調査において、データ抜けが容
易に検出圧きる為、障害原因探究に要する時間が大巾に
短縮出来る効果がある。
第1図は本発明の汎用インタフェース制御装置のブロッ
ク図、第2図は本発明で使用するデータの形式を示す図
である。 ■・・・・・汎用インタフェース制御装置、2・・・・
制御部、3・・・・・表示部、4,5,6.7・・・・
バッファ、8,9・・・・送受信部、10.11・・・
コネクタ、12・・・・外部ケーフル、13,16,1
9゜22・・・カウンタ、14,17,20.23・レ
ジスタ、15.18,21.24・・・・・・比較器、
100〜114・・・・・制御信号、200・・・デー
タ線。 代理人 弁理士 内 原 晋 り〜フ 12、′)゛・ンファ /+77ノ、20
,23 : Lシ゛2り/327メ、/ラフ22:リ
ウユ2 か7B、27,2仝°「U車交慴片700
−774 :$’)nT18”> 20o: y
” 寿*第 7 図 第 崗
ク図、第2図は本発明で使用するデータの形式を示す図
である。 ■・・・・・汎用インタフェース制御装置、2・・・・
制御部、3・・・・・表示部、4,5,6.7・・・・
バッファ、8,9・・・・送受信部、10.11・・・
コネクタ、12・・・・外部ケーフル、13,16,1
9゜22・・・カウンタ、14,17,20.23・レ
ジスタ、15.18,21.24・・・・・・比較器、
100〜114・・・・・制御信号、200・・・デー
タ線。 代理人 弁理士 内 原 晋 り〜フ 12、′)゛・ンファ /+77ノ、20
,23 : Lシ゛2り/327メ、/ラフ22:リ
ウユ2 か7B、27,2仝°「U車交慴片700
−774 :$’)nT18”> 20o: y
” 寿*第 7 図 第 崗
Claims (1)
- 【特許請求の範囲】 外部インタフェース用端子を複数個有し上位装置から制
御される汎用インタフェース制御装置において、 上位装置からの指示により診断又は通常モードの動作モ
ードを切替える切替え手段と、 診断モードが前記切替え手段により選択された場合に、
各インタフェース毎に汎用インタフェースへ送信する送
信データのシーケンスを内部カウンタを用いてチェック
する送信データエラー検出手段と、 汎用インタフェースに受信した受信データのシーケンス
を内部カウンタを用いてチェックする受信データエラー
検出手段と、 前記送信データエラー検出手段及び受信データエラー検
出手段の結果を上位装置へ報告及び自装置内に表示する
報告手段と、 を有することを特徴とする汎用インタフェース制御装置
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2273648A JP2564982B2 (ja) | 1990-10-12 | 1990-10-12 | 汎用インタフェース制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2273648A JP2564982B2 (ja) | 1990-10-12 | 1990-10-12 | 汎用インタフェース制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04148447A true JPH04148447A (ja) | 1992-05-21 |
JP2564982B2 JP2564982B2 (ja) | 1996-12-18 |
Family
ID=17530617
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2273648A Expired - Fee Related JP2564982B2 (ja) | 1990-10-12 | 1990-10-12 | 汎用インタフェース制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2564982B2 (ja) |
-
1990
- 1990-10-12 JP JP2273648A patent/JP2564982B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2564982B2 (ja) | 1996-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2732674B2 (ja) | データ伝送装置 | |
JPH04148447A (ja) | 汎用インタフェース制御装置 | |
JPS61295738A (ja) | 伝送制御装置 | |
JPH06204989A (ja) | データ通信装置 | |
JP2929975B2 (ja) | バスインタフェース回路の障害診断方法 | |
JP2501888B2 (ja) | 故障監視装置 | |
JPS6051136B2 (ja) | デ−タ誤り検出方式 | |
JPH11338594A (ja) | 接触不良検出回路 | |
JPS63266371A (ja) | エラ−検出方式 | |
JPH0352049Y2 (ja) | ||
JPH04183046A (ja) | バス障害検出方式 | |
JPS62152010A (ja) | 通信チエツク方式 | |
JPH0426917Y2 (ja) | ||
JPS63314939A (ja) | データ伝送システムにおける異常検出方法 | |
JPH0417050A (ja) | ワンチップマイクロコンピュータ | |
JPH02305037A (ja) | データ伝送システムの異常検出方式 | |
JPS61227451A (ja) | シリアルデ−タ通信制御用集積回路 | |
JPS6225534A (ja) | リンクユニツトのセルフテスト方法 | |
JPH0362752A (ja) | 通信システム | |
JPS6020664A (ja) | インタフエ−ス回路の診断方法 | |
JPS62159554A (ja) | 信号伝送方法 | |
JPS59221131A (ja) | デ−タ伝送ステ−シヨン | |
JPS6239939A (ja) | 回線診断装置 | |
JPS5952329A (ja) | デ−タ端末装置 | |
JPH0413324A (ja) | 障害通知方式及びデータ伝送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |