JPS63193198A - 電子楽器の自動伴奏装置 - Google Patents

電子楽器の自動伴奏装置

Info

Publication number
JPS63193198A
JPS63193198A JP62025231A JP2523187A JPS63193198A JP S63193198 A JPS63193198 A JP S63193198A JP 62025231 A JP62025231 A JP 62025231A JP 2523187 A JP2523187 A JP 2523187A JP S63193198 A JPS63193198 A JP S63193198A
Authority
JP
Japan
Prior art keywords
chord
accompaniment
pattern
register
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62025231A
Other languages
English (en)
Other versions
JPH0631979B2 (ja
Inventor
渋川 竹夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP62025231A priority Critical patent/JPH0631979B2/ja
Publication of JPS63193198A publication Critical patent/JPS63193198A/ja
Publication of JPH0631979B2 publication Critical patent/JPH0631979B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、電子楽器において和音等の伴奏音を自動的
に発生する自動伴奏装置に関し、特に和音の進行状況に
応じて伴奏パターンを変更制御するための技術に関する
ものである。
[発明の概要] この発明は、各バリエージ1ン伴奏パターン毎に特定の
和音に先行すべき和音を記憶しておくと共に押鍵情報に
基づいて特定の和音に先行する和音を検出し、検出和音
が記憶和音のいずれかと一致したときはその一致に係る
和音に対応したバリエーション伴奏パターンに従って伴
奏音を発生し、それ以外のときはノーマル伴奏パターン
に従って伴奏音を発生するようにしたものである。
この発明によれば、特定の和音への移行態様に応じて変
化に富んだ自動伴奏が可能となる。
[従来の技術] 従来、電子楽器の自動伴奏装置としては、伴奏用鍵盤か
らの押鍵情報に基づいて特定の和音(例えば5度上のセ
ブンス)への移行を検出して伴奏パターンを切換えるよ
うにしたものが知られている(例えば特開昭58−18
895号公報参照)。
[発明が解決しようとする問題点] 上記した従来技術によると、特定の和音への移行に伴っ
て選択される伴奏パターンが1種類しかないため、曲想
に応じたパターン選択という観点からは十分でなかった
。すなわち、実際の演奏に際しては、同じ5度上のセブ
ンスへの移行であってもその前の和音が何であったか(
例えばマイナであったかマイナセブンスであったか)に
より曲想が異なり、曲想に応じてパターンを選択可能と
するのが好ましい、しかるに、上記従来装置は、このよ
うなパターン選択を行なうことができず、自動伴奏とし
ては変化に乏しく、曲想に合わないものになるのを免れ
なかった。
[問題点を解決するための手段] この発明の目的は、ノーマル伴奏パターン及び複数のバ
リエーション伴奏パターンのうちから曲想に応じたパタ
ーンを自動的に選択して伴奏を行なうことができる新規
な自動伴奏装置を提供することにある。
この発明による電子楽器の自動伴奏装置は、伴奏用の鍵
盤と、和音検出手段と、第1及び第2の記憶部と、和音
進行検出手段と、パターン選択手段と、伴奏音発生手段
とをそなえている。
和音検出手段は、伴奏用の鍵盤での押鍵状態に基づいて
和音を検出するものである。
第1の記憶部は、例えばセブンス等の特定の和音に関す
るノーマル伴奏パターン及び複数のバリエーション伴奏
パターンを記憶したものであり、第2の記憶部は、各バ
リエーション伴奏パターン毎に特定の和音に先行すべき
和音を記憶したものである。
′ 和音進行検出手段は、和音検出手段の検出出力に基
づいて特定の和音に先行する和音を検出するものである
パターン選択手段は、和音進行手段で検出された和音と
第2の記憶部に記憶された和音とを比較することにより
検出和音が記憶和音のいずれかと−4したときは複数の
バリエーション伴奏パターンのうち該一致に係る和音に
対応した伴奏パターンを選択し、それ以外のときはノー
マル伴奏パターンを選択するものである。
伴奏音発生手段は、パターン選択手段で選択された伴奏
パターンに従って伴奏音を発生するものである。
上記した構成において、第2の記憶部に記憶される和音
及び和音進行検出手段で検出される和音はいずれも和音
種類と特定の和音に対する根音の音程との組合せにより
表現することができる。
[作 用] この発明の構成によれば、特定の和音に先行する和音が
何であるか(すなわち特定の和音への移行態様)によっ
てノーマル伴奏パターン及び複数のバリエーション伴奏
パターンのうちから曲想に適した伴奏パターンを選択可
能であり、変化に富んだ自動伴奏が可能である。
また、上記したように記・憶和音及び検出和音をいずれ
も和音種類と特定の和音に対する根音の音程との組合せ
で表現すると、それを和音基で表現する場合に比べて第
2の記憶部の記憶容量が少なくて済むと共に比較処理が
簡単となる。
[実施例] 第1図は、この発明の一実施例による自動伴奏装置をそ
なえた電子楽器の回路構成を示すもので、この電子楽器
にあっては、メロディ音、和音、リズム音等の楽音の発
生がマイクロコンピュータによって制御されるようにな
っている。
回   (第1図 バス10には、メロディ用鍵盤回路12、伴奏用鍵盤回
路14、制御スイッチ群18、クロック発生器18、中
央処理装置(cPU)20、プログラムメモリ22、伴
奏データメモリ24、レジスタ群26、トーンジェネレ
ータ(TG)28等が接続されている。
メロディ用鍵盤回路12は、上鍵盤等のメロディ用鍵盤
を含むもので、各鍵毎に鍵操作情報が検出されるように
なっている。
伴奏用鍵盤回路14は、下鍵盤等の伴奏用鍵盤を含むも
ので、各鍵毎に鍵操作情報が検出されるようになってい
る。
制御スイッチ群16は、楽音制御用及び演奏制御用の各
種制御スイッチを含むもので、この発明の実施に関係す
る制御スイッチとしては、リズム種類選択スイッチ、リ
ズムスタート/ストップスイッチ等が含まれている。
クロック発生器18は、クロック信号を発生するもので
、このクロック信号は第14図のクロック割込みルーチ
ンを開始させるための割込命令信号として使用される。
CPU20は、ROM (リード・オンリイ・メモリ)
からなるプログラムメモリ22にストアされたプログラ
ムに従って楽音発生のための各種処理を実行するもので
、これらの処理については第11図乃至第17図を参照
して後述する。
伴奏データメモリ24は、パターンROM及びテーブル
ROMを含むもので、パターンROMには第7図乃至第
10図について後述するような伴奏パターン情報が記憶
されており、テーブルROMには第3図乃至第6図につ
いて後述するような各種のテーブル情報が記憶されてN
Xる。
レジスタ群26は、CPU20による各種処理に際して
利用される多数のレジスタを含むもので、この発明の実
施に関係するレジスタについては後述する。
T G 28は、和音等の伴奏音信号を発生するもので
、−例として4つの発音チャンネルを有し、最大で4音
まで同時発音可能である。トーンジェネレータとしては
、TG28の他に、メロディ音用のもの、リズム音用の
もの等が設けられているが、図示を省略した。
サウンドシステム30は、TG28等のトーンジェネレ
ータからの楽音信号を音響に変換するためのものである
上記した電子楽器にあっては、鍵盤で押された鍵に対応
する押鍵データや伴奏パターンを構成する音高データは
音高を表わすキーコードからなるもので、キーコード値
は、各音高毎に第2図に示すように予め定められている
テーブルROMの記憶内容(第3図〜第6図)伴奏デー
タメモリ24内のテーブルROMは、和音検出テーブル
CH装置 (第3図)、グループナンバテーブルGR装
置 (第4図)、音高修正テーブル情報置(第5図)、
和音進行判定テーブル5EQREF (第6図)等を含
んでいる。
和音検出テーブルCH装置は、伴奏用鍵盤での押鍵状態
に基づいて和音を検出するためのもので、各和音名毎に
押鍵音名及び押鍵中の最低音に応じた和音データを記憶
している。各和音データは、8ビツトのデータであり、
上位4ビツトで和音種類を、下位4ビツトで根音をそれ
ぞれ表わす。
一例として、根音をCとする和音名については第3図に
示すような記憶内容となっており、例えばC−E−Gの
押鍵に基づいてCMを表わす和音データ(根音データ及
び和音種類データの値がいずれも0のもの)が読出され
る。なお、第3図において、かっこ内に示した音名は押
鍵を省略してもよいものである。
第3図には根音Cに関する記憶部を示したが、これと同
様の記憶部はC以外の根音についてもそれぞれ設けられ
ている。
和音検出において、押鍵中の最低音を考慮しているのは
、例えばCa7とEb6、C6とAs7等のように押鍵
状態が同じ和音について異なる和音を検出可能とするた
めである。従って、例えばC−Eb−G−1jbを押鍵
した場合、最低音がC1G、B”のいずれかであれば、
Ca7を表わす和音データが得られ、最低音がEbであ
れば、Eb6を表わす和音データが得られる。
グループナンバテーブルGRPTBLは、和音種類毎に
それが属する和音種類群を判別するためのもので、−例
として第4図に示すように和音種類群に対応したグルー
プナンバGNOが記憶されている。この実施例では、M
、M7.6をメジャ系和音種類群としてこれにグループ
ナンバOを割当て、m、m7.mi5をマイナ系和音種
類群としてこれにグループナンバ1を割当て、7.7S
υS4をセブンス系和音種類群としてこれにグループナ
ンバ2を割当てている。
第4図において、rTYPEJの欄は、和音種類レジス
タTYPEの値を示している。このレジスタTYPEに
ストアされる和音種類データは、和音種類M、M? 、
6、m、m7 、m7.7.7sus 4にそれぞれ対
応するOll、2゜3.4.5.6.7のいずれかの値
をとる。和音種類レジスタTYPEを用いてグループナ
ンバテーブルGR装置を参照することにより、レジスタ
TYPEの値(和音種類)に対応したグループナンバ(
和音種類群)が得られる。
音高修正テーブルPMTBLは、パターyR0Mから読
出される音高データ(キーコード)を音高変更する際に
不協和な伴奏音が発生されないように音高修正するため
に設けられたもので、−例として第5図に示すように0
、−1、−2等の値を有する修正データが記憶されてい
る。
第5図において、rTYPE」の欄は第4図で述べたと
同様に和音種類レジスタTYPEの値を示す、また、r
RKcNTJの区画には、半音数レジスタRKCNTの
4.7.9等の値が示され、各個毎に対応するE、G、
A等の音名がかっこ内に示されている。レジスタRKC
NTには、パターンROMから読出したキーコードの音
名に対応した半音数デー・夕がストアされる。この半音
数データは、根音Cからの半音数を表わすもので、C,
C−・・・・・・Bにそれぞれ対応した0、l・・・・
・・11のいずれかの値をとるものである。
音高修正テーブルPMTBLから読出されるべき修正デ
ータは、レジスタTYPEの値とレジスタRKCNTの
値とによって決定される。
和音進行判定テーブル5EQREFは、特定の和音(こ
の実施例ではセブンス)への移行態様を判定するために
設けられたもので、−例として第6図に示すように12
個の記憶領域S E Q RE F 1(i=0〜11
)を有し、各記憶領域毎に8ビツトの判定基準データを
記憶している0判定基準データの8ビツトのうち、下位
4ビツトは特定の和音とその直前の和音との根音音高差
を表わす音高差データであり、上位4ビツトは特定の和
音の直前の和音種類を表わす旧和音種類データである。
第6図には、−例として現和音が07であるとき、各記
憶領域の判定基準データに該当する旧和音(c7の直前
の和音)が例示されている。
第6図において、rsEVPT」の欄は、セブン用パタ
ーンナンバレジスタ5EVPTの値を示している。この
レジスタ5EVPTにストアされるセブン用パターンナ
ンバレジタは、セブンス用ノーマルパターン、セブンス
用の第0及ヒ第1のバリエーションパターンにそれぞれ
対応したOll及び2のいずれかの値をとる。ここで、
第0のバリエーションパターンは終止的な伴奏パターン
であり、第1のバリエーションパターンは経過的な伴奏
パターンである。
レジスタ5EVPTには、特定の和音(セブンス)の直
前の和音が何であるかによって異なる値がセットされる
。すなわち、直前の和音が記憶領域5EQREFo ”
5EQREF7のいずれかの判定基準データに該当する
ときはレジスタ5EVPTに1がセットされ、記憶領域
5EQREF。
〜5EQREF++のいずれかの判定基準データに該当
するときはレジスタ5EVPTに2がセットされ、5E
QREFo −3EQREF++のいずれの判定基準デ
ータにも該当しないときはレジスタ5EVPTに0がセ
ットされる。
パターンROMの記憶内容(第7図〜第10図)伴奏パ
ターンメモリ24内のパターンROMには、−例として
第7図に示すようなデータがマーチ、ワルツ等のリズム
種類毎に記憶される。換言すれば、第7図は、パターン
ROMの記憶内容のうち、特定のリズム種類に対応する
データフォーマットを示したものである。
第7図において、SEQはシーケンス記憶部、PTNは
パターン記憶部、ADR3は第1のアドレス記憶部、A
DR52は第2のアドレス記憶部、CHASSは第1の
発音数記憶部、CHASS2は第2の発音数記憶部、U
PLMTは上限音高記憶部、QUANTはテンポクロッ
ク数記憶部である。
シーケンス記憶部SEQは、メジャ系、マイナ系及びセ
ブンス系の和音種類群にそれぞれ対応した第O1第1及
び第2のシーケンス記憶部5EQ(0) 、 S E 
Q(1)及びS E Q (2)を含んでいる。
第0〜第2のシーケンス記憶部はいずれも8小節分のパ
ターン進行をパターンナンバPNOの配列によって表わ
す16ビツトのシーケンスデータを記憶するもので、各
パターンナンバは2ビツトで表わされるようになってい
る。
一例として、第0シーケンス記憶部5EQ(0)にはr
01230123Jのようなパターン進行を表わすシー
ケンスデータが記憶され、第1シーケンス記憶部S E
 Q (1)にはrolololol」のようなパター
ン進行を表わすシーケンスデータが記憶され、第2シー
ケンス記憶部にはro1212012Jのようなパター
ン進行を表わすシーケンスデータが記憶される。
パターン記憶部PTNは、メジャ系、マイナ系及びセプ
ンス系の和音種類群にそれぞれ対応した第0、第1及び
第2のノーマルパターン記憶部PTNM、PTNm及び
PTNSと、バリエージ駕ンパターン記憶部PTNVと
を含んでいる。
第0ノーマルパターン記憶部PTNMには、第0シーケ
ンス記憶部S E Q (0)のシーケンスデータによ
って指定される各々1小節分の第θ〜第3のノーマルパ
ターンを表わすパターンデータが記憶される・。
第1ノーマルパターン記憶部PTNmには、第1シーケ
ンス記憶部5EQ(1)のシーケンスデータによって指
定される各々1小節分の第0及び第1のノーマルパター
ンを表わすパターンデータが記憶される。記憶部PTN
mには、必要に応じてさらに2小節分の伴奏パターンを
記憶可能である。
第2ノープルパターン記憶部PTNSには、第2シーケ
ンス記憶部S E Q (2)のシーケンスデータによ
って指定される各々1小節分の第0〜第2のノーマルパ
ターンを表わすパターンデータが記憶される。記憶部P
TNSには、必要に応じてさらに1小節分の伴奏パター
ンを記憶可能である。
バリエーションパターン記憶部PTNVには、各々1小
節分の第0及び第1のバリエーションパターンを表わす
パターンデータが記憶される。第0及び第1のバリエー
ションパターンはセブンス用のものであり、セブンス用
のノーマルパターンとしては記憶部PTNSのパターン
が使用される。伴奏用鍵盤でセブンスの和音を指定した
とき、ノーマルパターン、第O及び第1のバリエーショ
ンパターンのいずれを使用するかは前述したレジスタ5
EVPTの値(セブンス用パターンナンバ)によって決
まり、5EVPTがOならばノーマルパターンが、lな
らば第0バリエーシヨンパターンが、2ならば第1バリ
エーシヨンパターンがそれぞれ選択される。従って、セ
ブンスについては、3種類のパターンを用いて変化に富
んだ自動伴奏を行なうことができる。
上記したようにシーケンスデータとパターンデータとを
別々に記憶し、小節毎にシーケン不データによってパタ
ーンを選択して読出すようにすると、8小節分の伴奏パ
ターンを直接記憶して小節順に読出す場合に比べて記憶
すべきデータ量が少なくて済むものである。これは、例
えば8小節中に同一パターンが複数回出現しても記憶す
べきパターンは1つで済むからである。また、メジャ系
、マイナ系、セブンス系等の和音種類群毎にシーケンス
データ及びパターンデータを記憶したので、これらを和
音種類毎に記憶する場合に比べて記憶すべきデータ量が
少なくて済むものである。
第1のアドレス記憶部ADR3には、上記した各ノーマ
ルパターンの先頭アドレスが記憶され、第2のアドレス
記憶部ADR32には、上記した各バリエーションパタ
ーンの先頭アドレスが記憶される。各ノーマルパターン
の先頭アドレスは、グループナンバ(0〜2のいずれか
)及びパターンナンバ(θ〜3のいずれか)に応じて選
択して読出可能であり、各バリエーションパターンの先
頭アドレスは、バリエーションパターンナンバ(O又は
1)に応じて選択して読出可能である。
第1の発音数記憶部CHASSには、上記した各ノーマ
ルパターンの同時発音数(1〜4のいずれか)を表わす
発音数データが記憶され、第2の発音数記憶部CHAS
S2には、上記した各バリエーションパターンの同時発
音数(1〜4のいずれか)を表わす発音数データが記憶
される。各ノーマルパターンの発音数データは、前述の
ノーマルパターンの先頭アドレスの場合と同様にグルー
プナンバ及びパターンナンバに応じて選択して読出可能
であり、各バリエーションパターンの発音数データは、
前述のバリエーションパターンの先頭アドレスの場合と
同様にバリエーションパターンナンバに応じて選択して
読出可能である。
上限音高記憶部UPLMTには、所望の伴奏音域の上限
となるキーコード(−例としてG5音に対応する78)
が記憶される。この記憶されたキーコードは、パターン
ROMから読出したキーコードを音高変更する際、変更
後の音高が伴奏音域に入るような制御を行なうために使
用される。
テンポクロック数記憶部QUANTは、リズムの拍子に
応じた1小節当りのテンポクロック数を記憶するもので
、3拍子ならば24が、4拍子ならば32が記憶される
第8図は、パターン記憶部PTNの記憶例を示すもので
ある。この例では、第7図の場合と同様に、記憶部PT
NMには第θ〜第3のノーマルパターンを、記憶部P 
T N mには第O及び第1のノーマルパターンを、記
憶部PTNSには第O〜第2のノーマルパターンを、記
憶部PTNVには第O及び第1のバリエーションパター
ンを記憶したものである。
第8図において、TI、72等の各長方形は、パターン
を構成する音高データ群を示し、各パターンは最大で4
つの音高データ群で構成される。−例として、メジャ系
の第Oノーマルパターンは、Tl−73の3つの音高デ
ータ群により構成されており、このパターンを用いると
最大で3音まで同時発音可能である。同様にして、他の
パターンについても各パターン毎に長方形の数が同時発
音可能な音数に対応している。
各音高データ群は、T1について代表的に示すように、
アドレス進行に従って1小節分の単音演奏に必要なキー
コードKCを配列したものである。
各パターン毎に付した「A」、rBJ・・・・・・rK
Jの符号は対応するパターンの先頭アドレスを表わすも
のである。
パターン記憶部PTNに上記のようにパターンを記憶し
た場合において、第1及び°第2のアドレス記憶部AD
R3およびADR32の記憶内容と第1及び第2の発音
数記憶部CHASS及びCHASS2の記憶内容とを示
すと、次の通りである。ここでは、ADR3及びCHA
SSについては、グループナンバGNO及びパターンナ
ンバPNoで指定されるアドレスを(GNO、PNO)
のように表わし、ADR32及びCHASS2について
は、バリエーションパターンナンバVNOで指定される
データを(V N O)のように表わすものとする。
DRS (0、O) =A     (0、1) =B(0,2
)=C(0,3)=D   −(1、O) =E   
  (1、1) =F(2,0)=C(2,1)=H (2,2)=I ADR52 (0)=J         (1)=KHASS (0,0)=3      (0,1)=2(0,2)
=2      (0,3)=3(1,0)=2   
   (1,1)=1(2,0)=1      (2
,1)=1(2,2)=3 HASS2 (0)  =2          (1)  =4第
9図は、伴奏パターンの一例を示すもので、この例は、
音高データ群として、最も高いものT1.2番目に高い
ものT2.3番目に高いもの、  T3及び最も低いも
のT4の4群を含むものである。
第10図は、第9図の伴奏パターンを音高データ群T1
〜T4としてパターン記憶部PTNに記憶した場合のデ
ータフォーマットを示すもので、便宜上、第8図とは異
なり横方向のアドレス進行に関してキーコードKCの配
列を示す、キーコード値がOのところはキーオフ(非発
音)を表わす。
アドレス進行は、先頭アドレスをAとすると、Aに0.
l、2・・・・・・等をそれぞれ加えた形で示される。
4拍子の場合、1つの音高データ群について32のアド
レス(例えばT1ではA+O−A+31)があり、前述
の記憶部QUANTの値(32)にそれぞれ0.1.2
.3を乗じてAに加えると、音高データ群T1.T2、
T3、T4の各々の先頭アドレスA+0、A+32、A
+64、A+98を定めることができる。そして、各先
頭アドレスに後述のテンポクロックカウンタのカウント
値を加えると、そのカウント値で発音すべきキーコード
があれば最大で4音まで同時発音可能である。例えば゛
テンポクロックカウンタのカウント値が31であるとす
ると、T1についてはA+31、T2についてはA+6
3、T3についてはA+85、T4についてはA + 
127がそれぞれアドレス指定され、それによってキー
コード値67.62.58.48にそれぞれ対応した4
音を同時に発音させることができる。
なお、3拍子の場合は、1つ音高データ群についてのア
ドレス数が24となり且つ記憶部QUANTの記憶値が
24となるが、アドレス指定の仕方は上記した4拍子の
場合と同様である。
レジスタ群2B レジスタ群26に含まれるレジスタのうち、この発明の
実施に関係するものを列挙すると、次の通りである。
(1)ランフラグRUN・・・これは1ビツトのレジス
タであって、1ならばリズム走行中であることを表わし
、Oならばリズム停止を表わす。
(2)クロックカウンタCLK・・・これは、クロック
発生器18からのクロック信号をカウントするも、 の
で、1小節内でO〜85のカウント値をとり、86にな
るタイミングで0にリセットされる。
(3)テンポクロックカウンタTCLK・・・これは、
拍子に応じて異なるカウント値をとるもので、3拍子の
場合には、クロック信号の4パルス毎にカウント値が1
アツプして1小節内で0〜23のカウント値をとり、2
4になるタイミングで0にリセットされ、4拍子の場合
には、クロック信号の3パルス毎にカウント値が1アツ
プして1小節内でO〜31のカウント値をとり、32に
なるタイミングでOにリセットされる。
(4)小節カウンタBAR・・・これは、カウンタCL
Kの値が96になるタイミング(小節束)毎にカウント
値が1アツプして8小節内でO〜7のカウント値をとる
もので、カウント値が8になるタイミング(8小節末)
で0にリセットされる。
(5)キーコードバッファレジスタKEYI%UFg−
KEYBUF3・・・これらのレジスタは、TG28の
4つの発音チャンネルにそれぞれ対応したもので、伴奏
用w1盤で押された鍵に対応するキーコードがストアさ
れる。
(8) 和音/<ッファレジスタCHDBUF・・・こ
れは、伴奏用11!での押鍵状態に基づいて和音検出テ
ーブルCH装置から読出した和音データをストアするた
めの8ビツトのレジスタであって、上位4ビツトの部分
に和音種類データを、下位4ビツトの部分に根音データ
がそれぞれストアされる。
(7)発音用和音レジスタCHORD・・・これは。
レジスタCHDBUFから和音データを受取るもので、
構成はCHDBUFと同様である。リズム停止時におい
て、TG28は、レジスタCHORDの和音データに応
じて和音発生が制御される。
(8)旧和音レジスタ0LDCHD・・・これは、ルジ
スタCHORDから発音済みの和音データを受取るもの
で、構成はCWORDと同様である。
(9)旧根音レジスタ0LDRT・・・これは、レジス
タ0LDCHDから下位4ビツトの根音データを受取る
ものである。
(lO)根音レジスタROOT・・・これは、レジスタ
CWORDから下位4ビツトの根音データを受取るもの
である。
(11)和音種類レジスタTYPE・・・これは、レジ
スタCHORDから上位4ビツトの和音種類データを受
取るものである。
(12)グループナンバレジスタGRP・・・これは、
グループナンバテーブルGR装置を用いて検出したグル
ープナンバGNO(0〜2のいずれか)がセットされる
ものである。
(13)セブンス用パターンナンバレジスタ5EVPT
・・・これは、セブンス用パターンナンバ(θ〜2のい
ずれか)がセットされるものである。
(14)パターンキーコードレジスタPTNKC・・・
これは、パターン記憶部PTNから読出したキーコード
がストアされるものである。
(15)半音数レジスタRKCNT・・・これは、パタ
ーン記憶部PTNから読出したキーコードの音名に対応
する半音数を表わす半音数データがストアされるもので
ある。
(18)シーケンスレジスタPATSEQ・・・これは
、シーケンス記憶部SEQから読出したシーケンスデー
タがストアされるものである。
(17)パターンナンバレジスタFTNO・・・これは
、レジスタPATSEQから読出したパターンナンバP
NO(0〜3のいずれか)がセットされるものである。
(18)第1のアドレスレジスタPTADRS・・・こ
れは、第1のアドレス記憶部ADR5又は第2のアドレ
ス記憶部ADR32から読出した先頭アドレスがセット
されるものである。
(19)第2のアドレスレジスタPTADRS2・・・
これは、レジスタPTADR5、カウンタTCLK、記
憶部QUANT等のデータに応じて決定されるパターン
記憶部PTNの読出アドレスがセットされるものである
(20)修正データレジスタADDKC・・・これは、
音高修正テーブルPMTBLから読出した修正データが
ストアされるものである。
(21)発音数レジスタCH・・・これは、第1の発音
数記憶部CHASS又は第2の発音数記憶部CHASS
2から読出した発音数データがストアされるものである
(22)和音比較用レジスタCMPCHD・・・これは
、8ビツトのレジスタであって、上位4ビツトの部分に
はレジスタ0LDCHDからの旧和音種類データがスト
アされ、下位4ビツトの部分にはレジスタROOT及び
0LDRTの根音データに基づいて計算された根音音高
差を表わす音高差データがストアされるものである。
(23)発音用キーコードレジスタKEYCOD・・・
これは、レジスタPTNKC,ADDKC及びROOT
のデータに基づいて作成された発音用のキーコードがス
トアされるものである。リズム走行時において、T G
 28は、レジスタKEYCODのキーコードに応じて
伴奏音発生が制御される。
(24)旧キーコードレジスタ0LDKEYo 〜0L
DKEY3・・・これらのレジスタは、T G 28の
4つの発音チャンネルにそれぞれ対応したもので、レジ
スタKEYCODからキーコードを受取って一時的に記
憶するものである。
なお、この後説明するフローチャートでは、a、MOD
、bのような計算式が示されるが、これは、aをbで割
算(整数演算)して余りを求めること又は得られた余り
を示す。
メインルーチン(第11図) 第11図は、メインルーチンの処理の流れを示すもので
、ステップ40では、電源投入等に応じてイニシャライ
ズ処理を行なう0例えば、フラグRUNにはOをセット
する。
次に、ステップ42では、リズムスタート/ストップス
イッチ(SW)がオンか判定する。この判定結果が肯定
的(Y)であればステップ44に移る。
ステップ44では、1からフラグRUNの値を差引いた
ものをRUNにセットする。このため、RUNが0であ
ったときは、RUN=1(リズム走行)となり、RUN
が1であったときはRUN=0(リズム停止)となる、
この後、ステップ48に移る。
ステップ46では、RUNが1か判定する。この判定結
果が肯定的(Y)であれば、ステップ48に移り、オー
トリズム及びオートコード関係の初期セット処理を行な
う、すなわち、カウンタCLK、TCLK及びBARに
いずれも0をセットすると共にレジスタOL D K 
E Y O〜OL D K EY3にいずれもOをセッ
トし、さらにレジスタ0LDCHDには18進表記でF
Fのデータ(全ビットが1のデータ)をセットする。
ステップ48の処理が終ったときは、ステップ50に移
る。また、ステップ42又は46の判定結果が否定的(
N)であったときにもステップ50に移る。
ステップ50では、伴奏用鍵盤に゛てキーオンイベント
ありか判定する。この判定結果が肯定的(Y)であれば
、ステップ52に移り、第12図について後述するよう
な押鍵処理のサブルーチンを実行する。
ステップ52の処理が終ったとき又はステップ50の判
定結果が否定的(N)であったときは、ステップ54に
移り、伴奏用鍵盤にてキーオフイベントありか判定する
。この判定結果が肯定的(Y)であれば、ステップ56
に移り、第13図について後述するようなawI処理の
サブルーチンを実行する。
ステップ5Bの処理が終ったとき又はステップ54の判
定結果が否定的(N)であったときは、ステップ58に
移り、その他の処理(例えば音色選択、リズム選択等の
処理)を行なう。
ステップ58の処理が終ったときは、ステップ42に戻
り、上記したような処理をくりかえす。
押鍵処理のサブルーチン(第12図) 第12図の押鍵処理のサブルーチンにおいて、スーテッ
プ60では、レジスタKEY、BUFo NKEYBU
F3に空ありか判定する。この判定結果が否定的(N)
であれば、押鍵データを取込不能であるので、第11図
のルーチンにリターンする。
ステップ60の判定結果が肯定的(Y)であったときは
、ステップ82に移り、空のKEYBUFにキーオンイ
ベントありの鍵に対応するキーコードを書込む、そして
ステップB4に移る。
ステップ64では、KEYBUFo ”KEYBUF3
の内容に応じた和音データを和音検出テーブルCHDT
BLから読出してレジスタCHDBUFに入れる。そし
て、ステップ66に移る。
ステップ66では、RUNが1か判定する。この判定結
果が否定的(N)であれば、ステップB8に移り、CH
DBUFの和音データをレジスタCWORDに入れる。
そして、ステップ70に移る。
ステップ70では、CWORDの和音データに応じてT
 G 28を制御することにより押鍵状態に対応した和
音を発音させる。この後は、第11図のルーチンにリタ
ーンする。
なお、ステップ8Bの判定結果が肯定的(Y)であった
ときは、第11図のルーチンにリターンする。この場合
はRUN=1(リズム走行)であるので、第14図につ
いて後述するクロック割込みルーチンに従ってオートリ
ズム及びオートコードの演奏が行なわれる。
離鍵処 のサブルーチン(第13図) 第13図のg191!処理のサブルーチンにおいて、ス
テップ80では、レジスタKEYBUFo ”KEYB
UF3にキーオフイベントのあった鍵(#鍵)と同一の
キーコードありか判定する。この判定結果が否定的(N
)であれば、発音中の音と無関係なキーオフイベントが
あったことになり、第11図のルーチンにリターンする
ステップ80の判定結果が肯定的(Y)であったときは
、ステップ82に移り、同一キーコードありのKEYB
UFに0をセットする。そして、ステップ84に移る。
ステップ84では、フラグRUNが1か判定する。この
判定結果が肯定的(Y)であれば、前述のステップ66
の場合と同様に第11図のルーチンにリターンする。
ステップ84の判定結果が否定的(N)であったときは
、ステップ8Bに移り、KEYBUFo〜KEYBUF
3の内容に応じて和音検出テーブルCHDTBLから和
音データを読出してレジスタCHDBUFに入れる。そ
して、ステップ88に移る。
ステップ88では、CHDBUFの和音データをレジス
タCHORDに入れる。そして、ステップ90に移り、
CHORDの和音データに応じてTG28を制御するこ
とにより離鍵後の押鍵状態に対応した和音を発音させる
。この結果、例えば4音が発音されているときにそのう
ちの1音に対応する鍵を離したのであれば、残り3音が
発音され続けることになる。
ステップ80の処理が終ったときは、第11図のルーチ
ンにリターンする。
クロック割込みルーチン(第14図) 第14図は、クロック割込みルーチンの処理の流れを示
すもので、このルーチンは、クロック発生器18からク
ロックパルスが発生されるたび開始される。
まず、ステップ10Gでは、フラグRUNが1か判定す
る。この判定結果が否定的(N)であれば第11図のル
ーチンにリターンする。
ステップ100の判定結果が肯定的(Y)であったとき
は、ステップ102に移る。このステップ102では、 R なる計算式による計算結果が0か判定する。この計算式
において、CLKはカウンタCLKのカウント値を、Q
UANTは記憶部QUANTの記憶値をそれぞれ表わす
3拍子の場合、Q U A N T = 24であるの
で、98/ Q U A N Tは4となり、4クロツ
ク毎にステップ102の判定結果が肯定的(Y)となる
、また、4拍子の場合には、Q U A N T = 
32であるので、9B/QUANTは3となり、3クロ
ツク毎にステップ102の判定結果が肯定的(Y)とな
る。
ステップ102の判定結果が否定的(N)であれば、第
11図のルーチンにリターンするが、肯定的(Y)であ
れば、ステップ104に移る。
ステップ104では、選択されたリズム種類とカウンタ
TCLKの値とに応じてリズム発音処理を行なう、すな
わち、選択されたリズム種類に対応するリズムパターン
を参照してTCLKのカウント値に対応するタイミング
で発音すべきリズム音があればそれを発音させる。そし
て、ステップ1013に移る。
ステップ108では、第15図について後述するような
伴奏発音のサブルーチンを実行する。このサブルーチン
は、選択されたリズム種類に対応する伴奏パターンを用
いて自動的に和音を発生するためのものである。
次に、ステップ108でTCLKの値を1アツプしてか
らステップ110に移り、TCLK、MOD、8なる計
算式による計算結果が0か判定する。この計算式におい
て、TCLKはカウンタTCLKのカウント値を表わす
、そして計算結果が0ということは拍の頭であることを
意味する。
ステップ110の判定結果が肯定的(Y)であった(拍
の頭であった)ときは、ステップ112に移り、レジス
タCWORDの和音データをレジスタ0LDCHDに入
れる。そして、ステップ114に移り、レジスタCHD
BUFの和音データをCHORDに入れる。従って、オ
ートコードの場合には、ある拍の途中で和音変更により
CHDBUFに新たな和音データがセットされても、該
新たな和音データがCHORDにセットされるのは次の
拍の頭のタイミングであり、このタミングから該新たな
和音データに基づく伴奏が可能となる。
ステップ114の処理が終ったとき又はステップ110
の判定結果が否定的(N)であったときは、ステップ1
1θに移り、カウンタCLKの値を1アツプする。そし
て、ステップ118に移る。
ステップ118では、CLKの値が36か(小節束か)
判定する。この判定結果が否定的(N)であれば、第1
1図のルーチンにリターンする。
ステップ118の判定結果が肯定的(Y)であったとき
は、ステップ120に移り、カウンタCLK及びTCL
Kに0をセットする。そして、ステップ122でカウン
タBARの値を1アツプしてからステップ124に移り
、BARの値が8か判定する。この判定結果が否定的(
N)であれば、第11図のルーチンにリターンする。
ステップ124の判定結果が肯定的(Y)であったとき
は、ステップ12Bに移り、BARにOをセットする。
このように8小節の末でBARにOをセットしたときは
、8小節分の自動伴奏が終ったときであり、この後は再
び8小節分の自動伴奏が前回と同一内容でくりかえされ
る。
ステップ126の処理が終ったときは、第11図のルー
チンにリターンする。
伴  音のサブルーチン(第15図) 第15図の伴奏発音のサブルーチンにおいて、ステップ
130では、レジスタTYPEにレジスタCHORDの
上位4ビツトのデータ(和音種類データ)をセットする
。そして、ステップ132に移る。
ステップ132では、TYPEの値が6か(セブンスか
)判定する。この判定結果が否定的(N)であれば、ス
テップ134に移る。
ステップ134では、グループナンバテーブルGRPT
BLからTYPEの値(和音種類)に対応したグループ
ナンバGNO(和音種類群)を検出してレジスタGRP
にセットする。そして、ステップ136に移る。
ステップ13Bでは、記憶部SEQからGRPのグルー
プナンバに対応したシーケンスデータを読出してレジス
タPATSEQに入れる。そして、ステップ138に移
る。
ステップ138では、PATSEQからカウンタBAR
の値に対応する小節のパターンナンバPNOを読出して
レジスタFTNOに入れる0例えば、ステップ136に
より第7図の記憶部5EQ(0)のメジャ系シーケンス
データが選択された場合において、BARの値が0であ
れば、1小節目のPNO= OがFTNOにセットされ
る。
次に、ステップ140では、記憶部ADR5からGRP
の値(グループナンバ)及びF T N O(7) (
i(パターンナンバ)で指定されるノーマルパターンの
先頭アドレスを読出してレジスタPTADR5に入れる
0例えば、上記のようにS E Q (0)のシーケン
スデータが選択された場合において、記憶部PTMに第
8図について前述したようにパターンデータが記憶され
ているとすると、GRp= Oで且つFTNO=O−C
’あれば記憶部PTNMの第0ノーマルパターンの先頭
アドレスAがPTA[)R5にセットされる。この後、
ステップ142に移る。
ステップ142では、上記ステップ140の場合と同様
にGRP及びFTNOで指定されるノーマルパターンの
発音数データを読出してレジスタCHに入れる。そして
、ステップ144に移る。
ステップ144では、第17図について後述するように
パターン読出しのザブルーチンを実行する。
このサブルーチンは、伴奏パターンを構成するキーコー
ドを読出して伴奏音発生を制御するためのものである。
ステップ144の後は、第14図のルーチンにリターン
する。
ところで、ステップ132の判定結果が肯定的(Y)で
あったときは、ステップ145に移り、第16図につい
て後述するようにセブンス処理のサブルーチンを実行す
る。このサブルーチンは、セブンスへの移行、態様に応
じてレジスタ5EVPTにO〜2のいずれかのセブンス
用パターンナンバをセットするためのものである。ステ
ップ145の後は、ステップ14Bに移る。
ステップ14Bでは、5EVPTの値がOか(セブンス
用ノーマルパターンか)判定する。この判定結果が肯定
的(Y)であれば、ステップ134に移り、それ以降の
処理を上記したと同様に実行する。
ステップ14Bの判定結果が否定的(N)であったとき
は、ステップ147に移る。このステップ147では、
5EVPTの値から1を差引いたもの(バリエーション
パターンナンバ)で指定サレルバリエーションパターン
の先頭アドレスを記憶部ADR32から読出してPTA
DR5に入れる。
そして、ステップ148に移る。
ステップ148では、上記ステップ147の場合と同様
に5EVPT−1で指定されるバリエーションパターン
の発音数データを記憶部CHASS2から読出してCH
に入れる。
この後は、上記したと同様にステップ144の処理を経
て第14図のルーチンにリターンする。
セブンス処理のザブルーチン(第16図)i 18図の
セブンス処理のサブルーチンにおいて、ステップ150
では、レジスタCWORDの下位4ビツト(根音データ
)をレジスタROOTに入れる。そして、ステップ15
2に移る。
ステップ152では、レジスタ0LDCHDの下位4ビ
ツト(根音データ)をレジスタ0LDRTに入れる。そ
して、ステップ154に移る。
ステップ154テは、(ROOT−OLDRT+12)
  、 MOD 、 12なる計算式による計算結果を
レジスタCMPCHDの下位4ビツトの部分に入れる。
この計算式において、ROOTはレジスタROOT(7
)値を、0LDRTはレジスタ0LDRT(7)値をそ
れツレ表わし、(ROOT−OLDRT)に12を加え
るのは差がマイナスになるのを防ぐためである。この計
算式によれば、セブンスの和音とその直前の和音との根
音音高差(0〜11のいずれかの半音数)を求めること
ができ、CMPCHDの下位4ビツトの部分には、根音
音高差を表わす音高差データがストアされる。
次に、ステップ15Bでは、0LDCHDの上位4ビツ
ト(旧和音種類データ)をCMPCHDの上位4ビツト
の部分にセットする。そして、ステップ158に移る。
ステップ158では、制御変数iを0にする。そして、
ステップ160に移り、和音進行判定テーブル5EQR
EF内のi番目の記憶領域5EQREFi の判定基準
データとCMPCHDのデータとが一致か判定する。こ
の判定結果が否定的(N)であれば、ステップ162に
移る。
ステップ162では、iの値を1アツプする。そして、
ステップIEi4に移り、iが12以上か判定する。こ
のステップ158でi=0とした後はじめてステップ1
64にきたときは、i=1であるから判定結果は否定的
(N)となり、ステップ160に戻る。このようにして
記憶領域5EQREFoNSEQREF++の内容を順
次にCMPCHDの内容と比較していっても一致が得ら
れないときは、ステップ164の判定結果が肯定的(Y
)となり、ステップ166に移る。
ステップ168では、レジスタ5EVPTにOをセット
する。そして、第15図のルーチンにリターンする。こ
の場合には、第15図のルーチンにおいて、ステップ1
34〜144の処理が行なわれ、セブンス用ノーマルパ
ターンに従って伴奏音が発生される。
上記のような順次比較においてステップ180の判定結
果が肯定的(Y)となった(一致が得られた)ときは、
ステップ188に移る。
、ステップ188では、iが7より大か(経過的な伴奏
パターンを選択すべきか)判定する。この判定結果が否
定的(N)であれば、ステップ170に移り、5EVP
Tに1をセットする。そして、第15図のルーチンにリ
ターンする。
ステップ168の判定結果が肯定的(、Y)であったと
きは、ステップ172に移り、5EVPTに2をセット
する。そして、第15図のルーチンにリターンする。
ステップ188又は172を経て第16図のルーチンに
リターンしたときは、第15図のルーチンにおいて、ス
テップ147 、148及び144の処理が行なわれ、
バリエーションパターンナンバ0又は117)バリエー
ションパターンに従って伴奏音が発生される。
パターン読出しのサブルーチン(第17図)第17図の
パターン読出しのサブルーチンにおいて、ステップ18
0では、制御変数i@Oにする。
そして、ステップ182に移る。
ステップ182では、PTADR3+TCLK+i X
QUANTなる計算式による計算結果をレジスタPTA
DR52に入れる。この計算式において、PTADRS
はレジスタPTADRSの値を、TCLKはカウンタT
CLKの値を、QUANTは記憶部QUANTの記憶値
(24又は32)をそれぞれ表わす、この計算式によれ
ば、パターン記憶部PTNの読出アドレスを決定するこ
とができ、PTADR52には決定された読出アドレス
がセットされる0例えば、ステップ180の後はじめて
ステップ182にきたときは、i=Oであるから、PT
ADR5を第9図に示したAとし且つTCLK=Oとす
れば、PTADR52には第9図のT1の先頭アドレス
(A+O)がセットされる。この後、ステップ184に
移る。
ステップ184では、記憶部PTNからPTADRS 
、2で指定されるアドレスのデータを読出してレジスタ
PTNKCに入れる。そして、ステップ186に移る。
ステップ188では、PTNKCの値がOか(非発音か
)判定する。この判定結果が否定的(N)であれば、ス
テップ188に移り、PTNKC、MOD、12なる計
算式による計算結果をレジスタRKCNTに入れる。こ
の計算式において、PTNKCはレジスタPTNKCの
キーコード値を示す、この計算式によれば、PTNKC
のキーコードの音名に対応した半音数(0〜11のいず
れか)を求めることができ、RKCNTには、根音Cか
らの半音数を表わす半音数データがストアされる。この
後、ステップ190に移る。
ステップ180では、音高修正テーブルP装置からレジ
スタTYPE及びRKCNTの内容に応じた修正データ
を読出してレジスタADDKCに入れる。そして、ステ
ップ182に移る。
ステップ192では、PTNKC+ADDKC+ROO
Tなる計算式による計算結果をレジスタKEYCODに
入れる。この計算式において、PTNKC,ADDKC
及びROOTはそれぞれレジスタPTNKC,ADDK
C及びROOTの値を示す、この計算式によれば、根音
Cを基準として記憶されたパターンのキーコードを伴奏
用鍵盤で指定された和音の根音に応じて音高変更すると
共にその音高変更の際に不協和な音とならないように修
正データに応じて音高を修正することができる0例えば
、伴奏用鍵盤で和音A−を指定すると、TYPE=3、
ROOT= 9となる。この場合において、PTNKC
=40(E2 ) であるとすると、RKCNTは4と
なり、A D D K、 Cは−1となる。従ッテ、K
EYCODには、40−1 + 9=48(c3)がセ
ットされる。ステップ182の後は、ステップ184に
移る。
ステップ194では、KEYCODの値が記憶部UPL
MTの値より大か(上限音高をこえたか)判定する。こ
の判定結果が肯定的(Y)であれば、スフ7プ18Bニ
移り、KEYCOD値カラ12を差引いたもの(lオク
ターブ下げたもの)をKEYCODにセットする。そし
て、ステップ194に戻り、再び上記と同様の判定を行
なう。このような処理は、KEYCODの値がUPLM
Tの値以下となるまで行なわれ、KEYCODの値は最
終的に上限音高以下の音高に対応したものとなる。
ステップ194の判定結果がもともと否定的(N)であ
ったとき又はステップ186の処理の結果として否定的
(N)になったときは、ステップ188に移る。
ステップ198では、KEYCODの値がi番目の旧キ
ーコードレジスタ0LDKEYi の値(前回のキーコ
ード値)と一致か判定する。この判定結果が否定的(N
)であれば、ステップ200でKEYCODの$ −:
I−ドを0LDKEY1にセットしてからステップ20
2に移り、KEYCODのキーコードに応じてT G 
28の第iチャンネル(最初は第Oチャンネル)の楽音
発生を制御する。この結果、KEYCODに前述例のよ
うにキーコード値48がセットされていれば、それに対
応したC3音が発音される。なお、ある音の発音が持続
しているときに次の音を発音させる場合は、前の音を急
速減衰させてから後の音を発音させるようになっている
上記したのは、ステップ186の判定結果が否定的(N
)であった場合の処理の流れであるが、ステップ188
の判定結果が肯定的(Y)であった場合の処理の流れは
次のようになる。すなわち、この場合は、PTNKCの
値が0(非発音)であるので、ステップ188〜196
のような処理を経ないでステップ204に移る。
ステー/プ204テは、PTNKC(7)値(0)をK
ECODに入れる。そして、ステップ198に移り、K
EYCODの値(0)がOL D K E Y iの値
と一致か判定する。この判定結果が否定的(N)であれ
ば、スフ−、プ200ニ移り、K E Y C′0D(
7)値(0) ヲOL D K E Y 1ニ入れる。
この後、ステップ202では、KEYCODの値(0)
に応じてT G 28の第iチャンネル(最初は第Oチ
ャンネル)を発音停止とすべく制御する。
ステップ186の判定結果が否定的又は肯定的のいずれ
の場合であっても、ステップ202の後はステップ20
8に移る。また、ステップ198の判定結果が肯定的(
Y)であったときは、発音開始又は発音停止のような処
理が必要ないのでステップ200及び202を経ないで
ステップ20Bに移る。
ステップ20Bでは、iの値を1アツプする。そして、
ステップ208に移り、iがレジスタCHの値より小さ
いか判定する。CHには°1選択された伴奏パターンに
関して同時発音可能な音数を示す発音数データがストア
されており、このデータの値が1であれば、ステップ1
80の後はじめてステップ208にきたときは、iが1
であるから判定結果が否定的(N)となり、第15図の
ルーチンにリターンする。これは、例えば第8図に先頭
アドレスFを付して示したパターンのようにパターンが
単一の音高データ群で構成されている場合である。
パターンが例えば第8図T1〜T3に示すように複数の
音高データ群で構成されている場合は、ステップ208
の判定結果が肯定的(Y)となり、ステップ182に戻
る。そして、ステップ208でj=CHとなるまで上記
のような処理をくりかえし、1=CHとなったら第15
図のルーチンにリターンする。この結果、例えば第10
図について前述したように複数音(最大で4音)の同時
発音が可能となる。。
ミニj この発明は、上記した実施例に限定されるものではなく
、種々の改変形態で実施可能なものである0例えば、次
のような変更が可能である。
(1)特定の和音への移行態様を調べる際、特定の和音
はセブンスとしたが、セブンス以外の和音であってもよ
い。また、特定の和音の直前の和音を検出するようにし
たが、さらに前の和音等も検出してもっと長い和音進行
を調べるようにしてもよい。
(2)バリエーション伴奏パターンは2種類設けたが、
3種類以上設けてもよい。
(3)伴奏パターンは、和音種類群毎に記憶するように
したが、和音種類毎に記憶するようにしてもよい。
(4)自動伴奏としてオートコードを例示したが、この
発明は、オートベース等にも適用可能である。
[発明の効果] 以上のように、この発明によれば、特定の和音への移行
態様を調べてノーマル伴奏パターン及び複数のバリエー
ション伴奏パターンのうちから所望の伴奏パターンを選
択するようにしたので、バリエーション伴奏パターンと
して経過的なものや終止的なもの等を用意しておくこと
により曲想が異なる毎にそれに適したパターンで自動伴
奏が進行するようになり、変化に富み且つ音楽的に好ま
しい伴奏効果が得られるものである。
【図面の簡単な説明】
第1図は、この発明の一実施例による自動伴奏装置をそ
なえた電子楽器の回路構成を示すブロック図、 第2図は、各音高毎のキーコード値を示す図、第3図は
、和音検出テーブルCHDTBLにおける根音Cに関す
る記憶部の記憶内容を示す図、第4図は、グループナン
バテーブルGRPTBLの記憶内容を示す図。 第5図は、音高修正テーブルP装置の記憶内容を示す図
、 第6図は、和音進行判定テーブル5EQREFの記憶内
容を示す図、 第7図は、パターンROMの記憶内容を示す図、 第8図は、パターン記憶部PTNの記憶例を示す図、 第9図は、伴奏パターンの一例を示す五線図、第1θ図
は、第9図の伴奏パターンの記憶データフォーマットを
示す図、 第11図は、メインルーチンを示すフローチャート、 第12図は、押鍵処理のサブルーチンを示すフローチャ
ート、 第13図は、all処理のサブルーチンを示すフローチ
ャート、 第14図は、クロック割込みルーチンを示すフローチャ
ート、 第15図は、伴奏発音のサブルーチンを示すフローチャ
ート、 第16図は、セブンス処理のサブルーチンを示すフロー
チャート、 第17図は、パターン読出しのサブルーチンを示すフロ
ーチャニドである。 10・・・バス、14・・・伴奏用鍵盤回路、 1B・
・・制御スイッチ群、18・・・クロック発生器、20
・・・中央処理装置、22・・・プログラムメモリ、2
4・・・伴奏データメモリ、2B・・・レジスタ群、2
8・・・トーンジェネレータ、30・・・サウンドシス
テム。 出願人  日本楽器製造株式会社 代理人  弁理士 伊 沢 敏 昭 第4図(グルーブチ吟くテープノンGl’?PTBLの
言d)宜内容) ji 7図()ぐターンROM 0記+3内容) 第0パターン     第1パターン M2パターン     M3パターン 第 9図C半臭パターンのm−) 第11図(メインルーチン)

Claims (1)

  1. 【特許請求の範囲】 1、(a)伴奏用の鍵盤と、 (b)この鍵盤での押鍵状態に基づいて和音を検出する
    和音検出手段と、 (c)特定の和音に関するノーマル伴奏パターン及び複
    数のバリエーション伴奏パターンを記憶した第1の記憶
    部と、 (d)前記各バリエーション伴奏パターン毎に前記特定
    の和音に先行すべき和音を記憶した第2の記憶部と、 (e)前記和音検出手段の検出出力に基づいて前記特定
    の和音に先行する和音を検出する和音進行検出手段と、 (f)この和音進行検出手段で検出された和音と前記第
    2の記憶部に記憶された和音とを比較することにより検
    出和音が記憶和音のいずれかと一致したときは前記複数
    のバリエーション伴奏パターンのうち該一致に係る和音
    に対応したバリエーション伴奏パターンを選択し、それ
    以外のときは前記ノーマル伴奏パターンを選択するパタ
    ーン選択手段と、 (g)このパターン選択手段で選択された伴奏パターン
    に従って伴奏音を発生する伴奏音発生手段と をそなえた電子楽器の自動伴奏装置。 2、特許請求の範囲第1項に記載の電子楽器の自動伴奏
    装置において、前記第2の記憶部に記憶される和音及び
    前記和音進行検出手段で検出される和音はいずれも和音
    種類と前記特定の和音に対する根音の音程との組合せに
    よって表現されることを特徴とする電子楽器の自動伴奏
    装置。
JP62025231A 1987-02-05 1987-02-05 電子楽器の自動伴奏装置 Expired - Fee Related JPH0631979B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62025231A JPH0631979B2 (ja) 1987-02-05 1987-02-05 電子楽器の自動伴奏装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62025231A JPH0631979B2 (ja) 1987-02-05 1987-02-05 電子楽器の自動伴奏装置

Publications (2)

Publication Number Publication Date
JPS63193198A true JPS63193198A (ja) 1988-08-10
JPH0631979B2 JPH0631979B2 (ja) 1994-04-27

Family

ID=12160200

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62025231A Expired - Fee Related JPH0631979B2 (ja) 1987-02-05 1987-02-05 電子楽器の自動伴奏装置

Country Status (1)

Country Link
JP (1) JPH0631979B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04240893A (ja) * 1991-01-25 1992-08-28 Yamaha Corp 自動伴奏装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5818695A (ja) * 1981-07-28 1983-02-03 ヤマハ株式会社 電子楽器の自動伴奏装置
JPS60194497A (ja) * 1984-03-15 1985-10-02 カシオ計算機株式会社 電子楽器の自動リズム演奏装置
JPS60247696A (ja) * 1984-05-24 1985-12-07 カシオ計算機株式会社 電子楽器の自動リズム演奏装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5818695A (ja) * 1981-07-28 1983-02-03 ヤマハ株式会社 電子楽器の自動伴奏装置
JPS60194497A (ja) * 1984-03-15 1985-10-02 カシオ計算機株式会社 電子楽器の自動リズム演奏装置
JPS60247696A (ja) * 1984-05-24 1985-12-07 カシオ計算機株式会社 電子楽器の自動リズム演奏装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04240893A (ja) * 1991-01-25 1992-08-28 Yamaha Corp 自動伴奏装置

Also Published As

Publication number Publication date
JPH0631979B2 (ja) 1994-04-27

Similar Documents

Publication Publication Date Title
JPH0631978B2 (ja) 電子楽器の自動伴奏装置
US4864907A (en) Automatic bass chord accompaniment apparatus for an electronic musical instrument
US5492049A (en) Automatic arrangement device capable of easily making music piece beginning with up-beat
JPH0634170B2 (ja) 電子楽器の自動伴奏装置
US4887503A (en) Automatic accompaniment apparatus for electronic musical instrument
JPH05188956A (ja) 自動演奏機能付電子楽器
JPH01179090A (ja) 自動伴奏装置
JPH04274497A (ja) 自動伴奏装置
JP2522337B2 (ja) 自動演奏装置
JPS63193198A (ja) 電子楽器の自動伴奏装置
JP2998527B2 (ja) 自動伴奏装置
JPS63193199A (ja) 電子楽器の自動伴奏装置
JPS63193200A (ja) 電子楽器の自動伴奏装置
JP2546272B2 (ja) 電子楽器の自動伴奏装置
JP3661963B2 (ja) 電子楽器
JP2619237B2 (ja) 電子楽器の自動伴奏装置
JP3055352B2 (ja) 伴奏パターン作成装置
JP2570068B2 (ja) 自動演奏装置
JP2623175B2 (ja) 自動演奏装置
JP2636393B2 (ja) 自動演奏装置
JPS61290495A (ja) 自動演奏装置
JPH05188961A (ja) 自動伴奏装置
JP2586744B2 (ja) 電子楽器の自動伴奏装置
JP2513014B2 (ja) 電子楽器の自動演奏装置
JPH0535268A (ja) 自動演奏装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees