JPS629941B2 - - Google Patents
Info
- Publication number
- JPS629941B2 JPS629941B2 JP55012519A JP1251980A JPS629941B2 JP S629941 B2 JPS629941 B2 JP S629941B2 JP 55012519 A JP55012519 A JP 55012519A JP 1251980 A JP1251980 A JP 1251980A JP S629941 B2 JPS629941 B2 JP S629941B2
- Authority
- JP
- Japan
- Prior art keywords
- storage
- control device
- processing unit
- storage device
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0754—Error or fault detection not based on redundancy by exceeding limits
- G06F11/0757—Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0745—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
- G06F11/0772—Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Description
【発明の詳細な説明】
本発明は情報処理装置に関し、特に入出力処理
装置や演算処理装置等からの記憶装置アクセス要
求を受付けて記憶装置を制御する記憶制御装置に
対するログアウトの方式に関する。
装置や演算処理装置等からの記憶装置アクセス要
求を受付けて記憶装置を制御する記憶制御装置に
対するログアウトの方式に関する。
最近の情報処理装置、特に大型の情報処理装置
は記憶装置、記憶制御装置、演算処理装置、入出
力処理装置、および保守制御装置を1台または複
数台有機的に結合した構成が一般的である。これ
らの構成装置の故障が発生した場合、障害情報を
出力し、これを解析して、速やかに修復を行なう
必要がある。
は記憶装置、記憶制御装置、演算処理装置、入出
力処理装置、および保守制御装置を1台または複
数台有機的に結合した構成が一般的である。これ
らの構成装置の故障が発生した場合、障害情報を
出力し、これを解析して、速やかに修復を行なう
必要がある。
記憶装置の故障は、記憶素子の故障に起因する
ため、1ビツトエラーの自動訂正、2ビツト以上
エラーの検出が行なわれているが、このエラーの
アドレス及びエラービツトが障害情報として出力
されるため、速やかに修復可能である。また入出
力処理装置および演算処理装置の障害は、障害発
生装置を一時的に凍結してその内部情報を記憶制
御装置を介して記憶装置に格納し、これをその後
出力できるので、障害情報の入手が可能である。
ため、1ビツトエラーの自動訂正、2ビツト以上
エラーの検出が行なわれているが、このエラーの
アドレス及びエラービツトが障害情報として出力
されるため、速やかに修復可能である。また入出
力処理装置および演算処理装置の障害は、障害発
生装置を一時的に凍結してその内部情報を記憶制
御装置を介して記憶装置に格納し、これをその後
出力できるので、障害情報の入手が可能である。
しかし記憶制御装置については、他の構成装置
と同様な方法では障害情報の入手が困難であつ
た。すなわち、記憶制御装置は複数の装置から記
憶装置アクセス要求を次々に受付けているので、
障害時に一時凍結して内部情報を記憶装置に格納
しようとすると、演算処理装置や入出力処理装置
において記憶装置アクセス要求のタイムアウトが
検出され、これら各装置が停止し結果としてシス
テム全体が停止してしまう。また、障害装置の内
部情報の収集と記憶装置への格納(これらをログ
アウトと称す)は保守制御装置が行なうが、記憶
装置への格納は記憶制御装置を経由して行なうた
め、記憶制御装置を凍結してしまつたのでは記憶
制御装置自体のログアウトは不可能である。
と同様な方法では障害情報の入手が困難であつ
た。すなわち、記憶制御装置は複数の装置から記
憶装置アクセス要求を次々に受付けているので、
障害時に一時凍結して内部情報を記憶装置に格納
しようとすると、演算処理装置や入出力処理装置
において記憶装置アクセス要求のタイムアウトが
検出され、これら各装置が停止し結果としてシス
テム全体が停止してしまう。また、障害装置の内
部情報の収集と記憶装置への格納(これらをログ
アウトと称す)は保守制御装置が行なうが、記憶
装置への格納は記憶制御装置を経由して行なうた
め、記憶制御装置を凍結してしまつたのでは記憶
制御装置自体のログアウトは不可能である。
したがつて本発明の目的は、情報処理装置の構
成装置である記憶制御装置のログアウト方式を提
供することにある。
成装置である記憶制御装置のログアウト方式を提
供することにある。
しかして本発明の要旨は、記憶制御装置で障害
を検出したときに記憶装置アクセス要求の受付を
禁止しかつ障害報告を保守制御装置に出し、これ
を受けて保守制御装置で演算処理装置および入出
力処理装置における記憶装置アクセスのタイムア
ウト検出を禁止するとともに記憶制御装置の内部
情報をバツフアに貯蔵し、ついで記憶制御装置の
記憶装置アクセス要求受付禁止を解除したのち当
該装置を介してバツフアの内容を記憶装置に格納
し、また演算処理装置および入出力処理装置のタ
イムアウト検出の禁止を解除するログアウト方式
にある。
を検出したときに記憶装置アクセス要求の受付を
禁止しかつ障害報告を保守制御装置に出し、これ
を受けて保守制御装置で演算処理装置および入出
力処理装置における記憶装置アクセスのタイムア
ウト検出を禁止するとともに記憶制御装置の内部
情報をバツフアに貯蔵し、ついで記憶制御装置の
記憶装置アクセス要求受付禁止を解除したのち当
該装置を介してバツフアの内容を記憶装置に格納
し、また演算処理装置および入出力処理装置のタ
イムアウト検出の禁止を解除するログアウト方式
にある。
以下、添付図面によつて本発明の一実施例を説
明する。
明する。
本実施例は記憶装置1、記憶制御装置2、保守
制御装置3、演算処理装置4、入出力処理装置5
をそれぞれ1台ずつ接続した情報処理システムに
適用した場合である。記憶制御装置2は、各装置
3,4,5からインタフエース線14,15,1
6を介して与えられる記憶装置アクセス要求をア
クセス受付回路7で受付け、インタフエース線1
2を介して記憶装置1をアクセス制御する。
制御装置3、演算処理装置4、入出力処理装置5
をそれぞれ1台ずつ接続した情報処理システムに
適用した場合である。記憶制御装置2は、各装置
3,4,5からインタフエース線14,15,1
6を介して与えられる記憶装置アクセス要求をア
クセス受付回路7で受付け、インタフエース線1
2を介して記憶装置1をアクセス制御する。
演算処理装置4および入出力処理装置5のログ
アウトは従来と同様である。すなわち、これら装
置4,5で障害が検出され障害検出回路26,2
7から信号線22,23を通じて障害報告が出さ
れる。保守制御装置3は、これら障害報告をログ
アウト制御回路10で受信すると、各装置4,5
の内部情報を信号線24,25を通じてバツフア
8に格納する。ついで、記憶制御インタフエース
回路9はバツフア8の内容をインタフエース線1
4により記憶制御装置2を介して記憶装置1に格
納する。このようにして障害発生装置の内部情報
が記憶装置1上にログアウトされるが、この情報
の外部への出力は従来と同様であるので説明は省
く。
アウトは従来と同様である。すなわち、これら装
置4,5で障害が検出され障害検出回路26,2
7から信号線22,23を通じて障害報告が出さ
れる。保守制御装置3は、これら障害報告をログ
アウト制御回路10で受信すると、各装置4,5
の内部情報を信号線24,25を通じてバツフア
8に格納する。ついで、記憶制御インタフエース
回路9はバツフア8の内容をインタフエース線1
4により記憶制御装置2を介して記憶装置1に格
納する。このようにして障害発生装置の内部情報
が記憶装置1上にログアウトされるが、この情報
の外部への出力は従来と同様であるので説明は省
く。
次に、記憶制御装置2のログアウトについて説
明する。
明する。
記憶制御装置2内の障害検出回路6は自装置の
障害を検出すると、速やかにアクセス受付回路7
での記憶装置アクセス要求の受付を禁止し、また
信号線13を介して保守制御装置3のログアウト
制御回路10に障害発生を報告する。尚、記憶制
御装置2内の障害検出回路6は、通常の情報処理
装置で行なわれているパリテイチエツク、タイム
アウトチエツクなどを行なう。
障害を検出すると、速やかにアクセス受付回路7
での記憶装置アクセス要求の受付を禁止し、また
信号線13を介して保守制御装置3のログアウト
制御回路10に障害発生を報告する。尚、記憶制
御装置2内の障害検出回路6は、通常の情報処理
装置で行なわれているパリテイチエツク、タイム
アウトチエツクなどを行なう。
ログアウト制御回路10は、信号線18を介し
て演算処理装置4のタイムアウト検出回路19に
対し、また信号線17を介して入出力処理装置5
内のタイムアウト検出回路11に対し、それぞれ
タイムアウトの検出を禁止する。次にログアウト
制御回路10は、インタフエース線20を介して
記憶制御装置2の内部情報をバツフア8に順次格
納する。この格納が終了すると、ログアウト制御
回路10は信号線21を介してアクセス受付回路
7の受付禁止を解除するように障害検出回路6に
指示するとともに、入出力処理装置5と演算処理
装置4に対しタイムアウト検出回路11,19の
動作を開始するように信号線17,18を通じて
指示する。最後にログアウト制御回路10は、バ
ツフア8の内容を記憶制御インタフエース回路9
を介し、インタフエース14により記憶制御装置
2経由で記憶装置1に格納する。これらの一連の
動作により、記憶制御装置2の障害発生時の内部
情報が、記憶装置上に格納される。その後、この
情報が、外部に出力されるのは、従来の情報処理
システムと同一である。
て演算処理装置4のタイムアウト検出回路19に
対し、また信号線17を介して入出力処理装置5
内のタイムアウト検出回路11に対し、それぞれ
タイムアウトの検出を禁止する。次にログアウト
制御回路10は、インタフエース線20を介して
記憶制御装置2の内部情報をバツフア8に順次格
納する。この格納が終了すると、ログアウト制御
回路10は信号線21を介してアクセス受付回路
7の受付禁止を解除するように障害検出回路6に
指示するとともに、入出力処理装置5と演算処理
装置4に対しタイムアウト検出回路11,19の
動作を開始するように信号線17,18を通じて
指示する。最後にログアウト制御回路10は、バ
ツフア8の内容を記憶制御インタフエース回路9
を介し、インタフエース14により記憶制御装置
2経由で記憶装置1に格納する。これらの一連の
動作により、記憶制御装置2の障害発生時の内部
情報が、記憶装置上に格納される。その後、この
情報が、外部に出力されるのは、従来の情報処理
システムと同一である。
尚、記憶制御装置2のログアウト時に入出力処
理装置5と演算処理装置4が、短時間(約1秒
間)記憶装置アクセス不能となる。これは、演算
処理装置では、問題はないが、入出力処理装置で
はこれに接続される入出力装置のオーバランが発
生することがある等の影響がある。しかし、この
オーバランはハードウエア又はソフトウエアで自
動回復されるのが一般的であり、問題にはならな
い。
理装置5と演算処理装置4が、短時間(約1秒
間)記憶装置アクセス不能となる。これは、演算
処理装置では、問題はないが、入出力処理装置で
はこれに接続される入出力装置のオーバランが発
生することがある等の影響がある。しかし、この
オーバランはハードウエア又はソフトウエアで自
動回復されるのが一般的であり、問題にはならな
い。
以上に述べたように、本発明によれば記憶制御
装置のログアウトを迅速に行なうことができるた
め、情報処理装置の障害の修復が容易となる等の
効果を得られる。
装置のログアウトを迅速に行なうことができるた
め、情報処理装置の障害の修復が容易となる等の
効果を得られる。
図は本発明の一実施例を示す要部ブロツク図で
ある。 1…記憶装置、2…記憶制御装置、3…保守制
御装置、4…演算処理装置、5…入出力処理装
置、6,26,27…障害検出回路、7…アクセ
ス受付回路、8…バツフア、9…記憶制御インタ
フエース回路、10…ログアウト制御回路、1
1,19…タイムアウト検出回路。
ある。 1…記憶装置、2…記憶制御装置、3…保守制
御装置、4…演算処理装置、5…入出力処理装
置、6,26,27…障害検出回路、7…アクセ
ス受付回路、8…バツフア、9…記憶制御インタ
フエース回路、10…ログアウト制御回路、1
1,19…タイムアウト検出回路。
Claims (1)
- 1 演算処理装置と、入出力処理装置と、保守制
御装置と、記憶装置と、前3者と該記憶装置との
間に介在し当該前3者からの記憶装置アクセス要
求を受付けて該記憶装置を制御する記憶制御装置
とを具備し、演算処理装置と入出力処理装置のい
ずれかで記憶装置アクセスのタイムアウトを含む
自装置に関する障害を検出した場合に、保守制御
装置によつて当該障害装置の内部情報を記憶制御
装置を経由して記憶装置にログアウトするように
して成る情報処理装置において、記憶制御装置は
自装置の障害を検出したときに記憶装置アクセス
要求の受付を禁止しかつ保守制御装置に対し障害
報告し、これにより保守制御装置は、入出力処理
装置におよび演算処理装置に対し記憶装置アクセ
スのタイムアウト検出を禁止するとともに記憶制
御装置の内部情報を読出して保持したのち、記憶
制御装置の記憶装置アクセス要求の受付の禁止を
解除して保持情報を記憶制御装置を介し記憶装置
に書込み、また入出力処理装置および演算処理装
置に対し記憶装置アクセスのタイムアウト検出の
禁止を解除することを特徴とするログアウト方
式。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1251980A JPS56110163A (en) | 1980-02-06 | 1980-02-06 | Logout system |
| US06/232,001 US4395755A (en) | 1980-02-06 | 1981-02-06 | Information processing system and logout process therefor |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1251980A JPS56110163A (en) | 1980-02-06 | 1980-02-06 | Logout system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS56110163A JPS56110163A (en) | 1981-09-01 |
| JPS629941B2 true JPS629941B2 (ja) | 1987-03-03 |
Family
ID=11807585
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1251980A Granted JPS56110163A (en) | 1980-02-06 | 1980-02-06 | Logout system |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US4395755A (ja) |
| JP (1) | JPS56110163A (ja) |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4464751A (en) * | 1981-11-10 | 1984-08-07 | International Business Machines Corp. | Machine check coordination |
| JPS59123058A (ja) * | 1982-12-29 | 1984-07-16 | Fujitsu Ltd | マシンチエツク処理方式 |
| JPS59167761A (ja) * | 1983-03-14 | 1984-09-21 | Hitachi Ltd | 計算機システム |
| US4627054A (en) * | 1984-08-27 | 1986-12-02 | International Business Machines Corporation | Multiprocessor array error detection and recovery apparatus |
| US4679195A (en) * | 1985-04-10 | 1987-07-07 | Amdahl Corporation | Error tracking apparatus in a data processing system |
| JPS6281835A (ja) * | 1985-10-04 | 1987-04-15 | Ando Electric Co Ltd | デ−タ監視装置 |
| JPH02294753A (ja) * | 1989-05-09 | 1990-12-05 | Fujitsu Ltd | 入出力処理装置の初期化方式 |
| US5136498A (en) * | 1990-09-26 | 1992-08-04 | Honeywell Inc. | Method for enacting failover of a 1:1 redundant pair of slave processors |
| JPH071907B2 (ja) * | 1991-01-21 | 1995-01-11 | 富士ゼロックス株式会社 | データ通信装置 |
| JP2758742B2 (ja) * | 1991-07-19 | 1998-05-28 | 日本電気株式会社 | 誤動作検出方式 |
| US8561161B2 (en) * | 2002-12-31 | 2013-10-15 | International Business Machines Corporation | Method and system for authentication in a heterogeneous federated environment |
| US8554930B2 (en) * | 2002-12-31 | 2013-10-08 | International Business Machines Corporation | Method and system for proof-of-possession operations associated with authentication assertions in a heterogeneous federated environment |
| US20040128541A1 (en) * | 2002-12-31 | 2004-07-01 | Iinternational Business Machines Corporation | Local architecture for federated heterogeneous system |
| US7219154B2 (en) * | 2002-12-31 | 2007-05-15 | International Business Machines Corporation | Method and system for consolidated sign-off in a heterogeneous federated environment |
| US20040128542A1 (en) * | 2002-12-31 | 2004-07-01 | International Business Machines Corporation | Method and system for native authentication protocols in a heterogeneous federated environment |
| US20040128546A1 (en) * | 2002-12-31 | 2004-07-01 | International Business Machines Corporation | Method and system for attribute exchange in a heterogeneous federated environment |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3831148A (en) * | 1973-01-02 | 1974-08-20 | Honeywell Inf Systems | Nonexecute test apparatus |
| US3937938A (en) * | 1974-06-19 | 1976-02-10 | Action Communication Systems, Inc. | Method and apparatus for assisting in debugging of a digital computer program |
| JPS5853774B2 (ja) * | 1978-12-29 | 1983-12-01 | 株式会社日立製作所 | 情報処理装置 |
| US4271402A (en) * | 1979-08-29 | 1981-06-02 | General Motors Corporation | Motor vehicle diagnostic and monitoring device having keep alive memory |
-
1980
- 1980-02-06 JP JP1251980A patent/JPS56110163A/ja active Granted
-
1981
- 1981-02-06 US US06/232,001 patent/US4395755A/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPS56110163A (en) | 1981-09-01 |
| US4395755A (en) | 1983-07-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS629941B2 (ja) | ||
| CN87101839A (zh) | 交换系统的中央控制单元和使其工作的方法 | |
| CN87101838A (zh) | 交换系统的故障保护高效率的多处理机中央控制单元的操作方法 | |
| JPH0814797B2 (ja) | 二重化処理装置におけるチェック方法 | |
| JPS6146543A (ja) | 転送装置の障害処理方式 | |
| JP3184344B2 (ja) | 擬似障害設定装置 | |
| JP3357958B2 (ja) | データ処理装置 | |
| JP3311776B2 (ja) | ディスクサブシステムにおけるデータ転送チェック方式 | |
| JP2555214B2 (ja) | 障害被疑装置の制御方法 | |
| JPS6129025B2 (ja) | ||
| JPS6223340B2 (ja) | ||
| JPS6242252A (ja) | 通信制御装置切替方式 | |
| JP2778691B2 (ja) | バス監視回路 | |
| JP3012402B2 (ja) | 情報処理システム | |
| JPH0375939A (ja) | 情報処理システム | |
| JPS62280937A (ja) | オフライン診断方式 | |
| JPH0535455B2 (ja) | ||
| JPS6225210B2 (ja) | ||
| JPH08305637A (ja) | 記憶装置 | |
| JPH01233530A (ja) | 故障診断方式 | |
| JPS5856052A (ja) | デ−タ処理装置 | |
| JPS5917918B2 (ja) | 障害処理方式 | |
| JPH05216856A (ja) | マルチマイクロプロセッサシステムの障害保守方式 | |
| JPS6095664A (ja) | デ−タ記憶制御装置 | |
| JPH05134942A (ja) | データ転送装置 |