JPS628822B2 - - Google Patents
Info
- Publication number
- JPS628822B2 JPS628822B2 JP53146271A JP14627178A JPS628822B2 JP S628822 B2 JPS628822 B2 JP S628822B2 JP 53146271 A JP53146271 A JP 53146271A JP 14627178 A JP14627178 A JP 14627178A JP S628822 B2 JPS628822 B2 JP S628822B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- flip
- input
- output
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000010365 information processing Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Bus Control (AREA)
Description
【発明の詳細な説明】
本発明は割込制御に適する2種の制御信号の選
択回路を備えた情報処理装置に関する。
択回路を備えた情報処理装置に関する。
情報処理装置の1個の処理回路に、2種の制御
信号が与えられる場合には、その制御信号のいず
れかを選択して処理を行わなければならない。た
とえば、処理回路が割込処理を行うものであると
き、他装置から発生される割込入力信号と、クロ
ツクにより周期的に発生されるタイマー割込信号
との2種の割込制御信号が与えられるものがあ
る。従来、このような選択に対しては、割込条件
による選択、あるいは優先度を設定した選択等を
行うため、複雑な選択回路が備えられている。
信号が与えられる場合には、その制御信号のいず
れかを選択して処理を行わなければならない。た
とえば、処理回路が割込処理を行うものであると
き、他装置から発生される割込入力信号と、クロ
ツクにより周期的に発生されるタイマー割込信号
との2種の割込制御信号が与えられるものがあ
る。従来、このような選択に対しては、割込条件
による選択、あるいは優先度を設定した選択等を
行うため、複雑な選択回路が備えられている。
しかし制御信号の発生時期を装置内の別の情報
から知ることができるならば、この選択回路を著
しく簡単化することができる。例えば、2種の制
御信号の一方がタイマーから発生する信号である
ならば、この発生時期は装置全体のクロツクに同
期させた回路により簡単に知ることができる。ま
たクロツク以外の場合にも、その制御信号の発生
を予告する情報は、装置内から簡単に得られるこ
とが多い。
から知ることができるならば、この選択回路を著
しく簡単化することができる。例えば、2種の制
御信号の一方がタイマーから発生する信号である
ならば、この発生時期は装置全体のクロツクに同
期させた回路により簡単に知ることができる。ま
たクロツク以外の場合にも、その制御信号の発生
を予告する情報は、装置内から簡単に得られるこ
とが多い。
本発明は、このような点に着目したもので、制
御回路に与えられる複数の制御信号を選択するた
めの回路を簡単化することを目的とする。
御回路に与えられる複数の制御信号を選択するた
めの回路を簡単化することを目的とする。
本発明は、制御信号の選択状態を示す信号を設
定する設定回路と、この設定回路の出力により複
数の制御信号の一つを選択する選択回路と、この
選択回路の出力を制御信号入力とし上記設定回路
の出力を処理条件入力とする処理回路とを備えた
ことを特徴とする。
定する設定回路と、この設定回路の出力により複
数の制御信号の一つを選択する選択回路と、この
選択回路の出力を制御信号入力とし上記設定回路
の出力を処理条件入力とする処理回路とを備えた
ことを特徴とする。
次に実施例により説明する。
図は本発明実施例装置のブロツク構成図であ
る。1はフリツプフロツプ、2は選択回路、3は
処理回路を示す。選択回路2には2個の入力A、
Bがあり、制御入力Cの論理「1」または「0」
に従つて、出力Dに入力AまたはBの信号を出力
するように構成されている。処理回路3は、制御
信号入力Sと処理条件入力Pが備えられ、前記選
択回路2の出力Dはこの制御信号入力Sに接続さ
れている。処理条件入力Pおよび選択回路2の制
御入力Cには、フリツプフロツプ1の出力が接続
されている。
る。1はフリツプフロツプ、2は選択回路、3は
処理回路を示す。選択回路2には2個の入力A、
Bがあり、制御入力Cの論理「1」または「0」
に従つて、出力Dに入力AまたはBの信号を出力
するように構成されている。処理回路3は、制御
信号入力Sと処理条件入力Pが備えられ、前記選
択回路2の出力Dはこの制御信号入力Sに接続さ
れている。処理条件入力Pおよび選択回路2の制
御入力Cには、フリツプフロツプ1の出力が接続
されている。
このような装置のさらに具体的な実施例は、入
力Aにタイマー割込信号、入力Bに割込入力信号
が与えられ、処理回路3が割込処理を行う場合で
ある。この場合には、フリツプフロツプ1は装置
全体のクロツクに同期して反転制御される。すな
わちタイマー割込の必要な時期には、フリツプフ
ロツプ1の出力は論理「0」に、その他の時期に
は論理「1」となるよう制御される。これによ
り、端子Aに与えられるタイマー割込信号、およ
び端子Bに与えられる割込入力信号は、それぞれ
適切に選択されて処理回路3の制御入力Sに与え
られる。このとき、タイマー割込信号と割込入力
信号のいずれが選択されたかは、処理回路3の処
理条件入力Pに同時に与えられるので、処理回路
3はそれぞれの性質に応じた割込処理を実行する
ことができる。
力Aにタイマー割込信号、入力Bに割込入力信号
が与えられ、処理回路3が割込処理を行う場合で
ある。この場合には、フリツプフロツプ1は装置
全体のクロツクに同期して反転制御される。すな
わちタイマー割込の必要な時期には、フリツプフ
ロツプ1の出力は論理「0」に、その他の時期に
は論理「1」となるよう制御される。これによ
り、端子Aに与えられるタイマー割込信号、およ
び端子Bに与えられる割込入力信号は、それぞれ
適切に選択されて処理回路3の制御入力Sに与え
られる。このとき、タイマー割込信号と割込入力
信号のいずれが選択されたかは、処理回路3の処
理条件入力Pに同時に与えられるので、処理回路
3はそれぞれの性質に応じた割込処理を実行する
ことができる。
以上述べたように、本実施例によれば2種の制
御信号の選択のために、優先度その他の条件の設
定された複雑な回路を使用する必要はなく、回路
構成を簡単化することのできる特長がある。さら
に、実施例で用いられているフリツプ・フロツプ
の出力は、処理回路が本来条件信号として必要と
するものであるから、制御信号選択のための回路
として別に新たな回路を設ける必要もない。ま
た、実施例では1個のフリツプ・フロツプを用い
て2種の割込信号のセレクトを行なう例を示した
が、条件が複数存在する場合には、複数のフリツ
プ・フロツプあるいはそれと等価な他の条件設定
回路を用いて、その複数出力の組み合せによつて
3種以上の制御信号の選択を行なうようにしても
よいことは、本発明から明らかである。本発明の
装置は集積回路化に極めて適する回路である。
御信号の選択のために、優先度その他の条件の設
定された複雑な回路を使用する必要はなく、回路
構成を簡単化することのできる特長がある。さら
に、実施例で用いられているフリツプ・フロツプ
の出力は、処理回路が本来条件信号として必要と
するものであるから、制御信号選択のための回路
として別に新たな回路を設ける必要もない。ま
た、実施例では1個のフリツプ・フロツプを用い
て2種の割込信号のセレクトを行なう例を示した
が、条件が複数存在する場合には、複数のフリツ
プ・フロツプあるいはそれと等価な他の条件設定
回路を用いて、その複数出力の組み合せによつて
3種以上の制御信号の選択を行なうようにしても
よいことは、本発明から明らかである。本発明の
装置は集積回路化に極めて適する回路である。
図は本発明実施例のブロツク構成図。
1…フリツプフロツプ、2…選択回路、3…処
理回路。
理回路。
Claims (1)
- 1 クロツクに従つて状態が設定されるフリツプ
フロツプ回路と、前記クロツクに同期して動作す
るタイマーからのタイマー割込信号をうける第1
のゲート回路と、前記クロツクとは無関係に発生
される割込入力信号をうける第2のゲート回路
と、前記フリツプフロツプ回路の出力によつて前
記第1および第2のゲート回路を排他的に選択す
る選択回路と、この選択回路の出力を割込信号入
力とし前記フリツプフロツプ回路の出力を処理条
件入力とする処理回路とを備えたことを特徴とす
る情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14627178A JPS5572256A (en) | 1978-11-27 | 1978-11-27 | Information processor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14627178A JPS5572256A (en) | 1978-11-27 | 1978-11-27 | Information processor |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5572256A JPS5572256A (en) | 1980-05-30 |
JPS628822B2 true JPS628822B2 (ja) | 1987-02-25 |
Family
ID=15403954
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14627178A Granted JPS5572256A (en) | 1978-11-27 | 1978-11-27 | Information processor |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5572256A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5074948A (ja) * | 1973-11-02 | 1975-06-19 | ||
JPS50144351A (ja) * | 1974-05-09 | 1975-11-20 |
-
1978
- 1978-11-27 JP JP14627178A patent/JPS5572256A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5074948A (ja) * | 1973-11-02 | 1975-06-19 | ||
JPS50144351A (ja) * | 1974-05-09 | 1975-11-20 |
Also Published As
Publication number | Publication date |
---|---|
JPS5572256A (en) | 1980-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4095267A (en) | Clock pulse control system for microcomputer systems | |
JPH03127526A (ja) | 同期化装置 | |
JPS628822B2 (ja) | ||
JPS5924324A (ja) | 集積回路装置 | |
JP2666479B2 (ja) | クロック切換回路及びクロック切換方法 | |
JP2953713B2 (ja) | 半導体集積回路 | |
SU960820A2 (ru) | Многоканальное устройство дл приоритетной селекции импульсов | |
JP2538074B2 (ja) | 論理集積回路 | |
JPH03171234A (ja) | クロック同期式記憶回路 | |
JPH0422220A (ja) | タイマー回路 | |
JPH0690657B2 (ja) | クロツク切替回路 | |
JP2569498B2 (ja) | フリツプフロツプ | |
JPH01128152A (ja) | シリアルi/o回路 | |
JPS5664667A (en) | Semiconductor integrated circuit system | |
JPH02181950A (ja) | 半導体集積回路の動作モード設定方式 | |
JPS61199322A (ja) | スイツチ回路 | |
JPS61160128A (ja) | 集積回路 | |
JPH0580089A (ja) | タイマ装置 | |
JPS61141568A (ja) | 同期形発振回路 | |
JPH0754348B2 (ja) | テスト回路 | |
JPH02206085A (ja) | データ設定回路 | |
JPH01236345A (ja) | シングルチップマイクロコンピュータ | |
JPH0220913A (ja) | レジスタ | |
JPS6313195A (ja) | 高速メモリ装置 | |
JPH04302528A (ja) | 半導体集積回路 |