JPS6285357A - メモリ保護装置 - Google Patents

メモリ保護装置

Info

Publication number
JPS6285357A
JPS6285357A JP60226616A JP22661685A JPS6285357A JP S6285357 A JPS6285357 A JP S6285357A JP 60226616 A JP60226616 A JP 60226616A JP 22661685 A JP22661685 A JP 22661685A JP S6285357 A JPS6285357 A JP S6285357A
Authority
JP
Japan
Prior art keywords
memory
write
microprocessor
fixed data
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60226616A
Other languages
English (en)
Inventor
Hisao Yagi
久雄 八木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60226616A priority Critical patent/JPS6285357A/ja
Publication of JPS6285357A publication Critical patent/JPS6285357A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は中央制御装置と端末制御装置とで構成される制
御系統の制御方式に関する。特に、端末制御装置の有す
るマイクロプロセッサのメモリ保護装置に関する。
〔概要〕
本発明は、中央制御装置と端末制御装置とを有する制御
系統の端末制御装置に含まれるデータ処理手段の有する
メモリの所定領域への書き込みを規制するメモリ保護装
置において、 この書き込みの禁止および許可を中央制御装置からの指
令に基づいて支配することにより、簡単な構成のプログ
ラムを用いて確実にメモリ保護を実行できるようにした
−ものである。
〔従来の技術〕
中央制御装置とマイクロプロセッサを有する端末制御装
置とを含むデータ処理系統では、端末制御装置のマイク
ロブロセ・ノサのメモリ保護をマイクロプロセッサ内の
プログラムで従火打われていた。その手段としてはプロ
テクションキーによる方式が知られている。この方式で
は、メモリエリアを複数のブロックに分け、各ブロック
は複数ビットからなるストレージキーレジスタを有し、
ストレージキーレジスタの情報であるストレージキーは
プログラム内のスーパバイザプログラムによってのみ格
納される。また、マイクロプロセッサより実行される各
プログラムには、前記ストレージキーによる保護を解除
するプロテクションキーを割り当て、プロテクションキ
ーがストレージキーと等しいときまたはいずれかがOの
ときに、プログラムがアクセスしようとしているメモリ
ブロックへの書き込みが可能になる。
〔発明が解決しようとする問題点〕
このようなマイクロプロセッサのメモリ保護方式では、
プログラムの構造にスーパバイザプログラムと、それに
より管理されるプロブレムプログラムを持たせる必要が
あり、プログラム構造が階層構造となって複雑になり、
多くの制御機器に組み込まれる小規模なマイクロプロセ
ッサシステムには適さない。また、マイクロプロセッサ
のメモリ保護をマイクロプロセッサ内のプログラム自身
によって行うことになり、予期し得ない潜在的なプログ
ラムネ良に対しては保護効果が十分でない欠点がある。
本発明はこのような欠点を除去するもので、構成が簡単
でかつメモリ保護効果が確実なメモリ保護装置を提供す
ることを目的とする。
〔問題点を解決するための手段〕
本発明は、中央処理装置と、この中央処理装置に接続さ
れ、データ処理手段を有する端末制御装置とを備えた制
御系統に含まれ、上記データ処理手段が利用するメモリ
の所定の領域への書込みを禁止状態に設定するメモリ制
御手段を有するメモリ保護装置において、上記メモリ制
御手段は、上記データ処理手段の制御によっては禁止状
態を解除することが不能であり、上記中央処理装置から
の指令により禁止状態を解除できる構成であることを特
徴とする。
〔作用〕
中央制御装置からメモリ書き込み禁止命令を受信したと
きには、次のメモリ書き込み許可命令を受信するまでの
間は制御手段により端末制御装置のマイクロプロセッサ
のメモリの一部または全領域へのマイクロプロセッサか
らの書き込みは不可能になり、メモリ書き込み許可命令
を受信したときには、次のメモリ書き込み禁止命令を受
信するまでの間はメモリ領域へのマイクロプロセッサか
らの書き込みは制御手段により可能になる。
〔実施例〕
以下、本発明の実施例を図面に基づいて説明する。
第1図は本発明実施例の構成を示すブロック構成図であ
る。この実施例は、中央制御装置4、メモリ5、アドレ
ス・データバス6Aおよび入出ノJ回路7Aおよび7B
を含む中央制御装置系1と、マイクロプロセッサ12、
メモリ制御回路13、メモリ14、アドレスデークハス
6B、入出力回路7cおよび7Dと制御情報分析回路1
oとを含む端末制御装置2とを備え、中央制御装置系1
と端末制御装置2とは制御f!報軸転送路Aおよび3B
で接続され、制御情報送出回路8Aおよび8Bと制御情
報受信回路9Aおよび9Bとを介して制御情報の授受を
行う。
第2図は端末制御装置2のメモ1月4の構成を示すメモ
リ領域図である。ROM領域22には、プログラムが格
納されプログラムは固定データ領域24に格納された固
定データおよび可変領域23を使用し動作する。この固
定データは通常プログラムにより読み出しに使用される
だけで、通常は古き込みが行われることはない。固定デ
ータの書き込みは端末制御装置2の初期設定時または運
転途中で固定データの一部を変更する必要の生じたとき
、中央制御装置4により制御情報転送路3Bを経由して
転送される固定データ書き込み命令をマイクロプロセッ
サ12が入出力回路7Dを介し受信した場合に限られる
次に、この実施例の動作を第1図に基づいて説明する。
中央制御装置4は固定データの書込みが必要となった場
合に、端末制御装置2にマイクロプロセッサからの固定
データ領域24への書き込み許可命令を送出する。制御
情報転送路3Bを経由し転送される書き込み許可命令は
端末制御装置2内の制御情報受信回路9Bで受信された
後に、制御情報分析回路10で命令分析される。制御情
報分析回路10では、中央側′4B装置4からの命令が
書き込み許可または禁止命令であるかを検出し、書き込
み許可命令の場合には、メモリ書き込み許可信号線11
を許可状態にし、書き込み禁止命令の場合には禁止状態
にする。また、それら以外の命令では、メモリ書き込み
許可信号w411の状態が変化することは無く、命令は
入出力回路7Dを介しマイクロプロセッサ12により読
みとられ処理される。すなわち、書き込み許可命令はメ
モリ書き込み許可信号線11を許可状態にし、メモリ制
御回路13によりメモリ14の固定データ領域24への
マイクロプロセッサ12からの書き込みを可能にする。
ひきつづき、中央制御装置4は端末制御装置2に対し固
定データ書き込み命令を順次送出する。
端末制御装置2では、マイクロプロセッサ12によりこ
の命令を入出力回路7Dを介して読み取り、命令に従い
順次固定データ領域24にデータを書き込む。中央制御
装置4は必要な分の固定データの書き込みを終了すると
、書き込み禁止命令を端末制御装置2に送出する。書き
込み禁止命令を制御情報分析回路10が検出すると、メ
モリ書き込み許可信号線11を禁止状態にする。これに
より、メモリ制御回路13はマイクロプロセッサ12か
らの固定データ領域24への書き込みを不可能にし、再
び書き込み許可命令を受信するまで固定データ領域24
は完全に保護される。
〔発明の効果〕
本発明は以上説明したように、中央制御装置と端末制御
装置との間の制御情報に端末制御装置のマイクロプロセ
ッサのメモリの一部または全領域へのマイクロプロセッ
サからの書き込み禁止命令および許可命令を設け、また
端末制御装置内にハードウェアによる制御情報受信回路
、制御情報分析回路およびメモリ書き込み制御回路を設
け、中央制御装置の指令に基づきメモリ領域への書き込
みを可能または不可能にすることにより、端末制御装置
のマイクロプロセッサのメモリの特定領域または全領域
をマイクロプロセッサのプログラムから保護する効果が
ある。
特に、通常は読み出しだけに使われ書き込みが行われず
、マイクロプロセッサの初期設定時および運転中に変更
の生じた時のみ上位の中央制御装置からマイクロプロセ
ッサに書き込み要求のあるようなマイクロプロセッサの
メモリ内の固定データ領域の保護に本発明は有効である
【図面の簡単な説明】
第1図は本発明実施例の構成を示すブロック構成図。 第2図はマイクロプロセッサ内メモリの構成図。 ■・・・中央制御装置系、2・・・端末制御装置、3A
、3B・・・制御1百報転送路、4・・・中央制御装置
、5.14.21・・・メモリ、6A、6B・・・アド
レスデータバス、7A、7B、7C,7D・・・入出力
回路、8A、8B・・・制御情報送出口路、9A、9B
・・・制御情報受信回路、10・・・制御情報分析回路
、11・・・メモリ書き込み許可信号線、12・・・マ
イクロプロセッサ、13・・・メモリ制御回路、22・
・・ROM領域、23・・・可変領域、24・・・固定
データ領域。

Claims (1)

    【特許請求の範囲】
  1. (1)中央制御装置と、この中央制御装置に接続され、
    データ処理手段を有する端末制御装置とを備えた制御系
    統に含まれ、 上記データ処理手段が利用するメモリの所定の領域への
    書込みを禁止状態に設定するメモリ制御手段を有するメ
    モリ保護装置において、 上記メモリ制御手段は、 上記データ処理手段の制御によっては禁止状態を解除す
    ることが不能であり、上記中央制御装置からの指令によ
    り禁止状態を解除できる構成であることを特徴とするメ
    モリ保護装置。
JP60226616A 1985-10-09 1985-10-09 メモリ保護装置 Pending JPS6285357A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60226616A JPS6285357A (ja) 1985-10-09 1985-10-09 メモリ保護装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60226616A JPS6285357A (ja) 1985-10-09 1985-10-09 メモリ保護装置

Publications (1)

Publication Number Publication Date
JPS6285357A true JPS6285357A (ja) 1987-04-18

Family

ID=16847994

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60226616A Pending JPS6285357A (ja) 1985-10-09 1985-10-09 メモリ保護装置

Country Status (1)

Country Link
JP (1) JPS6285357A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7123564B2 (en) 1998-06-15 2006-10-17 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7269110B2 (en) 1998-06-15 2007-09-11 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7123564B2 (en) 1998-06-15 2006-10-17 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7269110B2 (en) 1998-06-15 2007-09-11 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7283446B2 (en) 1998-06-15 2007-10-16 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7362678B2 (en) 1998-06-15 2008-04-22 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7447133B2 (en) 1998-06-15 2008-11-04 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof
US7697389B2 (en) 1998-06-15 2010-04-13 Samsung Electronics Co Ltd Recording medium for storing write protection information and write protection method thereof
US8139458B2 (en) 1998-06-15 2012-03-20 Samsung Electronics Co., Ltd. Recording medium for storing write protection information and write protection method thereof

Similar Documents

Publication Publication Date Title
US20060168385A1 (en) Interrupt controller for a microprocessor
US6925569B2 (en) Secured microprocessor comprising a system for allocating rights to libraries
JPS6285357A (ja) メモリ保護装置
JPH0156410B2 (ja)
JPS63317975A (ja) 磁気ディスク装置のライトプロテクト機構
JPS59231800A (ja) 主記憶装置への不正書込防止装置
JPS6074059A (ja) 記憶装置アクセス制御方式
JPS59121561A (ja) マルチプロセサシステムにおける共有資源アクセス保護方式
JPS6250863B2 (ja)
JPS5826399A (ja) メモリ制御装置
JPH0219508B2 (ja)
JPS62219047A (ja) 機密デ−タのアクセス制御方式
JPS5921062B2 (ja) メモリ競合制御方式
JPS58207165A (ja) マルチプロセツサシステムにおけるデ−タ転送方式
JPS6029853A (ja) ファイルアクセス制御方式
JPS59210598A (ja) 記憶保護機能を備えた入出力制御装置
JPH03283188A (ja) メモリ・システム
JPH05334195A (ja) 情報処理装置
JPH0390946A (ja) 記憶装置
JPH064469A (ja) 入出力装置制御方式
JPH01261760A (ja) コンピュータ装置
JPH0336650A (ja) メモリ保護方式
JPS58121463A (ja) フアイルプロテクト方式
JPH1185620A (ja) 不揮発性メモリ内蔵マイクロコンピュータ
JPS6261977B2 (ja)